JPH04150431A - Transmitter-receiver - Google Patents

Transmitter-receiver

Info

Publication number
JPH04150431A
JPH04150431A JP2273877A JP27387790A JPH04150431A JP H04150431 A JPH04150431 A JP H04150431A JP 2273877 A JP2273877 A JP 2273877A JP 27387790 A JP27387790 A JP 27387790A JP H04150431 A JPH04150431 A JP H04150431A
Authority
JP
Japan
Prior art keywords
circuit
data
station
order group
group data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2273877A
Other languages
Japanese (ja)
Inventor
Hiroyuki Kinoshita
木下 裕之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2273877A priority Critical patent/JPH04150431A/en
Publication of JPH04150431A publication Critical patent/JPH04150431A/en
Pending legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

PURPOSE:To prevent an opposite-side station from misunderstanding that a fault occurs in a this-side station when the this-side station executes a local loop back process by supplying data containing a surplus bit to be transmitted from a transmitting means to a receiving means and monitoring the data transmitting status in a transmitter-receiver. CONSTITUTION:Low-order ground data supplied to input terminals 21121n are time-division multiplexed by means of a multiplex conversion (MUX) circuit 23. Status information, etc., are added to the high-order group data obtained as a result of the time-division multiplex by means of an information adding circuit 24. The high-order group data are supplied to an output terminal 26 after the data are converted into codes by means of a coding conversion circuit 25 and, at the same time, to a decoding conversion circuit 32 through a local loop back circuit 41. Thereafter, a control circuit 42 compares the low-order group data supplied to the input terminals 211-21n of the MUX system with low-order group data supplied to the output terminals 361-36n of a separating conversion circuit (DMUX) system. Therefore, occurrence of a fault in this transmitter-receiver can be discriminated.

Description

【発明の詳細な説明】 〔概要] 交換機等に設けられる多重/分離変換装置のように、送
信部と受信部を備えた送受信装置に関し、自局がローカ
ルループバック処理を実行中に、相手局が自局に障害が
生じたと誤解してしまうのを防止することを目的とし、 余剰ビットを含むデータを送信する送信手段と、余剰ビ
ットを含むデータを受信する受信手段と、前記送信手段
から送信されるデータを前記受信手段に供給し、装置内
での前記データの伝送状態を監視することにより、装置
内に障害が発生しているか否かを判定する障害発生判定
手段と、この障害発生判定手段が、障害発生判定動作を
行っているとき、前記送信手段から送信されるデータの
余剰ビットに、前記障害発生判定手段が障害発生判定動
作を行っていることを示す障害発生判定動作実行情報を
挿入する情報挿入手段と、前記受信手段で受信されるデ
ータの余剰ビットに前記障害発生判定動作実行情報が挿
入されているか否かを判定する情報挿入判定手段と、こ
の情報挿入判定手段の判定結果を通知する通知手段とを
具備するように構成する。
[Detailed Description of the Invention] [Summary] Regarding a transmitting/receiving device equipped with a transmitting section and a receiving section, such as a multiplexing/demultiplexing conversion device installed in an exchange, when the local station is executing local loopback processing, the other station The purpose of this system is to prevent users from misunderstanding that a failure has occurred in their own station. failure occurrence determination means for determining whether or not a failure has occurred in the apparatus by supplying data to the receiving means and monitoring the transmission state of the data within the apparatus; When the means is performing a fault occurrence determination operation, the means includes, in surplus bits of data transmitted from the transmitting means, fault occurrence determination operation execution information indicating that the failure occurrence determination means is performing the fault occurrence determination operation. information insertion means for inserting information; information insertion determination means for determining whether the failure occurrence determination operation execution information is inserted into surplus bits of data received by the reception means; and a determination result of the information insertion determination means. and notification means for notifying.

(産業上の利用分野] この発明は、交換機等に設けられる多重/分離変換装置
のように、送信部と受信部を備えた送受信装置に関する
(Industrial Application Field) The present invention relates to a transmitting/receiving device including a transmitting section and a receiving section, such as a multiplexing/demultiplexing converting device installed in an exchange or the like.

一般に、各種通信システムにおいては、通信網上に交換
機を配置し、この交換機により任意の通信主体間で通信
経路を形成するようになっている。
Generally, in various communication systems, a switch is placed on a communication network, and the switch forms a communication path between arbitrary communication entities.

このような通信システムにおいては、通信網上で障害が
生じた場合、交換機によりこれを自動的に検出′して、
通知することが望まれる。
In such communication systems, if a failure occurs on the communication network, the exchange automatically detects it and
It is desirable to notify.

(従来の技術〕 この要求に応えるために、従来は、交換機に設けられる
多重/分離変換装置の送受信機能を利用して障害を検出
するようになっている。
(Prior Art) In order to meet this demand, conventionally, failures have been detected by utilizing the transmission/reception functions of a multiplexing/demultiplexing conversion device provided in an exchange.

これを第4図を参照しながら説明する。This will be explained with reference to FIG.

第4図は、通信網上の二つの局A、Bにおける多重/分
離変換装置の関係を示す図である。
FIG. 4 is a diagram showing the relationship between multiplexing/demultiplexing conversion devices in two stations A and B on a communication network.

図示の如く、各局A、Bの多重/分離変換装置は、多重
変換(以下、MUXという)部と分離変換(以下、DM
UXという)部から成る。MUX部は、n(nは正の整
数)チャネルCH分の低次群データを時分割多重して高
次群データとし、これを相手局のDMUX部に送るもの
である。DMUX部は、相手局のMUX部から送られて
きた高次群データを分離して、各チャネルCHの低次群
データに変換するものである。
As shown in the figure, the multiplex/separate converter of each station A and B includes a multiplex converter (hereinafter referred to as MUX) and a separate converter (hereinafter referred to as DM).
It consists of a department called UX. The MUX unit time-division multiplexes low-order group data for n channels (n is a positive integer) to generate high-order group data, and sends this to the DMUX unit of the partner station. The DMUX unit separates the high-order group data sent from the MUX unit of the other station and converts it into low-order group data for each channel CH.

このような構成においては、自局で生した障害と局A、
B間で生じた障害を検出する必要がある。
In such a configuration, the fault occurring at the local station and the station A,
It is necessary to detect a failure that occurs between B.

前者の障害は、通常、ローカルループバック方式といわ
れる障害検出方式により検出され、後者の障害は、リモ
ートループバック方式といわれる障害検出方式により検
出される。
The former fault is usually detected by a fault detection method called a local loopback method, and the latter fault is detected by a fault detection method called a remote loopback method.

ローカルループバック方式とは、第4図に破線り、で示
すように、自局のMUX部の出力を、自局のDMUX部
に供給し、例えば、MtJX部の人力データとDMUX
部の出力データを比較することにより、自局に障害が生
じているか否かを判定する方式である。
The local loopback method, as shown by the broken line in Figure 4, supplies the output of the MUX section of the own station to the DMUX section of the own station.
This method determines whether a failure has occurred in the own station by comparing the output data of the stations.

リモートループバック方式とは、第4図に破線−へ L2で示すように、例えば、B局のMUX部の出力を、
A局のDMUX部とMUX部を介してB局のDMUX部
に戻し、B局のMUX部の出力データとDMUX部の入
力データを比較することにより、通信経路上に障害が生
じているか否かを判定するものである。
The remote loopback method means, for example, that the output of the MUX section of the B station is
By returning the data to the DMUX section of B station via the DMUX section and MUX section of A station, and comparing the output data of the MUX section of B station and the input data of the DMUX section, it is possible to determine whether or not there is a failure on the communication path. This is to determine the

このように、従来は、多重/分離変換装置が、送受信機
能を有することに着目し、データを自局内あるいは相手
局内で折り返すことにより、通信網上の障害を自動的に
検出するようになっている。
In this way, conventional multiplexing/demultiplexing converters have focused on the fact that they have transmitting and receiving functions, and have automatically detected failures on the communication network by looping back data within the own station or within the other station. There is.

しかし、このような障害検出処理を実行する場合、従来
、次のような問題があった。
However, when performing such failure detection processing, there have conventionally been the following problems.

すなわち、上述した多重/分離変換装置は、例えば、局
Aがローカルループバック処理を行っている場合、局B
からリモートループバック処理の実行命令が送られてき
ても、これを受は付けないようになっている。これによ
り、局Bが、リモトループバック処理の実行命令に対す
る応答が帰ってこないので、局Aに障害が発生したと勘
違いしてしまう可能性がある。この誤解を解くためには
、局Bの人が局Aに来て、局Aがローカルループバック
処理を行っているのか否かを確認しなければならず、非
常に煩わしいものとなっていた。
In other words, the above-mentioned multiplexing/demultiplexing conversion device, for example, when station A is performing local loopback processing, station B
Even if a command to execute remote loopback processing is sent from , it will not be accepted. As a result, station B may mistakenly believe that a failure has occurred at station A since no response to the command to execute the remote loopback process is received. In order to resolve this misunderstanding, a person from station B must come to station A and confirm whether or not station A is performing local loopback processing, which is extremely troublesome.

(発明が解決しようとする問題〕 以上述べたように、多重/分離変換装置においては、従
来、ローカルループバック処理を実行している場合は、
相手局から送られてきたリモートループバック処理の実
行命令を受は付けないため、相手局は自局に障害が生じ
たのではないかと誤解してしまうおそれがあるという問
題があった。
(Problem to be Solved by the Invention) As described above, in the multiplexing/demultiplexing conversion device, conventionally, when local loopback processing is performed,
Since the remote loopback processing execution command sent from the other station is not accepted, there is a problem that the other station may misunderstand that a failure has occurred in its own station.

そこで、この発明は、自局がローカルループバック処理
を実行中に、相手局が自局に障害が生じたのではないか
と誤解してしまうのを防止することができる送受信装置
を提供することを目的とする。
SUMMARY OF THE INVENTION Therefore, an object of the present invention is to provide a transmitting/receiving device that can prevent a partner station from misunderstanding that a failure has occurred in the local station while the local station is executing local loopback processing. purpose.

〔課題を解決するための手段〕[Means to solve the problem]

第1図はこの発明の原理的な構成を示す回路図である。 FIG. 1 is a circuit diagram showing the basic configuration of the present invention.

図において、11は、余剰ビットを含むデータを送信す
る送信手段である。
In the figure, 11 is a transmitting means for transmitting data including surplus bits.

12は、余剰ビ・ントを含むデータを受信する受信手段
である。
12 is a receiving means for receiving data including surplus bits.

13は、前記送信手段11から送信されるデータを前記
受信手段12に供給し、装置内での前記データの伝送状
態を監視することにより、装置内に障害が発生している
か否かを判定する障害発生判定手段である。
13 supplies the data transmitted from the transmitting means 11 to the receiving means 12 and monitors the transmission state of the data within the apparatus, thereby determining whether or not a failure has occurred within the apparatus. This is a means for determining the occurrence of a failure.

14は、この障害発生判定手段13が、障害発生判定動
作を行っているとき、前記送信手段11から送信される
データの余剰ビットに、前記障害発生判定手段13が障
害発生判定動作を行っていることを示す障害発生判定動
作実行情報を挿入する情報挿入手段である。
Reference numeral 14 indicates that when the fault occurrence determining means 13 is performing the fault occurrence determining operation, the fault occurrence determining means 13 is performing the fault occurrence determining operation on the surplus bits of the data transmitted from the transmitting means 11. This is an information insertion means for inserting failure occurrence determination operation execution information indicating that a failure has occurred.

15は、前記受信手段12で受信されるデータの余剰ビ
ットに、前記障害発生判定動作実行情報が挿入されてい
るか否かを判定する情報挿入判定手段である。
Reference numeral 15 denotes information insertion determining means for determining whether or not the failure occurrence determination operation execution information is inserted into the surplus bits of the data received by the receiving means 12.

16は、この情報挿入判定手段15の判定結果を通知す
る通知手段である。
Reference numeral 16 denotes a notification means for notifying the judgment result of the information insertion judgment means 15.

〔作用] 上記構成においては、自局がローカルループバック処理
を実行する場合、このことが送信データの余剰ビットを
使って、相手局に伝えられる。したがって、相手局が自
局に障害が生じたと勘違いしてしまうことを防止するこ
とができる。同様に、相手局がローカルループバック処
理を行う場合も、このことが余剰ビットを使って、自局
に送られてくるので、相手局に障害が生じたと勘違いし
ないようにすることができる。
[Operation] In the above configuration, when the local station executes local loopback processing, this is communicated to the other station using surplus bits of the transmission data. Therefore, it is possible to prevent the other station from misunderstanding that a failure has occurred in its own station. Similarly, when the other station performs local loopback processing, this processing is sent to the own station using surplus bits, so that it is possible to avoid misunderstanding that a failure has occurred in the other station.

〔実施例〕〔Example〕

以下、図面を参照しながらこの発明の実施例を詳細に説
明する。
Embodiments of the present invention will be described in detail below with reference to the drawings.

第2図はこの発明の一実施例の構成を示す回路図である
FIG. 2 is a circuit diagram showing the configuration of an embodiment of the present invention.

なお、以下の説明では、この発明を、多重/分離変換装
置に適用した場合を代表として説明する。
In the following description, the present invention will be described with reference to a case in which it is applied to a multiplex/separate converter.

まず、多重変換構成を説明する。First, the multiple conversion configuration will be explained.

図において、211,21i、・・・、217は、nチ
ャネル分の低次群データが供給される入力端子である。
In the figure, 211, 21i, . . . , 217 are input terminals to which low-order group data for n channels are supplied.

221.22g 、・・・、22.1は、それぞれ、こ
れら端子21..21!、・・・、21.、に供給され
た低次群データを、−時的に保持するバッファメモリで
ある。
221.22g, . . . , 22.1 are these terminals 21.22g, . .. 21! ,...,21. , is a buffer memory that temporarily holds the low-order group data supplied to .

23は、バッフ7メモリ22.  22□、・・・22
イに保持された低次群データを、時分割多重し、高次群
データに変換するMUX回路である。
23 is a buffer 7 memory 22. 22□,...22
This is a MUX circuit that time-division multiplexes low-order group data held in A and converts it into high-order group data.

24は、MUX回路23から出力される高次群データに
、フレーム同期信号やステータス情報等を付加する情報
付加回路である。
24 is an information adding circuit that adds a frame synchronization signal, status information, etc. to the high-order group data output from the MUX circuit 23.

25は、情報付加回路24の出力を所定の符号に変換す
る符号変換回路である。
25 is a code conversion circuit that converts the output of the information addition circuit 24 into a predetermined code.

26はこの符号変換回路25の出力が供給される出力端
子である。
26 is an output terminal to which the output of the code conversion circuit 25 is supplied.

次に、分離変換構成を説明する。Next, the separation and conversion configuration will be explained.

図において、31は図示しない相手局から送られてきた
データが供給される入力端子である。
In the figure, 31 is an input terminal to which data sent from a partner station (not shown) is supplied.

32は、入力端子31に供給された受信データを復号す
る復号変換回路である。
32 is a decoding/converting circuit that decodes the received data supplied to the input terminal 31.

33は、復号変換回路32の出力からフレーム同期信号
ビットとステータス情報ビットを抜き取る情報抜取り回
路である。
Reference numeral 33 denotes an information extraction circuit that extracts the frame synchronization signal bit and the status information bit from the output of the decoding conversion circuit 32.

34は、情報抜取り回路33によってフレーム同期信号
ビット等を抜き取られたデータを低次群データに分離す
るDMUX回路である。
34 is a DMUX circuit that separates data from which frame synchronization signal bits and the like have been extracted by the information extraction circuit 33 into lower-order group data.

351.35g 、・・・、357は、それぞれ、DM
UX回路34から出力されるnチャネル分の低次群デー
タを、−時的に保持するバッファメモリである。
351.35g, ..., 357 are respectively DM
This is a buffer memory that temporarily holds n channels of low-order group data output from the UX circuit 34.

36、  36□、・・・、36.1は、それぞれ、バ
ッファメモリ35+、35g、・・・、35nに格納さ
れている低次群データが供給される出力端子である。
36, 36□, . . . , 36.1 are output terminals to which low-order group data stored in the buffer memories 35+, 35g, .

最後に、ローカルループバック処理を行うための構成を
説明する。
Finally, the configuration for performing local loopback processing will be explained.

41は、符号変換回路25の出力を、復号変換回路32
に供給する為のローカルループバック回路である。
41 converts the output of the code conversion circuit 25 into the decoding conversion circuit 32
This is a local loopback circuit for supplying

42は、ローカルループバック処理時、ローカルループ
バック回路41を駆動する制御回路である。また、この
制御回路42は、自局に障害が生じているか否かも判定
する。この判定は、ローカルループバック回路41を駆
動した後、例えば、MUX側の入力端子211,21□
、・・・、21.lに供給される低次群データと、DM
UX側の出力端子36..36□、・・・、36.、に
供給される低次群データを比較することにより行われる
。さらに、制御回路42は、第2図の各部の制御も行う
42 is a control circuit that drives the local loopback circuit 41 during local loopback processing. The control circuit 42 also determines whether a failure has occurred in its own station. This determination is made after driving the local loopback circuit 41, for example, at the input terminals 211, 21□ on the MUX side.
,...,21. The low-order group data supplied to l and DM
UX side output terminal 36. .. 36□,...,36. This is done by comparing the low-order group data supplied to , . Furthermore, the control circuit 42 also controls each section shown in FIG.

43は、ローカルループバック処理時、情報付加回路2
4で付加されるステータス情報ビットの余剰ビットに1
をセントする余剰ビットセット回路である。
43 is the information addition circuit 2 during local loopback processing.
1 for the surplus bits of the status information bits added in 4.
This is a surplus bit set circuit that cents.

すなわち、出力端子26から送信されるデータは、第3
図に示すように、先頭にフレーム同期信号Fが挿入され
るフレーム同期ビットが位置し、その後に、各種ステー
タス情報S、、S、等が挿入されるステータス情報ビッ
トが位置し、その後に、実際のデータが挿入されるビッ
トがある。そして、ステータス情報ビットには、通常、
将来の機能追加に備えて余剰ビットが設けられるように
なっている。余剰ビットセット回路43は、この余剰ビ
ットに、ローカルループバック処理時、1をセットする
That is, the data transmitted from the output terminal 26 is
As shown in the figure, a frame synchronization bit into which a frame synchronization signal F is inserted is located at the beginning, followed by a status information bit into which various status information S, , S, etc. are inserted, and then the actual There is a bit into which data is inserted. And the status information bits usually include
Extra bits are provided for future additions. The surplus bit set circuit 43 sets this surplus bit to 1 during local loopback processing.

なお、余剰ビットの具体例としては、データが欧州郵便
・電気通信主官庁会議(CEPT)系のデータである場
合には、いわゆるYビットが挙げられる。
A specific example of the surplus bit is the so-called Y bit when the data is data of the European Council of Postal and Telecommunications Administrations (CEPT) system.

44は、受信データの余剰ビットに1がセットされてい
るか否かを判定するセラ1−判定回路である。
44 is a cell 1-determination circuit that determines whether or not 1 is set in the surplus bit of the received data.

45は、セット判定回路4ベ0 えば、発光ダイオード等により表示する表示回路である
Reference numeral 45 denotes a display circuit using a light emitting diode or the like.

上記構成において、動作を説明する。In the above configuration, the operation will be explained.

まず、多重変換動作を説明する。First, the multiplex conversion operation will be explained.

入力端子21,、、21□,・・・、21,lに供給さ
れた低次群データは、バッファメモリ221 22□,
223,・・・、2211に一時的に保持された後、M
UX回路23により時分割多重される。これにより得ら
れた高次群データは、情報付加回路24により、フレー
ム同期信号やスティタス情報等を付加される。情報付加
回路24の出力は、符号変換回路25により符号変換さ
れた後、出力端子26に供給され、相手局に送信される
The low-order group data supplied to the input terminals 21,, 21□,..., 21,l are sent to the buffer memories 221, 22□,
After being temporarily held at 223,..., 2211, M
Time division multiplexing is performed by the UX circuit 23. A frame synchronization signal, status information, etc. are added to the resulting high-order group data by an information adding circuit 24. The output of the information addition circuit 24 is code-converted by a code conversion circuit 25, and then supplied to an output terminal 26 and transmitted to the partner station.

次に、分離変換動作を説明する。Next, the separation and conversion operation will be explained.

相手局から送られてきたデータは、入力端子31より復
号変換回路32に供給され、符号変換回路25とは逆の
処理により、復号される。この復号出力は、情報抜取り
回路33により、フレーム同期ビットやステータス情報
ビットを抜き取られた後、DMUX回路34により、低
次群データに分離される。各低次群データは、それぞれ
バッファメモリ35..352,・・・、354に一時
保持された後、出力端子36,、362.・・・、36
Data sent from the partner station is supplied from an input terminal 31 to a decoding conversion circuit 32, and is decoded by a process reverse to that of the code conversion circuit 25. This decoded output is subjected to frame synchronization bits and status information bits extracted by an information extraction circuit 33, and then separated into low-order group data by a DMUX circuit 34. Each low-order group data is stored in a buffer memory 35. .. After being temporarily held at the output terminals 352, . . . , 354, the output terminals 36, , 362 . ..., 36
.

に供給される。is supplied to

最後に、ローカルループバック処理を説明する。Finally, local loopback processing will be explained.

まず、自局がローカルループバック処理を実行する場合
について説明する。
First, a case where the local station executes local loopback processing will be described.

この場合、制御回路42からローカルループバック回路
41に、このローカルループバック回路41を駆動する
ための制御信号が供給される。これにより、符号変換回
路25の出力は、出力端子26に供給されるとともに、
ローカルループバック回路41を介して復号変換回路3
2に供給される。この後、制御回路42は、MUX系の
入力端子21..212.・・・、21.に供給される
低次群データとDMUX系の出力端子361.362 
In this case, a control signal for driving the local loopback circuit 41 is supplied from the control circuit 42 to the local loopback circuit 41 . As a result, the output of the code conversion circuit 25 is supplied to the output terminal 26, and
Decoding conversion circuit 3 via local loopback circuit 41
2. After this, the control circuit 42 controls the MUX system input terminals 21 . .. 212. ..., 21. Low-order group data and DMUX output terminals 361 and 362 supplied to
.

・・・、361に供給される低次群データを比較するこ
とにより、装置内に障害が生じているか否かを判定′す
る。すなわち、両データが一致する場合は、障害なしと
判定し、一致しない場合は、障害ありと判定する。
. . , 361, it is determined whether or not a failure has occurred within the device. That is, if both data match, it is determined that there is no failure, and if they do not match, it is determined that there is a failure.

制御回路42からローカルルーブバ・ンク回路41に供
給される制御信号は、さらに、余剰ビットセット回路4
3にも供給される。余剰ビットセット回路43は、この
制御信号を受けると、余剰ビットに1を立てる。これに
より、相手局は、自局がローカルループバック処理を実
行していることを知ることができる。
The control signal supplied from the control circuit 42 to the local loop bank circuit 41 is further transmitted to the surplus bit set circuit 4.
3 is also supplied. When the surplus bit set circuit 43 receives this control signal, it sets the surplus bit to 1. This allows the other station to know that its own station is executing local loopback processing.

次ニ、相手局がローカルループバック処理を実行してい
る場合について説明する。
Next, a case where the partner station is executing local loopback processing will be explained.

この場合、相手局から送られてくるデータの余剰ビット
に1がセットされている。この状態は、セット判定回路
44により判定される。表示回路45は、セット判定回
路44から1がセットされているとの判定結果が得られ
ると、発光ダイオードを点灯させ、相手局がローカルル
ープバック処理を行っていることを通知する。
In this case, 1 is set in the surplus bit of the data sent from the partner station. This state is determined by the set determination circuit 44. When the display circuit 45 receives a determination result that 1 is set from the set determination circuit 44, it lights up a light emitting diode to notify that the other station is performing local loopback processing.

以上述べたように、この実施例は、余剰ビットを利用し
て、自局がローカルループバック処理を実行しているこ
とを相手局に知らせるようにしたので、自局がローカル
ループバック処理を実行しているにも拘わらず、相手局
が自局に障害が生じたと勘違いしてしまうことを防止す
ることができる。これは、相手局がローカルループバッ
ク処理を実行している場合も同様である。これにより、
多重/分離変換装置の信軌性を高めることができる。
As described above, in this embodiment, the surplus bits are used to notify the other station that the local station is executing the local loopback process, so the local station executes the local loopback process. It is possible to prevent the other station from misunderstanding that a failure has occurred in its own station, even though the other station is in trouble. This also applies when the other station is executing local loopback processing. This results in
The reliability of the multiplex/separate converter can be improved.

また、現行の通信プロトコルを何ら変更することなく、
現行の装置に若干の回路を付加するだけで、上記問題を
解決することができる利点がある。
In addition, without any changes to the current communication protocol,
There is an advantage that the above problem can be solved by simply adding some circuits to the current device.

なお、以上の説明では、この発明を交換機の多重/分離
変換装置に適用する場合を説明したが、この発明は、こ
の他にも、送受信機能を備えた装置一般に適用すること
ができることは勿論である。
In the above description, the present invention is applied to a multiplexing/demultiplexing converter of an exchange, but it goes without saying that the present invention can also be applied to other devices in general having transmitting/receiving functions. be.

〔発明の効果〕〔Effect of the invention〕

以上述べたように、この発明によれば、自局がローカル
ループバック処理を実行していることを相手局に知らせ
ることができるので、自局がローカルループバック処理
を実行しているにも拘わらず、相手局が自局に障害が生
じたと勘違いしてしまうことを防止することができ、装
置の信頼性を高めることができる。
As described above, according to the present invention, it is possible to notify the other station that the local station is executing local loopback processing, so even though the local station is executing local loopback processing, First, it is possible to prevent the other station from misunderstanding that a failure has occurred in its own station, and the reliability of the device can be improved.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、この発明の原理的な構成を示すブロック図、 第2図は、この発明の一実施例の構成を示すブロック図
、 第3図は、余剰ビットを説明するための図、第4図は、
ローカルループバック処理とリモートループバック処理
を説明するための図である。 図において、 11・・・送信手段、 12・・・受信手段、 13・・・障害発生判定手段、 14・・・情報挿入手段、 15・・・情報挿入判定手段、 16・・・通知手段、 221〜22..35.〜35、・・・バッファメモリ
、 23・・・MUX回路、 24・・・情報付加回路、 25・・・符号変換回路、 32・・・復号変換回路、 33・・・情報抜取り回路、 34・・・DMUX回路。 図中、 同一符号は、 同一部または相当部を示す。
FIG. 1 is a block diagram showing the basic configuration of this invention. FIG. 2 is a block diagram showing the configuration of an embodiment of this invention. FIG. 3 is a diagram for explaining surplus bits. Figure 4 is
FIG. 3 is a diagram for explaining local loopback processing and remote loopback processing. In the figure, 11... Transmitting means, 12... Receiving means, 13... Failure occurrence determining means, 14... Information inserting means, 15... Information insertion determining means, 16... Notifying means, 221-22. .. 35. ~35... Buffer memory, 23... MUX circuit, 24... Information addition circuit, 25... Code conversion circuit, 32... Decoding conversion circuit, 33... Information extraction circuit, 34. ...DMUX circuit. In the figures, the same reference numerals indicate the same or equivalent parts.

Claims (2)

【特許請求の範囲】[Claims] (1)余剰ビットを含むデータを送信する送信手段(1
1)と、 余剰ビットを含むデータを受信する受信手段(12)と
、 前記送信手段(11)から送信されるデータを前記受信
手段(12)に供給し、装置内での前記データの伝送状
態を監視することにより、装置内に障害が発生している
か否かを判定する障害発生判定手段(13)と、この障
害発生判定手段(13)が、障害発生判定動作を行って
いるとき、前記送信手段(11)から送信されるデータ
の余剰ビットに、前記障害発生判定手段(13)が障害
発生判定動作を行っていることを示す障害発生判定動作
実行情報を挿入する情報挿入手段(14)と、 前記受信手段(12)で受信されるデータの余剰ビット
に、前記障害発生判定動作実行情報が挿入されているか
否かを判定する情報挿入判定手段(15)と、この情報
挿入判定手段(15)の判定結果を通知する通知手段(
16)と を具備したことを特徴とする送受信装置。
(1) Transmission means for transmitting data including surplus bits (1
1), a receiving means (12) for receiving data including surplus bits, and supplying the data transmitted from the transmitting means (11) to the receiving means (12), and controlling the transmission state of the data within the device. A failure occurrence determination means (13) determines whether a failure has occurred in the device by monitoring the failure occurrence determination means (13), and when the failure occurrence determination means (13) is performing the failure occurrence determination operation, Information insertion means (14) for inserting failure occurrence determination operation execution information indicating that the failure occurrence determination means (13) is performing a failure occurrence determination operation into surplus bits of the data transmitted from the transmission means (11); and information insertion determining means (15) for determining whether or not the failure occurrence determination operation execution information is inserted into the surplus bits of the data received by the receiving means (12); 15) notification means (
16) A transmitting/receiving device comprising:
(2)前記送信手段は、交換機において、低次群データ
を時分割多重して高次群データに変換する多重変換手段
(22_1、22_2、・・・、22_n、23、24
、25)であり、 前記受信手段は、交換機において、前記高次群データを
分離して前記低次群データに変換する分離変換手段(3
2、33、34、35_1、35_2、35_n)であ
ることを特徴とする請求項1記載の送受信装置。
(2) The transmission means is a multiplex conversion means (22_1, 22_2, . . . , 22_n, 23, 24) that time-division multiplexes the low-order group data and converts it into high-order group data in the exchange.
, 25), and the receiving means includes separation and conversion means (3) for separating the high-order group data and converting it into the low-order group data in an exchange.
2, 33, 34, 35_1, 35_2, 35_n). The transmitting/receiving device according to claim 1.
JP2273877A 1990-10-12 1990-10-12 Transmitter-receiver Pending JPH04150431A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2273877A JPH04150431A (en) 1990-10-12 1990-10-12 Transmitter-receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2273877A JPH04150431A (en) 1990-10-12 1990-10-12 Transmitter-receiver

Publications (1)

Publication Number Publication Date
JPH04150431A true JPH04150431A (en) 1992-05-22

Family

ID=17533818

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2273877A Pending JPH04150431A (en) 1990-10-12 1990-10-12 Transmitter-receiver

Country Status (1)

Country Link
JP (1) JPH04150431A (en)

Similar Documents

Publication Publication Date Title
AU624168B2 (en) Tdm demultiplexer with dedicated maintenance channels to indicate high-speed line faults to low speed circuits
US5619252A (en) Video telephone system and method for transmitting and receiving signals when there is a failure in the system
CN100417098C (en) Method for detecting E1/T1 connection error
US4736464A (en) Method for the additional transmission of information via a digital auxiliary channel, in an optical transmission system
US5099480A (en) Method of testing bit errors in isdn circuits
US4730302A (en) Monitoring means for digital signal multiplex equipment
JPS6215954A (en) Remote digital carrier alarm and terminal bypass system
US5228030A (en) Time division communication system frame changeover arrangement
KR930009857B1 (en) Loop around data channel unit
JP3004130B2 (en) Message information termination method
US4881225A (en) Digital loop carrier system having multiplexed interrupt structure
US4592051A (en) Activation in a digital subscriber connection
JPH04150431A (en) Transmitter-receiver
JPH0393332A (en) Radio transmitter-receiver
JPS6318741A (en) Bus interface circuit
JPH1041908A (en) Digital transmitter
JPH02143738A (en) Data quality monitoring system
JPH08256136A (en) Synchronous clock switching device
JPH0936827A (en) Transmission line fault section decision processing system
JPH0342533B2 (en)
JPH04220034A (en) Lan communication system
JPH0420035A (en) Data transmission system
JPH1098443A (en) Transmitter
JPH03108827A (en) Transmission system setting system
JPH06121062A (en) Subscriber's line conveyance system