JPH04110069U - Vertical deflection device for high-definition television receivers - Google Patents

Vertical deflection device for high-definition television receivers

Info

Publication number
JPH04110069U
JPH04110069U JP1991019103U JP1910391U JPH04110069U JP H04110069 U JPH04110069 U JP H04110069U JP 1991019103 U JP1991019103 U JP 1991019103U JP 1910391 U JP1910391 U JP 1910391U JP H04110069 U JPH04110069 U JP H04110069U
Authority
JP
Japan
Prior art keywords
vertical
signal
vertical deflection
circuit
amplitude
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1991019103U
Other languages
Japanese (ja)
Inventor
昌和 北村
博 佐藤
Original Assignee
日本電気ホームエレクトロニクス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気ホームエレクトロニクス株式会社 filed Critical 日本電気ホームエレクトロニクス株式会社
Priority to JP1991019103U priority Critical patent/JPH04110069U/en
Publication of JPH04110069U publication Critical patent/JPH04110069U/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【目的】 高品位テレビ受像機によってNTSCテレビ
信号の垂直方向を歪みなく画像表示する。 【構成】 垂直発振回路21を垂直ドライブ回路23を
介して垂直偏向出力回路25に接続し、垂直偏向出力回
路25で垂直偏向コイルDYをドライブする。垂直偏向
コイルDYに流れる垂直偏向電流から振幅制御信号を形
成する垂直振幅切換回路27を垂直ドライブ回路23へ
接続する。垂直振幅切換回路27はNTSCテレビ信号
を示すモード制御信号に基づいて振幅を拡大する振幅制
御信号を垂直ドライブ回路23へ出力する。垂直ドライ
ブ回路23はその振幅制御信号よって垂直偏向電流の振
幅を拡大する。垂直発振回路21を垂直ブランキング信
号発生回路31にも接続し、モード制御信号によって垂
直ブランキングパルス信号のパルス幅を拡大して出力す
る。
(57) [Summary] [Purpose] To display an image of an NTSC television signal in the vertical direction without distortion using a high-definition television receiver. [Structure] A vertical oscillation circuit 21 is connected to a vertical deflection output circuit 25 via a vertical drive circuit 23, and the vertical deflection output circuit 25 drives a vertical deflection coil DY. A vertical amplitude switching circuit 27 that forms an amplitude control signal from the vertical deflection current flowing through the vertical deflection coil DY is connected to the vertical drive circuit 23. The vertical amplitude switching circuit 27 outputs an amplitude control signal for expanding the amplitude to the vertical drive circuit 23 based on a mode control signal indicating an NTSC television signal. The vertical drive circuit 23 expands the amplitude of the vertical deflection current using its amplitude control signal. The vertical oscillation circuit 21 is also connected to the vertical blanking signal generation circuit 31, and the pulse width of the vertical blanking pulse signal is expanded and outputted according to the mode control signal.

Description

【考案の詳細な説明】[Detailed explanation of the idea]

【0001】0001

【産業上の利用分野】[Industrial application field]

本考案は高品位テレビ受像機の垂直偏向装置に係り、特に、ハイビジョンと言 われるワイドアスペクト比の高品位テレビ画像を再生するとともに標準的なアス ペトク比のNTSCテレビ画像も再生可能にした高品位テレビ受像機における垂 直偏向装置の改良に関する。 The present invention relates to a vertical deflection device for high-definition television receivers, especially for high-definition television receivers. It plays back high-definition TV images with a wide aspect ratio, as well as standard High-definition television receivers that can play back NTSC television images on par with Petoku This invention relates to improvements in direct deflection devices.

【0002】0002

【従来の技術】[Conventional technology]

現在、テレビ放送としては高品位テレビ方式と標準のNTSCテレビ方式が併 存しており、双方の放送番組を視聴したいと言う希望も多い。 ところが、これら高品位テレビ方式とNTSCテレビ方式ではアスペクト比が 16:9と4:3で異なる他、種々の規格が異なる等して互換性がない反面、普 及しているNTSCテレビ受像機の回路と同じ回路を部分的に用いて高品位テレ ビ受像機を構成する場合が多い。 Currently, television broadcasting uses both the high-definition television system and the standard NTSC television system. There are many people who wish to watch broadcast programs from both sides. However, these high-definition television systems and NTSC television systems have different aspect ratios. In addition to being different between 16:9 and 4:3, there are also differences in various standards and compatibility, but on the other hand, it is common High-definition television using part of the same circuit as that used in NTSC television receivers. In many cases, it constitutes a video receiver.

【0003】 そして、高品位テレビ受像機の垂直偏向出力装置も同様であり、図7に示すよ うに、駆動用NPNトランジスタQ1、Q2を直列接続して垂直偏向出力回路1 を形成し、これらトランジスタQ1、Q2のエミッタとコレクタの接続点に垂直 偏向コイルDY、コンデンサC1および抵抗R1の直列回路を接続し、トランジ スタQ1のコレクタにはダイオードDを介して電源電圧VCCを接続するとともに 、電圧VCCより高い電源電圧VBBにコレクタを接続したNPNトランジスタQ3 のエミッタをトランジスタQ1のコレクタに接続した構成を有している。 そして、トランジスタQ3のベースに垂直帰線期間に相当するパルス信号を加 えて垂直帰線期間には高い電源電圧VBBを、走査期間には電源電圧VCCをトラン ジスタQ1に印加して駆動し、前段の垂直ドライブ回路(図示せず)からトラン ジスタQ1、Q2のベースに加えた垂直偏向信号に基づいてのこぎり波状の垂直 偏向電流を垂直偏向コイルDYに流して偏向動作させるようになっている。0003 The same applies to the vertical deflection output device of high-definition television receivers, as shown in Figure 7. Vertical deflection output circuit 1 is constructed by connecting driving NPN transistors Q1 and Q2 in series. vertically to the connection point between the emitters and collectors of these transistors Q1 and Q2. Connect the series circuit of deflection coil DY, capacitor C1 and resistor R1, and connect the transistor The collector of star Q1 is connected to the power supply voltage VCC through a diode D, and , an NPN transistor Q3 whose collector is connected to a power supply voltage VBB higher than the voltage VCC. The emitter of the transistor Q1 is connected to the collector of the transistor Q1. Then, a pulse signal corresponding to the vertical retrace period is applied to the base of transistor Q3. In addition, a high power supply voltage VBB is applied during the vertical retrace period, and a high power supply voltage VCC is transcribed during the scanning period. A voltage is applied to the transistor Q1 to drive the transformer from the previous vertical drive circuit (not shown). A sawtooth vertical signal is generated based on the vertical deflection signals applied to the bases of resistors Q1 and Q2. A deflection current is passed through the vertical deflection coil DY to perform a deflection operation.

【0004】0004

【考案が解決しようとする課題】[Problem that the idea aims to solve]

しかしながら、高品位テレビ方式とNTSCテレビ方式のアスペクト比が16 :9と4:3になっているから、NTSCテレビ信号をそのまま高品位テレビ受 像機の垂直偏向装置で偏向走査させると、図8のように高品位テレビ画面3中で 画像(図中二重円)が横に延びて歪んでしまう難点があり、特別の工夫が必要で ある。 また、高品位テレビ画面内にNTSCテレビ画像を表示する手法として、図9 (A)のようにNTSC方式の全映像(図中斜線領域)を圧縮表示するノーマル モードと、同図Bのように高品位テレビ画面3内に水平方向の全範囲を表示する とともに垂直方向を水平方向に見合った範囲で表示して一部上下を画面外とする ワイドアスペクトモードが知られている。 However, the aspect ratio of the high-definition television system and the NTSC television system is 16. :9 and 4:3, so you can receive high-definition TV signals as they are. When the vertical deflection device of the imager is used to deflect and scan, the image appears on the high-definition television screen 3 as shown in Figure 8. The problem is that the image (double circle in the figure) is stretched horizontally and distorted, so special measures are required. be. In addition, as a method for displaying NTSC television images on a high-definition television screen, Figure 9 Normal mode that compresses and displays all NTSC video (hatched area in the figure) as shown in (A) mode and display the entire horizontal range on the high-definition TV screen 3 as shown in Figure B. With this, the vertical direction is displayed in a range commensurate with the horizontal direction, and some of the top and bottom are outside the screen. Wide aspect mode is known.

【0005】 高品位テレビ受像機でノーマルモードおよびワイドアスペクトモードの表示を 可能にするには、これらノーマルモードおよびワイドアスペクトモードに応じて 回路を切換える構成にする必要がある。 そして、図7の垂直偏向出力装置において、高品位テレビ信号の偏向動作時や ノーマルモード時はワイドアスペクトモード時と比較して電源電圧VBBを高くす る必要はないが、ワイドアスペクトモード時の表示を考慮して予め高い電圧を電 源電圧VBBとして設定しなければならず、高品位テレビ信号やノーマルモード時 に不要な消費電力が増大する難点がある。[0005] Display in normal mode and wide aspect mode on high-definition TV receivers Depending on these normal mode and wide aspect mode, It is necessary to configure the circuit to switch. In the vertical deflection output device shown in Fig. 7, during deflection operation of high-definition television signals, In normal mode, the power supply voltage VBB is higher than in wide aspect mode. Although it is not necessary to use a high voltage in advance, considering the display in wide aspect mode, Must be set as the source voltage VBB, when using high-definition TV signals or in normal mode. However, there is a drawback that unnecessary power consumption increases.

【0006】 本考案はこのような従来の欠点を解決するためになされたもので、高品位テレ ビ受像機においてアスペクト比の小さいテレビ信号を歪みなく画像再現できる垂 直偏向装置の提供を目的とする。 更に、本考案は高品位テレビ信号およびワイドアスペクトモードの垂直偏向動 作時の消費電力を軽減した垂直偏向装置の提供を目的とする。[0006] This invention was devised to solve these conventional drawbacks, and it is A vertical TV receiver that can reproduce TV signals with a small aspect ratio without distortion. The purpose is to provide a direct deflection device. Furthermore, the present invention is suitable for high-definition television signals and wide aspect mode vertical deflection motion. The purpose of this invention is to provide a vertical deflection device that reduces power consumption during operation.

【0007】[0007]

【課題を解決するための手段】[Means to solve the problem]

このような課題を解決するために本考案の第1の構成は、所定のアスペクト比 の第1のテレビ信号又はこれより小さいアスペクト比のままの第2のテレビ信号 に係る垂直同期信号に同期して発振した垂直発振信号から垂直偏向信号を出力す るとともに振幅制御信号によって垂直偏向信号の振幅制御が可能な垂直偏向ドラ イブ回路と、垂直偏向信号によって垂直偏向コイルに偏向電流を流す垂直偏向出 力回路と、偏向電流からのフィードバック信号に基づく振幅制御信号を出力する とともに、第2のテレビ信号を示すモード制御信号によって垂直偏向信号の振幅 を拡大制御する振幅制御信号を垂直偏向ドライブ回路へ出力する垂直振幅切換回 路と、垂直発振信号に同期した垂直ブランキング信号を出力するとともにモード 制御信号によってブランキング期間を広げて出力する垂直ブランキング信号発生 回路とを有している。 In order to solve such problems, the first configuration of the present invention is to or a second television signal with a smaller aspect ratio. A vertical deflection signal is output from a vertical oscillation signal oscillated in synchronization with a vertical synchronization signal related to The vertical deflection driver is capable of controlling the amplitude of the vertical deflection signal using the amplitude control signal. a vertical deflection circuit and a vertical deflection output that applies a deflection current to the vertical deflection coil using a vertical deflection signal. outputs an amplitude control signal based on the feedback signal from the force circuit and the deflection current. and the amplitude of the vertical deflection signal by the mode control signal indicating the second television signal. Vertical amplitude switching circuit that outputs the amplitude control signal to the vertical deflection drive circuit mode and outputs a vertical blanking signal synchronized with the vertical oscillation signal. Vertical blanking signal generation that extends the blanking period and outputs it according to the control signal It has a circuit.

【0008】 また、本考案の第2の構成は、第1の電源電圧が印加され垂直偏向信号に基づ き垂直偏向コイルへ偏向電流を流す垂直偏向出力回路と、垂直偏向信号の所定の 第1の垂直帰線期間に同期した信号の入力期間に、第1の電源電圧より高い第2 の電源電圧を垂直偏向出力回路へ印加する第1のスイッチ回路と、垂直偏向信号 に係りかつ第1の垂直帰線期間より長い第2の垂直帰線期間に同期した信号の入 力期間に、第2の電源電圧より高い第3の電源電圧を垂直偏向出力回路へ印加す る第2のスイッチ回路とを有している。[0008] Further, in the second configuration of the present invention, the first power supply voltage is applied and the vertical deflection signal is applied. A vertical deflection output circuit that sends a deflection current to the vertical deflection coil and a predetermined vertical deflection signal output circuit. During the input period of the signal synchronized with the first vertical retrace period, the second power supply voltage is higher than the first power supply voltage. a first switch circuit that applies a power supply voltage of 1 to a vertical deflection output circuit; input of a signal that is synchronized with a second vertical retrace period that is longer than the first vertical retrace period. applying a third power supply voltage higher than the second power supply voltage to the vertical deflection output circuit during the power period; and a second switch circuit.

【0009】[0009]

【作用】[Effect]

このような手段を備えた第1の構成では、第1のテレビ信号および第2のテレ ビ信号例えば高品位テレビ信号およびワイドアスペクトモードのNTSCテレビ 信号に係る垂直同期信号に同期して選択的に発振した垂直発振信号から、垂直偏 向ドライブ回路が垂直偏向信号を垂直偏向出力回路へ出力し、垂直偏向出力回路 が垂直偏向信号によって垂直偏向コイルに偏向電流を流す。 垂直偏向電流からのフィードバック信号に基づいて垂直振幅切換回路が振幅制 御信号を垂直偏向ドライブ回路へ出力する一方、垂直ブランキング信号発生回路 が垂直発振信号に同期した垂直ブランキング信号を出力する。 そして、NTSCテレビ信号のワイドアスペクトモードを示すモード制御信号 が垂直振幅切換回路および垂直ブランキング信号発生回路に加えられる状態では 、垂直偏向信号の振幅を拡大制御する振幅制御信号が垂直偏向ドライブ回路へ出 力されて垂直偏向信号の振幅が拡大制御されるとともに、垂直ブランキング信号 発生回路からの垂直ブランキング信号のブランキング期間が広げられる。 In a first arrangement with such means, the first television signal and the second television signal are video signals such as high-definition television signals and NTSC television in wide aspect mode. Vertical deviation is detected from the vertical oscillation signal selectively oscillated in synchronization with the vertical synchronization signal related to the signal. The vertical deflection drive circuit outputs the vertical deflection signal to the vertical deflection output circuit. causes a deflection current to flow through the vertical deflection coil according to the vertical deflection signal. A vertical amplitude switching circuit controls the amplitude based on the feedback signal from the vertical deflection current. The control signal is output to the vertical deflection drive circuit, while the vertical blanking signal generation circuit outputs a vertical blanking signal synchronized with the vertical oscillation signal. and a mode control signal indicating the wide aspect mode of the NTSC television signal. is applied to the vertical amplitude switching circuit and vertical blanking signal generation circuit. , an amplitude control signal that expands and controls the amplitude of the vertical deflection signal is output to the vertical deflection drive circuit. The amplitude of the vertical deflection signal is controlled to be enlarged by the input signal, and the vertical blanking signal is The blanking period of the vertical blanking signal from the generation circuit is widened.

【0010】 第2の構成では、垂直偏向信号に係る第1の垂直帰線期間に同期した信号が第 1のスイッチ回路へ入力されたときに第2の電源電圧が垂直偏向出力回路へ印加 され、第1の垂直帰線期間より長いワイドアスペクトモード時の第2の垂直帰線 期間に同期した信号が第2のスイッチ回路へ入力されたときに第2の電源電圧よ り高い第3の電源電圧が垂直偏向出力回路へ印加され、走査期間には低い第1の 電源電圧によって垂直偏向出力回路が垂直偏向コイルへ偏向電流を流す。0010 In the second configuration, the signal synchronized with the first vertical retrace period related to the vertical deflection signal is When input to the first switch circuit, the second power supply voltage is applied to the vertical deflection output circuit. and the second vertical retrace period in wide aspect mode is longer than the first vertical retrace period. When a signal synchronized with the period is input to the second switch circuit, the second power supply voltage A higher third supply voltage is applied to the vertical deflection output circuit, and a lower first supply voltage is applied during the scan period. The vertical deflection output circuit causes a deflection current to flow to the vertical deflection coil depending on the power supply voltage.

【0011】[0011]

【実施例】【Example】

以下本考案の実施例を図面を参照して説明する。なお、従来例と共通する部分 には同一の符号を付す。 図1は本考案に係る高品位テレビ受像機の垂直偏向装置の第1の構成を周辺回 路を含めて示すブロック図である。便宜上、図1ではブロック内の回路の表示を 省略する。 図において、標準のNTSCテレビ信号をデジタル信号にA/D変換するA/ D変換回路5は信号処理回路7に接続されている。 信号処理回路7は、インターレスNTSCテレビ信号をノンインターレスに変 換する走査線変換回路や、NTSCテレビ信号を高品位テレビ画面にノーマルモ ードで表示するために信号圧縮する信号圧縮回路(いずれも図示せず)等を有し ており、圧縮しないノンインターレスNTSCテレビ信号すなわちワイドアスペ クトモードのテレビ信号を切換回路9の一方の固定端子(A)へ、圧縮されたノ ンインターレスNTSCテレビ信号を他方の固定端子(B)へ出力する。 Embodiments of the present invention will be described below with reference to the drawings. Note that the parts common to the conventional example are given the same symbols. Figure 1 shows the peripheral circuitry of the first configuration of the vertical deflection device for a high-definition television receiver according to the present invention. FIG. For convenience, the circuit in the block is shown in Figure 1. Omitted. In the figure, an A/D converter converts a standard NTSC television signal into a digital signal. The D conversion circuit 5 is connected to the signal processing circuit 7. The signal processing circuit 7 converts an interlace NTSC television signal into a non-interlace one. A scanning line conversion circuit that converts NTSC television signals to a high-definition television screen and a normal mode It has a signal compression circuit (none of which is shown) that compresses the signal for display on the board. The uncompressed, non-interlace NTSC television signal, i.e. wide-aspect Connect the compressed voltage TV signal to one fixed terminal (A) of the switching circuit 9. outputs the interlaced NTSC television signal to the other fixed terminal (B).

【0012】 切換回路9の可動端子はD/A変換回路11を介して切換回路13の一方の固 定端子に接続されている。切換回路13の他方の固定端子には高品位テレビ信号 が接続されており、可動端子は映像ブランキング回路15および垂直同期分離回 路17に接続されている。 切換回路9はワイドアスペクトモードを指定するモード制御信号によって圧縮 しないNTSCテレビ信号(A側)が選択され、それ以外では圧縮されたNTS Cテレビ信号(B側)が選択されるようになっており、切換回路13は高品位テ レビ信号を再生するとき、高品位テレビ信号が選択されるようになっている。0012 The movable terminal of the switching circuit 9 is connected to one fixed terminal of the switching circuit 13 via the D/A conversion circuit 11. connected to a constant terminal. The other fixed terminal of the switching circuit 13 is connected to a high-definition television signal. is connected, and the movable terminal is connected to the video blanking circuit 15 and the vertical synchronization separation circuit. 17. The switching circuit 9 uses a mode control signal that specifies the wide aspect mode. NTSC TV signal (A side) is selected, otherwise compressed NTSC TV signal (A side) is selected. The C television signal (B side) is selected, and the switching circuit 13 selects the high quality television signal. When reproducing a television signal, a high definition television signal is selected.

【0013】 映像ブランキング回路15は後述するブランキングパルス信号によって映像信 号にブランキングをかけてアスペクト比16:9の高品位ディスプレイ19に接 続されており、高品位ディスプレイ19は後述する垂直偏向コイルDYや図示し ない水平偏向コイルその他で偏向制御されて画像再生する公知のものである。 垂直同期分離回路17は高品位テレビ信号やNTSCテレビ信号から垂直同期 信号を分離するもので、分離した垂直同期信号に同期した垂直発振信号を発振す る垂直発振回路21に接続されており、この垂直発振回路21は垂直発振信号を 波形成形するとともに後述する振幅制御信号によって振幅を可変制御した垂直偏 向信号を出力する垂直ドライブ回路23に接続されており、この垂直ドライブ回 路23は垂直偏向出力回路25に接続されている。[0013] The video blanking circuit 15 receives the video signal using a blanking pulse signal, which will be described later. When connected to a high-definition display 19 with an aspect ratio of 16:9 by blanking the The high-quality display 19 is connected to the vertical deflection coil DY described later and the This is a known method in which the image is reproduced by controlling the deflection using a horizontal deflection coil or the like. The vertical synchronization separation circuit 17 performs vertical synchronization from high-definition television signals or NTSC television signals. It separates signals and oscillates a vertical oscillation signal synchronized with the separated vertical synchronization signal. The vertical oscillation circuit 21 is connected to a vertical oscillation circuit 21 that outputs a vertical oscillation signal. Vertical polarization that shapes the waveform and whose amplitude is variably controlled by the amplitude control signal described later. This vertical drive circuit is connected to a vertical drive circuit 23 that outputs a direction signal. Line 23 is connected to vertical deflection output circuit 25.

【0014】 垂直偏向出力回路25は垂直偏向信号からのこぎり波状の垂直偏向電流を垂直 偏向コイルDY、コンデンサC1および抵抗R1の直列回路に流すものであり、 コンデンサC1と抵抗R1の接続点が垂直振幅切換回路27に接続され、フィー ドバック信号としてのこぎり波が出力される。 垂直振幅切換回路27は、のこぎり波を垂直ドライブ回路23へ出力して波形 成形制御するとともに、モード制御信号によってのこぎり波の振幅を拡大して垂 直ドライブ回路23へ出力し、垂直偏向信号の振幅制御するものであり、例えば 図2に示すように抵抗を切換える回路となっている。 すなわち、一端を共通接続した抵抗R2、R3について他端を切換回路29の 固定端子B、Aに接続し、可動端子を出力端としてアース間に抵抗R4を接続し て構成されており、モード制御信号によって抵抗R3(A)が選択され、それ以 外では抵抗R2(B)が選択されるようになっている。[0014] The vertical deflection output circuit 25 outputs a sawtooth vertical deflection current from the vertical deflection signal to a vertical It is passed through a series circuit of deflection coil DY, capacitor C1 and resistor R1, The connection point between the capacitor C1 and the resistor R1 is connected to the vertical amplitude switching circuit 27, and the feed A sawtooth wave is output as a backing signal. The vertical amplitude switching circuit 27 outputs the sawtooth wave to the vertical drive circuit 23 to change the waveform. In addition to controlling the shaping, the amplitude of the sawtooth wave is expanded and drooped using the mode control signal. It outputs to the direct drive circuit 23 and controls the amplitude of the vertical deflection signal, for example. As shown in FIG. 2, it is a circuit that switches the resistance. That is, for the resistors R2 and R3 whose one ends are commonly connected, the other end is connected to the switching circuit 29. Connect to fixed terminals B and A, and connect resistor R4 between the ground and the movable terminal as the output terminal. The resistor R3 (A) is selected by the mode control signal, and the Otherwise, resistor R2(B) is selected.

【0015】 このような回路構成では、切換回路29の動作によって合成抵抗が[R4/ (R3+R4)]:[R4/(R2+R4)]=3:4となるように各抵抗値を 設定すれば、モード制御信号によって出力のこぎり波の振幅を4/3倍に拡大で きるから、垂直ドライブ回路23からの垂直偏向信号の振幅を拡大制御できる (図4(B)参照)。 上述した垂直発振回路21は垂直ブランキング信号発生回路31にも接続され ている。この垂直ブランキング信号発生回路31は垂直発振信号に同期した垂直 ブランキングパルス信号を作成して映像ブランキング回路15に出力するととも に、モード制御信号によって垂直ブランキングパルス信号のパルス幅を拡大して 出力する機能を有しており、例えば図3に示すようになっている。 すなわち、モノマルチ(単安定マルチバイブレータ)33、35、37と切換 回路39から形成されており、モノマルチ33は抵抗R5とコンデンサC3によ って決定される時定数によって垂直発振信号から図4(A)の偏向電流の帰線期 間のパルス幅を有する垂直ブランキングパルス信号を形成する。[0015] In such a circuit configuration, the combined resistance becomes [R4/ (R3+R4)]: [R4/(R2+R4)] = 3:4. If set, the amplitude of the output sawtooth wave can be expanded by 4/3 times using the mode control signal. Therefore, the amplitude of the vertical deflection signal from the vertical drive circuit 23 can be expanded and controlled. (See Figure 4(B)). The vertical oscillation circuit 21 described above is also connected to the vertical blanking signal generation circuit 31. ing. This vertical blanking signal generating circuit 31 is a vertical blanking signal generating circuit 31 synchronized with a vertical oscillation signal. Creating a blanking pulse signal and outputting it to the video blanking circuit 15 Then, the pulse width of the vertical blanking pulse signal is expanded by the mode control signal. It has an output function, as shown in FIG. 3, for example. In other words, switching between monomulti (monostable multivibrator) 33, 35, and 37 It is formed from a circuit 39, and a monomulti 33 is connected by a resistor R5 and a capacitor C3. The retrace period of the deflection current in Fig. 4(A) is calculated from the vertical oscillation signal by the time constant determined by A vertical blanking pulse signal having a pulse width between 1 and 2 is formed.

【0016】 モノマルチ35は抵抗R6とコンデンサC4による時定数によってタイミング を走査期間より若干短い時間分遅らせ、モノマルチ37では抵抗R7とコンデン サC5による時定数により、図4(A)の垂直ブランキングパルス信号のパルス 幅より広い同図(B)の垂直ブランキングパルス信号を形成する。 そして、モード制御信号によって切換回路39がモノマルチ37(A)を選択 して図4(B)の垂直ブランキングパルス信号を出力し、それ以外ではモノマル チ35(B)を選択して同図(A)の垂直ブランキングパルス信号を出力するよ うになっている。[0016] The timing of the monomulti 35 is determined by the time constant of resistor R6 and capacitor C4. is delayed by a time slightly shorter than the scanning period, and in the monomulti 37, resistor R7 and capacitor The pulse of the vertical blanking pulse signal in FIG. 4(A) is A vertical blanking pulse signal as shown in FIG. 3B, which is wider than the width, is formed. Then, the switching circuit 39 selects the monomulti 37(A) according to the mode control signal. outputs the vertical blanking pulse signal shown in Fig. 4(B), and otherwise outputs a monochrome pulse signal. 35 (B) to output the vertical blanking pulse signal shown in (A) of the same figure. The sea urchin is turning.

【0017】 以下このような第1の構成の動作を説明する。 まず、高品位テレビ信号の表示やNTSCテレビ信号のノーマルモード表示を 説明する。 切換回路9、13で高品位テレビ信号又は圧縮処理されたNTSCテレビ信号 が選択されると、垂直同期分離回路17で垂直同期信号が分離され、垂直発振回 路21で垂直同期信号に同期した垂直発振信号が発振され、垂直ドライブ回路2 3で波形成形された垂直偏向信号によって垂直偏向出力回路25が垂直偏向電流 を垂直偏向コイルDYに流す。 この場合は、垂直振幅切換回路27では、図2の切換回路29がB側を選択す るから、垂直偏向コイルDYからののこぎり波が垂直ドライブ回路23へ出力さ れ単に波形成形制御される。 また、垂直ブランキング信号発生回路31では、図3のモノマルチ33(B) が選択されて図4(A)の垂直ブランキングパルス信号が映像ブランキング回路 15へ出力されて映像信号にブランキングがかけられ、高品位ディスプレイ19 に歪みなく画像表示される。[0017] The operation of such a first configuration will be explained below. First, display high-definition TV signals and normal mode display of NTSC TV signals. explain. The switching circuits 9 and 13 select high-definition television signals or compressed NTSC television signals. is selected, the vertical synchronization signal is separated in the vertical synchronization separation circuit 17, and the vertical oscillation circuit A vertical oscillation signal synchronized with the vertical synchronization signal is oscillated in the vertical drive circuit 21. The vertical deflection output circuit 25 outputs a vertical deflection current by the vertical deflection signal waveform-shaped in step 3. is applied to the vertical deflection coil DY. In this case, in the vertical amplitude switching circuit 27, the switching circuit 29 in FIG. 2 selects the B side. Therefore, the sawtooth wave from the vertical deflection coil DY is output to the vertical drive circuit 23. The waveform shape is simply controlled. In addition, in the vertical blanking signal generation circuit 31, the monomulti 33 (B) in FIG. is selected and the vertical blanking pulse signal in Figure 4(A) is sent to the video blanking circuit. 15, the video signal is blanked and displayed on a high-definition display 19. The image is displayed without distortion.

【0018】 次に、圧縮されないNTSCテレビ信号のワイドアスペクトモード表示を説明 する。 ワイドアスペクトモードを示すモード制御信号が入力されると、切換回路9、 13を介してそのNTSCテレビ信号が映像ブランキング回路15および垂直同 期分離回路17へ加えられる。 垂直同期分離回路17で分離された垂直同期信号に同期した垂直発振信号が垂 直発振回路21で発振され、垂直ドライブ回路23で波形成形された垂直偏向信 号によって垂直偏向出力回路25から垂直偏向電流が垂直偏向コイルDYに流れ れる。 この場合、垂直振幅切換回路27では、モード制御信号によって図2の切換回 路29がA側を選択するから、垂直偏向コイルDYからののこぎり波の振幅が拡 大されて垂直ドライブ回路23へ加えられ、垂直ドライブ回路23からの垂直偏 向信号の振幅が拡大されるので、図4(B)のように同図(A)に比べて振幅が 4/3倍に拡大された垂直偏向電流で垂直偏向コイルDYがドライブされる。 また、垂直ブランキング信号発生回路31では図3のモノマルチ37(A側) が選択されて図4(B)の垂直ブランキングパルス信号が映像ブランキング回路 15へ出力されて映像信号にブランキングがかけられる。[0018] Next, we will explain the wide aspect mode display of uncompressed NTSC television signals. do. When a mode control signal indicating wide aspect mode is input, the switching circuit 9, 13, the NTSC television signal is sent to the video blanking circuit 15 and the vertical The signal is applied to the period separation circuit 17. The vertical oscillation signal synchronized with the vertical synchronization signal separated by the vertical synchronization separation circuit 17 is The vertical deflection signal is oscillated by the direct oscillation circuit 21 and waveform-shaped by the vertical drive circuit 23. The vertical deflection current flows from the vertical deflection output circuit 25 to the vertical deflection coil DY due to the signal. It will be done. In this case, in the vertical amplitude switching circuit 27, the switching circuit shown in FIG. Since path 29 selects the A side, the amplitude of the sawtooth wave from the vertical deflection coil DY is expanded. is applied to the vertical drive circuit 23, and the vertical deviation from the vertical drive circuit 23 is increased. Since the amplitude of the direction signal is expanded, as shown in Figure 4 (B), the amplitude is lower than that in Figure 4 (A). The vertical deflection coil DY is driven by the vertical deflection current magnified by 4/3 times. In addition, in the vertical blanking signal generation circuit 31, the monomulti 37 (A side) in FIG. is selected and the vertical blanking pulse signal in Figure 4(B) is sent to the video blanking circuit. 15, and blanking is applied to the video signal.

【0019】 そのため、高品位ディスプレイ19には、画像が図4(B)の二重円のように 上下の一部が画面外にはみ出した状態で歪みなく再生表示される。 このように、上下の一部を画面外にする表示状態であっても、例えば映画番組 等では当初から上下に空白領域があるし、それ以外でも画面の上下に重要な表示 内容がない例も多く、支障のない場合が多い。 この点、本考案によらずに、NTSCテレビ信号をそのままのアスペクト比で 高品位テレビ受像機に画像表示すると、同図(A)の二重円のように真円が楕円 に歪んでしまう。[0019] Therefore, the image appears on the high-definition display 19 like the double circle in Figure 4(B). The image is played back and displayed without distortion, with parts of the top and bottom protruding off the screen. In this way, even if the upper and lower parts are partially off-screen, for example, in a movie program, etc., there are blank areas at the top and bottom of the screen from the beginning, and other than that there are important displays at the top and bottom of the screen. There are many cases where there is no content, and there are many cases where there is no problem. In this point, the NTSC television signal can be converted to the same aspect ratio without using the present invention. When the image is displayed on a high-definition television receiver, the perfect circle turns into an ellipse, as shown in the double circle in figure (A). It becomes distorted.

【0020】 次に、本考案の垂直偏向装置に係る第2の構成を説明する。 図5は本考案の第2の構成を示す回路図である。 垂直偏向出力回路1は、NPNトランジスタQ1、Q2のエミッタとコレクタ を直列接続して形成されており、これらトランジスタQ1、Q2のエミッタとコ レクタの接続点に垂直偏向コイルDY、同調コンデンサC1および抵抗R1の直 列回路が接続されている。これらの構成は図1と同様である。 コンデンサC1および抵抗R1の接続点からフィードバック信号としてののこ ぎり波が出力されるようになっており、例えば上述した第1の構成における垂直 振幅切換回路27に接続されている。 トランジスタQ1のコレクタにはダイオードDを介して電源電圧VCCが接続さ れるとともに、NPNトランジスタQ3、Q4のエミッタが接続されている。[0020] Next, a second configuration of the vertical deflection device of the present invention will be explained. FIG. 5 is a circuit diagram showing the second configuration of the present invention. The vertical deflection output circuit 1 includes the emitters and collectors of NPN transistors Q1 and Q2. are connected in series, and the emitters and co-connections of these transistors Q1 and Q2 are connected in series. Directly connect the vertical deflection coil DY, tuning capacitor C1 and resistor R1 to the connection point of the deflector. column circuit is connected. These configurations are similar to those in FIG. This is the feedback signal from the connection point of capacitor C1 and resistor R1. For example, a vertical wave in the first configuration described above is output. It is connected to the amplitude switching circuit 27. The power supply voltage VCC is connected to the collector of transistor Q1 via diode D. At the same time, the emitters of NPN transistors Q3 and Q4 are connected.

【0021】 トランジスタQ4のコレクタには電圧VCCより高い電源電圧VAAが印加されて おり、垂直帰線期間に同期した図6(A)のようなパルス信号がベースに印加さ れることによって電源電圧VCCより高い電源電圧VAAが帰線期間にトランジスタ Q1へ印加されるようになっている。 トランジスタQ3のコレクタには電源電圧VAAより高い電源電圧VBBが印加さ れており、垂直帰線期間に同期するとともに図6(B)のようにパルス幅の広い パルス信号がベースに印加されることによって電源電圧VBBが帰線期間にトラン ジスタQ1へ印加されるようになっている。 すなわち、トランジスタQ4、Q3は電源電圧VAAとVBBをトランジスタQ1 へ印加する第1および第2のスイッチ回路を形成している。[0021] A power supply voltage VAA higher than the voltage VCC is applied to the collector of the transistor Q4. A pulse signal as shown in Fig. 6(A) synchronized with the vertical retrace period is applied to the base. As a result, the power supply voltage VAA higher than the power supply voltage VCC is applied to the transistor during the retrace period. It is applied to Q1. A power supply voltage VBB higher than the power supply voltage VAA is applied to the collector of the transistor Q3. It is synchronized with the vertical retrace period and has a wide pulse width as shown in Figure 6 (B). By applying a pulse signal to the base, the power supply voltage VBB is transcribed during the retrace period. The signal is applied to the register Q1. That is, transistors Q4 and Q3 connect power supply voltages VAA and VBB to transistor Q1. A first and a second switch circuit are formed to apply the voltage to the voltage.

【0022】 このような垂直偏向装置では、トランジスタQ4のベースに高品位テレビ信号 や圧縮したNTSCテレビ信号の垂直同期信号に同期した図6(A)のようなパ ルス信号がベースに印加されると、帰線期間には電源電圧VAAで、走査期間には 電源電圧VCCによって垂直偏向出力回路1が効率良く動作する。 他方、トランジスタQ3のベースにワイドアスペクトモードのNTSCテレビ 信号の垂直同期に同期した図6(B)のようなパルス幅の広いパルス信号がベー スに印加されると、帰線期間には電源電圧VCCより更に高い電源電圧VBBで、走 査期間には電源電圧VCCによって垂直偏向出力回路1が効率良く動作する。[0022] In such a vertical deflection device, a high-definition television signal is connected to the base of transistor Q4. A pattern like that shown in Figure 6 (A) synchronized with the vertical synchronization signal of a compressed NTSC television signal. When a pulse signal is applied to the base, the supply voltage VAA is applied during the blanking period and the voltage is applied to the supply voltage VAA during the scanning period. The vertical deflection output circuit 1 operates efficiently with the power supply voltage VCC. On the other hand, NTSC TV in wide aspect mode is connected to the base of transistor Q3. A pulse signal with a wide pulse width as shown in Fig. 6 (B) synchronized with the vertical synchronization of the signal is When applied to the power source, the power supply voltage VBB, which is higher than the power supply voltage VCC, is applied during the retrace period. During the scan period, the vertical deflection output circuit 1 operates efficiently with the power supply voltage VCC.

【0023】 そのため、トランジスタQ3、Q4のベースに加えるパルス信号のパルス幅や 電源電圧VAAやVBBを適当に選定すれば、NTSCテレビ信号のノーマルモード 表示や高品位テレビ信号の垂直偏向動作の消費電力を低く維持することができる し、いずれの画面も歪みなく再生可能となる。[0023] Therefore, the pulse width of the pulse signal applied to the bases of transistors Q3 and Q4 If the power supply voltage VAA and VBB are selected appropriately, the normal mode of NTSC TV signal can be achieved. Maintains low power consumption for display and vertical deflection of high-definition television signals However, both screens can be played back without distortion.

【0024】[0024]

【考案の効果】[Effect of the idea]

以上説明したように本考案の第1の構成では、ワイドアスペクトモードのNT SCテレビ信号に対してこのモードを示すモード制御信号により、垂直振幅切換 回路を介して垂直偏向電流の振幅を拡大するとともに垂直ブランキング信号発生 回路で垂直ブランキングパルス信号のパルス幅を広げるから、高品位テレビ受像 機においてアスペクト比の小さいテレビ信号をそのままのアスペクト比で歪みな く画像再現できる。 また、本考案の第2の構成では、帰線期間に垂直偏向出力回路へ印加する高圧 電源を高低2種類の電源電圧に分け、短い帰線期間に同期した信号で動作する第 1のスイッチ回路で低い電源電圧を垂直偏向出力回路へ印加し、長い帰線期間に 同期した信号で動作する第2のスイッチ回路で高い電源電圧を垂直偏向出力回路 へ印加する構成としたから、高品位テレビ信号およびノーマルモード時における 帰線期間の高圧電源電圧をワイドアスペクトモード時のそれより低くすることが 可能となり、垂直偏向動作時の電源電圧を消費電力を軽減できる。 As explained above, in the first configuration of the present invention, the NT in wide aspect mode Vertical amplitude switching is performed by a mode control signal indicating this mode for SC television signals. Expands the amplitude of the vertical deflection current through the circuit and generates a vertical blanking signal The circuit widens the pulse width of the vertical blanking pulse signal, allowing for high-definition TV reception. A TV signal with a small aspect ratio can be processed without distortion using the same aspect ratio. Images can be reproduced easily. Furthermore, in the second configuration of the present invention, the high voltage applied to the vertical deflection output circuit during the retrace period is The power supply is divided into two types of power supply voltage, high and low, and operates with a signal synchronized with a short retrace period. The switch circuit 1 applies a low power supply voltage to the vertical deflection output circuit, allowing a long retrace period. Vertical deflection output circuit with high power supply voltage using a second switch circuit that operates with a synchronized signal Since the configuration is such that the voltage is applied to the The high voltage power supply voltage during the retrace period can be lower than that in wide aspect mode. This makes it possible to reduce the power supply voltage and power consumption during vertical deflection operation.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】本考案の垂直偏向装置に係る第1の構成を示す
ブロック図である。
FIG. 1 is a block diagram showing a first configuration of a vertical deflection device of the present invention.

【図2】図1中の垂直振幅切換回路の一例を示す回路図
である。
FIG. 2 is a circuit diagram showing an example of the vertical amplitude switching circuit in FIG. 1;

【図3】図1中の垂直ブランキング信号発生回路の一例
を示すブロック回路図である。
FIG. 3 is a block circuit diagram showing an example of the vertical blanking signal generation circuit in FIG. 1;

【図4】図1の垂直偏向装置の動作を説明する図であ
る。
FIG. 4 is a diagram illustrating the operation of the vertical deflection device in FIG. 1;

【図5】本考案の垂直偏向装置に係る第2の構成を示す
回路図である。
FIG. 5 is a circuit diagram showing a second configuration of the vertical deflection device of the present invention.

【図6】図5の垂直偏向装置の動作を説明する波形図で
ある。
6 is a waveform diagram illustrating the operation of the vertical deflection device of FIG. 5. FIG.

【図7】従来の垂直偏向装置を示す回路である。FIG. 7 is a circuit showing a conventional vertical deflection device.

【図8】従来の高品位テレビ画面におけるNTSCテレ
ビ画像の表示状態を説明する図である。
FIG. 8 is a diagram illustrating a display state of an NTSC television image on a conventional high-definition television screen.

【図9】従来の高品位テレビ画面におけるNTSCテレ
ビ画像の別の表示状態を説明する図である。
FIG. 9 is a diagram illustrating another display state of an NTSC television image on a conventional high-definition television screen.

【符号の説明】[Explanation of symbols]

1 垂直偏向出力回路 3 高品位テレビ画面 5 A/D変換回路 7 信号処理回路 9、13、29、39 切換回路 11 D/A変換回路 15 映像ブランキング回路15 17 垂直同期分離回路 19 高品位ディスプレイ 21 垂直発振回路 23 垂直ドライブ回路 25 垂直偏向出力回路 27 垂直振幅切換回路 31 垂直ブランキング信号発生回路 33、35、37 モノマルチ C1、C2、C3、C4、C5 コンデンサ DY 垂直偏向コイル Q1、Q2、Q5 トランジスタ Q3 第2のスイッチ回路(トランジスタ) Q4 第1のスイッチ回路(トランジスタ) R1、R2、R3、R4、R5、R6、R7 抵抗 VAA 第3の電源電圧(電源電圧) VBB 第2の電源電圧(電源電圧) VCC 第1の電源電圧(電源電圧) 1 Vertical deflection output circuit 3 High-definition TV screen 5 A/D conversion circuit 7 Signal processing circuit 9, 13, 29, 39 switching circuit 11 D/A conversion circuit 15 Video blanking circuit 15 17 Vertical synchronization separation circuit 19 High-definition display 21 Vertical oscillation circuit 23 Vertical drive circuit 25 Vertical deflection output circuit 27 Vertical amplitude switching circuit 31 Vertical blanking signal generation circuit 33, 35, 37 Mono multi C1, C2, C3, C4, C5 capacitor DY vertical deflection coil Q1, Q2, Q5 transistor Q3 Second switch circuit (transistor) Q4 First switch circuit (transistor) R1, R2, R3, R4, R5, R6, R7 resistance VAA Third power supply voltage (power supply voltage) VBB Second power supply voltage (power supply voltage) VCC First power supply voltage (power supply voltage)

Claims (2)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】 所定のアスペクト比の第1のテレビ信号
又はこれより小さいアスペクト比のままの第2のテレビ
信号に係る垂直同期信号に同期して発振した垂直発振信
号から垂直偏向信号を出力するとともに振幅制御信号に
よって前記垂直偏向信号の振幅制御が可能な垂直偏向ド
ライブ回路と、前記垂直偏向信号によって垂直偏向コイ
ルに偏向電流を流す垂直偏向出力回路と、前記偏向電流
からのフィードバック信号に基づき前記振幅制御信号を
出力するとともに、前記第2のテレビ信号を示すモード
制御信号によって前記垂直偏向信号の振幅を拡大制御す
る前記振幅制御信号を前記垂直偏向ドライブ回路へ出力
する垂直振幅切換回路と、前記垂直発振信号に同期した
垂直ブランキング信号を出力するとともに前記モード制
御信号によってブランキング期間を広げて出力する垂直
ブランキング信号発生回路と、を具備することを特徴と
する高品位テレビ受像機の垂直偏向装置。
Claim 1: A vertical deflection signal is output from a vertical oscillation signal oscillated in synchronization with a vertical synchronization signal related to a first television signal having a predetermined aspect ratio or a second television signal having a smaller aspect ratio. a vertical deflection drive circuit capable of controlling the amplitude of the vertical deflection signal using an amplitude control signal; a vertical deflection output circuit that causes a deflection current to flow through the vertical deflection coil according to the vertical deflection signal; a vertical amplitude switching circuit that outputs an amplitude control signal and outputs the amplitude control signal to the vertical deflection drive circuit for controlling the amplitude of the vertical deflection signal to be enlarged by a mode control signal indicating the second television signal; A vertical blanking signal generation circuit for outputting a vertical blanking signal synchronized with a vertical oscillation signal and extending a blanking period according to the mode control signal. Deflection device.
【請求項2】 第1の電源電圧が印加され垂直偏向信号
に基づき垂直偏向コイルへ偏向電流を流す垂直偏向出力
回路と、前記垂直偏向信号に係る所定の第1の垂直帰線
期間に同期した信号の入力期間に、前記第1の電源電圧
より高い第2の電源電圧を前記垂直偏向出力回路へ印加
する第1のスイッチ回路と、前記垂直偏向信号に係りか
つ前記第1の垂直帰線期間より長い第2の垂直帰線期間
に同期した信号の入力期間に、前記第2の電源電圧より
高い第3の電源電圧を前記垂直偏向出力回路へ印加する
第2のスイッチ回路と、を具備することを特徴とする高
品位テレビ受像機の垂直偏向装置。
2. A vertical deflection output circuit to which a first power supply voltage is applied and which causes a deflection current to flow to a vertical deflection coil based on a vertical deflection signal, and a vertical deflection output circuit that is synchronized with a predetermined first vertical blanking period related to the vertical deflection signal. a first switch circuit that applies a second power supply voltage higher than the first power supply voltage to the vertical deflection output circuit during a signal input period; and a first switch circuit that is related to the vertical deflection signal and that is connected to the first vertical blanking period. a second switch circuit that applies a third power supply voltage higher than the second power supply voltage to the vertical deflection output circuit during a signal input period synchronized with a longer second vertical retrace period. A vertical deflection device for a high-definition television receiver.
JP1991019103U 1991-03-06 1991-03-06 Vertical deflection device for high-definition television receivers Pending JPH04110069U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1991019103U JPH04110069U (en) 1991-03-06 1991-03-06 Vertical deflection device for high-definition television receivers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1991019103U JPH04110069U (en) 1991-03-06 1991-03-06 Vertical deflection device for high-definition television receivers

Publications (1)

Publication Number Publication Date
JPH04110069U true JPH04110069U (en) 1992-09-24

Family

ID=31905453

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1991019103U Pending JPH04110069U (en) 1991-03-06 1991-03-06 Vertical deflection device for high-definition television receivers

Country Status (1)

Country Link
JP (1) JPH04110069U (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0686330A (en) * 1992-01-31 1994-03-25 Samsung Electron Co Ltd Method and apparatus for conversion of signal of muse/ntsc system

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02162874A (en) * 1988-12-15 1990-06-22 Canon Inc Projection type television device
JPH02228897A (en) * 1989-03-02 1990-09-11 Sharp Corp Vertical deflection circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02162874A (en) * 1988-12-15 1990-06-22 Canon Inc Projection type television device
JPH02228897A (en) * 1989-03-02 1990-09-11 Sharp Corp Vertical deflection circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0686330A (en) * 1992-01-31 1994-03-25 Samsung Electron Co Ltd Method and apparatus for conversion of signal of muse/ntsc system

Similar Documents

Publication Publication Date Title
KR0150505B1 (en) Two picture video processing circuit
JPH05336465A (en) Television signal processing circuit
JPH05308587A (en) Television receiver
JPS63146672A (en) Television receiver
JPH022351B2 (en)
JPH10136282A (en) Simultaneous display device for television video and personal computer video
JPH04110069U (en) Vertical deflection device for high-definition television receivers
JP3724809B2 (en) Deflection circuit for wide screen display
JPS61206380A (en) Image display device
US5894332A (en) Scanning circuit structure of a television receiver
JPS61267469A (en) Output device
US5523789A (en) High definition television monitor for displaying video images reproduced from normal standard video signals
KR0126426Y1 (en) Horizontal deflection circuit
KR0156852B1 (en) Screen conversion apparatus for wide screen tv
JP3045012B2 (en) Television receiver
JP2916392B2 (en) Color television receiver
JP3316282B2 (en) Television receiver
JP3057681B2 (en) Switching circuit for horizontal S-shaped correction capacitance
KR0156356B1 (en) Side blanking controlling apparatus of wide tv
KR940003507Y1 (en) Non-interlace display circuit
US20050117058A1 (en) Video display unit
JP2000106670A (en) Color television receiver
JPH07162697A (en) Vertical deflection circuit
JP2002112061A (en) Television receiver
JPH11234591A (en) Television receiver