JPH04107915U - AGC circuit - Google Patents

AGC circuit

Info

Publication number
JPH04107915U
JPH04107915U JP1727791U JP1727791U JPH04107915U JP H04107915 U JPH04107915 U JP H04107915U JP 1727791 U JP1727791 U JP 1727791U JP 1727791 U JP1727791 U JP 1727791U JP H04107915 U JPH04107915 U JP H04107915U
Authority
JP
Japan
Prior art keywords
circuit
agc
signal
output
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1727791U
Other languages
Japanese (ja)
Inventor
博志 増田
Original Assignee
株式会社ケンウツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社ケンウツド filed Critical 株式会社ケンウツド
Priority to JP1727791U priority Critical patent/JPH04107915U/en
Publication of JPH04107915U publication Critical patent/JPH04107915U/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】 【目的】 第1の AGC回路と遅延回路によってIF増幅回
路などの増幅飽和点の非直線増幅による相互変調や混変
調を低減し、第2の AGC回路と遅延回路によって希望信
号の感度抑圧を無くすことを目的としたものである。 【構成】 受信機のIF増幅回路のIF出力信号を検出して
AGC 動作する第1の AGC回路と、この第1の AGC回路の
出力 AGC信号を遅延させてアンテナ入力部に対して AGC
動作する第1の遅延回路と、信号強度検波回路の検波出
力信号が供給される第2の AGC回路と、この第2の AGC
回路の出力 AGC信号を遅延させる第2の遅延回路と、RF
同調増幅段に設けたピンダイオード回路と、上記第2の
遅延回路の出力信号で上記ピンダイオード回路を制御す
るよう構成したものである。
(57) [Summary] [Purpose] The first AGC circuit and delay circuit reduce intermodulation and cross-modulation caused by nonlinear amplification at the amplification saturation point of an IF amplifier circuit, etc., and the second AGC circuit and delay circuit reduce the The purpose is to eliminate signal sensitivity suppression. [Configuration] Detects the IF output signal of the receiver's IF amplifier circuit.
AGC The first AGC circuit that operates and the output AGC signal of this first AGC circuit are delayed and sent to the antenna input section.
A first delay circuit that operates, a second AGC circuit to which the detection output signal of the signal strength detection circuit is supplied, and this second AGC circuit.
Output of the circuit A second delay circuit that delays the AGC signal and an RF
A pin diode circuit provided in a tuned amplification stage and an output signal from the second delay circuit are used to control the pin diode circuit.

Description

【考案の詳細な説明】[Detailed explanation of the idea]

【0001】0001

【産業上の利用分野】[Industrial application field]

この考案は受信機の AGC回路に係り、特にカーオーディオ用FMチューナにおけ る強電界での混信と感度抑圧を防止するのに好適なAGC回路に関する。 This idea is related to the AGC circuit of the receiver, especially in FM tuners for car audio. The present invention relates to an AGC circuit suitable for preventing interference and sensitivity suppression in strong electric fields.

【0002】0002

【従来技術】[Prior art]

従来より、受信機の AGC回路は図3に示すブロック図のものが多く提供されて いた。図において、1は受信機の受信アンテナ、2はピンダイオードで形成した アンテナ入力部、3はRF同調増幅回路、4はRF信号をミキシングする局発及び混 合回路、5はセラミックフイルタで形成したIF増幅回路、6は信号強度検波回路 、8はIF出力信号が供給される AGC回路である。 Traditionally, many receiver AGC circuits have been provided with the block diagram shown in Figure 3. there was. In the figure, 1 is the receiving antenna of the receiver, and 2 is formed by a pin diode. Antenna input section, 3 is an RF tuning amplifier circuit, 4 is a local oscillator and mixer for mixing RF signals. Combined circuit, 5 is an IF amplifier circuit formed with a ceramic filter, and 6 is a signal strength detection circuit. , 8 is an AGC circuit to which the IF output signal is supplied.

【0003】 AGC回路8はIF増幅回路5のIF出力信号を検出し、このIF出力信号レベルに対 する AGC電圧をアンテナ入力部2のピンダイオードとRF同調増幅回路3の増幅段 に供給し、強電界での高RF信号レベルを減少させるよう制御していた。0003 AGC circuit 8 detects the IF output signal of IF amplifier circuit 5 and responds to this IF output signal level. The AGC voltage is transferred between the pin diode of the antenna input section 2 and the amplification stage of the RF tuning amplifier circuit 3. and controlled to reduce high RF signal levels in strong electric fields.

【0004】0004

【考案が解決しようとする課題】[Problem that the idea aims to solve]

しかし、上記した従来の AGC回路はIF増幅回路5のIF同調回路の後からIF出力 信号を取り出していたので、帯域の比較的広い周波数帯のIF出力信号によって制 御され、希望信号に対して妨害信号が非常に高い場合、希望信号の感度が妨害信 号により抑圧されるという欠点があった。 However, in the conventional AGC circuit described above, the IF output is output after the IF tuning circuit of the IF amplifier circuit 5. Since the signal was extracted, it was controlled by an IF output signal with a relatively wide frequency band. If the interference signal is very high compared to the desired signal, the sensitivity of the desired signal will be higher than that of the interference signal. It had the disadvantage of being suppressed by the issue.

【0005】 また、上記 AGC電圧によるRF信号の減衰可能なレベル以上のアンテナ入力信号 が入力されると、IF増幅回路5の増幅回路は飽和点に達して非直線歪による相互 変調により、混信が増大するという欠点もあった。[0005] In addition, the antenna input signal must be above the level at which the RF signal can be attenuated by the above AGC voltage. is input, the amplifier circuit of the IF amplifier circuit 5 reaches the saturation point and mutual interference due to nonlinear distortion occurs. Modulation also had the disadvantage of increasing interference.

【0006】 この考案は上記した点に鑑みてなされたものであり、その目的とするところは 従来例の欠点を解消し、従来の AGC回路に第1の遅延回路と信号強度検波回路の 出力信号が供給される第2の AGC回路と第2の遅延回路とを設け、妨害信号によ る希望信号の感度抑圧を少なくし、且つIF増幅回路の相互変調による混信を防ぐ AGC 回路を提供するところにある。[0006] This idea was made in view of the above points, and its purpose is to Eliminating the drawbacks of the conventional example, we added the first delay circuit and signal strength detection circuit to the conventional AGC circuit. A second AGC circuit and a second delay circuit are provided to which the output signal is supplied, and a second AGC circuit and a second delay circuit are provided. This reduces the suppression of the sensitivity of the desired signal and prevents interference due to intermodulation of the IF amplifier circuit. This is where the AGC circuit is provided.

【0007】[0007]

【課題を解決するための手段】[Means to solve the problem]

この考案の AGC回路は受信機のIF増幅回路のIF出力信号でアンテナ入力部とRF 同調増幅回路とを制御する AGC回路において、上記IF出力信号からの第1のAGC 回路の出力 AGC信号を遅延させる第1の遅延回路と、この第1の遅延回路の出力 信号でアンテナ入力部を制御し、信号強度検波回路の検波出力信号が供給される 第2の AGC回路と、この第2の AGC回路の出力 AGC信号を遅延させる第2の遅延 回路と、RF同調増幅段に設けたピンダイオード回路と、上記第2の遅延回路の出 力信号で上記ピンダイオード回路を制御するよう構成したものである。 The AGC circuit of this invention uses the IF output signal of the receiver's IF amplification circuit to connect the antenna input section and RF In the AGC circuit that controls the tuned amplifier circuit, the first AGC circuit from the above IF output signal Circuit output A first delay circuit that delays the AGC signal and the output of this first delay circuit The signal controls the antenna input section, and the detection output signal of the signal strength detection circuit is supplied. a second AGC circuit and a second delay that delays the output AGC signal of this second AGC circuit; circuit, a pin diode circuit provided in the RF tuned amplifier stage, and the output of the second delay circuit. The pin diode circuit is configured to be controlled by a power signal.

【0008】[0008]

【作用】[Effect]

この考案によれば、受信機のIF増幅回路のIF出力信号を検出してRF同調増幅回 路の増幅ゲインを制御する第1の AGC回路に対して、この第1の AGC回路の出力 AGC 信号を遅延させてアンテナ入力部のピンダイオードを制御する第1の遅延回 路を設け、更に、狭帯域セラミックフイルタで形成したIF増幅回路を介して信号 強度検波回路の検波出力信号が供給される第2の AGC回路と、この第2の AGC回 路の出力 AGC信号を遅延させる第2の遅延回路によってRF同調増幅段に設けたピ ンダイオード回路を制御するように構成した AGC回路である。 According to this idea, the IF output signal of the receiver's IF amplification circuit is detected and the RF tuned amplification circuit is The output of this first AGC circuit controls the amplification gain of the first AGC circuit. The first delay circuit delays the AGC signal and controls the pin diode in the antenna input section. The signal is then passed through an IF amplification circuit formed by a narrowband ceramic filter. a second AGC circuit to which the detection output signal of the intensity detection circuit is supplied; The output of the AGC signal is delayed by the second delay circuit that delays the AGC signal. This is an AGC circuit configured to control a diode circuit.

【0009】 第1の AGC回路の AGC動作は比較的広帯域の AGC回路で、希望信号や妨害信号 の信号レベルによって動作し、IF増幅回路などの増幅飽和点の非直線増幅による 相互変調や混変調を低減することができ、第2の AGC回路の狭帯域 AGC動作によ って希望信号のみの信号レベルで AGC動作して希望信号の感度抑圧を無くすよう 作用する。[0009] The AGC operation of the first AGC circuit is a relatively wide-band AGC circuit, and the AGC circuit handles both desired signals and interference signals. It operates according to the signal level of The narrowband AGC operation of the second AGC circuit reduces intermodulation and cross-modulation. So that the AGC operates at the signal level of only the desired signal and eliminates the suppression of the sensitivity of the desired signal. act.

【0010】 この様にして、この考案の AGC回路は増幅器の非直線歪を少なくし、且つ妨害 信号による希望信号の感度抑圧をも同時に低減することができる。0010 In this way, the AGC circuit of this invention can reduce the nonlinear distortion of the amplifier and prevent interference. Desensitization of the desired signal by the signal can also be reduced at the same time.

【0011】[0011]

【実施例】【Example】

この考案に係る AGC回路の実施例を図1のブロック図及び図2の入出力レベル 特性図に基づいて説明する。なお従来例と同一部分には同一符号を付してその説 明を省略する。 An example of the AGC circuit according to this invention is shown in the block diagram of Fig. 1 and the input/output level of Fig. 2. This will be explained based on the characteristic diagram. Parts that are the same as those in the conventional example are given the same reference numerals for explanation. Omit the description.

【0012】 図において、7は第1の AGC回路からの AGC信号を遅延させる第1の遅延回路 、8は従来例と同様のIF出力信号が供給される第1の AGC回路、9は第2の AGC 回路からの AGC信号を遅延させる第2の遅延回路、10は信号強度検波回路6の検 波出力信号が供給される第2の AGC回路、11はRF同調増幅段に設けたピンダイオ ード回路、20は受信機の入出力特性の第1の検波出力レベル、21は受信機の入出 力特性の第2の検波出力レベル、22は受信機の入出力特性の第3の検波出力レベ ルである。0012 In the figure, 7 is a first delay circuit that delays the AGC signal from the first AGC circuit. , 8 is the first AGC circuit to which the IF output signal similar to the conventional example is supplied, and 9 is the second AGC circuit. A second delay circuit delays the AGC signal from the circuit, and 10 is a detection circuit for the signal strength detection circuit 6. The second AGC circuit to which the wave output signal is supplied, 11 is a pin diode installed in the RF tuned amplification stage. 20 is the first detection output level of the input/output characteristics of the receiver, 21 is the input/output characteristic of the receiver. 22 is the third detection output level of the input/output characteristics of the receiver. It is le.

【0013】 受信アンテナ1で受信した受信信号はRF同調増幅段2,3,4 、IF増幅段5、検波 回路6を介して音声信号出力される。このアンテナ入力信号レベルは受信機の設 置された場所における電界強度により決り、この電界強度に比例した検波出力信 号レベルが出力されるが、第1及び第2の AGC回路8,10によって強電界時の出力 レベルは制御され、増幅段などでの混信を無くすことができる。[0013] The received signal received by receiving antenna 1 is sent to RF tuning amplification stages 2, 3, 4, IF amplification stage 5, and detection. An audio signal is output via the circuit 6. This antenna input signal level is The detection output signal is determined by the electric field strength at the location where it is placed, and the detection output signal is proportional to this electric field strength. The signal level is output, but the first and second AGC circuits 8 and 10 reduce the output when the electric field is strong. The level is controlled and interference at the amplification stage can be eliminated.

【0014】 図2はアンテナ入力レベルと検波出力レベルとの関係を示した特性図であり、 今、アンテナ入力レベルがa点に達すると、この電界強度のIF出力信号を検出し て第1の AGC回路8が動作し、この第1の AGC回路8の出力 AGC信号によってRF 同調増幅回路3の増幅ゲインをコントロールして、例えばa〜b点間の検波出力 レベルをほぼ一定の第1の検波出力レベル20に押えることができる。[0014] FIG. 2 is a characteristic diagram showing the relationship between antenna input level and detection output level. Now, when the antenna input level reaches point a, the IF output signal with this electric field strength is detected. The first AGC circuit 8 operates, and the output AGC signal of the first AGC circuit 8 causes the RF By controlling the amplification gain of the tuned amplifier circuit 3, for example, the detection output between points a and b is The level can be kept at a substantially constant first detection output level of 20.

【0015】 一方、上記第1の AGC回路8の AGC出力信号は第2の遅延回路9に供給され、 予め決められた遅延時間の例えばb点以後は、アンテナ入力部2のピンダイオー ドを制御し、前記RF同調増幅回路3の AGC駆動と合わせてa〜c点間を AGC制御 することができ、電界強度a点以後c点までの強電界に対してもアンテナ入力部 2のピンダイオードによる信号レベルの減衰動作と、RF同調増幅回路3の増幅ゲ インの制御を行なってほぼ一定レベルの第1及び第2の検波出力レベル20,21 を 得ることができる。[0015] On the other hand, the AGC output signal of the first AGC circuit 8 is supplied to the second delay circuit 9, After a predetermined delay time, for example, point b, the pin diode of the antenna input section 2 AGC control is performed between points a and c in conjunction with the AGC drive of the RF tuned amplifier circuit 3. The antenna input section can be The signal level attenuation operation by pin diode 2 and the amplification gain of RF tuning amplifier circuit 3 The first and second detection output levels 20, 21 are maintained at a nearly constant level by controlling the Obtainable.

【0016】 更に、強電界になりアンテナ入力レベルがc点を超え、前記アンテナ入力部2 及びRF同調増幅回路3の AGC動作によるRF信号の減衰可能なレベルを超えると、 上記 AGC制御ができなくなり、この制御不可能な高レベルのRF信号はIF信号に変 換され、IF増幅回路5の飽和点となる信号レベルまで上昇して信号強度検波回路 6に供給される。[0016] Furthermore, the electric field becomes strong, the antenna input level exceeds point c, and the antenna input section 2 and exceeds the level at which the RF signal can be attenuated by the AGC operation of the RF tuned amplifier circuit 3, The above AGC control becomes impossible, and this uncontrollable high-level RF signal changes to an IF signal. The signal level increases to the saturation point of the IF amplifier circuit 5, and the signal strength detection circuit 6.

【0017】 しかし、信号強度検波回路6からの高レベルの検波出力信号が第2の AGC回路 10に供給され、この第2の AGC回路10の出力 AGC信号は第2の遅延回路9を介し てRF同調増幅段のピンダイオード回路11に供給される。ピンダイオード回路11は 図のようにコンデンサCとピンダイオードDの直列接続された高周波アッテネタ 回路を形成し、上記 AGC電圧でピンダイオードDが制御されてRF同調増幅段のRF 信号を任意の信号まで減衰することができる。[0017] However, the high level detection output signal from the signal strength detection circuit 6 is transmitted to the second AGC circuit. 10, and the output AGC signal of this second AGC circuit 10 is passed through the second delay circuit 9. and is supplied to the pin diode circuit 11 of the RF tuned amplification stage. Pin diode circuit 11 is A high-frequency attenuator with a capacitor C and a pin diode D connected in series as shown in the figure. A circuit is formed, and the pin diode D is controlled by the above AGC voltage, and the RF of the RF tuning amplification stage is A signal can be attenuated to any desired signal.

【0018】 即ち、アンテナ入力レベルc〜d点間ではRF同調増幅段のRF信号がピンダイオ ード回路11でアッテネータされ、前述のようなIF増幅回路5で飽和点まで達する 信号レベルにならず、第3の検波出力レベル22のようなほぼフラットな検波出力 レベルに AGC制御することができる。[0018] That is, between the antenna input level points c and d, the RF signal of the RF tuned amplifier stage is It is attenuated by the code circuit 11 and reaches the saturation point by the IF amplifier circuit 5 as described above. The detection output is almost flat, like the third detection output level 22, without reaching the signal level. The level can be controlled by AGC.

【0019】 この様に、第1及び第2の AGC回路8,10と第1及び第2の遅延回路7,9 によっ て、受信機の AGC制御はRF同調増幅回路3の増幅ゲイン、アンテナ入力部2のピ ンダイオードによるRF信号の減衰、最後にRF同調増幅段に設けたピンダイオード 回路11の信号減衰の順序に動作して、強電界のアンテナ入力レベルに対する AGC 動作を行なうことができる。[0019] In this way, the first and second AGC circuits 8, 10 and the first and second delay circuits 7, 9 Therefore, AGC control of the receiver is performed using the amplification gain of the RF tuning amplifier circuit 3 and the pin of the antenna input section 2. Attenuation of the RF signal by a pin diode, and finally a pin diode installed in the RF tuning amplification stage The AGC for strong electric field antenna input levels operates in the order of signal attenuation in circuit 11. can perform actions.

【0020】 アンテナ入力レベルa〜c点間では比較的広い帯域幅の AGC信号、即ち妨害信 号と希望信号との信号レベルにより AGC制御動作を行ない、妨害信号による相互 変調や混変調を低減することができ、また、アンテナ入力レベルc〜d点間では 狭帯域のセラミックフイルタのIF増幅回路5を経た希望信号の帯域幅の AGC信号 によって AGC制御動作を行なうので、妨害信号による感度抑圧を低減することが でき、この結果、妨害信号による混変調等で発生する歪を低減し、更に、ピンダ イオード回路11の減衰作用により希望信号の過大入力による歪の発生をも低減す ることができる。[0020] Between the antenna input level points a and c, there is a relatively wide bandwidth AGC signal, that is, an interference signal. The AGC control operation is performed depending on the signal level of the signal and the desired signal, and mutual interference caused by interference signals is performed. It is possible to reduce modulation and cross-modulation, and the antenna input level between points c and d can be reduced. AGC signal with the bandwidth of the desired signal after passing through the narrowband ceramic filter IF amplifier circuit 5 Since the AGC control operation is performed by As a result, distortion caused by cross-modulation caused by interfering signals is reduced, and furthermore, the pin The attenuation effect of the diode circuit 11 also reduces distortion caused by excessive input of the desired signal. can be done.

【0021】[0021]

【考案の効果】[Effect of the idea]

この考案に係る AGC回路は前述のように第1及び第2の AGC回路と、第1及び 第2の遅延回路とを設け、前者は比較的広帯域のIF信号によって AGC制御動作さ せ、後者は狭帯域の希望信号のみの信号強度検波出力信号によって AGC制御動作 させ、しかも AGC制御動作を遅延回路で設定しているので、高レベルの妨害信号 などによる増幅飽和点動作の非直線歪による相互変調や混変調を低減し、尚且つ 妨害信号による希望信号の感度抑圧を無くすことができるという効果がある。 As mentioned above, the AGC circuit according to this invention includes the first and second AGC circuits, and the first and second AGC circuits. A second delay circuit is provided, and the former performs AGC control operation using a relatively wideband IF signal. The latter performs AGC control operation based on the signal strength detection output signal of only the narrowband desired signal. Furthermore, since the AGC control operation is set using a delay circuit, high-level interference signals can be avoided. It reduces intermodulation and cross-modulation caused by nonlinear distortion of amplification saturation point operation due to This has the effect of eliminating suppression of the sensitivity of the desired signal by the interfering signal.

【0022】 しかも、構造が簡単であって、また、安価に構成することができるため実施 も容易であるなどの優れた特長を有している。[0022] Moreover, it has a simple structure and can be constructed at low cost. It has excellent features such as being easy to use.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】この考案の AGC回路の実施例を示したブロック
図である。
FIG. 1 is a block diagram showing an embodiment of an AGC circuit of this invention.

【図2】図1の AGC制御動作を説明した受信機の入出力
特性図である。
FIG. 2 is an input/output characteristic diagram of the receiver explaining the AGC control operation of FIG. 1;

【図3】従来例のブロック図である。FIG. 3 is a block diagram of a conventional example.

【符号の説明】[Explanation of symbols]

1 受信機の受信アンテナ 2 ピンダイオードで形成したアンテナ入力部 3 RF同調増幅回路 4 局発及び混合回路 5 IF増幅回路 6 信号強度検波回路 7 第1の遅延回路 8 第1の AGC回路 9 第2の遅延回路 10 第2の AGC回路 11 ピンダイオード回路 1 Receiving antenna of receiver 2 Antenna input section formed by pin diode 3 RF tuned amplifier circuit 4 Local and mixed circuits 5 IF amplifier circuit 6 Signal strength detection circuit 7 First delay circuit 8 First AGC circuit 9 Second delay circuit 10 Second AGC circuit 11 pin diode circuit

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】 受信機のIF増幅回路のIF出力信号で
アンテナ入力部とRF同調増幅回路とを制御するAGC
回路において、上記IF出力信号からの第1のAGC回
路の出力AGC信号を遅延させる第1の遅延回路と、こ
の第1の遅延回路の出力信号でアンテナ入力部を制御
し、信号強度検波回路の検波出力信号が供給される第2
のAGC回路と、この第2のAGC回路の出力AGC信
号を遅延させる第2の遅延回路と、RF同調増幅段に設
けたピンダイオード回路と、上記第2の遅延回路の出力
信号で上記ピンダイオード回路を制御するよう構成した
ことを特徴とするAGC回路。
Claim 1: AGC that controls an antenna input section and an RF tuning amplifier circuit using an IF output signal of an IF amplifier circuit of a receiver.
The circuit includes a first delay circuit that delays the output AGC signal of the first AGC circuit from the IF output signal, and an antenna input section is controlled by the output signal of the first delay circuit, and a signal strength detection circuit is controlled. the second to which the detection output signal is supplied;
an AGC circuit, a second delay circuit that delays the output AGC signal of the second AGC circuit, a pin diode circuit provided in the RF tuning amplification stage, and an output signal of the second delay circuit that delays the pin diode. An AGC circuit characterized by being configured to control the circuit.
JP1727791U 1991-02-28 1991-02-28 AGC circuit Pending JPH04107915U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1727791U JPH04107915U (en) 1991-02-28 1991-02-28 AGC circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1727791U JPH04107915U (en) 1991-02-28 1991-02-28 AGC circuit

Publications (1)

Publication Number Publication Date
JPH04107915U true JPH04107915U (en) 1992-09-17

Family

ID=31904058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1727791U Pending JPH04107915U (en) 1991-02-28 1991-02-28 AGC circuit

Country Status (1)

Country Link
JP (1) JPH04107915U (en)

Similar Documents

Publication Publication Date Title
JP2577490B2 (en) AGC circuit of FM front end
JPH07336283A (en) Linear receiver
KR100213301B1 (en) Ic for receiving circuit of portable telephone
US6937675B2 (en) Apparatus for improving intermodulation distortion characteristics in a CDMA mobile terminal
CA2124470C (en) Radio receiver with increased dynamic range
JPH04107915U (en) AGC circuit
JPH0752851B2 (en) FM receiver
JPH0155790B2 (en)
JP3191119B2 (en) Radio receiver
JPH0337771B2 (en)
JP3140398B2 (en) Tuner circuit
JP3292956B2 (en) Radio receiver
JP2000124826A (en) Radio receiver
JPH04192891A (en) Reception circuit
JP3292957B2 (en) Radio receiver
JPH09153827A (en) Receiving device
JPS58194414A (en) Agc circuit
JP2001168747A (en) Agc circuit
JP3289693B2 (en) Automatic gain control circuit for FM tuner front end
JPH0611649Y2 (en) Chiuna
JPH021944Y2 (en)
JPH07254864A (en) Radio transmitter
JPH06188773A (en) Radio receiver with adaptive electric current drain
JPH07112167B2 (en) Wireless device
JPS6137814B2 (en)