JPH0396123A - Data band compressing/coding method and band compressing/coding device for picture signal - Google Patents

Data band compressing/coding method and band compressing/coding device for picture signal

Info

Publication number
JPH0396123A
JPH0396123A JP1233647A JP23364789A JPH0396123A JP H0396123 A JPH0396123 A JP H0396123A JP 1233647 A JP1233647 A JP 1233647A JP 23364789 A JP23364789 A JP 23364789A JP H0396123 A JPH0396123 A JP H0396123A
Authority
JP
Japan
Prior art keywords
data
value
absolute value
circuit
maximum
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1233647A
Other languages
Japanese (ja)
Other versions
JP3009898B2 (en
Inventor
Takashi Ito
隆 伊藤
Kiichi Matsuda
松田 喜一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP23364789A priority Critical patent/JP3009898B2/en
Publication of JPH0396123A publication Critical patent/JPH0396123A/en
Application granted granted Critical
Publication of JP3009898B2 publication Critical patent/JP3009898B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

PURPOSE:To enhance the compression capability of coding and to reduce the communication cost by eliminating unimportant information in reception and reproduction. CONSTITUTION:A data of a maximum absolute value in a time series data with a prescribed length (block for scan object) is detected by, e.g. a maximum value detection circuit 2. Then the input data is compared with a data of a maximum absolute value from the maximum value detection circuit 2. When a ratio of an inputted data to a data of a maximum absolute value is smaller than a prescribed value, a prescribed value such as zero is outputted from a discrimination circuit 6 in place of the inputted data. Thus, a coefficient with low significance in DCT coding or the like is eliminated. Thus, the sent coding data is compressed strongly and the communication cost is reduced.

Description

【発明の詳細な説明】 〔概 要〕 DCT符号化等における低い有意度の符号化データの変
更を用いるデータ帯域圧縮符号化方法及び画像信号の帯
域圧縮符号化装置に関し、符号化圧縮度の高度化への寄
与、通信コストの低減を目的とし、 複数のデータを含む所定長の時系列データ内の特定値デ
ータ以外のデータ数に比例して出力符号量が増大する如
きデータ帯域圧縮符号化において、前記入力された所定
長の時系列データ内の絶対値最大のデータを検出し、前
記データ毎に、前記検出された絶対値最大のデータに対
する前記当該データの比率が予め決められる値より小さ
いとき前記当該データの代りに前記特定値データを強制
出力させるように構威し、複数のデータから戒る所定長
時系列データ内に含まれる特定値データ以外のデータ数
に比例して出力符号量が増大する画像信号の帯域圧縮符
号化装置において、最大値検出回路と、遅延回路と、判
定回路とを設けて構威した。
[Detailed Description of the Invention] [Summary] Regarding a data band compression encoding method and an image signal band compression encoding device that use changes in encoded data with low significance in DCT encoding etc., In data band compression encoding, in which the output code amount increases in proportion to the number of data other than specific value data within a predetermined length of time series data containing multiple data, with the aim of contributing to , when the data with the maximum absolute value in the input time series data of a predetermined length is detected, and for each of the data, the ratio of the data to the detected data with the maximum absolute value is smaller than a predetermined value. The specific value data is forcibly output instead of the data, and the output code amount is proportional to the number of data other than the specific value data included in the predetermined length time series data that is excluded from multiple data. A maximum value detection circuit, a delay circuit, and a determination circuit are provided in a band compression encoding device for increasing image signals.

〔産業上の利用分野〕[Industrial application field]

本発明は、DCT符号化等における低い有意度の符号化
データの変更を用いるデータ帯域圧縮符号化方法及び画
像信号の帯域圧縮符号化装置に関する。
TECHNICAL FIELD The present invention relates to a data band compression encoding method and an image signal band compression encoding apparatus that use changes in encoded data of low significance in DCT encoding or the like.

画像信号の伝送においては、画像信号に含まれる冗長性
をできるだけ除いて必要最小限の情報の伝送を行なうよ
うにしてその伝送系の構築が進められている。その目的
達或のため、画像信号の帯域圧縮符号化方式が用いられ
ている。
In the transmission of image signals, construction of transmission systems is progressing in such a way that redundancy contained in the image signals is removed as much as possible and the minimum necessary information is transmitted. To achieve this purpose, a band compression encoding method for image signals is used.

〔従来の技術〕[Conventional technology]

その画像信号の帯域圧縮符号化方式の1つとして、DC
T (離散コサイン変換)符号化がある。
As one of the band compression encoding methods for the image signal, DC
There is T (discrete cosine transform) encoding.

これは画面をーある大きさのブロック(たとえば8画素
×8ライン)に分割し、各ブロックごとにDCT演算を
行なって画素領域のデータ(明るさや色の濃さ)を周波
数領域のデータに変換するものである。その上で量子化
や可変長符号化を行なって伝送する。DCT符号化にお
いて、2次元データを1次元の伝送路で伝送するために
スキャンが行なわれる。スキャンの例を第8図に示す。
This divides the screen into blocks of a certain size (e.g. 8 pixels x 8 lines) and performs a DCT operation on each block to convert pixel domain data (brightness and color density) into frequency domain data. It is something to do. The data is then quantized and variable length encoded before being transmitted. In DCT encoding, scanning is performed to transmit two-dimensional data over a one-dimensional transmission path. An example of scanning is shown in FIG.

左上(1.1)から始まって右下(8.8)までの64
個のデータが順にスキャンされる。このようにして1次
元に変換されたデータを符号化するに当たり、一般的に
はOが多く含まれていることから、データを1つ1つ符
号に変換する代わりに、第9図のように0の長さ(O連
)とその次の0でない係数を組み合わせて1つの符号を
割り当てる如くして、伝送路符号化が行なわれる。すな
わち、発生符号数はOでないデータの数に等しい。
64 starting from top left (1.1) to bottom right (8.8)
data are scanned in sequence. When encoding the data converted into one-dimensional data in this way, since it generally contains many O's, instead of converting the data one by one into codes, as shown in Figure 9. Transmission path encoding is performed by assigning one code by combining a length of 0 (O series) and the next non-zero coefficient. That is, the number of generated codes is equal to the number of non-O data.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

前記の従来帯域圧縮符号化方式の符号化は、スキャンさ
れて出力される時系列データ内の連続する0とこれに続
く非零のデータとを1つの符号に割り当てるものである
ために、各データを0であるかないかの判断をするに過
ぎず、非零であるデータは、すべて伝送される。従って
、非零のデータがデータ伝送上重要でないデータであっ
ても伝送されることになるから、そのようなデータの符
号化情報は、冗長な情報として、なお伝送情報の中に含
められていることになる. 本発明は、斯かる問題点に鑑みて創作されたもので、符
号化データの圧縮度強化への寄与、通信コストの低減に
役立つデータ帯域圧縮符号化方法及び画像信号の帯域圧
縮符号化装置を提供することをその目的とする。
The conventional band compression encoding method described above assigns consecutive 0s and the following non-zero data in the scanned and output time series data to one code, so each data It merely determines whether the value is 0 or not, and all non-zero data is transmitted. Therefore, even if non-zero data is not important for data transmission, it will be transmitted, so the encoding information of such data is still included in the transmission information as redundant information. It turns out. The present invention was created in view of such problems, and provides a data band compression coding method and an image signal band compression coding device that contribute to enhancing the degree of compression of coded data and reduce communication costs. Its purpose is to provide.

〔課題を解決するための手段〕[Means to solve the problem]

第1図は本発明の原理ブロック図を示す。この図に示す
ように、本発明のデータ帯域圧縮符号化方法は、複数の
データを含む所定長の時系列データ内の特定値データ以
外のデータ数に比例して出力符号量が増大する如きデー
タ帯域圧縮符号化において、前記入力される所定長の時
系列データ内の絶対値最大のデータを検出し、前記デー
タ毎に、前記検出された絶対値最大のデータに対する前
記当該データの比率が予め決められる値より小さいとき
前記当該データの代わりに前記特定値データを強制出力
させるようにして構威されている。本発明の画像信号の
帯域圧縮符号化装置は、複数のデータから成る所定長時
系列データ内に含まれる零のデータ以外のデータ数に比
例して出力符号量が増大する画像信号の帯域圧縮符号化
装置を、次の構或要素から構或する。その構或要素は、
前記入力された所定長時系列データ内の絶対値最大のデ
ータを検出する最大値検出回路2と、前記最大値検出に
要する時間だけ前記当該データを遅延させる遅延回路4
と、前記データ毎に、前記検出された絶対値最大のデー
タに対する前記当該データの比率が予め決められる値よ
り小さいとき前記当該データの代わりに零を出力せしめ
る判定回路6とである。
FIG. 1 shows a block diagram of the principle of the present invention. As shown in this figure, the data band compression encoding method of the present invention is applicable to data whose output code amount increases in proportion to the number of data other than specific value data in time series data of a predetermined length including a plurality of data. In band compression encoding, data with a maximum absolute value in the input time series data of a predetermined length is detected, and for each data, a ratio of the data to the detected data with a maximum absolute value is determined in advance. When the specific value data is smaller than the specified value, the specific value data is forced to be output instead of the data. A band compression encoding device for an image signal according to the present invention is a band compression encoding device for an image signal in which the output code amount increases in proportion to the number of data other than zero data included in predetermined length time series data consisting of a plurality of data. The conversion device is composed of the following structural elements. Its structural elements are
a maximum value detection circuit 2 that detects the data with the maximum absolute value in the inputted time series data of a predetermined length; and a delay circuit 4 that delays the data by the time required to detect the maximum value.
and a determination circuit 6 which outputs zero instead of the data when the ratio of the data to the detected data with the maximum absolute value is smaller than a predetermined value.

〔作 用〕[For production]

画像信号のDCT符号化等における、例えば連続してい
る零及びこれに直読する非零のデータとの符号化におい
て、所定長時系列データ(スキャン対象のブロック)内
の絶対値最大のデータを、例えば最大値検出回路2にお
いて検出する。
In DCT encoding of an image signal, for example, in encoding continuous zeros and non-zero data directly read into them, data with the maximum absolute value within a predetermined length of time series data (block to be scanned) is For example, it is detected by the maximum value detection circuit 2.

次に、入力されたデータと前記最大値検出回路2からの
絶対値最大のデータとの比較を行なう.絶対値最大のデ
ータに対する前記入力されたデータの比率が予め決めら
れる値より小さいとき前記入力されるデータの代わりに
零等の所定の値を判定回路6から出力する。
Next, the input data is compared with the data with the maximum absolute value from the maximum value detection circuit 2. When the ratio of the input data to the data with the maximum absolute value is smaller than a predetermined value, a predetermined value such as zero is output from the determination circuit 6 in place of the input data.

従来のDCT符号化等における有意度の低い係数は削除
されるから、伝送される符号化データの圧縮強化に役立
つ。
Since coefficients with low significance in conventional DCT encoding and the like are deleted, this is useful for strengthening the compression of encoded data to be transmitted.

〔実施例〕〔Example〕

第2図は、本発明の第1の実施例を示す。この図におい
て、lはDCT回路、2は最大値検出回路、4は遅延回
路、6は判定回路である。
FIG. 2 shows a first embodiment of the invention. In this figure, 1 is a DCT circuit, 2 is a maximum value detection circuit, 4 is a delay circuit, and 6 is a determination circuit.

最大値検出回路2は、DCT回路lにおいて周波数領域
のブロック内のデータを受ける毎に、当該データまでの
、該データの属するブロック内の絶対値最大のデータを
検出するもので、第3図に示す如き構或を有する。第3
図において、21は絶対値出力回路で、ROM等で構威
される。22は比較回路で、フリップフロップ回路(以
下、FFII路と言う。)23が保持しているブロック
内該入力データ前の最大値と入力データ絶対値とを比較
する。24はブロック先頭指示信号(BLK)を受ける
インバータである。25は、インバータ24及び比較回
路22の出力を受けるアンドゲートである。26はアン
ドゲート25の出力に応じて絶対値検出回路21の出力
値、又はFF回路23の出力値のいずれか一方を、FF
回路23と27のデータ入力へ出力させるセレクタであ
る.FF回路27のセット入力には、前記ブロック先頭
指示信号が供給される。
The maximum value detection circuit 2 detects the data with the maximum absolute value in the block to which the data belongs, up to the data, every time the DCT circuit 1 receives data in a block in the frequency domain. It has the structure as shown. Third
In the figure, 21 is an absolute value output circuit, which is constituted by a ROM or the like. A comparison circuit 22 compares the maximum value before the input data in the block held by the flip-flop circuit (hereinafter referred to as FFII circuit) 23 with the absolute value of the input data. 24 is an inverter that receives a block head instruction signal (BLK). 25 is an AND gate that receives the outputs of the inverter 24 and the comparison circuit 22. 26 converts either the output value of the absolute value detection circuit 21 or the output value of the FF circuit 23 according to the output of the AND gate 25 into an FF
This is a selector that outputs to the data inputs of circuits 23 and 27. The block head instruction signal is supplied to the set input of the FF circuit 27.

判定回路6は、最大値検出回路2からの絶対値最大のデ
ータと、該最大値検出回路2における検出動作に要する
時間だけ遅延回路4で遅延.されたOCT回路1の出力
データとの比率が所定値以下か否かにより入力データそ
のままか0かのどちらかを出力するもので、その構戒は
第4図に示す.第4図において、6lは前記絶対値最大
のデータに所定比率を乗じたデータを出力する変換回路
である.前記所定比率は、変換回路6lの係数情報人力
に与えられる。62は遅延回路4からのデータの絶対値
を出力する絶対値出力回路である。63は変換回路61
の出力値と絶対値出力回路62の出力値とを比較して選
択信号を出力する比較回路である。64は選択信号に応
じて入力データ(遅延回路4の出力データ)、又はOを
各データ毎に出力するセレクタである。
The determination circuit 6 delays the data with the maximum absolute value from the maximum value detection circuit 2 and the time required for the detection operation in the maximum value detection circuit 2 by the delay circuit 4. The system outputs either the input data as is or 0 depending on whether the ratio of the input data to the output data of the OCT circuit 1 is less than a predetermined value, and its structure is shown in FIG. In FIG. 4, 6l is a conversion circuit that outputs data obtained by multiplying the data with the maximum absolute value by a predetermined ratio. The predetermined ratio is given to the coefficient information input of the conversion circuit 6l. 62 is an absolute value output circuit that outputs the absolute value of data from the delay circuit 4. 63 is a conversion circuit 61
This is a comparison circuit that compares the output value of the absolute value output circuit 62 with the output value of the absolute value output circuit 62 and outputs a selection signal. 64 is a selector that outputs input data (output data of the delay circuit 4) or O for each data according to a selection signal.

前述構威の本発明実施例の動作を以下に説明する。The operation of the embodiment of the present invention having the above structure will be explained below.

lブロックのデータ数をnとしたとき、ブロック内1番
目のデータ(dl)(第5図の(2)参照)が入力され
るとき、BLK信号は第5図の(1)に示すように1と
なり、それ以外のときOになっている。又、セレクタ2
6の動作は、選択信号がOのとき下側の入力信号を、1
のとき上側の入力信号を出力するものとする。
When the number of data in one block is n, when the first data (dl) in the block (see (2) in Figure 5) is input, the BLK signal is as shown in (1) in Figure 5. It becomes 1, and becomes O at other times. Also, selector 2
The operation of 6 is to change the lower input signal to 1 when the selection signal is O.
When , the upper input signal is output.

入力された第1データが、まず絶対値出力回路21で絶
対値に変換されて比較回路22とセレクタ26に与えら
れる。前述のように、第1データ人力時には、BLK信
号が1、従ってインバータ24の出力は0になっている
ため、セレクタ26へは比較回路22の出力に関わらず
選択信号0が供給される。セレクタ26の出力には第1
データの絶対値が現れ、FF回路23にラッチされる。
The input first data is first converted into an absolute value by the absolute value output circuit 21 and then provided to the comparison circuit 22 and the selector 26 . As described above, when the first data is manually input, the BLK signal is 1 and therefore the output of the inverter 24 is 0, so the selection signal 0 is supplied to the selector 26 regardless of the output of the comparison circuit 22. The output of the selector 26 has the first
The absolute value of the data appears and is latched by the FF circuit 23.

これを第5図の(3)にはPと示す。Pはそれまでのデ
ータの中の絶対値が最大のものを表す。
This is shown as P in (3) of FIG. P represents the maximum absolute value among the data up to that point.

次に、第2データ(第5図の(2)参照)が入力された
ときは、比較回路22の上側入力にはP1すなわち第1
データの絶対値が与えられ、下側入力には第2データの
絶対値が与えられる。比較回路22は、下側すなわち入
力データの絶対値の方が上側すなわちそれまでの最大絶
対値よりも大きいときに0を、それ以外のとき1を出力
する。また、BLK信号は0、従って、インバータ24
からアンドゲート25に与えられる信号は1であるから
、比較回路22の出力がそのまま選択信号として用いら
れる。この結果、セレクタ26からは大きい方の値が出
力される.そして、これがFF回路23にラッチされる
。第5図の(3)にPとして示してあるD.はD!−1
 とdtの絶対値のうちの大きい方となる。このように
して、ブロックの最後のデータd7が入力されたとき、
セレクタ2′6の出力にはそのブロックの最大絶対値が
現れる(第5図の(4)参照).これを次のブロックの
BLK信号の立ち上がりでFF回路27にラッチするこ
とで、MAX信号線28に所望のブロック内最大絶対値
を出力できる。なお、この値は第3図構戒では1ブロッ
ク期間保持される。
Next, when the second data (see (2) in FIG. 5) is input, the upper input of the comparison circuit 22 receives P1, that is, the first data.
The absolute value of the data is given, and the absolute value of the second data is given to the lower input. The comparison circuit 22 outputs 0 when the lower side, that is, the absolute value of the input data is larger than the upper side, that is, the maximum absolute value up to that point, and outputs 1 otherwise. Also, the BLK signal is 0, so the inverter 24
Since the signal given to the AND gate 25 is 1, the output of the comparator circuit 22 is used as it is as the selection signal. As a result, the selector 26 outputs the larger value. This is then latched into the FF circuit 23. D shown as P in (3) of FIG. Ha D! -1
and the absolute value of dt, whichever is greater. In this way, when the last data d7 of the block is input,
The maximum absolute value of that block appears at the output of selector 2'6 (see (4) in Figure 5). By latching this in the FF circuit 27 at the rising edge of the BLK signal of the next block, the maximum absolute value within the desired block can be output to the MAX signal line 28. Note that this value is held for one block period in the third diagram.

最大値検出回路2の出力、すなわちブロック内最大値i
は、変換回路61で出力○に変換される。
The output of the maximum value detection circuit 2, that is, the maximum value i in the block
is converted into an output ○ by the conversion circuit 61.

出力Oは、例えば、O=i/100である。その変換比
率1/100は、第4図に係数情報として入力されてい
る.又、遅延回路4からのデータの絶対値が、絶対値出
力回路62から出力される。その絶対値が比較回路63
で前記出力Oの値と比較され、人力データの方が大きい
ときはOが、小さいときは1が出力される。この出力は
セレクタ64に選択信号として入力され、選択信号がO
のときは下側の入力、すなわち入力データが選択され、
1のときは上側の入力(ここでは0に固定)が選択され
る。この結果、ブロック内の最大絶対値(i)にある値
(例えば0.01)を掛けて求まるしきい値(0)より
小さい入力データは0に置換される。
The output O is, for example, O=i/100. The conversion ratio of 1/100 is input as coefficient information in FIG. Further, the absolute value of the data from the delay circuit 4 is output from the absolute value output circuit 62. The absolute value is the comparator circuit 63
It is compared with the value of the output O, and when the manual data is larger, O is output, and when it is smaller, 1 is output. This output is input to the selector 64 as a selection signal, and the selection signal is
When , the lower input, that is, the input data is selected,
When it is 1, the upper input (fixed to 0 here) is selected. As a result, input data smaller than a threshold (0) found by multiplying the maximum absolute value (i) in the block by a certain value (for example, 0.01) is replaced with zero.

このようにして、前述従来方式の受信再生上において重
要でない情報を削除することができ、符号化の圧縮能力
を高めるのに役立つ。通信コストにも有利性をもたらす
In this way, information that is not important in reception and reproduction in the conventional method described above can be deleted, which is useful for improving the compression ability of encoding. It also brings advantages in communication costs.

第6図は、本発明の他の実施例をIlt7.するための
係数情報発生回路である。この係数情報発生回路7は、
第6図に示すように符号変換回路71.情報量カウンタ
73及び変換回路75から成る。
FIG. 6 shows another embodiment of the present invention. This is a coefficient information generation circuit for This coefficient information generation circuit 7 is
As shown in FIG. 6, code conversion circuit 71. It consists of an information amount counter 73 and a conversion circuit 75.

変換回路75の出力は係数情報として第4図の変換回路
61の係数情報入力へ与えられる。つまり、係数情報を
符号量に応じて可変に設定するようにしたのが、本発明
の他の実施例である。
The output of the conversion circuit 75 is applied as coefficient information to the coefficient information input of the conversion circuit 61 in FIG. 4. That is, in another embodiment of the present invention, the coefficient information is variably set according to the amount of code.

その係数情報は、係数情報発生回路7から次のようにし
て発生される。
The coefficient information is generated from the coefficient information generation circuit 7 as follows.

前記判定回路6の出力OUTは符号変換回路7lに与え
られ、伝送または蓄積されるときの符号の長さに変換さ
れる.これをある期間累積する情報量カウンタ73によ
り、累積開始から各データまでに出た符号の量(ビット
数)が計量される。
The output OUT of the determination circuit 6 is applied to a code conversion circuit 7l, and is converted to the code length for transmission or storage. An information amount counter 73 that accumulates this for a certain period measures the amount of codes (number of bits) that have appeared from the start of accumulation to each data.

これを変換回路75に入力する。変換回路75では入力
符号量に応じて、例えば第7図のような人出力特性によ
り求まる値を係数情報として判定回路に与える。
This is input to the conversion circuit 75. The conversion circuit 75 supplies a value determined from the human output characteristics as shown in FIG. 7, for example, to the determination circuit as coefficient information in accordance with the input code amount.

この係数情報の可変的設定は、符号量の増加とともに、
最大絶対値に掛ける値を大きくし、判定回路で0にされ
るデータの数を増やし、その結果送出符号数の削減が、
更に強化されて、発生符号量の制御に寄与することとな
る。
This variable setting of coefficient information is effective as the amount of code increases.
By increasing the value multiplied by the maximum absolute value and increasing the number of data set to 0 by the judgment circuit, the number of transmitted codes can be reduced as a result.
This will be further strengthened and will contribute to controlling the amount of generated codes.

なお、前記実施例においては、0の値の連続について着
目した符号化の例を示したが、他の特定値の連続に着目
した符号化の場合への、本発明の適用は何ら失われるも
のではない。
In addition, in the above embodiment, an example of encoding focusing on a series of 0 values was shown, but the application of the present invention to a case of encoding focusing on a series of other specific values is not lost in any way. isn't it.

〔発明の効果〕〔Effect of the invention〕

以上述べたところから明らかなように本発明によれば、
受信再生において重要でない情報の削除が行なわれるの
で、符号化の圧縮能力が高められる.通信コストの低減
に役立つ。係数情報の可変的設定を行なえば、その実効
が強化される。
As is clear from the above description, according to the present invention,
Since unimportant information is deleted during reception and reproduction, the compression ability of the encoding is improved. Helps reduce communication costs. If the coefficient information is set variably, its effectiveness will be enhanced.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の原理ブロック図、 第2図は本発明の一実施例を示す図、 第3図は最大値検出回路の詳細図、 第4図は判定回路の詳細図、 第5図は最大値検出回路の動作タイミングチャート、 第6図は係数情報発生回路の詳細図、 第7図は符号量一係数情報変換曲線図、第8図はスキャ
ンの例を示す図、 第9図はデータのグループ化を示す図である。 第1図乃至第4図及び第6図において、lはDCT回路
、 2は最大値検出回路、 4は遅延回路、 6は判定回路、 7は係数情報発生回路である。 1穐肴3θ月の−5〔551タυ 第2図 第 4 図
Figure 1 is a block diagram of the principle of the present invention, Figure 2 is a diagram showing an embodiment of the present invention, Figure 3 is a detailed diagram of the maximum value detection circuit, Figure 4 is a detailed diagram of the determination circuit, and Figure 5. is an operation timing chart of the maximum value detection circuit, FIG. 6 is a detailed diagram of the coefficient information generation circuit, FIG. 7 is a code amount-coefficient information conversion curve diagram, FIG. 8 is a diagram showing an example of scanning, and FIG. 9 is a diagram of the coefficient information conversion curve. FIG. 3 is a diagram showing grouping of data. 1 to 4 and 6, 1 is a DCT circuit, 2 is a maximum value detection circuit, 4 is a delay circuit, 6 is a determination circuit, and 7 is a coefficient information generation circuit. 1 Appetizer 3θ Moon -5 [551 Ta υ Fig. 2 Fig. 4

Claims (2)

【特許請求の範囲】[Claims] (1)複数のデータを含む所定長の時系列データ内の特
定値データ以外のデータ数に比例して出力符号量が増大
する如きデータ帯域圧縮符号化において、 前記入力された所定長の時系列データ内の絶対値最大の
データを検出し、 前記データ毎に、前記検出された絶対値最大のデータに
対する前記当該データの比率が予め決められる値より小
さいとき前記当該データの代りに前記特定値データを強
制出力させることを特徴とするデータ帯域圧縮符号化方
法。
(1) In data band compression encoding in which the output code amount increases in proportion to the number of data other than specific value data in time series data of a predetermined length that includes a plurality of data, the input time series of a predetermined length is used. detecting data with the maximum absolute value in the data, and for each of the data, when the ratio of the data to the detected data with the maximum absolute value is smaller than a predetermined value, the specific value is used instead of the data; A data band compression encoding method characterized by forcibly outputting.
(2)複数のデータから成る所定長時系列データ内に含
まれる零のデータ以外のデータ数に比例して出力符号量
が増大する画像信号の帯域圧縮符号化装置において、 前記入力される所定長時系列データ内の絶対値最大のデ
ータを検出する最大値検出回路(2)と、前記最大値検
出に要する時間だけ前記データを遅延させる遅延回路(
4)と、 前記データ毎に、前記検出された絶対値最大のデータに
対する前記当該データの比率が予め決められる値より小
さいとき前記当該データの代りに零を出力せしめる判定
回路(6)とを設けたことを特徴とする画像信号の帯域
圧縮符号化装置。
(2) In a band compression encoding device for an image signal in which the output code amount increases in proportion to the number of data other than zero data included in predetermined length time series data consisting of a plurality of data, the input predetermined length A maximum value detection circuit (2) that detects the data with the maximum absolute value in time series data, and a delay circuit (2) that delays the data by the time required to detect the maximum value.
4), and a determination circuit (6) that outputs zero instead of the data when the ratio of the data to the detected data with the maximum absolute value is smaller than a predetermined value for each data. A band compression encoding device for an image signal, characterized in that:
JP23364789A 1989-09-08 1989-09-08 Data band compression encoding method and band compression encoding apparatus for image signal Expired - Fee Related JP3009898B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23364789A JP3009898B2 (en) 1989-09-08 1989-09-08 Data band compression encoding method and band compression encoding apparatus for image signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23364789A JP3009898B2 (en) 1989-09-08 1989-09-08 Data band compression encoding method and band compression encoding apparatus for image signal

Publications (2)

Publication Number Publication Date
JPH0396123A true JPH0396123A (en) 1991-04-22
JP3009898B2 JP3009898B2 (en) 2000-02-14

Family

ID=16958321

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23364789A Expired - Fee Related JP3009898B2 (en) 1989-09-08 1989-09-08 Data band compression encoding method and band compression encoding apparatus for image signal

Country Status (1)

Country Link
JP (1) JP3009898B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06132831A (en) * 1992-10-20 1994-05-13 Mega Chips:Kk Data compressing device and data restoring device
WO2000030278A1 (en) * 1998-11-12 2000-05-25 Sony Corporation Data multiplexing device and data multiplexing method, and data transmitter

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06132831A (en) * 1992-10-20 1994-05-13 Mega Chips:Kk Data compressing device and data restoring device
WO2000030278A1 (en) * 1998-11-12 2000-05-25 Sony Corporation Data multiplexing device and data multiplexing method, and data transmitter
US7130265B1 (en) * 1998-11-12 2006-10-31 Sony Corporation Data multiplexing device and data multiplexing method, and data transmitter

Also Published As

Publication number Publication date
JP3009898B2 (en) 2000-02-14

Similar Documents

Publication Publication Date Title
KR950002671B1 (en) Image data processing apparatus
US6912318B2 (en) Method and system for compressing motion image information
WO1991003128A1 (en) Control system for encoding image
JPH0654313A (en) Encoding and decoding device by adaptive selection
US5007102A (en) Data compression using block list transform
JP3087835B2 (en) Image encoding method and apparatus and image decoding method and apparatus
US6631161B1 (en) Method and system for compressing motion image information
JP3562661B2 (en) Image signal encoding method and image signal decoding method
JPH0396123A (en) Data band compressing/coding method and band compressing/coding device for picture signal
JP2901656B2 (en) Image coding device
EP0238254B1 (en) Data compression using block list transform
JP2839142B2 (en) Image coding method
US6064696A (en) Encoding apparatus
JPH05316359A (en) Picture data coder
JP3230336B2 (en) Recompression device and recompression system
JPH05207287A (en) Picture coder and picture decoder
JP3269186B2 (en) Image coding device
JP2003333339A (en) Image encoding apparatus and image encoding method
JPH07255054A (en) Image encoding device
JP2891251B2 (en) Image encoding device and image decoding device
JPH10336656A (en) Image encoding device and method
JPH04215385A (en) Method and device for encoding/decoding image data
JP3200073B2 (en) Image processing device
JP2547479B2 (en) Image coding control system
JP3016805B2 (en) Image data compression method

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees