JPH038565B2 - - Google Patents

Info

Publication number
JPH038565B2
JPH038565B2 JP57061674A JP6167482A JPH038565B2 JP H038565 B2 JPH038565 B2 JP H038565B2 JP 57061674 A JP57061674 A JP 57061674A JP 6167482 A JP6167482 A JP 6167482A JP H038565 B2 JPH038565 B2 JP H038565B2
Authority
JP
Japan
Prior art keywords
tap
taps
circuit
mismatch
current detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57061674A
Other languages
Japanese (ja)
Other versions
JPS58180010A (en
Inventor
Juzaburo Mori
Koji Yamashita
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Daihen Corp
Original Assignee
Daihen Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Daihen Corp filed Critical Daihen Corp
Priority to JP6167482A priority Critical patent/JPS58180010A/en
Publication of JPS58180010A publication Critical patent/JPS58180010A/en
Publication of JPH038565B2 publication Critical patent/JPH038565B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F29/00Variable transformers or inductances not covered by group H01F21/00
    • H01F29/02Variable transformers or inductances not covered by group H01F21/00 with tappings on coil or winding; with provision for rearrangement or interconnection of windings
    • H01F29/04Variable transformers or inductances not covered by group H01F21/00 with tappings on coil or winding; with provision for rearrangement or interconnection of windings having provision for tap-changing without interrupting the load current

Description

【発明の詳細な説明】 本発明は、3相用自動電圧調整装置の各調整変
圧器で選択されているタツプに不揃いが生じてい
るか否かを検出するタツプ不揃い検出装置に関す
るものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a tap irregularity detection device for detecting whether or not there is irregularity in the taps selected in each regulating transformer of a three-phase automatic voltage regulator.

3相用の自動電圧調整装置は、例えば2台の調
整変圧器をV結線することにより構成される。各
調整変圧器の各タツプにはサイリスタスイツチ等
からなるタツプ選択用スイツチが接続され、各相
の線路電圧を所定値に保つように各調整変圧器の
いずれかのタツプ選択用スイツチが閉じられてタ
ツプが選択される。このような電圧調整装置にお
いては、全ての調整変圧器で常に同一のタツプが
選択されるように制御されるが、制御装置の誤動
作により各相で異なるタツプが選択されることが
あり、このようにタツプの不揃いが生じると3相
各相の出力電圧に不平衡が生じて負荷に悪影響を
与えることになる。そこでタツプの不揃いが生じ
たときにはこれを検出してタツプの不揃いを是正
する措置を講ずる必要がある。
A three-phase automatic voltage regulator is configured, for example, by V-connecting two regulating transformers. A tap selection switch such as a thyristor switch is connected to each tap of each regulating transformer, and one of the tap selection switches of each regulating transformer is closed to maintain the line voltage of each phase at a predetermined value. Tap is selected. In this type of voltage regulator, all regulating transformers are controlled so that the same tap is always selected, but a malfunction of the control device may result in different taps being selected for each phase. If the taps are not aligned, the output voltages of each of the three phases will be unbalanced, which will adversely affect the load. Therefore, when irregularities in the taps occur, it is necessary to detect this and take measures to correct the irregularities in the taps.

従来複数台の調整変圧器を備えた自動電圧調整
装置においてタツプ位置の不揃いを検出する場合
には、タツプ切換機構の動作からタツプ位置を検
出している。例えば実開昭57−37228号に示され
た変圧器のタツプ位置検出装置においては、タツ
プ切換装置の駆動系に連動している摺動接点によ
りタツプ位置を検出している。また特開昭57−
34321号に示された負荷時タツプ切換制御装置に
おいては、複数の負荷時タツプ切換変圧器の機構
部から送られてくるタツプ位置信号によりタツプ
位置の不揃いを検出している。
Conventionally, when detecting irregularities in tap positions in an automatic voltage regulator equipped with a plurality of regulating transformers, the tap positions are detected from the operation of a tap switching mechanism. For example, in the tap position detection device for a transformer disclosed in Japanese Utility Model Application No. 57-37228, the tap position is detected by a sliding contact that is linked to the drive system of the tap switching device. Also, JP-A-57-
In the on-load tap switching control device disclosed in No. 34321, irregularities in tap positions are detected by tap position signals sent from the mechanical parts of a plurality of on-load tap switching transformers.

上記のように、タツプ切換機構の動作からタツ
プ位置の不揃いを検出するようにした場合には、
タツプ切換機構の異常によりタツプの不揃いが生
じた場合にはそれを検出することができるが、タ
ツプ切換機構の動作が正常であるにも拘らず、タ
ツプ切換器本体(スイツチ部分)の異常により所
定のタツプ以外のタツプにおいて通電を生じて複
数のタツプに同時に通電が生じるといつたタツプ
不揃い状態が生じた場合には、それを検出するこ
とができないという問題があつた。
As mentioned above, if the unevenness of the tap positions is detected from the operation of the tap switching mechanism,
If the taps are not aligned due to an abnormality in the tap switching mechanism, it can be detected. There is a problem in that if a tap misalignment occurs, such as when a plurality of taps are energized at the same time due to energization in a tap other than the tap, it cannot be detected.

本発明の目的は、タツプ切換器本体の異常によ
りタツプの不揃いが生じた場合でもそれを適確に
検出することができるようにした3相自動電圧調
整装置のタツプ不揃い検出装置を提供することに
ある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a tap misalignment detection device for a three-phase automatic voltage regulator that is capable of accurately detecting tap misalignment even if it occurs due to an abnormality in the main body of the tap changer. be.

本発明は、3相結線された少なくとも2台の調
整変圧器と、各調整変圧器の各タツプに接続され
たタツプ選択用スイツチとを備えた3相用自動電
圧調整装置の各調整変圧器で選択されたタツプの
不揃いの有無を検出するタツプ不揃い検出装置に
係わるものである。
The present invention provides for each regulating transformer of a three-phase automatic voltage regulator comprising at least two regulating transformers connected in three phases and a tap selection switch connected to each tap of each regulating transformer. This invention relates to a tap irregularity detection device that detects the presence or absence of irregularities in selected taps.

本発明においては、各調整変圧器の各タツプの
電流を検出して各タツプに電流が流れたときに各
タツプに対応した出力端子にタツプ電流検出信号
を出力するタツプ電流検出装置と、該タツプ電流
検出装置から得られる全ての調整変圧器のタツプ
電流検出信号を各タツプ毎に照合してタツプ電流
検出装置の異なるタツプに対応する出力端子から
同時にタツプ電流検出信号が発生したときにタツ
プ不一致検出信号を出力するタツプ不一致検出回
路と、タツプ不一致検出信号が発生している時間
を計測して計測値が設定値に達したときに選択タ
ツプ不揃い検出信号を出力するタツプ不一致時間
計測回路と、該計測回路を一定時間毎にリセツト
するリセツト回路とを設けた。
The present invention includes a tap current detection device that detects the current of each tap of each regulating transformer and outputs a tap current detection signal to an output terminal corresponding to each tap when current flows through each tap; The tap current detection signals of all regulating transformers obtained from the current detection device are compared for each tap, and a tap mismatch is detected when tap current detection signals are generated simultaneously from the output terminals corresponding to different taps of the tap current detection device. a tap mismatch detection circuit that outputs a signal; a tap mismatch time measurement circuit that measures the time during which the tap mismatch detection signal is generated and outputs a selected tap misalignment detection signal when the measured value reaches a set value; A reset circuit is provided to reset the measurement circuit at regular intervals.

上記のように、各調整変圧器の各タツプの電流
を検出して各タツプに電流が流れたときに各タツ
プに対応した出力端子にタツプ電流検出信号を出
力するタツプ電流検出装置を設けて、このタツプ
電流検出装置から得られる全ての調整変圧器のタ
ツプ電流検出信号を各タツプ毎に照合することに
よりタツプの不一致を検出するようにすると、タ
ツプ切換機構の動作の異常によりタツプの不揃い
が生じた場合にそれを検出することができるのは
もちろん、タツプ切換機構の動作が正常であるに
も拘らず、タツプ切換器本体の異常により所定の
タツプ以外のタツプにおいて通電を生じて複数の
タツプに同時に通電が生じるといつたタツプ不揃
い状態が生じた場合でも、それを検出することが
できる利点がある。
As described above, a tap current detection device is provided that detects the current of each tap of each regulating transformer and outputs a tap current detection signal to the output terminal corresponding to each tap when current flows to each tap, If mismatches in taps are detected by comparing the tap current detection signals of all regulating transformers obtained from this tap current detection device for each tap, misalignment of taps may occur due to abnormal operation of the tap switching mechanism. Not only can it be detected when the tap switching mechanism is operating normally, but due to an abnormality in the tap switching device itself, electricity may be applied to taps other than the designated taps, causing multiple taps to be connected. There is an advantage that even if an uneven state of taps occurs, such as when energization occurs at the same time, it can be detected.

また上記のように、タツプ不一致検出信号が一
定時間継続したときに選択タツプ不揃い検出信号
を発生させるようにすると、是正する必要がある
タツプの不揃いを瞬時的に発生するタツプの不一
致と区別して適確に検出することができる。
Furthermore, as described above, if the selected tap misalignment detection signal is generated when the tap mismatch detection signal continues for a certain period of time, the tap misalignment that needs to be corrected can be distinguished from the tap mismatch that occurs instantaneously. can be detected accurately.

更に上記のように、タツプ不一致検出信号の継
続時間を計測する計測回路を一定時間毎にリセツ
トするようにすると、瞬時的なタツプ不一致状態
の発生により生じた計測時間が累積されてタツプ
不揃い検出信号が誤つて出力されるのを防ぐこと
ができ、タツプの不揃いを適確に検出することが
できる。
Furthermore, as described above, if the measurement circuit that measures the duration of the tap mismatch detection signal is reset at regular intervals, the measurement time caused by the instantaneous occurrence of the tap mismatch state is accumulated, and the tap mismatch detection signal is can be prevented from being output erroneously, and irregularities in taps can be accurately detected.

以下図面を参照して本発明のタツプ不揃い検出
装置をその実施例とともに説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The tap irregularity detection device of the present invention will be described below with reference to the drawings, together with embodiments thereof.

第1図は3相用自動電圧調整装置の一例として
2台の調整変圧器TT1及びTT2をV結線するこ
とにより構成したものを示している。各調整変圧
器は、多段タツプt1〜t6(タツプ数は任意)を有
する単巻変圧器からなり、各調整変圧器のタツプ
t1〜t6にはそれぞれタツプ選択用スイツチとして
のサイリスタスイツチS1〜S6の一端が接続されて
いる。調整変圧器TT1の素通しタツプt1側の一端
及び調整変圧器TT2の素通しタツプt1側の一端は
出力端子1a及び1cに接続され、両調整変圧器
TT1及びTT2の共通接続点が出力端子1bに接
続されている。これらの出力端子は開閉器等を介
して負荷側の線路に接続される。調整変圧器
TT1に接続されたサイリスタスイツチS1〜S6
他端はそれぞれリアクトルL1〜L6の一端に接続
され、リアクトルL1〜L6の他端は共通接続され
て入力端子1Aに接続されている。また調整変圧
器TT2に接続されたサイリスタスイツチS1〜S6
の他端もそれぞれリアクトルL1〜L6の一端に接
続され、リアクトルL1〜L6の他端は共通接続さ
れて入力端子1Cに接続されている。調整変圧器
TT1及びTT2の共通接続点は入力端子1Bに接
続され、入力端子1A〜1Cに電源側(変電所
側)の線路が接続される。調整変圧器TT1及び
TT2に設けられたリアクトルL1〜L6とサイリス
タスイツチS1〜S6とをそれぞれ接続するラインに
変流器CT1〜CT6及びCT1′〜CT6′が設けられ、
これらの変流器によりそれぞれの調整変圧器のタ
ツプt1〜t6を通して流れる電流が検出されるよう
になつている。
FIG. 1 shows an example of a three-phase automatic voltage regulator constructed by V-connecting two regulating transformers TT 1 and TT 2 . Each regulating transformer consists of an autotransformer with multistage taps t 1 to t 6 (the number of taps is arbitrary), and the taps of each regulating transformer are
One ends of thyristor switches S1 to S6 as tap selection switches are connected to t1 to t6 , respectively. One end of the transparent tap t 1 side of the regulating transformer TT 1 and one end of the transparent tap t 1 side of the regulating transformer TT 2 are connected to the output terminals 1a and 1c, and both regulating transformers
A common connection point of TT 1 and TT 2 is connected to output terminal 1b. These output terminals are connected to the load side line via a switch or the like. regulating transformer
The other ends of the thyristor switches S 1 to S 6 connected to TT 1 are each connected to one end of the reactors L 1 to L 6 , and the other ends of the reactors L 1 to L 6 are commonly connected and connected to the input terminal 1A. ing. Also connected to the regulating transformer TT 2 are thyristor switches S 1 to S 6
The other ends are also connected to one end of each of the reactors L 1 to L 6 , and the other ends of the reactors L 1 to L 6 are commonly connected and connected to the input terminal 1C. regulating transformer
A common connection point of TT 1 and TT 2 is connected to input terminal 1B, and lines on the power supply side (substation side) are connected to input terminals 1A to 1C. Regulating transformer TT 1 and
Current transformers CT 1 to CT 6 and CT 1 ′ to CT 6 ′ are provided in lines connecting reactors L 1 to L 6 provided in TT 2 and thyristor switches S 1 to S 6 , respectively.
These current transformers are adapted to detect the current flowing through the taps t1 to t6 of the respective regulating transformers.

図示してないが、電圧調整継電器の出力に応じ
てサイリスタスイツチS1〜S6のオンオフを制御す
る制御装置が設けられ、この制御装置により線路
電圧を所定値に保つように調整変圧器TT1及び
TT2のタツプの切換えが行なわれる。例えば調
整変圧器TT1及びTT2のサイリスタスイツチS1
に点弧信号が与えられてタツプt1が選択されてい
る状態で昇圧側タツプt2に切換える指令が与えら
れると、タツプt2に接続されたサイリスタスイツ
チS2に点弧信号が与えられる。点弧信号が与えら
れたサイリスタスイツチS2が導通してタツプt2
電流が流れたことが変流器CT2及びCT2′により
確認されると、先に選択されていたタツプt1のサ
イリスタスイツチS1に与えられていた点弧信号が
消滅する。これによりタツプt1のサイリスタスイ
ツチS1がしゃ断状態になり、タツプt1からタツプ
t2への切換えが完了する。タツプt1からタツプt2
への切換えの過程でサイリスタスイツチS1及びS2
が同時に導通する期間が存在し、この期間はタツ
プt1,t2間の誘起電圧により両タツプ間に横流が
生じるが、この横流はリアクトルL1,L2により
制限される。
Although not shown, a control device is provided that controls the on/off of thyristor switches S 1 to S 6 according to the output of the voltage regulating relay, and this control device controls the regulating transformer TT 1 to maintain the line voltage at a predetermined value. as well as
TT 2 tap switching is performed. For example, thyristor switch S 1 of regulating transformers TT 1 and TT 2
When a command to switch to the step-up side tap t2 is given with an ignition signal being given to tap t1 and tap t1 being selected, an ignition signal is given to the thyristor switch S2 connected to tap t2 . When the current transformers CT 2 and CT 2 ′ confirm that the thyristor switch S 2 to which the ignition signal has been applied is conductive and current flows through the tap t 2 , the previously selected tap t 1 is switched on. The ignition signal given to thyristor switch S1 disappears. As a result, the thyristor switch S 1 of tap t 1 is turned off, and the thyristor switch S 1 of tap t 1 is turned off.
Switching to t2 is completed. Tap t 1 to tap t 2
In the process of switching to thyristor switches S 1 and S 2
There is a period in which the taps are simultaneously conductive, and during this period a cross current is generated between the taps due to the induced voltage between the taps t 1 and t 2 , but this cross current is limited by the reactors L 1 and L 2 .

上記の自動電圧調整装置において或タツプで通
電中、サイリスタスイツチのゲート回路の破壊ま
たは誤動作、或いは制御回路の破壊または誤動作
等により調整変圧器TT1及びTT2の異なるタツ
プのサイリスタスイツチが点弧し、この状態が継
続するとタツプ不揃いの状態になる。本発明の検
出装置はこのような状態を検出するもので、その
構成例を第2図に示してある。同図において2及
び2′はそれぞれ調整変圧器TT1及びTT2′のタツ
プt1〜t6を流れる電流を検出する変流器CT1
CT6及びCT1′〜CT6′の出力を定電圧の信号w1
w6及びw1′〜w6′に変換する信号変換回路、3及
び3′はそれぞれ信号w1〜w6及びw1′〜w6′を入力
として調整変圧器TT1及びTT2のタツプt1〜t6
対応する出力端子にタツプ電流検出信号u1〜u6
びu1′〜u6′を出力する信号出力回路で、信号変換
回路2,2′及び信号出力回路3,3′によりタツ
プ電流検出装置4が構成されている。本実施例の
信号変換回路2及び2′は、それぞれ変流器CT1
〜CT6及びCT1′〜CT6′の出力を整流する整流器
D1〜D6及びD1′〜D6′と、整流器D1〜D6及びD1′〜
D6′の出力端に並列接続された抵抗R11〜R16及び
R11′〜R16′と、それらの抵抗の両端にそれぞれ抵
抗R21〜R26及びR21′〜R26′を介して並列接続され
たツェナーダイオードDZ1〜DZ6及びDZ1′〜
DZ6′とからなり、タツプt1〜t6及びt1′〜t6′のいず
れかを通して電流が流れてる間、そのタツプに対
応するツェナーダイオードの両端に一定のレベル
の電圧信号が得られるようになつている。信号出
力回路3,3′が出力する信号u1〜u6及びu1′〜
u6′は、対応するタツプに電流が流れている間論
理値が「1」の状態を保持し、該タツプに電流が
流れなくなると論理値が「0」の状態になる信号
である。
In the above-mentioned automatic voltage regulator, while power is being applied to one tap, the thyristor switches of different taps of regulating transformers TT 1 and TT 2 may be ignited due to destruction or malfunction of the gate circuit of the thyristor switch, or destruction or malfunction of the control circuit, etc. If this state continues, the taps will become uneven. The detection device of the present invention detects such a state, and an example of its configuration is shown in FIG. In the figure, 2 and 2' are current transformers CT 1 to CT 1 to detect the current flowing through taps t 1 to t 6 of regulating transformers TT 1 and TT 2 ', respectively.
The outputs of CT 6 and CT 1 ′ to CT 6 ′ are constant voltage signals w 1 to
Signal conversion circuits 3 and 3' convert signals w 1 to w 6 and w 1 ' to w 6 ' into signals w 6 and w 1 ' to w 6 ', respectively, to the taps of regulating transformers TT 1 and TT 2. This is a signal output circuit that outputs tap current detection signals u 1 to u 6 and u 1 ′ to u 6 ′ to output terminals corresponding to t 1 to t 6 . ' constitutes a tap current detection device 4. The signal conversion circuits 2 and 2' of this embodiment each include a current transformer CT 1
A rectifier that rectifies the output of ~CT 6 and CT 1 ′ ~CT 6
D 1 to D 6 and D 1 ′ to D 6 ′ and rectifiers D 1 to D 6 and D 1 ′ to
Resistors R 11 to R 16 and
R 11 ′ to R 16 ′ and Zener diodes DZ 1 to DZ 6 and DZ 1 ′ to which are connected in parallel to both ends of these resistors via resistors R 21 to R 26 and R 21 ′ to R 26 , respectively.
DZ 6 ', and while current flows through either tap t1 to t6 or t1 ' to t6 ', a voltage signal at a constant level is obtained across the Zener diode corresponding to that tap. It's becoming like that. Signals u 1 to u 6 and u 1 ′ to which the signal output circuits 3 and 3' output
u 6 ' is a signal whose logic value remains "1" while current is flowing through the corresponding tap, and whose logic value becomes "0" when current no longer flows through the tap.

上記タツプ電流検出信号u1〜u6及びu1′〜u6′は
それぞれエクスクルーシブオア回路EX1〜EX6
入力され、エクスクルーシブオア回路EX1〜EX6
の出力はオア回路OR1に入力されている。エクス
クルーシブオア回路EX1〜EX6はそれぞれの入力
が等しいときに論理値「0」の信号を出力し、そ
れぞれの入力が異なるときに論理値「1」の信号
を出力する。したがつて調整変圧器TT1及び
TT2で選択されているタツプの位置が等しいと
きには、そのタツプに対応するエクスクルーシブ
オア回路の出力は「0」、また他のタツプに対応
するエクスクルーシブオア回路の出力も「0」で
あるため、エクスクルーシブオア回路EX1〜EX6
の出力の論理値はすべて「0」になり、オア回路
OR1の出力の論理値は「0」になつている。これ
に対し、調整変圧器TT1及びTT2でタツプ電圧
の異なるタツプが選択されると、いずれかのエク
スクルーシブオア回路の入力の論理値が異なるよ
うになるため、該エクスクルーシブオア回路から
論理値が「1」の信号が出力される。このときオ
ア回路OR1は調整変圧器TT1及びTT2で選択され
ているタツプが不一致であることを示す論理値が
「1」のタツプ不一致信号V0を出力する。本実施
例ではエクスクルーシブオア回路EX1〜EX6とオ
ア回路OR1とによりタツプ不一致検出回路5が構
成されている。
The tap current detection signals u 1 to u 6 and u 1 ′ to u 6 ′ are input to exclusive OR circuits EX 1 to EX 6, respectively, and exclusive OR circuits EX 1 to EX 6 are input to exclusive OR circuits EX 1 to EX 6.
The output of is input to the OR circuit OR1 . The exclusive OR circuits EX 1 to EX 6 output a signal with a logic value of "0" when their respective inputs are equal, and output a signal with a logic value of "1" when their respective inputs are different. Therefore the regulating transformer TT 1 and
When the positions of the taps selected in TT 2 are the same, the output of the exclusive OR circuit corresponding to that tap is "0", and the output of the exclusive OR circuit corresponding to the other taps is also "0", so the exclusive OR circuit EX 1 ~ EX 6
The logic values of the outputs are all "0", and the OR circuit
The logical value of the output of OR 1 is "0". On the other hand, if taps with different tap voltages are selected in the regulating transformers TT 1 and TT 2 , the logic values of the inputs of one of the exclusive OR circuits will be different, so the logic value will be output from the exclusive OR circuit. A signal of "1" is output. At this time, the OR circuit OR 1 outputs a tap mismatch signal V 0 having a logical value of "1" indicating that the taps selected by the regulating transformers TT 1 and TT 2 do not match. In this embodiment, a tap mismatch detection circuit 5 is constituted by exclusive OR circuits EX 1 to EX 6 and OR circuit OR 1 .

上記タツプ不一致信号V0は、パルス発振器
OSCから得られるクロツクパルスCpとともにア
ンド回路Aに入力され、アンド回路Aの出力はプ
リセツトカウンタPCに入力されている。アンド
回路Aはタツプ不一致信号V0が発生している期
間クロツクパルスCpと同期したパルス信号を出
力し、このパルス信号がプリセツトカウンタPC
により計数される。プリセツトカウンタPCは入
力パルス信号の数が設定値に達したとき、即ちタ
ツプ不一致信号V0が所定時間継続したときに選
択タツプ不揃い検出信号V1を出力する。本実施
例では、アンド回路A、発振器OSC及びプリセ
ツトカウンタPCにより、タツプ不一致信号が発
生している時間を計測して計測値が設定値に達し
たときに選択タツプ不揃い検出信号を出力するタ
ツプ不一致時間計測回路6が構成されている。
The above tap mismatch signal V 0 is a pulse oscillator
It is input to an AND circuit A along with a clock pulse Cp obtained from the OSC, and the output of the AND circuit A is input to a preset counter PC. The AND circuit A outputs a pulse signal synchronized with the clock pulse Cp during the period when the tap mismatch signal V0 is generated, and this pulse signal is sent to the preset counter PC.
It is counted by The preset counter PC outputs a selected tap mismatch detection signal V1 when the number of input pulse signals reaches a set value, that is, when the tap mismatch signal V0 continues for a predetermined period of time. In this embodiment, the AND circuit A, the oscillator OSC, and the preset counter PC measure the time during which the tap mismatch signal is generated, and when the measured value reaches the set value, the selected tap misalignment detection signal is output. A mismatch time measuring circuit 6 is configured.

上記計測回路6をリセツトするため、抵抗R3
〜R5とユニジヤンクシヨントランジスタUJTと
コンデンサCとを備えた公知の弛張発振器からな
るリセツト信号発生回路7が設けられ、このリセ
ツト信号発生回路7の出力Vrはオア回路OR2
介してプリセツトカウンタPCのリセツト端子に
入力されている。リセツト信号発生回路7及びオ
ア回路OR2により計測回路6を一定時間毎にリセ
ツトするリセツト回路が構成されている。本実施
例ではまた電源を投入した際にリセツト信号
Vr′を出力する電源投入時リセツト回路8が設け
られ、この回路から得られるリセツト信号Vr′も
オア回路OR2を通してプリセツトカウンタPCの
リセツト端子に入力されている。
In order to reset the above measurement circuit 6, resistor R 3
A reset signal generating circuit 7 consisting of a well-known relaxation oscillator equipped with ~ R5 , a unidirectional transistor UJT, and a capacitor C is provided, and the output Vr of this reset signal generating circuit 7 is pre-amplified via an OR circuit OR2 . Input to the reset terminal of the set counter PC. The reset signal generating circuit 7 and the OR circuit OR2 constitute a reset circuit that resets the measuring circuit 6 at regular intervals. In this embodiment, a reset signal is also generated when the power is turned on.
A power-on reset circuit 8 for outputting V r ' is provided, and the reset signal V r ' obtained from this circuit is also input to the reset terminal of the preset counter PC through an OR circuit OR 2 .

上記実施例において、調整変圧器TT1及び
TT2で選択されたタツプが不揃いになると、オ
ア回路OR1からタツプ不一致信号V0が出力され
る。このタツプ不一致信号が所定時間継続し、プ
リセツトカウンタPCが所定数のパルスを計数す
ると選択タツプ不揃い検出信号V1が出力される。
タツプが不一致になる状態はサージ等によりサイ
リスタスイツチが瞬時的に誤点弧したときにも生
じる。従つて上記実施例においてタツプ不一致信
号V0の継続時間を計測する計測回路6を設ける
ことは重要である。また瞬時的なタツプ不一致の
状態が累積されていくと、検出すべきタツプ不揃
いの状態が生じていないにも拘らずプリセツトカ
ウンタPCの計数値が設定値に達し、不必要な検
出信号を出力することになる。そこで上記実施例
においては、発振回路7の出力をプリセツトカウ
ンタPCのリセツト端子に与えて計測回路6を一
定の時間毎にリセツトし、これにより瞬時的なタ
ツプ不一致の状態が累積されるのを防止してい
る。
In the above embodiment, the regulating transformers TT 1 and
When the taps selected by TT2 become irregular, a tap mismatch signal V0 is output from the OR circuit OR1 . When this tap mismatch signal continues for a predetermined time and the preset counter PC counts a predetermined number of pulses, a selected tap mismatch detection signal V1 is output.
A state in which the taps do not match also occurs when the thyristor switch is momentarily erroneously turned on due to a surge or the like. Therefore, in the above embodiment, it is important to provide a measuring circuit 6 for measuring the duration of the tap mismatch signal V0 . Furthermore, as instantaneous tap mismatch states accumulate, the count value of the preset counter PC reaches the set value even though there is no tap mismatch state that should be detected, and an unnecessary detection signal is output. I will do it. Therefore, in the above embodiment, the output of the oscillation circuit 7 is applied to the reset terminal of the preset counter PC to reset the measurement circuit 6 at regular intervals, thereby preventing the accumulation of instantaneous tap mismatches. It is prevented.

上記のように本発明のタツプ不揃い検出装置
は、各調整変圧器の各タツプの電流を検出してタ
ツプに電流が流れたときにそのタツプに対応した
出力端子にタツプ電流検出信号を出力するタツプ
電流検出装置と、該タツプ電流検出装置から得ら
れる全ての調整変圧器のタツプ電流検出信号を各
タツプ毎に照合して、タツプ電流検出装置の異な
るタツプに対応する出力端子から同時にタツプ電
流検出信号が発生したときにタツプ不一致信号を
出力するタツプ不一致検出回路と、該タツプ不一
致信号が発生している時間を計測して計測値が設
定値に達したときに選択タツプ不揃い検出信号を
出力するタツプ不一致時間計測回路と、該計測回
路を一定時間毎にリセツトするリセツト回路とに
より構成されるが、各部の構成は上記実施例に限
定されるものではなく、同等の機能を果す範囲で
適宜に変形することができる。
As described above, the tap irregularity detection device of the present invention detects the current of each tap of each regulating transformer and outputs a tap current detection signal to the output terminal corresponding to the tap when current flows through the tap. A current detection device collates tap current detection signals of all regulating transformers obtained from the tap current detection device for each tap, and simultaneously outputs tap current detection signals from output terminals corresponding to different taps of the tap current detection device. a tap mismatch detection circuit that outputs a tap mismatch signal when a tap mismatch occurs, and a tap that measures the time that the tap mismatch signal is generated and outputs a selected tap mismatch detection signal when the measured value reaches a set value. It is composed of a discrepancy time measuring circuit and a reset circuit that resets the measuring circuit at regular intervals, but the configuration of each part is not limited to the above embodiment, and may be modified as appropriate within the range of achieving the same function. can do.

上記の実施例では2台の調整変圧器をV結線し
て3相用自動電圧調整装置を構成するとしたが、
3台の調整変圧器を3相結線して3相用自動電圧
調整装置を構成する場合にも同様に本発明を適用
できる。3台の調整変圧器を用いる場合には、タ
ツプ不一致検出信号を得るために3つのタツプ電
流検出信号を照合する必要がある。この場合3つ
のタツプ電流検出信号をx,y及びzとすると、
各タツプ毎に K=xy+xz+yz+x+z+
xyなる演算を行なう論理回路を構成すること
によりタツプ不一致信号V0を得ることができる。
In the above embodiment, two regulating transformers are connected in a V-connection to form a three-phase automatic voltage regulating device.
The present invention can be similarly applied to a case where three regulating transformers are connected in three phases to form a three-phase automatic voltage regulator. If three regulating transformers are used, it is necessary to collate the three tap current detection signals to obtain the tap mismatch detection signal. In this case, if the three tap current detection signals are x, y, and z,
For each tap K=xy+xz+yz+x+z+
The tap mismatch signal V0 can be obtained by configuring a logic circuit that performs xy operations.

以上のように、本発明によれば、各調整変圧器
の各タツプの電流を検出して各タツプに電流が流
れたときに各タツプに対応した出力端子にタツプ
電流検出信号を出力するタツプ電流検出装置を設
けて、このタツプ電流検出装置から得られる全て
の調整変圧器のタツプ電流検出信号を各タツプ毎
に照合することによりタツプの不揃いを検出する
ようにしたので、タツプ切換機構の動作の異常に
よりタツプの不揃いが生じた場合にそれを検出す
ることがでるのはもちろん、タツプ切換機構の動
作が正常であるにも拘らず、タツプ切換器本体の
異常により所定のタツプ以外のタツプにおいて通
電を生じて複数のタツプに同時に通電が生じると
いつたタツプ不揃い状態が生じた場合でも、それ
を検出することができる利点がある。
As described above, according to the present invention, the tap current detects the current of each tap of each regulating transformer and outputs a tap current detection signal to the output terminal corresponding to each tap when the current flows to each tap. Since a detection device is provided and the tap current detection signals of all regulating transformers obtained from this tap current detection device are compared for each tap to detect tap irregularities, the operation of the tap switching mechanism can be easily controlled. Not only can it be used to detect when the taps are not aligned due to an abnormality, but even if the tap switching mechanism is operating normally, an abnormality in the tap switching device itself can cause energization to occur at taps other than the designated taps. Even if a tap misalignment occurs, such as when a plurality of taps are energized at the same time, it is advantageous in that it can be detected.

また本発明では、タツプ不一致検出信号が一定
時間継続したときに選択タツプ不揃い検出信号を
発生させるようにしたので、是正する必要がある
タツプの不揃いを瞬時的に発生するタツプの不一
致と区別して適確に検出することができる。
Furthermore, in the present invention, the selected tap misalignment detection signal is generated when the tap mismatch detection signal continues for a certain period of time, so that the tap misalignment that needs to be corrected can be distinguished from the tap mismatch that occurs instantaneously. can be detected accurately.

更に本発明においては、タツプ不一致検出信号
の継続時間を計測する計測回路を一定時間毎にリ
セツトするリセツト回路を設けたので、瞬時的な
タツプ不一致状態の発生により生じた計測時間が
累積されてタツプ不揃い検出信号が誤つて出力さ
れるのを防ぐことができ、タツプの不揃いを常に
適確に検出することができるという利点がある。
Furthermore, in the present invention, since a reset circuit is provided that resets the measurement circuit that measures the duration of the tap mismatch detection signal at fixed time intervals, the measurement time caused by the instantaneous tap mismatch state is accumulated and the tap This has the advantage that it is possible to prevent the misalignment detection signal from being erroneously output, and that it is possible to always accurately detect the misalignment of the taps.

尚上記の説明ではタツプ選択スイツチとしてサ
イリスタスイツチを用いるとしたが、機械式のタ
ツプ選択スイツチが用いられる場合にも本発明の
検出装置を用いることができる。また上記の説明
で用いた自動電圧調整装置は調整変圧器のタツプ
にタツプ選択スイツチを介して線路電圧を直接印
加する直接切換式のものであつたが、線路に対し
て直列に接続される直列変圧器と並列に接続され
る調整変圧器とを設けて直列変圧器の出力電圧を
タツプ選択スイツチを介して調整変圧器の各タツ
プに印加するようにした間接切換式の自動電圧調
整装置にも本発明の検出装置を用いることができ
る。
In the above description, a thyristor switch is used as the tap selection switch, but the detection device of the present invention can also be used when a mechanical tap selection switch is used. In addition, the automatic voltage regulator used in the above explanation was a direct switching type in which the line voltage was directly applied to the taps of the regulating transformer via a tap selection switch. An indirect switching type automatic voltage regulator is also available, in which a regulating transformer is connected in parallel with the transformer, and the output voltage of the series transformer is applied to each tap of the regulating transformer via a tap selection switch. The detection device of the present invention can be used.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は3相用自動電圧調整装置の一例の要部
を示す接続図、第2図は本発明の一実施例を示す
概略構成図である。 4……タツプ電流検出回路、5……タツプ不一
致検出回路、6……タツプ不一致時間計測回路、
7……リセツト信号発生回路、CT1〜CT6
CT1′〜CT6′……変流器、D1〜D6,D1′〜D6′……
整流器、DZ1〜DZ6,DZ1′〜DZ6′……ツエナーダ
イオード、u1〜u6,u1′〜u6′……タツプ電流検出
信号、EX1〜EX6……エクスクルーシブオア回
路、OR1……オア回路、A……アンド回路、OSC
……発振回路、PC……プリセツトカウンタ。
FIG. 1 is a connection diagram showing essential parts of an example of a three-phase automatic voltage regulator, and FIG. 2 is a schematic configuration diagram showing an embodiment of the present invention. 4... Tap current detection circuit, 5... Tap mismatch detection circuit, 6... Tap mismatch time measurement circuit,
7...Reset signal generation circuit, CT1 to CT6 ,
CT 1 ′ to CT 6 ′……Current transformer, D 1 to D 6 , D 1 ′ to D 6 ′……
Rectifier, DZ 1 to DZ 6 , DZ 1 ′ to DZ 6 ′... Zener diode, u 1 to u 6 , u 1 ′ to u 6 ′... Tap current detection signal, EX 1 to EX 6 ... Exclusive OR circuit , OR 1 ...OR circuit, A...AND circuit, OSC
...Oscillation circuit, PC...Preset counter.

Claims (1)

【特許請求の範囲】 1 3相結線された少なくとも2台の調整変圧器
と、前記各調整変圧器の各タツプに接続されたタ
ツプ選択用スイツチとを備えた3相用自動電圧調
整装置の各調整変圧器で選択されたタツプの不揃
いの有無を検出するタツプ不揃い検出装置におい
て、 各調整変圧器の各タツプの電流を検出して各タ
ツプに電流が流れたときに各タツプに対応した出
力端子にタツプ電流検出信号を出力するタツプ電
流検出装置と、 前記タツプ電流検出装置から得られる全ての調
整変圧器のタツプ電流検出信号を各タツプ毎に照
合して前記タツプ電流検出装置の異なるタツプに
対応する出力端子から同時にタツプ電流検出信号
が発生したときにタツプ不一致検出信号を出力す
るタツプ不一致検出回路と、 前記タツプ不一致検出信号が発生している時間
を計測して計測値が設定値に達したときに選択タ
ツプ不揃い検出信号を出力するタツプ不一致時間
計測回路と、 前記計測回路を一定時間毎にリセツトするリセ
ツト回路とを備えてなる3相用自動電圧調整装置
のタツプ不揃い検出装置。
[Scope of Claims] 1. Each of three-phase automatic voltage regulators comprising at least two three-phase-connected regulating transformers and a tap selection switch connected to each tap of each of the regulating transformers. In a tap misalignment detection device that detects the presence or absence of misalignment of taps selected in a regulating transformer, the current of each tap of each regulating transformer is detected, and when the current flows through each tap, an output terminal corresponding to each tap is detected. A tap current detection device that outputs a tap current detection signal to the tap current detection device, and a tap current detection signal of all the regulating transformers obtained from the tap current detection device are collated for each tap to correspond to different taps of the tap current detection device. a tap mismatch detection circuit that outputs a tap mismatch detection signal when tap current detection signals are generated simultaneously from the output terminals of the taps; A tap misalignment detection device for a three-phase automatic voltage regulator, comprising: a tap mismatch time measuring circuit that outputs a selected tap misalignment detection signal when the selected taps are misaligned; and a reset circuit that resets the measuring circuit at regular intervals.
JP6167482A 1982-04-15 1982-04-15 Detector for irregularity of tap of automatic voltage regulator for three phase Granted JPS58180010A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6167482A JPS58180010A (en) 1982-04-15 1982-04-15 Detector for irregularity of tap of automatic voltage regulator for three phase

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6167482A JPS58180010A (en) 1982-04-15 1982-04-15 Detector for irregularity of tap of automatic voltage regulator for three phase

Publications (2)

Publication Number Publication Date
JPS58180010A JPS58180010A (en) 1983-10-21
JPH038565B2 true JPH038565B2 (en) 1991-02-06

Family

ID=13178024

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6167482A Granted JPS58180010A (en) 1982-04-15 1982-04-15 Detector for irregularity of tap of automatic voltage regulator for three phase

Country Status (1)

Country Link
JP (1) JPS58180010A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020527128A (en) * 2018-07-25 2020-09-03 ハンミ ファーマシューティカルズ カンパニー リミテッド Pyrimidine compounds and pharmaceutical compositions containing them for the prevention or treatment of cancer

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5734321A (en) * 1980-08-08 1982-02-24 Toshiba Corp Tap switching control device at on-load
JPS5737228A (en) * 1980-08-15 1982-03-01 Green Cross Corp:The Indicator for controlling temperature for preservation

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5734321A (en) * 1980-08-08 1982-02-24 Toshiba Corp Tap switching control device at on-load
JPS5737228A (en) * 1980-08-15 1982-03-01 Green Cross Corp:The Indicator for controlling temperature for preservation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020527128A (en) * 2018-07-25 2020-09-03 ハンミ ファーマシューティカルズ カンパニー リミテッド Pyrimidine compounds and pharmaceutical compositions containing them for the prevention or treatment of cancer

Also Published As

Publication number Publication date
JPS58180010A (en) 1983-10-21

Similar Documents

Publication Publication Date Title
US4231029A (en) Automatic transfer control device and frequency monitor
US4090090A (en) Automatic transfer control device and frequency monitor
US4384213A (en) Automatic transfer control device
US4195233A (en) Inverter starting system
PL125415B1 (en) Supply system with two stabilized supply units with outputs connected in parallel
US4021703A (en) Phase imbalance detection circuit
AU551527B2 (en) Power supply diagnostic system
US4096395A (en) Automatic transfer control device and voltage sensor
US3372328A (en) Scr temperature control circuit
US4421976A (en) System for monitoring heater elements of electric furnaces
US3584259A (en) Phase failure detection system
US4694193A (en) Fault recognition circuit for parallel power supply devices feeding a user
US4045887A (en) Switching regulator control circuit
US3374420A (en) Power control device having an overload current circuit
US4105496A (en) Method and device for electronic control with positive safety
US3471771A (en) Self-regulating switching circuit
JPH038565B2 (en)
US5440695A (en) Input/output module having a combination input/output point
JPS61139220A (en) Phase missing detection circuit for 3-phase altering current
GB2095058A (en) Voltage supplies or relays
JPH0130845Y2 (en)
US3586975A (en) A voltage monitoring circuit for simultaneously detecting excessive excursions of a plurality of primary voltage source
US4270156A (en) Electronic synchronization monitor
JP2656532B2 (en) Electric circuit state detecting device and electric device using the same
SU1432663A1 (en) Load automatic switching device