JPH0367220A - 表示装置 - Google Patents
表示装置Info
- Publication number
- JPH0367220A JPH0367220A JP20431389A JP20431389A JPH0367220A JP H0367220 A JPH0367220 A JP H0367220A JP 20431389 A JP20431389 A JP 20431389A JP 20431389 A JP20431389 A JP 20431389A JP H0367220 A JPH0367220 A JP H0367220A
- Authority
- JP
- Japan
- Prior art keywords
- display
- matrix
- signal
- blocks
- matrixes
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000011159 matrix material Substances 0.000 claims abstract description 41
- 239000004973 liquid crystal related substance Substances 0.000 description 14
- 238000010586 diagram Methods 0.000 description 9
- 230000000694 effects Effects 0.000 description 2
- 238000005401 electroluminescence Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3666—Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明はマトリクス状に配置された表示素子、例えばL
CD (液晶素子)、EL(エレクトロルミネセンス)
、VFD(真空蛍光表示管)、LBD(発光ダイオード
)等から構成される表示マトリクスを有する表示装置に
関する。
CD (液晶素子)、EL(エレクトロルミネセンス)
、VFD(真空蛍光表示管)、LBD(発光ダイオード
)等から構成される表示マトリクスを有する表示装置に
関する。
[従来の技術]
従来のマトリクスパネルを有する表示装置は、第10図
に示すようにストライプ状の走査電極xO〜X3及び信
号1!1YO−Y3ヲ有L チオ’) 、走査Thf!
ニはxOから順次アクティブパルスが印加され、信号@
iYo〜Y3にはアクティブパルスに同期して表示デー
タが加えられる。これが高速で繰返されることにより、
データがマトリクスパネル上に時分割で表示される。
に示すようにストライプ状の走査電極xO〜X3及び信
号1!1YO−Y3ヲ有L チオ’) 、走査Thf!
ニはxOから順次アクティブパルスが印加され、信号@
iYo〜Y3にはアクティブパルスに同期して表示デー
タが加えられる。これが高速で繰返されることにより、
データがマトリクスパネル上に時分割で表示される。
[発明が解決しようとするall]
このような従来の装置は2次元的、即ち平面的マトリク
スを用いるものであり、走査電極及び信号電極の本数が
夫々X、Yの場合、X十Y本の制御線を用いてXXY個
のセグメント(表示素子)の表示を制御できる。しかし
、このような装置においてはセグメントの数が増えると
制御線の本数が大幅に増加し、従ってマトリクスを制御
するドライバの端子数や、ドライバの個数が増加すると
いう問題があった。
スを用いるものであり、走査電極及び信号電極の本数が
夫々X、Yの場合、X十Y本の制御線を用いてXXY個
のセグメント(表示素子)の表示を制御できる。しかし
、このような装置においてはセグメントの数が増えると
制御線の本数が大幅に増加し、従ってマトリクスを制御
するドライバの端子数や、ドライバの個数が増加すると
いう問題があった。
本発明の目的は、少数の制御線で多数のセグメントを有
するマトリクスの表示を制御し得る表示装置を提供する
ことにある。
するマトリクスの表示を制御し得る表示装置を提供する
ことにある。
1課題を解決するための手段]
本発明の前記目的は、マトリクス状に配置された表示素
子と、各行毎に設けられており当該行の表示素子に接続
された信号電極と、各列毎に設けられており当該列の表
示素子に接続された走査電極とを有する表示装置におい
て、その表示装置を複数のブロックに分割し、該各ブロ
ックの互いに対応する列の走査電極が相互に接続されて
おり、該各表示マトリクスの互いに対応する行の信号電
極が、該各表示マトリクスの1つを選択するためのマト
リクス選択信号が印加されたときに夫々導通状態となる
選択手段を介して複数のブロックに分割した部分を時分
割動作させて少ない制御線で駆動するようにしたことを
特徴とする表示装置によって達成される。
子と、各行毎に設けられており当該行の表示素子に接続
された信号電極と、各列毎に設けられており当該列の表
示素子に接続された走査電極とを有する表示装置におい
て、その表示装置を複数のブロックに分割し、該各ブロ
ックの互いに対応する列の走査電極が相互に接続されて
おり、該各表示マトリクスの互いに対応する行の信号電
極が、該各表示マトリクスの1つを選択するためのマト
リクス選択信号が印加されたときに夫々導通状態となる
選択手段を介して複数のブロックに分割した部分を時分
割動作させて少ない制御線で駆動するようにしたことを
特徴とする表示装置によって達成される。
[作用]
本発明の装置は、時分割表示型の表示マトリクスを複数
組合わせ、各表示マトリクスに表示信号を更に時分割で
順次供給することにより、少数の制御線で極めて多数の
表示素子、即ちセグメントを制御することができる。
組合わせ、各表示マトリクスに表示信号を更に時分割で
順次供給することにより、少数の制御線で極めて多数の
表示素子、即ちセグメントを制御することができる。
[実施例]
次に本発明の実施例について説明する。
第10図に示したX軸方向及びY軸方向に伸びる従来の
2次元的マトリクスに、ZIl11方向く高さ)を加え
ることにより、第1図に示すような3次元的マトリクス
が構成される。第1図の例では、12本の制御線で64
個のセグメントが制御できる。
2次元的マトリクスに、ZIl11方向く高さ)を加え
ることにより、第1図に示すような3次元的マトリクス
が構成される。第1図の例では、12本の制御線で64
個のセグメントが制御できる。
第1図の積重ねられた4ブロツクのマトリクスを同一平
面上に配置したものを第2図に示す6従来の2次元的マ
トリクスにおいては、64個のセグメントを制御するた
めには少なくとも16本の制御線が必要である。
面上に配置したものを第2図に示す6従来の2次元的マ
トリクスにおいては、64個のセグメントを制御するた
めには少なくとも16本の制御線が必要である。
第2図の例では、X個の走査電極とY個の信号電極とを
有するマトリクスをZ個積重ねると、X+y+z本の制
御線でXxYXZ個のセグメントを制御することが可能
である。第3図に2次元マトリクスである第7図のブロ
ック図を示す、更に第3図に高さ方向を加え、同一平面
上に配置した3次元マトリクスを第4図に、同じく第4
図に高さ方向を加え、同一平面上に配置した4次元マト
リクスを第5図に示す。このように、次元数を増やすこ
とにより多数セグメントの制御を効率良く少数制御線に
て制御することが可能となる。第1表及び第6図に電極
の総数、即ち制御線の総本数が同一であるばあいに制御
し得る最大のセグメントの総数がマトリクスの次元数に
よってどのように変化するかを示す、尚、第1表及び第
6図においては、従来の平面的マトリクスの次元数を2
と定義している。
有するマトリクスをZ個積重ねると、X+y+z本の制
御線でXxYXZ個のセグメントを制御することが可能
である。第3図に2次元マトリクスである第7図のブロ
ック図を示す、更に第3図に高さ方向を加え、同一平面
上に配置した3次元マトリクスを第4図に、同じく第4
図に高さ方向を加え、同一平面上に配置した4次元マト
リクスを第5図に示す。このように、次元数を増やすこ
とにより多数セグメントの制御を効率良く少数制御線に
て制御することが可能となる。第1表及び第6図に電極
の総数、即ち制御線の総本数が同一であるばあいに制御
し得る最大のセグメントの総数がマトリクスの次元数に
よってどのように変化するかを示す、尚、第1表及び第
6図においては、従来の平面的マトリクスの次元数を2
と定義している。
第1表
第8図に第2図のマトリクスの構成例を示す。
この第8図の例では、マトリクスは16個のセグメント
を有しており、これらのセグメントが走査電極xO〜x
3及び信号電極YO〜Y3によって制御されるように構
成された第7図に示す液晶表示マトリクスを4ブロツク
組合わせることにより形成された液晶表示パネルから構
成される。
を有しており、これらのセグメントが走査電極xO〜x
3及び信号電極YO〜Y3によって制御されるように構
成された第7図に示す液晶表示マトリクスを4ブロツク
組合わせることにより形成された液晶表示パネルから構
成される。
第9図にTPT (薄膜トランジスタ)型を用いて3次
元の時分割動作を可能とする液晶表示パネルの構成例を
示す0図中、1はTPTであり、2は容量性の液晶素子
であり、1つのTPTと1つの液晶素子とが1つのセグ
メントを構成する。外部から供給される走査パルスを液
晶素子に供給するための走査電極xO〜×3が各T P
Tのソースまたはドレインに接続されており、各TP
Tのゲートはアンド(AND)ゲート3の出力に接続さ
れている。このANDゲートは、4ブロックの表示マト
リクスの中から外部より送出される表示データを供給す
べき1ブロツクの表示マトリクスを選択するための選択
手段として機能する。各ANDゲートの第1の入力は外
部から供給されるマトリクス選択信号を液晶素子に供給
するための電@ZO〜Z3の1つに接続されており、第
2の入力は外部から送出される表示データを液晶素子に
供給するための信号電極YO〜Y3の1つに接続されて
いる。マトリクス選択信号ZO〜Z3が順番にハイレベ
ルとなり、マトリクス選択信号がハイレベルとなったと
きに、ANDゲートは表示データを通過させるが、それ
以外のときは遮断する。従って4ブロックの表示マトリ
クスに時分割で表示データを表示することができる。
元の時分割動作を可能とする液晶表示パネルの構成例を
示す0図中、1はTPTであり、2は容量性の液晶素子
であり、1つのTPTと1つの液晶素子とが1つのセグ
メントを構成する。外部から供給される走査パルスを液
晶素子に供給するための走査電極xO〜×3が各T P
Tのソースまたはドレインに接続されており、各TP
Tのゲートはアンド(AND)ゲート3の出力に接続さ
れている。このANDゲートは、4ブロックの表示マト
リクスの中から外部より送出される表示データを供給す
べき1ブロツクの表示マトリクスを選択するための選択
手段として機能する。各ANDゲートの第1の入力は外
部から供給されるマトリクス選択信号を液晶素子に供給
するための電@ZO〜Z3の1つに接続されており、第
2の入力は外部から送出される表示データを液晶素子に
供給するための信号電極YO〜Y3の1つに接続されて
いる。マトリクス選択信号ZO〜Z3が順番にハイレベ
ルとなり、マトリクス選択信号がハイレベルとなったと
きに、ANDゲートは表示データを通過させるが、それ
以外のときは遮断する。従って4ブロックの表示マトリ
クスに時分割で表示データを表示することができる。
このように、各表示マトリクスが信号電極及び走査電極
を互いに兼用しているので、上記液晶表示パネルにおい
ては、電極の総数が12であり、従って12本の制御線
で64個のセグメントの表示を制御することができる。
を互いに兼用しているので、上記液晶表示パネルにおい
ては、電極の総数が12であり、従って12本の制御線
で64個のセグメントの表示を制御することができる。
マトリクスを構成する表示素子トしテハ、LCD、EL
、VFD、、LED等を用いることができる。
、VFD、、LED等を用いることができる。
[発明の効果]
本発明の表示装置は、以上説明したように表示装置を複
数のブロックに分割し、該各ブロックの互いに対応する
列の走査電極が相互に接続されており、該各表示マトリ
クスの互いに対応する行の信号′@極が、該各表示マト
リクスの1つを選択するためのマトリクス選択信号が印
加されたときに夫々導通状態となる選択手段を介して複
数のブロックに分割した部分を時分割動作させているの
で、表示装置と該装置に必要な信号を供給するための外
部の制御装置との間の制御線の本数の削減、該制御装置
に使用される制御用LSIのパラゲージビン数、及び使
用される制御用LSIの個数の削減による装置全体の小
形化及び製造コストの低減等の効果を有する。
数のブロックに分割し、該各ブロックの互いに対応する
列の走査電極が相互に接続されており、該各表示マトリ
クスの互いに対応する行の信号′@極が、該各表示マト
リクスの1つを選択するためのマトリクス選択信号が印
加されたときに夫々導通状態となる選択手段を介して複
数のブロックに分割した部分を時分割動作させているの
で、表示装置と該装置に必要な信号を供給するための外
部の制御装置との間の制御線の本数の削減、該制御装置
に使用される制御用LSIのパラゲージビン数、及び使
用される制御用LSIの個数の削減による装置全体の小
形化及び製造コストの低減等の効果を有する。
第1図は本発明の3次元的なマトリクス構造の説明図、
第2図は第1図のマトリクスを同一平面上に配置した場
合の説明図、第3図は2次元マトリクスのブロック図、
第4図は3次元マトリクスのブロック図、第5図は4次
元マトリクスのブロック図、第6図は電極の総数が同一
である場合に、マトリクスの次元数により制御可能な最
大のセグメント数がどのように変化するかを示す図、第
7図は1ブロツクのTFT型液晶表示マトリクスの説明
図、第8図は第4図の表示マトリクスを4ブロック組合
わせて形成された液晶表示パネルの説明図、第9図は第
8図の液晶表示パネルの構成例、第10図は従来の2次
元的なマトリクス構造の説明図である。 xO〜×3・・・走査電極、YO〜Y3・・・信号電極
、ZO〜Z3・・・マトリクス選択電極、1・・・TP
T、2・・・液晶素子、3・・・アンドゲート。
第2図は第1図のマトリクスを同一平面上に配置した場
合の説明図、第3図は2次元マトリクスのブロック図、
第4図は3次元マトリクスのブロック図、第5図は4次
元マトリクスのブロック図、第6図は電極の総数が同一
である場合に、マトリクスの次元数により制御可能な最
大のセグメント数がどのように変化するかを示す図、第
7図は1ブロツクのTFT型液晶表示マトリクスの説明
図、第8図は第4図の表示マトリクスを4ブロック組合
わせて形成された液晶表示パネルの説明図、第9図は第
8図の液晶表示パネルの構成例、第10図は従来の2次
元的なマトリクス構造の説明図である。 xO〜×3・・・走査電極、YO〜Y3・・・信号電極
、ZO〜Z3・・・マトリクス選択電極、1・・・TP
T、2・・・液晶素子、3・・・アンドゲート。
Claims (1)
- マトリクス状に配置された表示素子と、各行毎に設けら
れており当該行の表示素子に接続された信号電極と、各
列毎に設けられており当該列の表示素子に接続された走
査電極とを有する表示装置において、その表示装置を複
数のブロックに分割し、該各ブロックの互いに対応する
列の走査電極が相互に接続されており、該各表示マトリ
クスの互いに対応する行の信号電極が、該各表示マトリ
クスの1つを選択するためのマトリクス選択信号が印加
されたときに夫々導通状態となる選択手段を介して複数
のブロックに分割した部分を時分割動作させて少ない制
御線で駆動するようにしたことを特徴とする表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20431389A JPH0367220A (ja) | 1989-08-07 | 1989-08-07 | 表示装置 |
EP19900308643 EP0412757A3 (en) | 1989-08-07 | 1990-08-06 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20431389A JPH0367220A (ja) | 1989-08-07 | 1989-08-07 | 表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0367220A true JPH0367220A (ja) | 1991-03-22 |
Family
ID=16488417
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20431389A Pending JPH0367220A (ja) | 1989-08-07 | 1989-08-07 | 表示装置 |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0412757A3 (ja) |
JP (1) | JPH0367220A (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IL92936A (en) | 1989-12-31 | 1998-02-08 | Smartlight Ltd | Self-masking transparency viewing apparatus |
US6311419B1 (en) | 1989-12-31 | 2001-11-06 | Smartlight Ltd. | Dedicated mammogram viewer |
EP0918241A3 (en) * | 1993-11-28 | 1999-06-23 | Smartlight Limited | Transparency viewing device |
FR2722603B1 (fr) * | 1994-07-12 | 1996-09-27 | Sagem | Dispositif de visualisation a cristaux liquides, a matrice active et a contre-electrode fractionnee |
US5963276A (en) * | 1997-01-09 | 1999-10-05 | Smartlight Ltd. | Back projection transparency viewer with overlapping pixels |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR900008072B1 (ko) * | 1986-07-15 | 1990-10-31 | 미쓰비시전기 주식회사 | 표시장치 |
JPS6337394A (ja) * | 1986-08-01 | 1988-02-18 | 株式会社日立製作所 | マトリクス表示装置 |
-
1989
- 1989-08-07 JP JP20431389A patent/JPH0367220A/ja active Pending
-
1990
- 1990-08-06 EP EP19900308643 patent/EP0412757A3/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP0412757A2 (en) | 1991-02-13 |
EP0412757A3 (en) | 1992-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100451008B1 (ko) | 복수의 열 전극 구동회로 및 이를 포함하는 표시장치 | |
US6448951B1 (en) | Liquid crystal display device | |
JP4573703B2 (ja) | フラットパネルディスプレイ装置、その駆動方法およびフラットパネルディスプレイ装置制御用デマルチプレクサ | |
JP4702459B2 (ja) | 液晶表示装置組立体、及び、液晶表示装置組立体の駆動方法 | |
CN1808554B (zh) | 利用最少布线将信号路由到显示设备的驱动器 | |
KR20200060595A (ko) | 타일드 표시 장치 | |
CN109872684B (zh) | 一种显示面板、显示装置和显示面板的驱动方法 | |
CN111128029B (zh) | 折叠显示面板以及折叠显示装置 | |
US7068252B2 (en) | Display unit capable of displaying two- and three-dimensional images and method for controlling display unit | |
US11177292B2 (en) | Display device | |
DK0676078T3 (da) | Udvælgelsesdrivkredsløb til et flydende-krystaldisplay | |
US20230401992A1 (en) | Display panel and display device | |
WO2020238999A1 (zh) | 显示面板及其驱动方法、显示装置 | |
JPH0367220A (ja) | 表示装置 | |
KR20040045353A (ko) | 시프트 레지스터 블록 및 이를 구비한 데이터 신호선구동회로와 표시장치 | |
KR20230107353A (ko) | 최적화된 전력 및 면적을 갖는 픽셀을 구동하기 위한 시스템 및 방법 | |
JP2004310132A (ja) | 複数の列電極駆動回路および表示装置 | |
EP4276810A1 (en) | Display device, display panel and driving method therefor | |
US20240221606A1 (en) | Display apparatuses, display panels, and methods of driving display panels | |
US11978411B2 (en) | System architecture for high density mini/micro LED backlight application | |
JP2674109B2 (ja) | Lcd表示器 | |
JP2004302490A (ja) | 複数の列電極駆動回路および表示装置 | |
JP2535624B2 (ja) | 液晶ディスプレイ装置 | |
US20030227449A1 (en) | Display device | |
JP2004279595A (ja) | 画像表示システム、電気光学装置、画像処理装置及び画像処理装置制御プログラム |