JPH0362698A - Data collector for multi-channel detector - Google Patents

Data collector for multi-channel detector

Info

Publication number
JPH0362698A
JPH0362698A JP19834089A JP19834089A JPH0362698A JP H0362698 A JPH0362698 A JP H0362698A JP 19834089 A JP19834089 A JP 19834089A JP 19834089 A JP19834089 A JP 19834089A JP H0362698 A JPH0362698 A JP H0362698A
Authority
JP
Japan
Prior art keywords
detector
address
channel
signal
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19834089A
Other languages
Japanese (ja)
Inventor
Kiichiro Uyama
喜一郎 宇山
Masami Tomizawa
富沢 雅美
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP19834089A priority Critical patent/JPH0362698A/en
Publication of JPH0362698A publication Critical patent/JPH0362698A/en
Pending legal-status Critical Current

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)
  • Selective Calling Equipment (AREA)

Abstract

PURPOSE:To improve the detection accuracy by giving an address signal to a changeover means of a detector which outputs a detection signal of a channel sensor corresponding to a position of the detector and giving an address signal to a changeover means at a data collection side which outputs a parallel output from the detector serially. CONSTITUTION:A ROM of an address generation section 8 of a data collector 4 is of 6-bit constitution and an address data outputted serially from detectors 1-1-1-8 is stored in high-order 3 bits A-C and an address data outputting in parallel a detection signal of a channel sensor at a position corresponding respectively to each of the detectors 1-1-1-8 is stored to low-order 3-bits D-E. The address signal to a multiplexer 3 at the detector side is switched by a gray code. A switching command SB given from a control circuit 10 to an address generator 8 at each input of a sampling signal and a conversion period command to an A/D converter 9 are given so as to be subject to A/D conversion in a prescribed time after the address signal is switched by the gray code. Through the constitution above, the switching frequency of the detector changeover means is decreased, the effect of noise is avoided and the detection accuracy is improved.

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明はCTスキャナ、ラインセンサ等の多チャンネル
検出器のデータ収集装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Object of the Invention] (Industrial Application Field) The present invention relates to a data acquisition device for a multi-channel detector such as a CT scanner or a line sensor.

(従来の技術) 従来のこの種の多チャンネル検出器のデータ収集装置と
しては、第1図に示すような構成となっている。即ち、
第1図において、1−1〜1−8は横一列にして配設さ
れた複数個(ここでは8個)の検出器ユニットで、これ
ら各検出器ユニット1−1〜1−8はそれぞれ隣接して
並設された複数個(ここでは8個)のチャンネルセンサ
2とこれら各チャンネルセンサ2より得られる検出信号
を順次切換で出力する検出器側マルチプレクサ3を備え
ており、これらにより多チャンネル検出器11が構成さ
れている。
(Prior Art) A conventional data acquisition device for this type of multi-channel detector has a configuration as shown in FIG. That is,
In FIG. 1, reference numerals 1-1 to 1-8 indicate a plurality of (eight in this case) detector units arranged horizontally in a row, and each of these detector units 1-1 to 1-8 is adjacent to each other. It is equipped with a plurality of channel sensors 2 (eight in this case) arranged in parallel, and a detector-side multiplexer 3 that outputs detection signals obtained from each channel sensor 2 by sequential switching. A container 11 is configured.

一方、4は上記各検出器ユニット1−1〜1−8の検出
器側マルチプレクサ3から出力されるアナログ信号を取
込むデータ収集装置で、このデータ収集装置4はアナロ
グ信号線5を介して入力される各検出器ユニット1−1
〜1−8の検出器側マルチプレクサ3より出力されるア
ナログ信号を順次切換えて出力するデータ収集側マルチ
プレクサ6、各検出器側マルチプレクサ3およびデータ
収集側マルチプレクサ6にアドレス信号線7を介してア
ドレス信号を出力するアドレス発生部8、データ収集側
マルチプレクサ6から出力されるアナログ信号をディジ
タル信号に変換するA/D変換器9、サンプリング信号
が入力される毎にアドレス発生部8にアドレス切換タイ
ミング信号を、A/D変換器9にA/D変換タイミング
信号をそれぞれ与える!II II [i21路10か
ら構成されている。
On the other hand, reference numeral 4 denotes a data acquisition device that receives analog signals output from the detector side multiplexer 3 of each of the detector units 1-1 to 1-8. Each detector unit 1-1
A data acquisition side multiplexer 6 sequentially switches and outputs the analog signals output from the detector side multiplexers 3 of 1-8, and an address signal is sent to each detector side multiplexer 3 and data acquisition side multiplexer 6 via an address signal line 7. an A/D converter 9 that converts the analog signal output from the data collection side multiplexer 6 into a digital signal, and an address switching timing signal to the address generator 8 every time a sampling signal is input. , give A/D conversion timing signals to the A/D converter 9, respectively! II II [i21 consists of 10 paths.

ところで、このような構成の多チャンネル検出器のデー
タ収集装置において、アドレス発生部8から発生するア
ドレス信号を検出器側マルチプレクサ3およびデータ収
集側マルチプレクサ6に与える場合、アドレスに対応さ
せてコード化された第6図に示すようなチャンネル切換
手順により1チヤンネルから64チヤンネルまで順次チ
ャンネル切換を行なっていた。
By the way, in the multi-channel detector data acquisition device having such a configuration, when the address signal generated from the address generation section 8 is applied to the detector side multiplexer 3 and the data acquisition side multiplexer 6, the address signal is encoded in correspondence with the address. Channels were sequentially switched from channel 1 to channel 64 using a channel switching procedure as shown in FIG.

即ち、データ収集側マルチプレクサ6に検出器ユニット
1−1のアドレスが指定されているときは、検出器側マ
ルチプレクサ3に対しては1チヤンネルから8チヤンネ
ルまで順にアドレスを指定して各チャンネルセンサ2の
検出信号を取込み、次にデータ収集側マルチプレクサ6
に検出器ユニット1−2のアドレスが指定されると検出
器側マルチプレクサ3に対しては9チヤンネルから16
チヤンネルまで順にアドレスを指定して各チャンネルセ
ンサ2の検出信号を取込む。以下同様にデータ収集側マ
ルチプレクサ6が検出器ユニット1−3〜1−8のアド
レスに順次指定された場合も検出器側マルチプレクサ3
に対して17チヤンネルから24チヤンネル〜57チヤ
ンネルから64チヤンネルまで順にアドレスが指定され
て各チャンネルセンサの検出信号が取込まれる。
That is, when the address of the detector unit 1-1 is specified in the data acquisition side multiplexer 6, the address is specified in order from channel 1 to channel 8 to the detector side multiplexer 3, and the address of each channel sensor 2 is specified. The detection signal is taken in, and then the data acquisition side multiplexer 6
When the address of detector unit 1-2 is specified in
Addresses are sequentially specified up to the channels and the detection signals of each channel sensor 2 are taken in. Similarly, when the data collection side multiplexer 6 is sequentially specified to the addresses of the detector units 1-3 to 1-8, the detector side multiplexer 3
Addresses are sequentially designated from channels 17 to 24 to channels 57 to 64, and the detection signals of the respective channel sensors are taken in.

(発明が解決しようとする課題) しかし、このようなチャンネル切換手順によりデータを
収集する従来の多チャンネル検出器のデータ収集装置に
おいては次のような問題点があった。
(Problems to be Solved by the Invention) However, the conventional multi-channel detector data collection device that collects data using such a channel switching procedure has the following problems.

(1)各検出器ユニット1−1〜1−8の検出器側マル
チプレクサ3は、その出力の時定数を小さくしておく必
要があるため、前述したようにデータ収集側マルチプレ
クサ6の切換速度の8倍の高速で切換られている。この
ため、各検出器ユニット1−1〜1−8とデータ収集側
マルチプレクサ6とを結ぶアナログ信号線7が長くなる
と、アナログ信号線5の静電容量が増加するため、この
静電容量Cと高速切換による検出器側マルチプレクサ3
の出力の時定数τとの関係により発振を引起こすという
問題があった。つまり、アナログ信号線による静電容量
Cと検出器側マルチプレクサ3の出力の時定数τとの関
係が、C/τ>k(定数)のとき発振状態となるため、
アナログ信号線7を長くすることができない。
(1) Since the detector side multiplexer 3 of each detector unit 1-1 to 1-8 needs to have a small output time constant, the switching speed of the data acquisition side multiplexer 6 should be adjusted as described above. Switching is 8 times faster. Therefore, as the analog signal line 7 connecting each detector unit 1-1 to 1-8 and the data acquisition side multiplexer 6 becomes longer, the capacitance of the analog signal line 5 increases. Detector side multiplexer 3 with high-speed switching
There was a problem in that oscillation was caused due to the relationship with the time constant τ of the output. In other words, when the relationship between the capacitance C of the analog signal line and the time constant τ of the output of the detector side multiplexer 3 is C/τ>k (constant), an oscillation state occurs.
The analog signal line 7 cannot be made long.

(2)また、各検出器ユニット1−1〜1−8の検出器
側マルチプレクサ3をアドレス信号により高頻度で切換
えると、これら検出器側マルチプレクサ3から出力され
るアナログ信号にノイズによる影響がでるため、誤差の
要因となっていた。
(2) Furthermore, if the detector side multiplexers 3 of each detector unit 1-1 to 1-8 are switched frequently by address signals, the analog signals output from these detector side multiplexers 3 will be affected by noise. This was a source of error.

本発明はアナログ信号線の静電容量による発振等の問題
のない安定したチャンネル切換を行なうことができ、ま
たアドレス信号によるノイズの影響を減少させて検出精
度の向上を図ることができる多チャンネル検出器のデー
タ収集装置を提供することを目的とする。
The present invention enables stable channel switching without problems such as oscillation due to capacitance of analog signal lines, and also reduces the influence of noise caused by address signals to improve detection accuracy. The purpose is to provide a data collection device for

[発明の構成] (課題を解決するための手段) 本発明は上記の目的を達成するため、隣接して並設され
た複数個のチャンネルセンサと、これら各チャンネルセ
ンサの検出信号をアドレスの切換えにより取込みこれを
アナログ信号として出力する検出器側切換手段とを備え
た複数個の検出器ユニットを並設してなる多チャンネル
検出器において、前記各検出器ユニットから出力される
検出信号をアドレスの切換により取込むデータ収集側切
換手段と、このデータ収集側切換手段より出力されるア
ナログ信号をディジタル信号に変換するアナログ/ディ
ジタル変換手段と、前記各検出器ユニットの各チャンネ
ルセンサに対応させてそれぞれ異なるアドレス信号を発
生し、且つこのアドレス信号を前記各検出器側切換手段
に与えて各検出器ユニットのそれぞれ対応する位置のチ
ャンネルセンサの検出信号を並列的に出力させる検出器
側アドレス発生部および前記各検出器ユニットに対応さ
せてそれぞれ異なるアドレス信号を発生し、且つこれら
異なるアドレス信号を前記データ収集側切換手段に順次
与えて前記各検出器側ユニットより並列的に出力される
の検出信号を直列的に出力させるデータ収集側アドレス
発生部からなるアドレス発生手段とを備えた構成とした
ものである。
[Structure of the Invention] (Means for Solving the Problems) In order to achieve the above object, the present invention includes a plurality of channel sensors arranged adjacently in parallel, and switching of addresses of detection signals of these channel sensors. In a multi-channel detector in which a plurality of detector units are arranged in parallel and is equipped with a detector-side switching means that captures the detected signal and outputs it as an analog signal, the detection signal output from each detector unit is A data collection side switching means for capturing data by switching, an analog/digital conversion means for converting an analog signal outputted from the data collection side switching means into a digital signal, and a data collection side switching means corresponding to each channel sensor of each detector unit. a detector-side address generation section that generates different address signals and applies the address signals to each of the detector-side switching means to output the detection signals of the channel sensors at corresponding positions of each detector unit in parallel; Different address signals are generated corresponding to each of the detector units, and these different address signals are sequentially applied to the data collection side switching means to generate detection signals outputted in parallel from each of the detector units. This configuration includes address generation means consisting of a data collection side address generation section that outputs data in series.

(作 用) このような構成の多チャンネル検出器のデータ収集装置
にあっては、各検出器ユニットの検出器側切換手段に各
検出器ユニットのそれぞれ対応する位置のチャンネルセ
ンサの検出信号を並列的に出力させるアドレス信号を与
え、またデータ収集側切換手段に対しては各検出器ユニ
ットから並列的に出力される検出信号を順次直列的に出
力させるアドレス信号を与えることにより、各検出器ユ
ニットの検出器側切換手段の切換頻度を下げることが可
能となる。従って、各検出器ユニットの検出器側切換手
段の出力の時定数が大きくなるので、アナログ信号線が
長くてもその静電容量との関係で発振等の問題が発生す
ることがなく、しかもアドレス信号によるノイズの影響
も少なくなり、検出精度を向上させることができる。
(Function) In a multi-channel detector data acquisition device having such a configuration, the detection signals of the channel sensors at the corresponding positions of each detector unit are sent in parallel to the detector side switching means of each detector unit. By giving an address signal that causes the data collection side switching means to output the detection signals that are output in parallel from each detector unit in series, each detector unit It becomes possible to reduce the switching frequency of the detector side switching means. Therefore, the time constant of the output of the detector side switching means of each detector unit becomes large, so even if the analog signal line is long, problems such as oscillation will not occur due to the capacitance of the analog signal line. The influence of noise caused by the signal is also reduced, and detection accuracy can be improved.

(実施例) 以下本発明の一実施例を図面を参照して説明する。(Example) An embodiment of the present invention will be described below with reference to the drawings.

本実施例では、第1図に示す多チャンネル検出器のデー
タ収集装置において、アドレス発生部8より第2図に示
すようにコード化されたアドレス信号をアドレス信号線
7を介して各検出器ユニット1−1〜1−8の検出器側
マルチプレクサ3およびデータ収集側マルチプレクサ6
に与えてチャンネル切換を行ない、各チャンネルセンサ
2のデータを収集するようにしたものである。
In this embodiment, in the multi-channel detector data acquisition device shown in FIG. 1, an address signal coded as shown in FIG. 1-1 to 1-8 detector side multiplexer 3 and data acquisition side multiplexer 6
The data of each channel sensor 2 is collected by switching channels.

即ち、アドレス発生部8の図示しないメモリ(ROM)
は6ビツトから構成されており、その上位3ビットA、
B、Cに対しては検出器ユニット1−1〜1−8から出
力される検出信号を直列的に出力させるためのアドレス
データが記憶され、また下位3ビットD、E、Fに対し
ては各検出器ユニット1−1〜1−8のそれぞれ対応す
る位置のチャンネルセンサの検出信号を並列的に出力さ
せるためのアドレスデータが記憶されている。この場合
、検出器側マルチプレクサ3に対してはアドレス信号が
グレーコードで切換えられるようになっている。
That is, the memory (ROM) (not shown) of the address generation section 8
is composed of 6 bits, the upper 3 bits A,
For B and C, address data for serially outputting the detection signals output from the detector units 1-1 to 1-8 is stored, and for the lower three bits D, E, and F, address data is stored. Address data for outputting detection signals of channel sensors at corresponding positions in each of the detector units 1-1 to 1-8 in parallel is stored. In this case, the address signal for the detector side multiplexer 3 is switched using a gray code.

また、サンプリング信号が人力される毎に制御回路10
からアドレス発生部8へ与えるアドレス切換タイミング
指令SBおよびA/D変換器9に与えるA/D変換タイ
ミング指令SAは第3図に示すように検出器側のアドレ
ス信号がグレーコードで切換わると、その切換時点から
所定時間(アドレス信号の出力タイミングよりも充分長
い時間)経過後にA/D変換が行われるようなタイミン
グになっている。
Also, each time the sampling signal is manually input, the control circuit 10
The address switching timing command SB given to the address generator 8 and the A/D conversion timing command SA given to the A/D converter 9 are as shown in FIG. The timing is such that A/D conversion is performed after a predetermined period of time (sufficiently longer than the output timing of the address signal) has elapsed since the switching point.

次に本実施例装置の作用を第1図および第2図を参照し
ながら説明する。
Next, the operation of the apparatus of this embodiment will be explained with reference to FIGS. 1 and 2.

今、制御回路10からのアドレス切換タイミング指令に
よりアドレス発生部よりデータ収集側マルチプレクサ6
に対して上位3ビットA、B、CがrO,0,OJで示
されるコードのアドレス信号が、また各検出器ユニット
1−1〜1−8の検出器側マルチプレクサ3に対しては
千成3ビットD、E、FがrO,0,OJで示されるコ
ードのアドレス信号がそれぞれ与えられると、まず検出
器ユニット1−1の第1のチャンネルセンサの検出信号
が取込まれる。次に下位3ビットD、E。
Now, in response to an address switching timing command from the control circuit 10, the address generation section sends the data collection side multiplexer 6
The upper 3 bits A, B, and C of the code are indicated by rO, 0, and OJ, and the address signal for the detector side multiplexer 3 of each detector unit 1-1 to 1-8 is When three bits D, E, and F are given address signals of codes rO, 0, and OJ, respectively, the detection signal of the first channel sensor of the detector unit 1-1 is first taken in. Next, the lower three bits D and E.

FがrO,0,OJで示されるコードのアドレス信号の
状態のままで上位3ビットA、B、Cがro、0.IJ
で示されるコードのアドレス信号に切換わると、検出器
ユニット1−2の第9のチャンネルセンサの検出信号が
取込まれる。以下同様に下位3ビットD、E、FがrO
,O,OJで示されるコードのアドレス信号の状態のま
まで上位3ビットA、B、CがrO,1,IJ、「1゜
0、OJ、・・・・・・rl、1.IJで示されるコー
ドのアドレス信号に順次切換わると、検出器ユニツ)1
−3.1−4.・・・・・・1−8の第17.第25゜
・・・・・・第57のチャンネルセンサの検出信号が順
次取込まれる。
While F remains in the address signal state of the code indicated by rO, 0, OJ, the upper three bits A, B, C are ro, 0, . I.J.
When the address signal is switched to the code indicated by , the detection signal of the ninth channel sensor of the detector unit 1-2 is taken in. Similarly, lower 3 bits D, E, F are rO
, O, OJ, the upper 3 bits A, B, C are rO, 1, IJ, "1°0, OJ, ... rl, 1.IJ". When the address signals of the indicated codes are switched sequentially, the detector unit) 1
-3.1-4. ...1-8 No. 17. 25th... Detection signals of the 57th channel sensor are sequentially taken in.

次に各検出器ユニット1−1〜1−8の検出器側マルチ
プレクサ3に与えられるアドレス信号がro、0.IJ
で示されるコードに切換わり、データ収集側マルチプレ
クサ6に対して与えられるアドレス信号が前述同様に順
次切換わると、検出器ユニット1−1.1−2.・・・
・・・1−8の第2゜第10.・・・・・・第58のチ
ャンネルセンサの検出信号が順次取込まれる。以下同様
に各検出器ユニット1−1〜1−8の検出器側マルチプ
レクサ3に与えられるアドレス信号がグレーコードro
、1゜1」、ro、1.OJ、・・・・・・rl、O,
OJと切換わる毎に検出器ユニット1−1.1−2.・
・・・・・1−8の第4〜第60.第3〜第59.・・
・・・・第5〜第61のチャンネルセンサの検出信号が
順次取込まれる。
Next, the address signals given to the detector side multiplexer 3 of each detector unit 1-1 to 1-8 are ro, 0. I.J.
When the code is switched to the code shown by , and the address signals given to the data acquisition side multiplexer 6 are sequentially switched in the same manner as described above, the detector units 1-1.1-2. ...
...1-8 2nd degree 10th. . . . Detection signals of the 58th channel sensor are sequentially captured. Similarly, the address signal given to the detector side multiplexer 3 of each detector unit 1-1 to 1-8 is gray code ro.
, 1°1'', ro, 1. OJ, ... rl, O,
Each time the OJ switches, the detector unit 1-1.1-2.・
...1-8, 4th to 60th. 3rd to 59th.・・・
...Detection signals of the fifth to sixty-first channel sensors are sequentially captured.

このようにしてデータ収集側マルチプレクサ6を通して
取込まれた多チャンネル検出器11の第1〜第64のチ
ャンネルセンサ2の各検出信号は第3図に示すようなA
/D変換タイミング指令に応じてA/D変換器9により
ディジタル信号に順次変換され、図示しない信号処理部
に転送される。
The respective detection signals of the first to 64th channel sensors 2 of the multi-channel detector 11 taken in through the data collection side multiplexer 6 in this way are A as shown in FIG.
The signals are sequentially converted into digital signals by the A/D converter 9 in accordance with the /D conversion timing command, and transferred to a signal processing section (not shown).

このように本実施例では、各検出器ユニット1−1〜1
−8の検出器側マルチプレクサ3にそれぞれ対応する位
置のチャンネルセンサ2の検出信号が並列的に出力され
るようにグレーコードで切換わるアドレス信号を与え、
またデータ収集側マルチプレクサ6に対しては検出器側
マルチプレクサ3から並列的に出力される各チャンネル
センサ2の検出信号が順次直列的に出力されるように切
換えるアドレス信号を与えて、各検出器ユニット1−1
〜1−8の検出器側マルチプレクサ3の切換頻度を下げ
、データ収集側マルチプレクサ6の切換頻度を上げるよ
うにしたものである。従って、チャンネルセンサの・切
換としては安定した高速切換が可能となる。また、検出
器側マルチプレクサ3の出力の時定数が大きくなるので
、アナログ信号線の静電容量との関係で発振等の問題が
発生することがなく、アナログ信号線を長くできる。さ
らに、アドレス信号の切換による検出器ユニットへのノ
イズの影響が少なくなり、検出精度を向上させることが
できる。特に本実施例ではさらに検出器側マルチプレク
サ3のアドレスをグレーコードで切換えるようにしてい
るので、切換ビット数が最小になり、ノイズによる影響
をさらに減少させることができる。
In this way, in this embodiment, each detector unit 1-1 to 1
-8 detector-side multiplexers 3 are provided with an address signal that is switched by a gray code so that the detection signals of the channel sensors 2 at the corresponding positions are output in parallel;
In addition, an address signal is given to the data acquisition side multiplexer 6 so that the detection signals of each channel sensor 2 which are outputted in parallel from the detector side multiplexer 3 are outputted in series, and each detector unit is 1-1
The switching frequency of the detector side multiplexer 3 of 1-8 is lowered, and the switching frequency of the data collection side multiplexer 6 is increased. Therefore, stable and high-speed switching of channel sensors is possible. Furthermore, since the time constant of the output of the detector-side multiplexer 3 is increased, problems such as oscillation due to the capacitance of the analog signal line do not occur, and the analog signal line can be made longer. Furthermore, the influence of noise on the detector unit due to address signal switching is reduced, and detection accuracy can be improved. In particular, in this embodiment, the address of the multiplexer 3 on the detector side is switched using a gray code, so the number of switching bits is minimized, and the influence of noise can be further reduced.

なお、上記実施例では検出器側マルチプレクサ3に与え
られるアドレス信号をグレーコードで切換え、またデー
タ収集側マルチプレクサ6に与えられるアドレス信号を
各検出器ユニット1−1〜1−8の検出s onマルチ
プレクサ3から並列的に出力されるそれぞれ対応する位
置のチャンネルセンサ2の検出信号を順次取込んで直列
的に出力させるようにしたが、第4図に示すようにマル
チプレクサ3に与えるアドレス信号をグレーコードでな
く順次切換えとしてもよい。
In the above embodiment, the address signal given to the multiplexer 3 on the detector side is switched by a gray code, and the address signal given to the multiplexer 6 on the data collection side is switched to the detection SON multiplexer of each detector unit 1-1 to 1-8. The detection signals of the channel sensors 2 at the corresponding positions output from the multiplexer 3 in parallel are sequentially captured and output in series, but as shown in FIG. 4, the address signal given to the multiplexer 3 is gray code Alternatively, the switching may be performed sequentially.

また、第5図に示す例はマルチプレクサ3に与えるアド
レス信号をグレーコードとし、他は従来例と同じとする
例である。この場合、検出器ユニットのアドレス信号の
切換頻度は従来例と同じであるが、切換ビット数が最小
になる点のみ異なり、その分ノイズの影響が少なくなる
Further, the example shown in FIG. 5 is an example in which the address signal applied to the multiplexer 3 is a gray code, and the rest is the same as the conventional example. In this case, the switching frequency of the address signal of the detector unit is the same as in the conventional example, but the only difference is that the number of switching bits is minimized, and the influence of noise is reduced accordingly.

C発明の効果〕 以上述べたように本発明によれば、アナログ信号線の静
電容量による発振等の問題のない安定したチャンネル切
換を行なうことができると共にアドレス信号によるノイ
ズの影響を減少させて検出精度の向上を図ることができ
る多チャンネル検出器のデータ収集装置を提供できる。
C. Effects of the Invention] As described above, according to the present invention, stable channel switching can be performed without problems such as oscillation due to capacitance of analog signal lines, and the influence of noise caused by address signals can be reduced. It is possible to provide a data acquisition device for a multi-channel detector that can improve detection accuracy.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は多チャンネル検出器のデータ収集装置の構成例
を示す回路図、第2図は本発明の一実施例におけるアド
レス発生部に格納されるアドレス切換データを示す図、
第3図は同実施例において制御回路からアドレス発生部
およびA/D変換器に入力されるタイミング指令を示す
図、第4図および第5図は本発明の他の実施例における
アドレス発生部に格納されるアドレス切換データをそれ
ぞれ示す図、第6図は従来のアドレス発生部に格納され
るアドレス切換データを示す図である。 1−1〜1−8・・・検出器ユニット、2・・・チャン
ネルセンサ、3・・・検出器側マルチプレクサ、4・・
・データ収集装置、5・・・アナログ信号線、6・・・
データ収集側マルチプレクサ、7・・・アドレス信号線
、8・・・アドレス発生部、9・・・A/D変換器、l
O・・・$制御回路、11・・・多チャンネル検出器。
FIG. 1 is a circuit diagram showing an example of the configuration of a data acquisition device for a multi-channel detector, and FIG. 2 is a diagram showing address switching data stored in an address generator in an embodiment of the present invention.
FIG. 3 is a diagram showing timing commands input from the control circuit to the address generator and the A/D converter in the same embodiment, and FIGS. 4 and 5 are diagrams showing the timing commands input to the address generator in another embodiment of the present invention. FIG. 6 is a diagram showing address switching data stored in a conventional address generation section. 1-1 to 1-8...Detector unit, 2...Channel sensor, 3...Detector side multiplexer, 4...
・Data collection device, 5...Analog signal line, 6...
Data collection side multiplexer, 7...Address signal line, 8...Address generation section, 9...A/D converter, l
O...$ control circuit, 11...multi-channel detector.

Claims (1)

【特許請求の範囲】[Claims] 隣接して並設された複数個のチャンネルセンサと、これ
ら各チャンネルセンサの検出信号をアドレスの切換えに
より取込みこれをアナログ信号として出力する検出器側
切換手段とを備えた複数個の検出器ユニットを並設して
なる多チャンネル検出器において、前記各検出器ユニッ
トから出力される検出信号をアドレスの切換により取込
むデータ収集側切換手段と、このデータ収集側切換手段
より出力されるアナログ信号をディジタル信号に変換す
るアナログ/ディジタル変換手段と、前記各検出器ユニ
ットの各チャンネルセンサに対応させてそれぞれ異なる
アドレス信号を発生し、且つこのアドレス信号を前記各
検出器側切換手段に与えて各検出器ユニットのそれぞれ
対応する位置のチャンネルセンサの検出信号を並列的に
出力させる検出器側アドレス発生部および前記各検出器
ユニットに対応させてそれぞれ異なるアドレス信号を発
生し、且つこれら異なるアドレス信号を前記データ収集
側切換手段に順次与えて前記各検出器側ユニットより並
列的に出力される検出信号を直列的に出力させるデータ
収集側アドレス発生部からなるアドレス発生手段とを備
えたことを特徴とする多チャンネル検出器のデータ収集
装置。
A plurality of detector units each including a plurality of channel sensors arranged adjacently in parallel, and a detector-side switching means that takes in the detection signal of each channel sensor by switching the address and outputs it as an analog signal. In a multi-channel detector arranged in parallel, data collection side switching means takes in the detection signals output from each of the detector units by switching addresses, and an analog signal output from the data collection side switching means is converted into a digital signal. Analog/digital conversion means for converting signals into signals, generating different address signals corresponding to each channel sensor of each of the detector units, and applying this address signal to each of the detector side switching means to switch each detector. A detector-side address generation section outputs detection signals of channel sensors at corresponding positions of the units in parallel; and address generation means comprising a data collection side address generation section that serially outputs detection signals that are sequentially applied to the collection side switching means and outputted in parallel from the respective detector side units. Channel detector data acquisition device.
JP19834089A 1989-07-31 1989-07-31 Data collector for multi-channel detector Pending JPH0362698A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19834089A JPH0362698A (en) 1989-07-31 1989-07-31 Data collector for multi-channel detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19834089A JPH0362698A (en) 1989-07-31 1989-07-31 Data collector for multi-channel detector

Publications (1)

Publication Number Publication Date
JPH0362698A true JPH0362698A (en) 1991-03-18

Family

ID=16389494

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19834089A Pending JPH0362698A (en) 1989-07-31 1989-07-31 Data collector for multi-channel detector

Country Status (1)

Country Link
JP (1) JPH0362698A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5191425A (en) * 1990-05-09 1993-03-02 Matsushita Electric Industrial Co., Ltd. Image pickup apparatus having a gray counter
JP2004009738A (en) * 2002-06-10 2004-01-15 Heidelberger Druckmas Ag Conveyance system, equipped with detector for detecting position, of machine for processing printing object

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5191425A (en) * 1990-05-09 1993-03-02 Matsushita Electric Industrial Co., Ltd. Image pickup apparatus having a gray counter
JP2004009738A (en) * 2002-06-10 2004-01-15 Heidelberger Druckmas Ag Conveyance system, equipped with detector for detecting position, of machine for processing printing object

Similar Documents

Publication Publication Date Title
US4143365A (en) Device for the acquisition and storage of an electrical signal
JP2002159488A (en) Computed tomographic apparatus with system for collecting data and method of acquiring signal
CA2082884A1 (en) High speed imaging apparatus
JPH0362698A (en) Data collector for multi-channel detector
JPS61187467A (en) Image sensor
JPS5943436A (en) Input circuit
RU1824597C (en) Pulse duration meter
SU830484A1 (en) Information compression device
SU1529211A1 (en) Information input device
US4442511A (en) Digital output telemetering system for recording seismic signals
SU834735A1 (en) Telemetering system
JPH05110399A (en) Multiplexer input changeover device
SU1088029A1 (en) Device for reading and tracing contours of geometric figures
RU1790780C (en) Device for inputting data from the transducers
SU1486802A1 (en) Apparatus for weighing moving objects
JP2993519B2 (en) Sensor reader
SU868812A2 (en) Telemetring system
SU785871A1 (en) Device for computing random signal mean power
SU1656467A1 (en) Multichannel analog signal recording system
SU947956A1 (en) A-d converter
SU832754A1 (en) Device for transmitting digital multichannel information
SU693363A1 (en) Information input arrangement
SU1096658A1 (en) Digital instrument system
SU481917A1 (en) Device for calculating peak areas of chromatograms
SU851445A1 (en) Adaptive telemetering device