JPH0362629A - モデム制御回路 - Google Patents

モデム制御回路

Info

Publication number
JPH0362629A
JPH0362629A JP19822389A JP19822389A JPH0362629A JP H0362629 A JPH0362629 A JP H0362629A JP 19822389 A JP19822389 A JP 19822389A JP 19822389 A JP19822389 A JP 19822389A JP H0362629 A JPH0362629 A JP H0362629A
Authority
JP
Japan
Prior art keywords
circuit
modulation signal
momentary interruption
modulated signal
tap coefficient
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19822389A
Other languages
English (en)
Inventor
Hiromichi Ogasawara
小笠原 弘道
Yasuhiko Matsumoto
泰彦 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Platforms Ltd
NEC Corp
Original Assignee
NEC Corp
NEC AccessTechnica Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC AccessTechnica Ltd filed Critical NEC Corp
Priority to JP19822389A priority Critical patent/JPH0362629A/ja
Publication of JPH0362629A publication Critical patent/JPH0362629A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、モデム制御回路に利用する。特に、変調信号
の受信中に回線が瞬断した場合のモデム制御手段に関す
る。
〔概要〕
本発明は、モデム制御回路の自動等化器において、 変調信号の受信中に瞬断が発生したときに、瞬断時に蓄
積したタップ係数を瞬断回復時に設定することにより、 復調信号のデータエラーを少なくすることができるよう
にしたものである。
〔従来の技術〕
従来例では、変調信号の受信中に回線の瞬断などによる
変調信号の瞬断が発生した場合に、この瞬断から回復後
の変調信号の等化は自動等化器の性能に頼っていた。
〔発明が解決しようとする問題点〕
しかし、このような従来例では、変調信号の瞬断があっ
た場合に瞬断中自動等化器は無信号状態に対して等化を
行うので、自動等花器のタップ係数値に瞬断の前と瞬断
中とでは差が生ずる。したがって、変調信号が瞬断から
回復したときに、自動等化器は無信号状態から回復した
変調信号に対して等化を行うので、回復した変調信号が
入力してから前記自動等化器が等化を完了するまでに遅
れが生じ、瞬断後の自動等化器が等化を完了するまでの
間に復調信号にデータエラーが発生する欠点がある。
本発明は、このような欠点を除去するもので、瞬断後の
復調信号にデータエラーが発生することを防止できる手
段を有するモデム制御回路を提供することを目的とする
〔問題点を解決するための手段〕
本発明は、回線を経由して到来し、自回路で復調すべき
変調信号にかかわる自動等化器を備えたモデム制御回路
において、上記到来する変調信号の切断を検出する第一
検出手段と、この第一検出手段の検出に応じて上記自動
等化器のタップ係数値を読み取る読取手段と、この読取
手段で読み取ったタップ係数値を蓄積する蓄積手段と、
上記検出手段で検出された変調信号の所定時間内の回復
を検出する第二検出手段と、この第二検出手段の検出出
力に応じて上記蓄積手段に蓄積されたタップ係数値を上
記自動等化器のタップ係数値として設定する設定手段と
を備えたことを特徴とする。
〔作用〕
変調信号が瞬断した場合に自動等化器からタップ係数を
読み取り、この読み取ったタップ係数を蓄積する。瞬断
からの変調信号の回復を検出すると、蓄積しておいたタ
ップ係数を自動等化器に設定する。
〔実施例〕
以下、本発明の一実施例について図面を参照して説明す
る。
第1図は、この実施例構成を示すブロック構成図である
。第2図は前記受信ラインに人力するCCITT勧告T
、30に従った信号のシーケンス図である。
この実施例は、第1図に示すように、受信ライン11に
接続された受信変調信号検出回路13および自動等化器
14と、送信ライン12に接続されたモデム部16と、
通信制御回路15と、メモリ回路17とを備え、ここで
、受信変調信号検出回路13は、変調信号断検出回路1
3Aと変調信号着信検出回路13Bとを備え、通信制御
回路15は、タップ係数読取回路15Aとタップ係数設
定回路15Bとを備える。すなわち、この実施例は、回
線を経由して到来し、自回路で復調すべき変調信号にか
かわる自動等化器14を備え、上記到来する変調信号の
切断を検出する第一検出手段である変調信号断検出回路
13Aと、 この第一検出手段の検出に応じて上記自動
等化器14のタップ係数値を読み取る読取手段であるタ
ップ係数読取回路15Aと、この読取手段で読み取った
タップ係数値を蓄積する蓄積手段であるメモリ回路17
と、上記検出手段で検出された変調信号の所定時間内の
回復を検出する第二検出手段である変調信号着信検出回
路13Bと、この第二検出手段の検出出力に応じて上記
蓄積手段に蓄積されたタップ係数値を上記自動等化器の
タップ係数値として設定する設定手段であるタップ係数
設定回路15B とを(蒔える。
次に、この実施例の動作を勧告T、30の通信制御動作
を行った場合を例にとって説明する。
受信ライン11に入力する変調信号は自動等化器14で
等化される。同時に受信変調信号検出回路13で変調信
号入力を検出し、通信制御回路15に変調信号検出を通
知する。自動等化器14にて等化された変調信号をモデ
ム部16で復調し、通信制御回路■5にデータ転送する
。受信ライン11に入力する変調信号に瞬断が発生した
場合に、タイミングt1で受信変調信号検出回路13で
変調信号断を検出し、通信制御回路15に通知する。通
信制御回路15はこの通知に応じて即座に自動等化器1
4のタップ係数を読み取り、メモリ回路17に蓄積する
。次に、タイミングt2で瞬断が回復した場合に、受信
変調信号検出回路↓3は変調信号を検出し、通信制御回
路15に通知する。通信制御回路■5はこの通知に応じ
て即座にメモリ回路17に蓄積したタップ係数を自動等
化器14に設定する。瞬断が発生するたびにこの制御を
繰り返す。
第3図は、本発明の制御フローチャートである。
受信変調信号検出の判定を行い(ステップSl)、自動
等化器14からのタップ係数を読み取り(ステップS2
)、読み取ったタップ係数を蓄積しくステップS3)、
受信変調信号検出の判定を行い(ステップS4)、検出
したら蓄積したタップ係数を自動等化器14に再設定す
る(ステップS5)。
〔発明の効果〕
本発明は、以上説明したように、変調信号の瞬断時に自
動等化器のタップ係数を読み出して蓄積しておき、瞬断
後の変調信号を検出すると即座に蓄積したタップ係数を
前記自動等化器に設定するので、瞬断後の変調信号の等
化を容易にすると共に、瞬断後の復調信号のデータエラ
ーを減らすことができる効果がある。
【図面の簡単な説明】
第1図は本発明実施例構成を示すブロック構成図。 第2図は本発明実施例の動作を示すシーケンス図。 第3図は本発明実施例の制御フローチャート。 11・・・受信ライン、12・・・送信ライン、13・
・・受信変調信号検出回路、13A・・・変調信号断検
出回路、13B・・・変調信号着信検出回路、14・・
・自動等化器、15・・・通信制御回路、15A・・・
タップ係数読取回路、15B・・・タップ係数設定回路
、16・・・モデム部、17・・・メモリ回路。

Claims (1)

  1. 【特許請求の範囲】 1、回線を経由して到来し、自回路で復調すべき変調信
    号にかかわる自動等化器を備えたモデム制御回路におい
    て、 上記到来する変調信号の切断を検出する第一検出手段と
    、 この第一検出手段の検出に応じて上記自動等化器のタッ
    プ係数値を読み取る読取手段と、この読取手段で読み取
    ったタップ係数値を蓄積する蓄積手段と、 上記検出手段で検出された変調信号の所定時間内の回復
    を検出する第二検出手段と、 この第二検出手段の検出出力に応じて上記蓄積手段に蓄
    積されたタップ係数値を上記自動等化器のタップ係数値
    として設定する設定手段と を備えたことを特徴とするモデム制御回路。
JP19822389A 1989-07-31 1989-07-31 モデム制御回路 Pending JPH0362629A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19822389A JPH0362629A (ja) 1989-07-31 1989-07-31 モデム制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19822389A JPH0362629A (ja) 1989-07-31 1989-07-31 モデム制御回路

Publications (1)

Publication Number Publication Date
JPH0362629A true JPH0362629A (ja) 1991-03-18

Family

ID=16387555

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19822389A Pending JPH0362629A (ja) 1989-07-31 1989-07-31 モデム制御回路

Country Status (1)

Country Link
JP (1) JPH0362629A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012209897A (ja) * 2011-03-30 2012-10-25 Sony Corp 受信装置、受信方法、およびプログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012209897A (ja) * 2011-03-30 2012-10-25 Sony Corp 受信装置、受信方法、およびプログラム
US8885771B2 (en) 2011-03-30 2014-11-11 Sony Corporation Signal receiving apparatus, signal receiving method and signal receiving program

Similar Documents

Publication Publication Date Title
US4718073A (en) Demodulator for facsimile equipment
US4710925A (en) Data communication system
US4439763A (en) Collision avoiding system and protocol for a multiple access digital communications system
US5379292A (en) Apparatus having priority order storages for recovery from failure of multiplex data transmission
WO1984002628A1 (en) Method and apparatus for graceful preemption on a digital communications link
US4688235A (en) Cross-polarization interference canceller
JPH0362629A (ja) モデム制御回路
JPS5855709B2 (ja) 位相復調装置
JP2765284B2 (ja) 自動回線切替装置
JPH0142537B2 (ja)
JP3082425B2 (ja) データ通信システムの伝送路制御方法
JP2513701B2 (ja) 送信要求信号制御方式
JPS6316938B2 (ja)
JP3116427B2 (ja) 変復調装置およびその自動等化方法
JP3241663B2 (ja) クロック乗替回路
JPH01176130A (ja) 2偏波ディジタル復調方式
JP2870394B2 (ja) ファクシミリ装置
CA1336103C (en) Data receiver interface circuit
JP3423362B2 (ja) モデムインタフェイスおよびファクシミリ装置
JPH04124927A (ja) データ保護回路
KR0128196Y1 (ko) 통신선로 다중화 장치
JP2654023B2 (ja) 回線開放方式
JPS60127849A (ja) デ−タ通信方式
JPS58156206A (ja) 自動利得制御回路
JPH01117544A (ja) トークンパッシング再送制御方式