JPH0354890B2 - - Google Patents

Info

Publication number
JPH0354890B2
JPH0354890B2 JP59036493A JP3649384A JPH0354890B2 JP H0354890 B2 JPH0354890 B2 JP H0354890B2 JP 59036493 A JP59036493 A JP 59036493A JP 3649384 A JP3649384 A JP 3649384A JP H0354890 B2 JPH0354890 B2 JP H0354890B2
Authority
JP
Japan
Prior art keywords
transistor
signal
frequency
current
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59036493A
Other languages
Japanese (ja)
Other versions
JPS60180210A (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP3649384A priority Critical patent/JPS60180210A/en
Publication of JPS60180210A publication Critical patent/JPS60180210A/en
Publication of JPH0354890B2 publication Critical patent/JPH0354890B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Circuits Of Receivers In General (AREA)

Description

【発明の詳細な説明】 この発明は自動利得調整回路に係り、特にその
強入力時の自動利得調整に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an automatic gain adjustment circuit, and more particularly to automatic gain adjustment during strong input.

第1図は一般的な自動利得調整回路を示してい
る。即ち、アンテナ2に受信されたAM(振幅変
調)周波数信号は、周波数ミキサ回路4で局部発
振周波数と混合され、中間周波数に変更されて中
間周波増幅器6で増幅される。この中間周波増幅
器6の周波数は、AM検波器8で検波され、出力
端子10から低周波出力として取出されるととも
に、自動利得調整増幅器12に加えられ、自動利
得制御電圧(AGC電圧)が形成される。
FIG. 1 shows a general automatic gain adjustment circuit. That is, an AM (amplitude modulation) frequency signal received by the antenna 2 is mixed with a local oscillation frequency by a frequency mixer circuit 4, changed to an intermediate frequency, and amplified by an intermediate frequency amplifier 6. The frequency of this intermediate frequency amplifier 6 is detected by an AM detector 8 and taken out as a low frequency output from an output terminal 10, and is also applied to an automatic gain adjustment amplifier 12 to form an automatic gain control voltage (AGC voltage). Ru.

この自動利得制御出力は、周波数ミキサ回路4
及び中間周波増幅器6にその利得制御入力として
加えられている。この結果、受信信号レベルに応
じて周波数ミキサ回路4及び中間周波増幅器6の
利得が調整され、受信信号レベルの変動に対応し
てそのレベル調整を行い、一定レベルのオーデイ
オ出力を得ることができる。
This automatic gain control output is the frequency mixer circuit 4
and is applied to the intermediate frequency amplifier 6 as its gain control input. As a result, the gains of the frequency mixer circuit 4 and the intermediate frequency amplifier 6 are adjusted in accordance with the received signal level, and the levels are adjusted in response to fluctuations in the received signal level, thereby making it possible to obtain an audio output at a constant level.

このような通常の利得調整においては、AM強
入力時のAGC特性は、ミキサ入力段で歪むため、
周波数ミキサ回路4及び中間周波数増幅器6の利
得を下げても歪及びAGC特性が悪化する。
In such normal gain adjustment, the AGC characteristics at the time of strong AM input are distorted at the mixer input stage, so
Even if the gains of the frequency mixer circuit 4 and the intermediate frequency amplifier 6 are lowered, distortion and AGC characteristics deteriorate.

そこで、従来、入力信号の判定回路を多段に亘
つて設置し、その判定出力によつて多重利得調整
を行つていた。このため、入力信号判定について
多くの回路を必要し、半導体集積回路で構成した
場合には、外付けの素子が多くなり、そのための
端子を多く必要とする等、構成が複雑になる欠点
があつた。
Therefore, in the past, input signal determination circuits were installed in multiple stages, and multiple gain adjustment was performed based on the determination outputs. For this reason, many circuits are required for input signal judgment, and when constructed using semiconductor integrated circuits, there are disadvantages in that the configuration becomes complicated, such as requiring many external elements and many terminals. Ta.

そこで、この発明は、強入力時のAGC特性を
改善した自動利得調整回路の提供を目的とする。
Therefore, an object of the present invention is to provide an automatic gain adjustment circuit with improved AGC characteristics during strong input.

即ち、この発明の自動利得調整回路は、周波数
を変更すべき第1の信号を発生する第1の信号源
(同調回路18)と、前記第1の信号に混合すべ
き異なる周波数の第2の信号を発生する第2の信
号源(局部発振回路20)と、前記第1の信号源
から前記第1の信号、前記第2の信号源から前記
第2の信号を受け、両者を混合して特定周波数の
周波数混合出力を発生するとともに、前記第1及
び第2の信号の混合動作に必要な動作電流を流す
第1のトランジスタ56を備えた周波数ミキサ回
路4と、前記第1の信号に並列に接続されて強入
力時、前記周波数ミキサ回路に対する前記第1の
信号を抑制すべき第2のトランジスタ52と、前
記第1のトランジスタに直列に接続され、前記第
1のトランジスタを通して流れる電流によつて電
圧を発生させる第1の抵抗58と、前記周波数ミ
キサ回路の周波数混合出力のレベルに応じた
AGC電流を発生し、そのAGC電流を第2の抵抗
57を通して前記第1の抵抗側に流し込むことに
より、前記周波数混合出力のレベルに応じて前記
第1のトランジスタの電流引込み量を抑制し、前
記周波数ミキサ回路の利得を制御する電流制御回
路(電圧電流変換回路68)と、前記第1の抵抗
に発生した電圧を前記第2の抵抗を介して受ける
とともに、強入力時、前記AGC電流をベースに
受け、そのレベルに応じた電流を前記第2のトラ
ンジスタから引込み、前記周波数ミキサ回路に対
する前記第1の入力信号のレベルを抑制する第3
のトランジスタ54とを備えたことを特徴とす
る。
That is, the automatic gain adjustment circuit of the present invention includes a first signal source (tuning circuit 18) that generates a first signal whose frequency is to be changed, and a second signal source of a different frequency that is to be mixed with the first signal. A second signal source (local oscillation circuit 20) that generates a signal, receives the first signal from the first signal source and the second signal from the second signal source, and mixes both. a frequency mixer circuit 4 including a first transistor 56 that generates a frequency mixed output of a specific frequency and that flows an operating current necessary for mixing the first and second signals; and a frequency mixer circuit 4 that is parallel to the first signal. a second transistor 52 which is connected in series to the first transistor and which suppresses the first signal to the frequency mixer circuit when a strong input is applied; a first resistor 58 that generates a voltage;
By generating an AGC current and flowing the AGC current into the first resistor side through the second resistor 57, the amount of current drawn by the first transistor is suppressed according to the level of the frequency mixed output, and the A current control circuit (voltage-current conversion circuit 68) that controls the gain of the frequency mixer circuit, receives the voltage generated in the first resistor via the second resistor, and receives the AGC current as a base at the time of strong input. a third transistor that receives a current from the second transistor and draws a current corresponding to the level from the second transistor to suppress the level of the first input signal to the frequency mixer circuit.
It is characterized by comprising a transistor 54.

以下、この発明を図面に示した実施例を参照し
て詳細に説明する。
Hereinafter, the present invention will be described in detail with reference to embodiments shown in the drawings.

第2図はこの発明の自動利得調整回路の実施例
を示し、第1図の自動利得調整回路と同一部分に
は同一符号を付してある。
FIG. 2 shows an embodiment of the automatic gain adjustment circuit of the present invention, and the same parts as those of the automatic gain adjustment circuit of FIG. 1 are given the same reference numerals.

周波数ミキサ回路4には、アンテナ2から周波
数を変更すべき第1の信号としての受信高周波信
号が可変コンデンサ14及び同調コイル16から
なる第1の信号源としての同調回路18を経て所
望の周波数に同調して加えられるとともに、第2
の信号源としての局部発振回路20から同調周波
数に対応した受信高周波信号に混合すべき第2の
信号としての局部発振信号が加えられている。
The frequency mixer circuit 4 receives a high-frequency signal received from the antenna 2 as a first signal whose frequency is to be changed, and passes through a tuning circuit 18 as a first signal source consisting of a variable capacitor 14 and a tuning coil 16 to a desired frequency. The second
A local oscillation signal as a second signal to be mixed is added to the received high frequency signal corresponding to the tuning frequency from the local oscillation circuit 20 as a signal source.

周波数ミキサ回路4は、受信高周波信号と局部
発振信号とを混合する二重平衡差動増幅回路で構
成されている。即ち、この周波数ミキサ回路4に
は、エミツタを共通にしたトランジスタ22,2
4が設置され、トランジスタ22のベースには、
電源端子26から駆動電圧Vccが加えられる正側
電位ラインと接地点との間に設置されたトランジ
スタ28及び定電流源30からなるバイアス回路
から一定のバイアスが加えられ、トランジスタ2
4のベースには、正側電位ラインと接地点との間
に接続されたトランジスタ32及び定電流源34
を介して局部発振回路20から局部発振信号が加
えられている。
The frequency mixer circuit 4 is composed of a double-balanced differential amplifier circuit that mixes a received high frequency signal and a local oscillation signal. That is, this frequency mixer circuit 4 includes transistors 22 and 2 having a common emitter.
4 is installed at the base of the transistor 22,
A constant bias is applied from a bias circuit consisting of a transistor 28 and a constant current source 30 installed between the positive side potential line to which the drive voltage Vcc is applied from the power supply terminal 26 and the ground point, and the transistor 2
4, a transistor 32 and a constant current source 34 are connected between the positive potential line and the ground point.
A local oscillation signal is applied from a local oscillation circuit 20 via the local oscillation circuit 20.

トランジスタ22,24のコレクタ側には、エ
ミツタを共通にした一対のトランジスタ35,3
6と、エミツタを共通にした一対のトランジスタ
38,40とが個別に設置され、トランジスタ3
5,40のコレクタ及びトランジスタ36,38
のベースは正側電位ラインに接続されている。ト
ランジスタ35,40のベースは共通に接続さ
れ、これらベースと正側電位ラインとの間には、
前記同調コイル16の二次コイル16Sが接続さ
れ、同調信号電圧が加えられている。
On the collector side of the transistors 22 and 24, a pair of transistors 35 and 3 having a common emitter are provided.
6 and a pair of transistors 38 and 40 having a common emitter are separately installed.
5, 40 collectors and transistors 36, 38
The base of is connected to the positive potential line. The bases of the transistors 35 and 40 are connected in common, and between these bases and the positive potential line,
A secondary coil 16S of the tuning coil 16 is connected and a tuning signal voltage is applied thereto.

トランジスタ36,40のコレクタ側からミキ
サ出力が取り出され、そのコレクタと正側電位ラ
インとの間には、中間周波同調回路42が設置さ
れている。この中間周波同調回路42は、中間周
波トランス44の一次側にコンデンサ46を並列
に接続したものであり、その二次側出力は共振子
48を介して中間周波増幅器6に加えられる。
Mixer outputs are taken out from the collector sides of the transistors 36 and 40, and an intermediate frequency tuning circuit 42 is installed between the collectors and the positive potential line. This intermediate frequency tuning circuit 42 has a capacitor 46 connected in parallel to the primary side of an intermediate frequency transformer 44, and its secondary side output is applied to the intermediate frequency amplifier 6 via a resonator 48.

そして、この周波数ミキサ回路4には、強入力
時、周波数ミキサ回路4への高周波信号の入力レ
ベルを抑制する強入力利得調整回路50が付加さ
れている。この強入力利得調整回路50は、同調
コイル16の二次コイル16S間に第2のトラン
ジスタ52を設置したものであり、このトランジ
スタ52の動作は、強入力時、第1のトランジス
タ56のエミツタ側に発生する電圧が、ベースに
第2の抵抗57を介して加えられるとともに、
AGC電流がベースに加えられて導通する第3の
トランジスタ54によつて制御される。
A strong input gain adjustment circuit 50 is added to the frequency mixer circuit 4 to suppress the input level of the high frequency signal to the frequency mixer circuit 4 during strong input. This strong input gain adjustment circuit 50 has a second transistor 52 installed between the secondary coil 16S of the tuning coil 16, and the operation of this transistor 52 is such that during strong input, the emitter side of the first transistor 56 The voltage generated in is applied to the base via the second resistor 57, and
The AGC current is controlled by a third transistor 54, which is applied to the base and conducts.

周波数ミキサ回路4に動作電流を与えるととも
に、AGC電圧に対するAGC電流が付与され、周
波数ミキサ回路4の利得を調整する定電流部に
は、トランジスタ56が設置され、このトランジ
スタ56のエミツタと接地点との間には、トラン
ジスタ56を通して流れる電流によつて電圧を発
生させる第1の抵抗58が接続されている。この
トランジスタ56のベースにはバイアスを設定す
るバイアス回路60が設置され、このバイアス回
路60は、正側電位ラインと接地点との間に定電
流源62及びダイオード64,66を接続したも
のである。
A transistor 56 is installed in a constant current section that provides an operating current to the frequency mixer circuit 4, as well as an AGC current corresponding to the AGC voltage, and adjusts the gain of the frequency mixer circuit 4. The emitter of the transistor 56 and the ground point are connected to each other. A first resistor 58 that generates a voltage by the current flowing through the transistor 56 is connected between the two transistors. A bias circuit 60 for setting a bias is installed at the base of the transistor 56, and the bias circuit 60 has a constant current source 62 and diodes 64, 66 connected between the positive potential line and the ground point. .

トランジスタ56のエミツタ側の抵抗58に
は、トランジスタ56に対する動作電流の引込み
量を制御する電流制御回路としての電圧電流変換
回路68からAGC電流が抵抗57を通して流し
込まれている。即ち、電圧電流変換回路68には
自動利得調整増幅器12からAGC電圧が加えら
れ、そのAGC電圧はこの電圧電流変換回路68
によつてAGC電流に変換される。電圧電流変換
回路68には、ベース・コレクタを共通したトラ
ンジスタ70にベースを共通にしたトランジスタ
72が設置され、これらトランジスタ70,72
は電流反転回路を構成している。トランジスタ7
0のベース・コレクタと接地点との間には、トラ
ンジスタ74及び抵抗75が直列に接続され、そ
のベースに形成された入力端子76にはAGC電
圧が加えられる。即ち、AGC電圧はトランジス
タ74で電流に変換されてトランジスタ70に加
えられ、電流反転されてトランジスタ72からト
ランジスタ76のエミツタ側に流れる。
An AGC current flows into the resistor 58 on the emitter side of the transistor 56 through the resistor 57 from a voltage-current conversion circuit 68 serving as a current control circuit that controls the amount of operating current drawn into the transistor 56 . That is, the AGC voltage is applied from the automatic gain adjustment amplifier 12 to the voltage-current conversion circuit 68, and the AGC voltage is applied to the voltage-current conversion circuit 68.
is converted into AGC current by In the voltage-current conversion circuit 68, a transistor 70 having a common base and collector and a transistor 72 having a common base are installed, and these transistors 70, 72
constitutes a current inversion circuit. transistor 7
A transistor 74 and a resistor 75 are connected in series between the base and collector of the transistor 0 and the ground, and an AGC voltage is applied to an input terminal 76 formed at the base thereof. That is, the AGC voltage is converted into a current by the transistor 74 and applied to the transistor 70, and the current is inverted and flows from the transistor 72 to the emitter side of the transistor 76.

また、このような自動利得調整動作で強入力時
にトランジスタ56のエミツタに発生する電圧
は、トランジスタ54のベースに制御入力として
加えられている。
Furthermore, the voltage generated at the emitter of the transistor 56 during strong input in such an automatic gain adjustment operation is applied to the base of the transistor 54 as a control input.

以上の構成に基づきその動作を説明する。 The operation will be explained based on the above configuration.

AGC動作は、その強入力に応じてAGC電流が
増加し、電圧電流変換回路68からトランジスタ
56のエミツタ側に流れる。抵抗58にはその
AGC電流によつて電圧降下が発生し、エミツタ
の電位が高められる。トランジスタ56のベー
ス・AGC電圧間電位が小さくなり、トランジス
タ56に流れる電流は微小電流となり、その電流
値は強入力に対応して指数関数的に減少すること
になる。従つて、AGC電流が増加する、トラン
ジスタ56のAGC電圧電位が高められることに
伴い、トランジスタ54のベース電位も高まり、
トランジスタ54が導通することとなる。トラン
ジスタ54が導通すると、トランジスタ52は導
通し、同調コイル16の一次コイルの短絡によ
り、周波数ミキサ回路4の入力信号が抑制され
る。
In the AGC operation, the AGC current increases in response to the strong input, and flows from the voltage-current conversion circuit 68 to the emitter side of the transistor 56. Resistor 58 has that
The AGC current causes a voltage drop and increases the emitter potential. The potential between the base of the transistor 56 and the AGC voltage becomes small, and the current flowing through the transistor 56 becomes a minute current, and the current value decreases exponentially in response to a strong input. Therefore, as the AGC current increases and the AGC voltage potential of transistor 56 increases, the base potential of transistor 54 also increases.
Transistor 54 becomes conductive. When transistor 54 is conductive, transistor 52 is conductive and the input signal of frequency mixer circuit 4 is suppressed due to the shorting of the primary coil of tuning coil 16.

第3図は弱入力から強入力に至る入力レベルに
対する直流出力電圧を示し、Aは検波出力、Bは
AGC電圧、Cはトランジスタ54のベースに与
えられる検出電圧である。特性A、Bに比較して
特性Cは、急激に変化しており、トランジスタ5
6から検出される電圧変化が大きいことが分る。
従つて、通常のAGC動作のみでは、強入力時に
対応することは、応答速度との関係で非常に困難
であり、十分なAGC特性を得ることができない
のに対し、このような強入力利得調整を併用すれ
ば、強入力に応動して得られる制御電圧で効果的
な強入力利得調整ができる。
Figure 3 shows the DC output voltage for input levels ranging from weak input to strong input, where A is the detection output and B is the detection output.
The AGC voltage, C, is the detection voltage applied to the base of transistor 54. Characteristic C changes rapidly compared to characteristics A and B, and transistor 5
6, it can be seen that the detected voltage change is large.
Therefore, with normal AGC operation alone, it is very difficult to respond to strong inputs due to the response speed, and it is not possible to obtain sufficient AGC characteristics, whereas such strong input gain adjustment If used in conjunction with this, it is possible to effectively adjust the strong input gain using the control voltage obtained in response to the strong input.

以上説明したように、この発明によれば、通常
のレベル変化に対応するAGC動作に加え、強入
力時には、急激に変化するAGC電流を受けてそ
の強入力に応じた利得制御を行うことができ、弱
入力から強入力までの広い範囲で安定した利得制
御が実現できる。
As explained above, according to the present invention, in addition to the AGC operation that corresponds to normal level changes, it is possible to perform gain control according to the strong input in response to the rapidly changing AGC current during strong input. , stable gain control can be achieved over a wide range from weak input to strong input.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は自動利得調整回路を示すブロツク図、
第2図はこの発明の自動利得調整回路の実施例を
示す回路図、第3図はその動作特性を示す説明図
である。 4……周波数ミキサ回路、18……同調回路
(第1の信号源)、20……局部発振回路(第2の
信号源)、52……第2のトランジスタ、54…
…第3のトランジスタ、56……第1のトランジ
スタ、57……第2の抵抗、58……第1の抵
抗、68……電圧電流変換回路(電流制御回路)。
Figure 1 is a block diagram showing the automatic gain adjustment circuit.
FIG. 2 is a circuit diagram showing an embodiment of the automatic gain adjustment circuit of the present invention, and FIG. 3 is an explanatory diagram showing its operating characteristics. 4... Frequency mixer circuit, 18... Tuning circuit (first signal source), 20... Local oscillation circuit (second signal source), 52... Second transistor, 54...
... third transistor, 56 ... first transistor, 57 ... second resistor, 58 ... first resistor, 68 ... voltage-current conversion circuit (current control circuit).

Claims (1)

【特許請求の範囲】 1 周波数を変更すべき第1の信号を発生する第
1の信号源と、 前記第1の信号に混合すべき異なる周波数の第
2の信号を発生する第2の信号源と、 前記第1の信号源から前記第1の信号、前記第
2の信号源から前記第2の信号を受け、両者を混
合して特定周波数の周波数混合出力を発生すると
ともに、前記第1及び第2の信号の混合動作に必
要な動作電流を流す第1のトランジスタを備えた
周波数ミキサ回路と、 前記第1の信号に並列に接続されて強入力時、
前記周波数ミキサ回路に対する前記第1の信号を
抑制すべき第2のトランジスタと、 前記第1のトランジスタに直列に接続され、前
記第1のトランジスタを通して流れる電流によつ
て電圧を発生させる第1の抵抗と、 前記周波数ミキサ回路の周波数混合出力のレベ
ルに応じたAGC電流を発生し、そのAGC電流を
第2の抵抗を通して前記第1の抵抗側に流し込む
ことにより、前記周波数混合出力のレベルに応じ
て前記第1のトランジスタの電流引込み量を抑制
し、前記周波数ミキサ回路の利得を制御する電流
制御回路と、 前記第1の抵抗に発生した電圧を前記第2の抵
抗を介して受けるとともに、強入力時、前記
AGC電流をベースに受け、そのレベルに応じた
電流を前記第2のトランジスタから引込み、前記
周波数ミキサ回路に対する前記第1の入力信号の
レベルを抑制する第3のトランジスタと、 を備えたことを特徴とする自動利得調整回路。
[Claims] 1. A first signal source that generates a first signal whose frequency is to be changed; and a second signal source that generates a second signal of a different frequency that is to be mixed with the first signal. and receiving the first signal from the first signal source and the second signal from the second signal source, mixing both to generate a frequency mixed output of a specific frequency, and a frequency mixer circuit including a first transistor that flows an operating current necessary for a mixing operation of a second signal; and a frequency mixer circuit that is connected in parallel to the first signal and when a strong input is performed;
a second transistor to suppress the first signal to the frequency mixer circuit; and a first resistor connected in series with the first transistor to generate a voltage by a current flowing through the first transistor. By generating an AGC current according to the level of the frequency mixing output of the frequency mixer circuit and flowing the AGC current into the first resistance side through the second resistor, the frequency mixing output is generated according to the level of the frequency mixing output. a current control circuit that suppresses the amount of current drawn by the first transistor and controls the gain of the frequency mixer circuit; a current control circuit that receives the voltage generated in the first resistor via the second resistor; time, said
A third transistor receives an AGC current as a base, draws a current corresponding to the level from the second transistor, and suppresses the level of the first input signal to the frequency mixer circuit. automatic gain adjustment circuit.
JP3649384A 1984-02-27 1984-02-27 Automatic gain adjusting circuit Granted JPS60180210A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3649384A JPS60180210A (en) 1984-02-27 1984-02-27 Automatic gain adjusting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3649384A JPS60180210A (en) 1984-02-27 1984-02-27 Automatic gain adjusting circuit

Publications (2)

Publication Number Publication Date
JPS60180210A JPS60180210A (en) 1985-09-14
JPH0354890B2 true JPH0354890B2 (en) 1991-08-21

Family

ID=12471348

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3649384A Granted JPS60180210A (en) 1984-02-27 1984-02-27 Automatic gain adjusting circuit

Country Status (1)

Country Link
JP (1) JPS60180210A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5169321A (en) * 1974-12-13 1976-06-15 Sony Corp Terebijonjuzokino agc kairo
JPS5314822A (en) * 1975-07-21 1978-02-09 Guroobaru Risaachi Ando Dev Co Production of paper with improved water proofness
JPS5625808A (en) * 1979-08-09 1981-03-12 Fujitsu Ltd Automatic gain control circuit for amplitude modulator

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5169321A (en) * 1974-12-13 1976-06-15 Sony Corp Terebijonjuzokino agc kairo
JPS5314822A (en) * 1975-07-21 1978-02-09 Guroobaru Risaachi Ando Dev Co Production of paper with improved water proofness
JPS5625808A (en) * 1979-08-09 1981-03-12 Fujitsu Ltd Automatic gain control circuit for amplitude modulator

Also Published As

Publication number Publication date
JPS60180210A (en) 1985-09-14

Similar Documents

Publication Publication Date Title
US4030035A (en) Circuit for preventing output clipping of R.F. stage in radio receiver
JPS5879342A (en) Transisterized amplifying and mixing input stage for radio frequency receiver
JPH0718180Y2 (en) Transistorized amplification and mixed input stage for radio frequency receiver
US5991612A (en) Amplitude correction circuit
US4121161A (en) AM receiver
US4538300A (en) Linear signal strength detector in AM radio
KR100886841B1 (en) Dynamic biasing of a transmitter
JPH0354890B2 (en)
JPH0354891B2 (en)
JP4219736B2 (en) Mixer circuit
JPS60182812A (en) Automatic gain adjusting circuit
JPH0354892B2 (en)
JPS59172819A (en) Gain variable amplifier
JPH0352685B2 (en)
JPH0414902A (en) Mixer agc circuit
JP3149615B2 (en) AM receiver
JP2529209B2 (en) Radio receiving circuit
JP3060708B2 (en) FM receiver
JPH0640604B2 (en) Frequency conversion circuit
JPS59191907A (en) Mixer circuit
JPS6019842B2 (en) Amplitude limited oscillation circuit
JPH10107565A (en) Transistor circuit
JPH024505Y2 (en)
JPH0237139B2 (en)
JPH06252673A (en) Variable gain amplifier circuit