JPH0337792B2 - - Google Patents

Info

Publication number
JPH0337792B2
JPH0337792B2 JP59047519A JP4751984A JPH0337792B2 JP H0337792 B2 JPH0337792 B2 JP H0337792B2 JP 59047519 A JP59047519 A JP 59047519A JP 4751984 A JP4751984 A JP 4751984A JP H0337792 B2 JPH0337792 B2 JP H0337792B2
Authority
JP
Japan
Prior art keywords
electron beam
electrode
horizontal
vertical
colors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59047519A
Other languages
Japanese (ja)
Other versions
JPS60191574A (en
Inventor
Sadahiro Takuhara
Shizuo Inohara
Akira Yamashita
Minoru Ueda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP4751984A priority Critical patent/JPS60191574A/en
Publication of JPS60191574A publication Critical patent/JPS60191574A/en
Publication of JPH0337792B2 publication Critical patent/JPH0337792B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、スクリーン上の画面を垂直方向に複
数の区分に分割したときのそれぞれの区分毎に電
子ビームを発生させ、各区分毎にそれぞれの電子
ビームを垂直方向に偏向して複数のラインを表示
し、全体としてテレビジヨン画像を表示する装置
に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention generates an electron beam for each division when a screen on a screen is vertically divided into a plurality of divisions, and generates an electron beam for each division. The present invention relates to an apparatus for displaying a plurality of lines by vertically deflecting a beam to display a television image as a whole.

従来例の構成とその問題点 従来、カラーテレビジヨン画像表示用の表示素
子としては、ブラウン管が主として用いられてい
るが、従来のブラウン管では画面の大きさに比し
て奥行きが非常に長く、薄形のテレビジヨン受像
機を作成することは不可能であつた。また、平板
状の表示素子として最近EL表示素子、プラズマ
表示装置、液晶表示素子等が開発されているが、
いずれも輝度、コントラスト、カラー表示等の性
能の面で不十分であり、実用化されるには至つて
いない。
Conventional configurations and their problems Traditionally, cathode ray tubes have been mainly used as display elements for displaying color television images, but conventional cathode ray tubes are extremely long and thin compared to the screen size. It was impossible to create a full-sized television receiver. In addition, EL display elements, plasma display devices, liquid crystal display elements, etc. have recently been developed as flat display elements.
All of them are insufficient in terms of performance such as brightness, contrast, and color display, and have not yet been put into practical use.

そこで電子ビームを用いて平板状の表示装置を
達成するものとして、本出願人は特願昭56−
20618号(特開昭57−135590号公報)により、新
規な表示装置を提案した。
Therefore, in order to achieve a flat display device using electron beams, the present applicant filed a patent application in 1983-
No. 20618 (Japanese Unexamined Patent Publication No. 135590/1983) proposed a new display device.

これは、スクリーン上の画面を垂直方向に複数
の区分に区分したときのそれぞれの区分毎に電子
ビームを発生させ、各区分毎にそれぞれの電子ビ
ームを垂直方向に偏向して複数のラインを表示
し、全体としてテレビジヨン画像を表示するもの
である。
This method generates an electron beam for each section when the screen is vertically divided into multiple sections, and displays multiple lines by deflecting each electron beam vertically for each section. However, it displays the television image as a whole.

まず、ここで用いられる画像表示素子の基本的
な一構成例を第1図に示して説明する。この表示
素子は、後方から前方に向つて順に、背面電極
1、ビーム源としての線陰極2、垂直集束電極
3,3′、垂直偏向電極4、ビーム流制御電極5、
水平集束電極6、水平偏向電極7、ビーム加速電
極8およびスクリーン板9が配置されて構成され
ており、これらが扁平なガラスバルブ(図示せ
ず)の真空になされた内部に収納されている。ビ
ーム源としての線陰極2は水平方向に線状に分布
する電子ビームを発生するように水平方向に張架
されており、かかる線陰極2が適宜間隔を介して
垂直方向に複数本(図では2a〜2dの4本のみ
示している)設けられている。この実施例では15
本設けられているものとする。それらを2a〜2
oとする。これらの線陰極2はたとえば10〜
20μφのタングステン線の表面に熱電子放出用の
酸化物陰極材料が塗着されて構成されている。そ
して、これらの線陰極2a〜2oは電流が流され
ることにより熱電子ビームを発生しうるように加
熱されており、後述するように、上記の線陰極2
aから順に一定時間ずつ電子ビームを放出するよ
うに制御される。背面電極1は、その一定時間電
子ビームを放出すべく制御される線陰極以外の他
の線陰極からの電子ビームの発生を抑止し、か
つ、発生された電子ビームを前方向だけに向けて
押し出す作用をする。この背面電極1はガラスバ
ルブの後壁の内面に付着された導電材料の塗膜に
よつて形成されていてもよい。また、これら背面
電極1と線陰極2とのかわりに、面状の電子ビー
ム放出陰極を用いてもよい。
First, a basic configuration example of the image display element used here will be explained with reference to FIG. This display element includes, in order from the back to the front, a back electrode 1, a line cathode 2 as a beam source, vertical focusing electrodes 3, 3', a vertical deflection electrode 4, a beam flow control electrode 5,
A horizontal focusing electrode 6, a horizontal deflection electrode 7, a beam accelerating electrode 8, and a screen plate 9 are arranged, and these are housed in the vacuumed interior of a flat glass bulb (not shown). A line cathode 2 serving as a beam source is stretched horizontally so as to generate an electron beam distributed linearly in the horizontal direction. Only four (2a to 2d are shown) are provided. In this example 15
This book shall be provided. 2a~2 them
o. These line cathodes 2 are, for example, 10~
It consists of an oxide cathode material for thermionic emission coated on the surface of a 20 μφ tungsten wire. These line cathodes 2a to 2o are heated so as to generate a thermionic beam when a current is passed through them, and as will be described later, the line cathodes 2a to 2o are
The electron beams are controlled to be emitted sequentially from a for a fixed period of time. The back electrode 1 suppresses generation of electron beams from line cathodes other than the line cathode controlled to emit electron beams for a certain period of time, and pushes out the generated electron beams only in the forward direction. act. The back electrode 1 may be formed by a coating of a conductive material applied to the inner surface of the rear wall of the glass bulb. Further, instead of the back electrode 1 and the linear cathode 2, a planar electron beam emitting cathode may be used.

垂直集束電極3は線陰極2a〜2oのそれぞれ
と対向する水平方向に長いスリツト10を有する
導電板11であり、線陰極2から放出された電子
ビームをそのスリツト10を通して取り出し、か
つ垂直方向に集束させる。水平方向1ライン分
(360絵素分)の電子ビームを同時に取り出す。図
では、そのうちの水平方向の1区分のもののみを
示している。スリツト10は途中に適宜の間隔で
桟が設けられていてもよく、あるいは、水平方向
に小さい間隔(ほとんど接する程度の間隔)で多
数個並べて設けられた貫通孔の列で実質的にスリ
ツトとして構成されてもよい。垂直集束電極3′
も同様のものである。
The vertical focusing electrode 3 is a conductive plate 11 having a horizontally long slit 10 facing each of the line cathodes 2a to 2o, and takes out the electron beam emitted from the line cathode 2 through the slit 10 and focuses it in the vertical direction. let An electron beam for one horizontal line (360 pixels) is extracted at the same time. In the figure, only one section in the horizontal direction is shown. The slit 10 may be provided with crosspieces at appropriate intervals in the middle, or may be substantially configured as a slit by a row of many through holes arranged horizontally at small intervals (nearly touching intervals). may be done. Vertical focusing electrode 3'
is also similar.

垂直偏向電極4は上記スリツト10のそれぞれ
の中間の位置に水平方向にして複数個配置されて
おり、それぞれ、絶縁基板12の上面と下面とに
導電体13,13′が設けられたもので構成され
ている。そして、相対向する導電体13,13′
の間に垂直偏向用電圧が印加され、電子ビームを
垂直方向に偏向する。この実施例では、一対の導
電体13,13′によつて1本の線陰極2からの
電子ビームを垂直方向に16ライン分の位置に偏向
する。そして16個の垂直偏向電極4によつて15本
の線陰極2のそれぞれに対応する15対の導電体対
が構成され、結局、スクリーン9上に240本の水
平ラインを描くように電子ビームを偏向する。
A plurality of vertical deflection electrodes 4 are arranged horizontally in the middle of each of the slits 10, and are each composed of conductors 13 and 13' provided on the upper and lower surfaces of an insulating substrate 12. has been done. And the opposing conductors 13, 13'
A vertical deflection voltage is applied between them to deflect the electron beam in the vertical direction. In this embodiment, the electron beam from one line cathode 2 is vertically deflected to positions corresponding to 16 lines by a pair of conductors 13, 13'. The 16 vertical deflection electrodes 4 constitute 15 pairs of conductors corresponding to each of the 15 line cathodes 2, and in the end, the electron beams are emitted so as to draw 240 horizontal lines on the screen 9. deflect.

次に、制御電極5はそれぞれが垂直方向に長い
スリツト14を有する導電板15で構成されてお
り、所定間隔をあけて水平方向に複数個並設され
ている。この実施例では180本の制御電極用導電
板15−1〜15−nが設けられている(図では
9本のみ示している)。この制御電極5はそれぞ
れが電子ビームを水平方向に2絵素分ずつに区分
して取り出し、かつその通過量をそれぞれの絵素
を表示するための映像信号に従つて制御する。従
つて、制御電極5用導電板15−1〜15−nを
180本設ければ水平1ライン分当り360絵素を表示
することができる。また、映像をカラーで表示す
るために、各絵素はR、G、Bの3色の蛍光体で
表示することとし、各制御電極5には2絵素分の
R、G、Bの各映像信号が順次加えられる。ま
た、180本の制御電極5用導電板15−1〜15
−nのそれぞれには1ライン分の180組(1組あ
たり2絵素)の映像信号が同時に加えられ、1ラ
イン分の映像が一時に表示される。
Next, the control electrodes 5 are composed of conductive plates 15 each having a vertically long slit 14, and a plurality of control electrodes 5 are arranged in parallel in the horizontal direction at a predetermined interval. In this embodiment, 180 control electrode conductive plates 15-1 to 15-n are provided (only nine are shown in the figure). Each of the control electrodes 5 extracts the electron beam by dividing it into two picture elements in the horizontal direction, and controls the amount of electron beam passing therethrough in accordance with a video signal for displaying each picture element. Therefore, the conductive plates 15-1 to 15-n for the control electrode 5 are
If 180 lines are provided, 360 pixels can be displayed per horizontal line. In addition, in order to display images in color, each picture element is displayed using phosphors of three colors, R, G, and B, and each control electrode 5 has each of the R, G, and B colors corresponding to two picture elements. Video signals are added sequentially. In addition, 180 conductive plates 15-1 to 15 for control electrodes 5
-n, 180 sets of video signals for one line (two picture elements per set) are simultaneously applied, and the video for one line is displayed at one time.

水平集束電極6は制御電極5のスリツト14と
相対向する垂直方向に長い複数本(180本)のス
リツト16を有する導電板17で構成され、水平
方向に区分されたそれぞれの絵素毎の電子ビーム
をそれぞれ水平方向に集束して細い電子ビームに
する。
The horizontal focusing electrode 6 is composed of a conductive plate 17 having a plurality of vertically long slits 16 (180 slits 16) facing the slits 14 of the control electrode 5, and collects electrons for each picture element divided in the horizontal direction. Each beam is focused horizontally into a narrow electron beam.

水平偏向電極7は上記スリツト16のそれぞれ
の両側の位置に垂直方向にして複数本配置された
導電板18,18′で構成されており、それぞれ
の電極18,18′に6段階の水平偏向用電圧が
印加されて、各絵素毎の電子ビームをそれぞれ水
平方向に偏向し、スクリーン9上で2組のR、
G、Bの各蛍光体を順次照射して発光させるよう
にする。その偏向範囲は、この実施例では各電子
ビーム毎に2絵素分の幅である。
The horizontal deflection electrode 7 is made up of a plurality of conductive plates 18, 18' arranged vertically on both sides of the slit 16, and each electrode 18, 18' has six levels of horizontal deflection. A voltage is applied to horizontally deflect the electron beam for each pixel, and on the screen 9 two sets of R,
The G and B phosphors are sequentially irradiated to emit light. In this embodiment, the deflection range is two picture elements wide for each electron beam.

加速電極8は垂直偏向電極4と同様の位置に水
平方向にして設けられた複数個の導電板19で構
成されており、電子ビームを充分なエネルギーで
スクリーン9に衝突させるように加速する。
The accelerating electrode 8 is composed of a plurality of conductive plates 19 provided horizontally at the same position as the vertical deflection electrode 4, and accelerates the electron beam so that it collides with the screen 9 with sufficient energy.

スクリーン9は電子ビームの照射によつて発光
される蛍光体20がガラス板21の裏面に塗布さ
れ、また、メタルバツク層(図示せず)が付加さ
れて構成されている。蛍光体20は制御電極5の
1つのスリツト14に対して、すなわち水平方向
に区分された各1本の電子ビームに対して、R、
G、Bの3色の蛍光体が2対ずつ設けられてお
り、垂直方向にストライプ状に塗布されている。
第1図中でスクリーン9に記入した破線は複数本
の線陰極2のそれぞれに対応して表示される垂直
方向での区分を示し、2点鎖線は複数本の制御電
極5のそれぞれに対応して表示される水平方向で
の区分を示す。これら両者で仕切られた1つの区
画には、第2図に拡大して示すように、水平方向
では2絵素分のR、G、Bの蛍光体20があり、
垂直方向では16ライン分の幅を有している。1つ
の区画の大きさは、たとえば、水平方向が1mm、
垂直方向が9mmである。
The screen 9 is constructed by coating the back surface of a glass plate 21 with a phosphor 20 that emits light when irradiated with an electron beam, and adding a metal back layer (not shown). The phosphor 20 has R,
Two pairs of three-color phosphors, G and B, are provided and are applied in stripes in the vertical direction.
In FIG. 1, the broken lines drawn on the screen 9 indicate divisions in the vertical direction that are displayed corresponding to each of the plurality of line cathodes 2, and the two-dot chain lines correspond to each of the plurality of control electrodes 5. Indicates the horizontal division displayed. In one section partitioned by these two, as shown in an enlarged view in FIG. 2, there are R, G, and B phosphors 20 for two picture elements in the horizontal direction.
It has a width of 16 lines in the vertical direction. The size of one section is, for example, 1 mm in the horizontal direction,
The vertical direction is 9 mm.

なお、第1図においては、わかり易くするため
に水平方向の長さが垂直方向に対して非常に大き
く引き伸ばして描かれている点に注意されたい。
Note that in FIG. 1, the length in the horizontal direction is greatly enlarged relative to the length in the vertical direction for clarity.

また、この実施例では1本の制御電極5すなわ
ち1本の電子ビームに対してR、G、Bの蛍光体
20が2絵素分の1対のみ設けられているが、も
ちろん、1絵素あるいは3絵素以上設けられてい
てもよくその場合には制御電極5には1絵素ある
いは3絵素以上のためのR、G、B映像信号が順
次加えられ、それと同期して水平偏向がなされ
る。
In addition, in this embodiment, only one pair of R, G, and B phosphors 20 for two picture elements are provided for one control electrode 5, that is, one electron beam, but of course, one picture element Alternatively, three or more picture elements may be provided. In that case, R, G, and B video signals for one picture element or three or more picture elements are sequentially applied to the control electrode 5, and the horizontal deflection is synchronously applied to the control electrode 5. It will be done.

次に、この表示素子にテレビジヨン映像を表示
するための駆動回路の基本構成および各部の波形
を第3図に示して説明する。最初に、電子ビーム
をスクリーン9に照射してラスターを発光させる
ための駆動部分について説明する。
Next, the basic configuration and waveforms of each part of a drive circuit for displaying television images on this display element will be explained with reference to FIG. First, a driving portion for irradiating the screen 9 with an electron beam to emit raster light will be described.

電源回路22は表示素子の各電極に所定のバイ
アス電圧(動作電圧)を印加するための回路で、
背面電極1には−V1、垂直集束電極3,3′には
V3、V3′、水平集束電極6にはV6、加速電極8に
はV8、スクリーン9にはV9の直流電圧を印加す
る。
The power supply circuit 22 is a circuit for applying a predetermined bias voltage (operating voltage) to each electrode of the display element,
-V 1 to the back electrode 1, and -V 1 to the vertical focusing electrodes 3 and 3'.
DC voltages of V 3 , V 3 ', V 6 to the horizontal focusing electrode 6, V 8 to the accelerating electrode 8, and V 9 to the screen 9 are applied.

次に、入力端子23にはテレビジヨン信号の複
合映像信号が加えられ、同期分離回路24で垂直
同期信号Vと水平同期信号Hとが分離抽出され
る。
Next, a composite video signal of a television signal is applied to the input terminal 23, and a synchronization separation circuit 24 separates and extracts a vertical synchronization signal V and a horizontal synchronization signal H.

垂直偏向駆動回路40は、垂直偏向用カウンタ
25、垂直偏向信号記憶用のメモリ27、デイジ
タル−アナログ変換器39(以下D−A変換器と
いう)によつて構成される。垂直偏向駆動回路4
0の入力パルスとしては、第4図に示す垂直同期
信号Vと水平同期信号Hを用いる。垂直偏向用カ
ウンタ25(8ビツト)は、垂直同期信号Vによ
つてリセツトされて水平同期信号Hをカウントす
る。この垂直偏向用カウンタ25は垂直周期のう
ちの垂直帰線期間を除いた有効走査期間(ここで
は240H分の期間とする)をカウントし、このカ
ウント出力はメモリ27のアドレスへ供給され
る。メモリ27からは各アドレスに応じた垂直偏
向信号のデータ(ここでは10ビツト)が出力さ
れ、D−A変換器39で第4図(第3図bD)に
示すv,v′の垂直偏向信号に変換される。この回
路では240H分のそれぞれのラインに対応する垂
直偏向信号を記憶するメモリアドレスがあり、
16H分ごとに規則性のあるデータをメモリに記憶
させることにより、16段階の垂直偏向信号を得る
ことができる。
The vertical deflection drive circuit 40 includes a vertical deflection counter 25, a memory 27 for storing vertical deflection signals, and a digital-to-analog converter 39 (hereinafter referred to as a DA converter). Vertical deflection drive circuit 4
As the zero input pulse, the vertical synchronizing signal V and horizontal synchronizing signal H shown in FIG. 4 are used. The vertical deflection counter 25 (8 bits) is reset by the vertical synchronizing signal V and counts the horizontal synchronizing signal H. This vertical deflection counter 25 counts the effective scanning period (here, a period of 240H) excluding the vertical retrace period of the vertical period, and this count output is supplied to the address of the memory 27. The memory 27 outputs vertical deflection signal data (here 10 bits) corresponding to each address, and the D-A converter 39 converts the vertical deflection signals v and v' shown in FIG. 4 (FIG. 3 bD). is converted to This circuit has memory addresses that store vertical deflection signals corresponding to each line for 240H.
By storing regular data in the memory every 16 hours, a 16-step vertical deflection signal can be obtained.

一方、線陰極駆動回路26は垂直同期信号Vと
垂直偏向用カウンタ25の出力を用いて線陰極駆
動パルスa〜oを作成する。第5図aは垂直同期
信号V、水平同期信号Hおよび垂直偏向用カウン
タ25の下位5ビツトの関係を示す。第5図bは
これら各信号を用いて16Hごとの線陰極駆動パル
スa′〜o′をつくる方法を示す。第5図で、LBSは
最低ビツトを示し、(LSB+1)はLSBより1つ
上位のビツトを意味する。最初の線陰極駆動パル
スa′は垂直同期信号Vと垂直偏向用カウンタ25
の出力(LSB+4)を用いてR−Sフリツプフ
ロツプなどで作成することができ、線陰極駆動パ
ルスb′〜o′はシフトレジスタを用いて、線陰極駆
動パルスa′を垂直偏向用カウンタ25の出力
(LSB+3)の反転したものをクロツクとし転送
することにより得ることができる。この駆動パル
スa′〜o′は反転されて各パルス期間のみ低電位に
され、それ以外の期間には約20ボルトの高電位に
された線陰極駆動パルスa〜oに変換され(第3
図bE)、各線陰極2a〜2oに加えられる。
On the other hand, the line cathode drive circuit 26 uses the vertical synchronization signal V and the output of the vertical deflection counter 25 to create line cathode drive pulses a to o. FIG. 5a shows the relationship between the vertical synchronizing signal V, the horizontal synchronizing signal H, and the lower five bits of the vertical deflection counter 25. FIG. 5b shows a method of creating line cathode drive pulses a' to o' every 16H using these signals. In FIG. 5, LBS indicates the lowest bit, and (LSB+1) means the bit one higher than the LSB. The first line cathode drive pulse a' is the vertical synchronization signal V and the vertical deflection counter 25.
The line cathode drive pulses b' to o' can be generated using a shift register, and the line cathode drive pulse a' is output from the vertical deflection counter 25. It can be obtained by using the inverted version of (LSB+3) as the clock and transferring it. These drive pulses a' to o' are inverted and set to a low potential only during each pulse period, and converted into line cathode drive pulses a to o, which are set to a high potential of approximately 20 volts during other periods (the third
Figure bE), added to each wire cathode 2a-2o.

各線陰極2a〜2oはその駆動パルスa〜oの
高電位の間に電流が流されて加熱されており、駆
動パルスa〜oの低電位期間に電子を放出しうる
ように加熱状態が保持される。これにより、15本
の線陰極2a〜2oからはそれぞれに低電位の駆
動パルスa〜oが加えられた16H期間にのみ電子
が放出される。高電位が加えられている期間に
は、背面電極1と垂直集束電極3とに加えられて
いるバイアス電圧によつて定められた線陰極2の
位置における電位よりも線陰極2a〜2oに加え
られている高電位の方がプラスになるために、線
陰極2a〜2oからは電子が放出されない。かく
して、線陰極2においては、有効垂直走査期間の
間に、上方の線陰極2aから下方の線陰極2oに
向つて順に16H期間ずつ電子が放出される。放出
された電子は背面電極1により前方の方へ押し出
され、垂直集束電極3のうち対向するスリツト1
0を通過し、垂直方向に集束されて、平板状の電
子ビームとなる。
Each of the linear cathodes 2a to 2o is heated by passing a current during the high potential periods of the drive pulses a to o, and the heated state is maintained so that electrons can be emitted during the low potential periods of the drive pulses a to o. Ru. As a result, electrons are emitted from the 15 linear cathodes 2a to 2o only during the 16H period when low potential drive pulses a to o are applied to each of them. During the period when a high potential is applied, the potential applied to the line cathodes 2a to 2o is higher than the potential at the position of the line cathode 2 determined by the bias voltage applied to the back electrode 1 and the vertical focusing electrode 3. Since the higher potential is positive, no electrons are emitted from the line cathodes 2a to 2o. Thus, in the line cathode 2, electrons are sequentially emitted from the upper line cathode 2a toward the lower line cathode 2o for each 16H period during the effective vertical scanning period. The emitted electrons are pushed forward by the back electrode 1, and the emitted electrons are pushed forward by the back electrode 1, and the slits 1 facing each other in the vertical focusing electrode 3
0 and is focused in the vertical direction to form a flat electron beam.

次に、線陰極駆動パルスa〜oと垂直偏向信号
v,v′との関係について、第6図を用いて説明す
る。垂直偏向信号v,v′は各線陰極パルスa〜o
の16H期間の間に1H分ずつ変化して16段階に変
化する。垂直偏向信号vとv′とはともに中心電圧
がV4のもので、vは順次増加し、v′は順次減少
してゆくように、互いに逆方向に変化するように
なされている。これら垂直偏向信号vとv′はそれ
ぞれ垂直偏向電極4の電極13と13′に加えら
れ、その結果、それぞれの線陰極2a〜2oから
発生された電子ビームは垂直方向に16段階に偏向
され、先に述べたようにスクリーン9上では1つ
の電子ビームで16ライン分のラスターを上から順
に順次1ライン分ずつ描くように偏向される。
Next, the relationship between the line cathode drive pulses a to o and the vertical deflection signals v and v' will be explained with reference to FIG. The vertical deflection signals v, v' are each line cathode pulse a to o.
During the 16H period, it changes in steps of 1H and changes in 16 steps. The vertical deflection signals v and v' both have a center voltage of V4 , and are configured to change in opposite directions so that v increases sequentially and v' decreases sequentially. These vertical deflection signals v and v' are respectively applied to the electrodes 13 and 13' of the vertical deflection electrode 4, and as a result, the electron beams generated from the respective line cathodes 2a to 2o are vertically deflected in 16 steps. As mentioned above, on the screen 9, one electron beam is deflected so as to sequentially draw a raster line of 16 lines one line at a time from the top.

以上の結果、15本の線陰極2a〜2oの上方の
ものから順に16H期間ずつ電子ビームが放出さ
れ、かつ各電子ビームは垂直方向の15の区分内で
上方から下方に順次1ライン分ずつ偏向されるこ
とによつて、スクリーン9上では上端の第1ライ
ン目から下端の240ライン目まで順次1ライン分
ずつ電子ビームが垂直偏向され、合計240ライン
のランターが描かれる。
As a result of the above, electron beams are emitted for a period of 16 hours from the top of the 15 line cathodes 2a to 2o, and each electron beam is deflected by one line from top to bottom within 15 vertical divisions. As a result, the electron beam is vertically deflected one line at a time on the screen 9 from the first line at the top end to the 240th line at the bottom end, and a total of 240 lines of rants are drawn.

このように垂直偏向された電子ビームは制御電
極5と水平集束電極6とによつて水平方向に180
の区分に分割されて取り出される。第1図ではそ
のうちの1区分のものを示している。この電子ビ
ームは各区分毎に、制御電極5によつて通過量が
制御され、水平集束電極6によつて水平方向に集
束されて1本の細い電子ビームとなり、次に述べ
る水平偏向手段によつて水平方向に6段階に偏向
されてスクリーン9上の2絵素分のR、G、B各
蛍光体20に順次照射される。第2図に垂直方向
および水平方向の区分を示す。制御電極5のそれ
ぞれ15−1〜15−nに対応する蛍光体は2絵
素分のR、G、Bとなるが説明の便宜上、1絵素
をR1、G1、B1とし他方をR2、G2、B2とする。
The electron beam thus vertically deflected is horizontally deflected by 180 degrees by the control electrode 5 and the horizontal focusing electrode 6.
It is divided into sections and taken out. Figure 1 shows one of these categories. The amount of electron beam passing through each section is controlled by a control electrode 5, and horizontally focused by a horizontal focusing electrode 6 into a single narrow electron beam, which is then controlled by horizontal deflection means described below. The light is then deflected in six steps in the horizontal direction and is sequentially irradiated onto each of the R, G, and B phosphors 20 for two picture elements on the screen 9. FIG. 2 shows the vertical and horizontal divisions. The phosphors corresponding to 15-1 to 15-n of the control electrode 5 are R, G, and B for two picture elements, but for convenience of explanation, one picture element is designated as R 1 , G 1 , and B 1 and the other is designated as R 1 , G 1 , and B 1 . Let them be R 2 , G 2 , and B 2 .

つぎに、水平偏向駆動回路41は、水平偏向用
カウンタ28(11ビツト)、水平偏向信号を記憶
しているメモリ29、D−A変換器38から構成
されている。水平偏向駆動回路41の入力パルス
は第7図に示すように垂直同期信号Vと水平同期
信号Hに同期し、水平同期信号Hの6倍のくり返
し周波数のパルス6Hを用いる。水平偏向用カウ
ンタ28は垂直同期信号Vによつてリセツトされ
て水平の6倍パルス6Hをカウントする。この水
平偏向用カウンタ28は1Hの間に6回、1Vの間
に240H×6/H=1440回カウントし、このカウ
ント出力はメモリ29のアドレスへ供給される。
メモリ29からはアドレスに応じた水平偏向信号
のデータ(ここでは8ビツト)が出力され、D−
A変換器38で、第7図(第3図bC)に示すh,
h′のような水平偏向信号に変換される。この回路
では6×240ライン分のそれぞれに対応する水平
偏向信号を記憶するメモリアドレスがあり、1ラ
インごとに規則性のある6個のデータをメモリに
記憶させることにより、1H期間に6段階波の水
平偏向信号を得ることができる。
Next, the horizontal deflection drive circuit 41 is composed of a horizontal deflection counter 28 (11 bits), a memory 29 storing horizontal deflection signals, and a DA converter 38. The input pulse to the horizontal deflection drive circuit 41 is synchronized with the vertical synchronizing signal V and the horizontal synchronizing signal H, as shown in FIG. 7, and uses a pulse 6H having a repetition frequency six times that of the horizontal synchronizing signal H. The horizontal deflection counter 28 is reset by the vertical synchronizing signal V and counts horizontal six times the pulse 6H. This horizontal deflection counter 28 counts 6 times during 1H and 240H×6/H=1440 times during 1V, and this count output is supplied to the address of the memory 29.
The memory 29 outputs horizontal deflection signal data (here, 8 bits) according to the address, and the D-
In the A converter 38, h shown in FIG. 7 (FIG. 3 bC),
It is converted into a horizontal deflection signal such as h′. This circuit has memory addresses for storing horizontal deflection signals corresponding to each of 6 x 240 lines, and by storing 6 pieces of regular data for each line in the memory, 6 step waves are generated in 1H period. horizontal deflection signals can be obtained.

この水平偏向信号は第7図に示すように6段階
に変化する一対の水平偏向信号hとh′であり、と
もに中心電圧がV7のもので、hは順次減少し、
h′は順次増加してゆくように、互いに逆方向に変
化する。これら水平偏向信号h,h′はそれぞれ水
平偏向電極7の電極18と18′とに加えられる。
その結果、水平方向に区分された各電子ビームは
各水平期間の間にスクリーン9のR、G、B、
R、G、B(R1、G1、B1、R2、G2、B2)の蛍光
体に順次H/6ずつ照射されるように水平偏向さ
れる。かくして、各ラインのラスターにおいては
水平方向180個の各区分毎に電子ビームがR1
G1、B1、R2、G2、B2の各蛍光体20に順次照射
される。
This horizontal deflection signal is a pair of horizontal deflection signals h and h' that change in 6 steps as shown in FIG. 7, both have a center voltage of V 7 , and h gradually decreases.
h' increases in sequence and changes in opposite directions. These horizontal deflection signals h, h' are applied to electrodes 18 and 18' of the horizontal deflection electrode 7, respectively.
As a result, each of the horizontally divided electron beams is transmitted to the R, G, B of the screen 9 during each horizontal period.
It is horizontally deflected so that R, G, and B (R 1 , G 1 , B 1 , R 2 , G 2 , B 2 ) phosphors are sequentially irradiated with H/6 each. Thus, in each line raster, the electron beam is R 1 ,
Each phosphor 20 of G 1 , B 1 , R 2 , G 2 , and B 2 is sequentially irradiated with light.

そこで各ラインの各水平区分毎に電子ビームを
R1、G1、B1、R2、G2、B2の映像信号によつて変
調することにより、スクリーン9の上にカラーテ
レビジヨン画像を表示することができる。
Therefore, an electron beam is applied to each horizontal section of each line.
A color television image can be displayed on the screen 9 by modulating the video signals R 1 , G 1 , B 1 , R 2 , G 2 , and B 2 .

次に、その電子ビームの変調制御部分について
説明する。まず、テレビジヨン信号入力端子23
に加えられた複合映像信号は色復調回路30に加
えられ、ここでR−YとB−Yの色差信号が復調
され、G−Yの色差信号がマトリクス合成され、
さらに、それらが輝度信号Yと合成されて、R、
G、Bの各原色信号(以下R、G、B映像信号と
いう)が出力される。それらのR、G、B各映像
信号は180組のサンプルホールド回路31−1〜
31−nに加えられる。各サンプルホールド回路
31−1〜31−nはそれぞれR1用、G1用、B1
用、R2用、G2用、B2用の6個のサンプルホール
ド回路を有している。それらのサンプルホールド
出力は各々保持用のメモリ31−1〜32−nに
加えられる。
Next, the modulation control portion of the electron beam will be explained. First, the television signal input terminal 23
The composite video signal applied to
Furthermore, they are combined with the luminance signal Y, R,
G and B primary color signals (hereinafter referred to as R, G, and B video signals) are output. These R, G, and B video signals are processed by 180 sample and hold circuits 31-1 to 31-1.
31-n. Each sample hold circuit 31-1 to 31-n is for R1 , G1 , and B1.
It has 6 sample and hold circuits: 1, R 2 , G 2 , and B 2 . These sample and hold outputs are respectively applied to holding memories 31-1 to 32-n.

一方、基準クロツク発振器33はPLL(フエー
ズロツクドループ)回路等により構成されてお
り、この実施例では色副搬送波fscの6倍の基準
クロツク6fscと2倍の基準クロツク2fscを発生す
る。その基準クロツクは水平同期信号Hに対して
常に一定の位相を有するように制御されている。
基準クロツク2fscは偏向用パルス発生回路42に
加えられ、水平同期信号Hの6倍の信号6HとH/
6ごとの信号切換パルスr1,g1,b1,r2,g2,b2
(第3図bB)のパルスを得ている。一方基準クロ
ツク6fscはサンプリングパルス発生回路34に加
えられ、ここでシフトレジスタにより、クロツク
1周期ずつ遅延されるなどして、水平同期
(63.5μsec)のうちの有効水平走査期間(約
50μsec)の間に1080個のサンプリングパルス
R11,G11,B11,R12,G12,B12,R21,G21
B21,R22,G22,B22〜Ro1,Go1,Bo1,Ro2
Go2,Bo2(第3図bA)が順次発生され、その後に
1個の転送パルスtが発生される。このサンプリ
ングパルスR11,Bo2は表示すべき映像の1ライ
ン分を水平方向360の絵素に分割したときのそれ
ぞれの絵素に対応し、その位置は水平同期信号H
に対して常に一定になるように制御される。
On the other hand, the reference clock oscillator 33 is constituted by a PLL (phase locked loop) circuit, etc., and in this embodiment generates a reference clock 6f sc that is six times as large as the color subcarrier f sc and a reference clock 2f sc that is twice the color subcarrier f sc. . The reference clock is controlled to always have a constant phase with respect to the horizontal synchronizing signal H.
The reference clock 2f sc is added to the deflection pulse generation circuit 42, and the signals 6H and H/
Signal switching pulse every 6 r 1 , g 1 , b 1 , r 2 , g 2 , b 2
(Figure 3 bB) pulses were obtained. On the other hand, the reference clock 6fsc is applied to the sampling pulse generation circuit 34, where it is delayed by one clock cycle by a shift register, and is then delayed during the effective horizontal scanning period (approximately
1080 sampling pulses during 50μsec)
R 11 , G 11 , B 11 , R 12 , G 12 , B 12 , R 21 , G 21 ,
B 21 , R 22 , G 22 , B 22 ~ Ro1 , Go1 , Bo1 , Ro2 ,
G o2 and B o2 (FIG. 3bA) are generated sequentially, and then one transfer pulse t is generated. These sampling pulses R 11 and B o2 correspond to each picture element when one line of the video to be displayed is divided into 360 picture elements in the horizontal direction, and their positions are determined by the horizontal synchronizing signal H.
is controlled so that it is always constant.

この1080個のサンプリングパルスR11〜Bo2
それぞれ180組のサンプルホールド回路31−1
〜31−nに6個ずつ加えられ、これによつて各
サンプルホールド回路31−1〜31−nには1
ラインを180個に区分したときのそれぞれの2絵
素分のR1、G1、B1、R2、G2、B2の各映像信号が
個別にサンプリングされホールドされる。そのサ
ンプルホールドされた180組のR1、G1、B1、R2
G2、B2の映像信号は1ライン分のサンプルホー
ルド終了後に180組のメモリ32−1〜32−n
に転送パルスtによつて一斉に転送され、ここで
次の一水平期間の間保持される。この保持された
R1、G1、B1、R2、G2、B2の信号はスイツチング
回路35−1〜35−nに加えられる。スイツチ
ング回路35−1〜35−nはそれぞれがR1
G1、B1、R2、G2、B2の個別入力端子とそれらを
順次切換えて出力する共通出力端子とを有するト
ライステートあるいはアナログゲートにより構成
されたものである。
Each of these 1080 sampling pulses R 11 to B o2 is connected to 180 sets of sample hold circuits 31-1.
~ 31-n, and thereby each sample hold circuit 31-1 ~ 31-n has 1
When the line is divided into 180 lines, the video signals of R 1 , G 1 , B 1 , R 2 , G 2 , and B 2 for each two picture elements are individually sampled and held. The sample-held 180 pairs of R 1 , G 1 , B 1 , R 2 ,
The video signals of G 2 and B 2 are stored in 180 sets of memories 32-1 to 32-n after completing the sample hold for one line.
are transferred all at once by a transfer pulse t, and held here for the next horizontal period. This held
The signals R 1 , G 1 , B 1 , R 2 , G 2 , and B 2 are applied to switching circuits 35-1 to 35-n. The switching circuits 35-1 to 35-n each have R 1 ,
It is composed of a tri-state or analog gate having individual input terminals for G 1 , B 1 , R 2 , G 2 , and B 2 and a common output terminal for sequentially switching and outputting them.

各スイツチング回路35−1〜35−nの出力
は180組のパルス幅変調(PWM)回路37−1
〜37−nに加えられ、ここで、サンプルホール
ドされたR1、G1、B1、R2、G2、B2映像信号の大
きさに応じて基準パルス信号がパルス幅変調され
て出力される。その基準パルス信号のくり返し周
期は上記の信号切換パルスr1,g1,b1,r2,g2
b2のパルス幅よりも充分小さいものであることが
望ましく、たとえば、1:10〜1:100程度のも
のが用いられる。
The output of each switching circuit 35-1 to 35-n is 180 sets of pulse width modulation (PWM) circuits 37-1.
~37-n, where the reference pulse signal is pulse width modulated according to the magnitude of the sampled and held R 1 , G 1 , B 1 , R 2 , G 2 , B 2 video signal and output. be done. The repetition period of the reference pulse signal is the above signal switching pulse r 1 , g 1 , b 1 , r 2 , g 2 ,
It is desirable that the pulse width is sufficiently smaller than the pulse width of b 2 , and for example, a pulse width of about 1:10 to 1:100 is used.

このパルス幅変調回路37−1〜37−nの出
力は電子ビームを変調するための制御信号として
表示素子の制御電極5の180本の導電板15−1
〜15−nにそれぞれ個別に加えられる。各スイ
ツチング回路35−1〜35−nはスイツチング
パルス発生回路36から加えられるスイツチング
パルスr1,g1,b1,r2,g2,b2によつて同時に切
換制御される。スイツチングパルス発生回路36
は先述の偏向用パルス発生回路42からの信号切
換パルスr1,g1,b1,r2,g2,b2によつて制御さ
れており、各水平期間を6分割してH/6ずつス
イツチング回路35−1〜35−nを切換え、
R1、G1、B1、R2、G2、B2の各映像信号を時分割
順次出力し、パルス幅変調回路37−1〜37−
nに供給するように切換信号r1,g1,b1,r2,g2
b2を発生する。
The outputs of the pulse width modulation circuits 37-1 to 37-n are used as control signals for modulating the electron beam to the 180 conductive plates 15-1 of the control electrode 5 of the display element.
~15-n, respectively. The switching circuits 35-1 to 35-n are simultaneously controlled by switching pulses r1 , g1 , b1 , r2 , g2 , b2 applied from the switching pulse generating circuit 36. Switching pulse generation circuit 36
is controlled by the signal switching pulses r 1 , g 1 , b 1 , r 2 , g 2 , b 2 from the deflection pulse generation circuit 42 described above, and each horizontal period is divided into 6 and divided into H/6. Switch the switching circuits 35-1 to 35-n one by one,
Each video signal of R 1 , G 1 , B 1 , R 2 , G 2 , and B 2 is output in time-division sequential manner, and the pulse width modulation circuits 37-1 to 37-
Switching signals r 1 , g 1 , b 1 , r 2 , g 2 ,
b Generate 2 .

ここで注意すべきことは、スイツチング回路3
5−1〜35−nにおけるR1、G1、B1、R2
G2、B2の映像信号の供給切換えと、水平偏向駆
動回路41による電子ビームR1,G1,B1,R2
G2,B2の蛍光体への照射切換え水平偏向とが、
タイミングにおいても順序においても完全に一致
するように同期制御されていることである。これ
により、電子ビームがR1蛍光体に照射されてい
るときにはその電子ビームの照射量がR1映像信
号によつて制御され、G1、B1、R2、G2、B2につ
いても同様に制御されて、各絵素のR1、G1、B1
R2、G2、B2の各蛍光体の発光がその絵素のR1
G1、B1、R2、G2、B2の映像信号によつてそれぞ
れ制御されることになり、各絵素が入力の映像信
号に従つて発光表示されるのである。かかる制御
が1ライン分の180組(各2絵素づつ)について
同時に行われて1ライン360絵素の映像が表示さ
れ、さらに240分のラインについて上方のライン
から順次行われて、スクリーン9上に1つの映像
が表示されることになる。
What should be noted here is that the switching circuit 3
R 1 , G 1 , B 1 , R 2 in 5-1 to 35-n,
G 2 , B 2 video signal supply switching and electron beams R 1 , G 1 , B 1 , R 2 ,
The horizontal deflection for switching the irradiation of G 2 and B 2 to the phosphor is
They are synchronously controlled to completely match both timing and order. As a result, when the electron beam is irradiating the R 1 phosphor, the irradiation amount of the electron beam is controlled by the R 1 video signal, and the same applies to G 1 , B 1 , R 2 , G 2 , and B 2 . R 1 , G 1 , B 1 , of each picture element are controlled by
The luminescence of each phosphor R 2 , G 2 , B 2 corresponds to the R 1 of the picture element,
Each picture element is controlled by the video signals of G 1 , B 1 , R 2 , G 2 , and B 2 , and each picture element is displayed by emitting light according to the input video signal. Such control is performed simultaneously for 180 sets of one line (2 picture elements each) to display an image of 360 picture elements for one line, and then sequentially for 240 minutes of lines starting from the upper line. One image will be displayed.

そして、以上の如き諸動作が入力テレビジヨン
信号の1フイールド毎にくり返され、その結果、
通常のテレビジヨン受像機と同様にスクリーン9
上に動画のテレビジヨン映像が映出される。
The above operations are repeated for each field of the input television signal, and as a result,
The screen 9 is similar to a normal television receiver.
The television footage of the video is shown above.

以上に説明した従来例の構成においては以下の
如き問題点がある。すなわち、フルカラーのテレ
ビジヨン映像を映出する際は、R、G、Bそれぞ
れの配合比率によつて決定されるホワイトバラン
スを調整する必要があり、しかも、このホワイト
バランスは使用する各個人の好みの問題であり、
その好みの分布も国民性によりかなり大きな差異
が存在するのが現実である。従つて容易にしかも
安定に調整する機能が要求されるわけである。と
ころが第3図に示す従来例において、上記ホワイ
トバランス調整機能は色復調回路30のR、G、
B出力の振幅を変化させることが唯一の手段であ
るが、これはかつてのブラウン管に用いられた調
整方法であり、以下に述べる欠点を持つ。従来例
に示した如く、色復調回路30から出力された
R、G、B信号はサンプルホールド回路31−1
〜31−n、メモリ32−1〜32−n、スイツ
チング回路35−1〜35−nを経由しPWM回
路37−1〜37−nより出力され、この際、色
復調回路30の出力を調整するということは、後
に接続される全ての回路のダイナミツクレンジは
最大振幅が入力された時に対して満足し得るもの
であらねばならず、このことはホワイトバランス
を調整した後は、常に余裕を残した状態、即ちサ
ンプルホールド回路31−1〜31−n、メモリ
32−1〜32−nについては容量を残した形
で、又PWM回路37−1〜37−nでは最大出
力パルス幅に至らない使用状態で動作させること
になり、回路上の冗長のみならず、最大出力パル
ス幅に至らないという点から輝度の面でも不利で
あつた。
The conventional structure described above has the following problems. In other words, when displaying full-color television images, it is necessary to adjust the white balance, which is determined by the mixing ratio of R, G, and B, and this white balance is determined by the personal preference of each individual using it. It is a problem of
The reality is that there are considerable differences in the distribution of preferences depending on national characteristics. Therefore, a function for easy and stable adjustment is required. However, in the conventional example shown in FIG.
The only means is to change the amplitude of the B output, but this is the adjustment method used in the past for cathode ray tubes, and has the drawbacks described below. As shown in the conventional example, the R, G, and B signals output from the color demodulation circuit 30 are sent to the sample and hold circuit 31-1.
~ 31-n, memories 32-1 to 32-n, and switching circuits 35-1 to 35-n, and are output from PWM circuits 37-1 to 37-n, and at this time, the output of the color demodulation circuit 30 is adjusted. This means that the dynamic range of all circuits connected later must be satisfactory for when the maximum amplitude is input, and this means that after adjusting the white balance, always leave some margin. In other words, sample and hold circuits 31-1 to 31-n and memories 32-1 to 32-n remain in their capacity, and PWM circuits 37-1 to 37-n do not reach their maximum output pulse width. This was disadvantageous not only in terms of circuit redundancy but also in terms of brightness because the maximum output pulse width could not be reached.

発明の目的 本発明は、従来例に示した問題点をなくし、回
路的冗長のない、しかも容易にホワイトバランス
を調整し得る画像表示装置を供給することを目的
とする。
OBJECTS OF THE INVENTION It is an object of the present invention to provide an image display device that eliminates the problems shown in the conventional example, has no circuit redundancy, and can easily adjust white balance.

発明の構成 本発明は、複数の色(R、G、B)に対応して
設けられた複数のホワイトバランス調整用可変抵
抗器と、前記各ホワイトバランス調整用可変抵抗
器の中点電位を入力とし、電子ビームをR、G、
Bの蛍光体へ照射する水平区分用の偏向同期信号
に同期して発生されたスイツチングパルスによつ
てオン・オフ制御されるR、G、B毎のアナログ
スイツチを備え、複数のアナログスイツチの出力
を共通に入力するインピーダンス変換回路を介し
て垂直集束電極に、前記各ホワイトバランス調整
用可変抵抗器で調整された振幅のパルスを印加す
ることにより、R、G、Bそれぞれの蛍光体を電
子が照射するタイミングに同期して垂直集束電極
に印加される電圧を変化させてやり、ビーム電流
密度をR、G、Bに対応して切り換えることで任
意のホワイトバランスに調整し得る装置を実現し
ている。
Configuration of the Invention The present invention provides a plurality of white balance adjustment variable resistors provided corresponding to a plurality of colors (R, G, B), and a midpoint potential of each of the white balance adjustment variable resistors is input. and the electron beams are R, G,
Equipped with analog switches for each of R, G, and B that are controlled on and off by switching pulses generated in synchronization with the deflection synchronization signal for horizontal division irradiated to the B phosphor, and multiple analog switches By applying a pulse with an amplitude adjusted by each of the white balance adjustment variable resistors to the vertical focusing electrode through an impedance conversion circuit that commonly inputs the output, each of the R, G, and B phosphors is electronically By changing the voltage applied to the vertical focusing electrode in synchronization with the irradiation timing and switching the beam current density corresponding to R, G, and B, we have realized a device that can adjust the white balance to any desired white balance. ing.

実施例の説明 以下本発明の一実施例を図面に基づいて説明す
る。第1図に示した基本構成図において、垂直集
束電極3は線陰極2の電子放出の制御にも関与し
ており、第3図の電源回路22よりV3なる直流
電圧が印加されている点を従来例に示したが、本
発明装置においては、第9図に示すパルス波形A
のように、R、G、Bそれぞれの蛍光体を電子が
照射するタイミングに同期して垂直集束電極3に
印加される電圧を変化させてやり、ビーム電流密
度をR、G、Bに対応して切り換えることで任意
のホワイトバランスに調整し得る装置を実現して
いる。
DESCRIPTION OF EMBODIMENTS An embodiment of the present invention will be described below based on the drawings. In the basic configuration diagram shown in FIG. 1, the vertical focusing electrode 3 is also involved in controlling the electron emission of the line cathode 2, and a DC voltage of V 3 is applied from the power supply circuit 22 in FIG. was shown in the conventional example, but in the device of the present invention, the pulse waveform A shown in FIG.
As shown in the figure, the voltage applied to the vertical focusing electrode 3 is changed in synchronization with the timing at which electrons irradiate each of the R, G, and B phosphors, and the beam current density is adjusted to correspond to R, G, and B. We have created a device that can adjust the white balance to any desired value by switching the white balance.

次に具体的な実施例を第8図に従つて説明す
る。R、G、Bに対応したタイミングパルスを発
生する為の3個のORゲート43,44,45の
入力に第3図の従来例で説明したスイツチングパ
ルス発生回路36によつて発生されるr1,g1
b1,r2,g2,b2のパルスが、それぞれr1とr2がOR
ゲート43に、g1とg2がORゲート44に、b1
b2がORゲート45に加えられ、それぞれのORゲ
ート出力にはR、G、Bのタイミングに同期した
1水平期間に2つのパルスを発生し、これは3個
のアナログスイツチ46,47,48のコントロ
ール端子に接続される。3個のアナログスイツチ
46,47,48の一端はそれぞれホワイトバラ
ンス調整用可変抵抗49,50,51の中点に接
続され、この可変抵抗49,50,51の両端は
いずれも電源とアースに接続され、アナログスイ
ツチ46,47,48の一端に調整し得る直流電
圧を印加する。3個のアナログスイツチ46,4
7,48の他端はいずれも共通にインピーダンス
変換用エミツタホロア52のベースに入力され
る。以上の構成により第9図に示す所定のパルス
を得る事ができ、それぞれのレベルVr,Vg,
Vbは可変抵抗49,50,51で可変し得る。
第10図には垂直集束電極3の電位V1によりビ
ーム電流Iがどう変化するかを示している。即ち
第9図の如きパルス波形を印加することで、ビー
ム電流IはR、G、Bに同期して、Ir,Ig,Ibの
ように変化する。このことは信号変調とは無関係
に、つまり信号変調はPWM回路で行われている
為、ビーム電流Iを変化させれば、信号と独立に
輝度が変わり、均質なホワイトバランスの調整が
実現できる。
Next, a specific example will be described with reference to FIG. At the inputs of the three OR gates 43, 44, and 45 for generating timing pulses corresponding to R, G, and B, there is a signal r generated by the switching pulse generation circuit 36 explained in the conventional example of FIG. 1 , g1 ,
The pulses of b 1 , r 2 , g 2 , b 2 are the same as r 1 and r 2 respectively
gate 43, g 1 and g 2 OR gate 44, b 1 and
b 2 is applied to the OR gate 45, and each OR gate output generates two pulses in one horizontal period synchronized with the timing of R, G, B, which is applied to the three analog switches 46, 47, 48. connected to the control terminal of the One ends of the three analog switches 46, 47, and 48 are connected to the midpoints of white balance adjustment variable resistors 49, 50, and 51, respectively, and both ends of these variable resistors 49, 50, and 51 are connected to the power supply and ground. An adjustable DC voltage is applied to one end of the analog switches 46, 47, and 48. 3 analog switches 46,4
The other ends of the emitter followers 7 and 48 are both commonly input to the base of the emitter follower 52 for impedance conversion. With the above configuration, the predetermined pulses shown in FIG. 9 can be obtained, and the respective levels Vr, Vg,
Vb can be varied with variable resistors 49, 50, and 51.
FIG. 10 shows how the beam current I changes depending on the potential V 1 of the vertical focusing electrode 3. That is, by applying a pulse waveform as shown in FIG. 9, the beam current I changes as Ir, Ig, and Ib in synchronization with R, G, and B. This is independent of signal modulation; in other words, signal modulation is performed by a PWM circuit, so by changing the beam current I, the brightness changes independently of the signal, making it possible to achieve homogeneous white balance adjustment.

発明の効果 以上に述べた如く、本発明によれば、信号変調
に依存することなく、しかも信号変調のダイナミ
ツクレンジにも影響を与えないで、ホワイトバラ
ンスの調整が実現できる為、その実用効果は極め
て大きい。
Effects of the Invention As described above, according to the present invention, white balance adjustment can be realized without depending on signal modulation and without affecting the dynamic range of signal modulation, and its practical effects. is extremely large.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は画像表示部の基本構成図、第2図は画
像表示部の拡大図で、水平、垂直の一区分を示す
図、第3図は駆動回路の基本構成図および各部波
形部、第4図は垂直偏向波形の発生原理を示すタ
イミング図、第5図は線陰極駆動波形の発生原理
を示すタイミング図、第6図は線陰極駆動パル
ス、垂直偏向信号、水平偏向信号のタイミング
図、第7図は水平偏向波形の発生原理を示すタイ
ミング図、第8図は本発明の一実施例を示すパル
ス発生回路図、第9図はその出力パルス波形図、
第10図は動作原理を示すビーム電流特性図であ
る。 2,2a〜2o……線陰極、4……垂直偏向電
極、5……ビーム流制御電極、7……水平偏向電
極、9……スクリーン板、10……スリツト、2
0……蛍光体、24……同期分離回路、25……
垂直偏向用カウンタ、26……線陰極駆動回路、
27……メモリ、28……水平偏向用カウンタ、
29……メモリ、30……色復調回路、31−1
〜31−n……サンプルホールド回路、32−1
〜32−n……メモリ、33……基準クロツク発
振器、34……サンプリングパルス発生回路、3
5−1〜35−n……スイツチング、回路、36
……スイツチングパルス発生回路、37−1〜3
7−n……PWM回路、38……D/A変換器、
39……D/A変換器、40……垂直偏向駆動回
路、41……水平偏向駆動回路、42……偏向用
パルス発生回路、46〜48……アナログスイツ
チ、49〜51……ホワイトバランス調整用可変
抵抗器。
Fig. 1 is a basic configuration diagram of the image display unit, Fig. 2 is an enlarged view of the image display unit, showing horizontal and vertical divisions, and Fig. 3 is a basic configuration diagram of the drive circuit, the waveform section of each part, and the Figure 4 is a timing diagram showing the generation principle of the vertical deflection waveform, Figure 5 is a timing diagram showing the generation principle of the line cathode drive waveform, Figure 6 is a timing diagram of the line cathode drive pulse, vertical deflection signal, and horizontal deflection signal. FIG. 7 is a timing diagram showing the principle of generation of a horizontal deflection waveform, FIG. 8 is a pulse generation circuit diagram showing an embodiment of the present invention, and FIG. 9 is a diagram of its output pulse waveform.
FIG. 10 is a beam current characteristic diagram showing the operating principle. 2, 2a to 2o... Line cathode, 4... Vertical deflection electrode, 5... Beam flow control electrode, 7... Horizontal deflection electrode, 9... Screen plate, 10... Slit, 2
0... Fluorescent substance, 24... Synchronous separation circuit, 25...
Vertical deflection counter, 26...line cathode drive circuit,
27...Memory, 28...Horizontal deflection counter,
29...Memory, 30...Color demodulation circuit, 31-1
~31-n...Sample hold circuit, 32-1
~32-n...Memory, 33...Reference clock oscillator, 34...Sampling pulse generation circuit, 3
5-1 to 35-n...Switching, circuit, 36
...Switching pulse generation circuit, 37-1 to 3
7-n...PWM circuit, 38...D/A converter,
39...D/A converter, 40...Vertical deflection drive circuit, 41...Horizontal deflection drive circuit, 42...Deflection pulse generation circuit, 46-48...Analog switch, 49-51...White balance adjustment Variable resistor.

Claims (1)

【特許請求の範囲】 1 水平方向に張架されかつ垂直方向に所定間隔
をおいて複数本配置された電子ビーム発生源とし
ての線陰極と、前記各線陰極から発生された電子
ビームを選択的に前方向に放出させる背面電極
と、前記背面電極により前方向に放出された電子
ビームを垂直方向に集束させる垂直集束電極と、
前記垂直集束電極を通過した電子ビームを垂直方
向に偏向する垂直偏向電極と、前記垂直偏向電極
を通過した電子ビームを水平方向に1絵素分毎に
区分して取り出しかつ電子ビームの通過量をそれ
ぞれの絵素を表示する映像信号にしたがつて制御
する制御電極と、水平方向に区分された絵素毎の
電子ビームをそれぞれ水平方向に集束する水平集
束電極と、前記水平集束電極を通過して水平方向
に区分されたそれぞれの絵素毎の電子ビームを水
平方向に偏向し、スクリーン上の複数の色の蛍光
体に時分割的に順次照射させる水平偏向電極と、
前記水平偏向電極を通過した電子ビームのエネル
ギーを増大させ加速する加速電極と、前記加速電
極により加速された電子ビームの照射によつて発
光する複数の色の蛍光体が塗布された表示素子
と、各絵素毎にサクプリングした複数の色の映像
信号をそれぞれ保持するメモリ手段と、電子ビー
ムを前記複数の色の蛍光体へ照射する水平区分用
の偏向同期信号に同期してスイツチングパルスを
発生し、このスイツチングパルスによつて前記メ
モリ手段から複数の色の映像信号を順次取り出す
スイツチング手段と、前記スイツチング手段の出
力である映像信号の大きさに応じて基準信号をパ
ルス幅変調し、前記制御電極へ印加する変調手段
とを備え、 前記複数の色に対応して設けられた複数のホワ
イトバランス調整用可変抵抗器と、前記各ホワイ
トバランス調整用可変抵抗器の中点電位を入力と
し、前記スイツチング手段のスイツチングパルス
によつてオン・オフ制御される前記複数の色毎の
アナログスイツチを備え、前記複数のアナログス
イツチの出力を共通に入力するインピーダンス変
換回路を介して前記垂直集束電極に、前記各ホワ
イトバランス調整用可変抵抗器で調整された振幅
のパルスを印加することを特徴とする画像表示装
置。
[Scope of Claims] 1. Line cathodes as electron beam generation sources, which are stretched in the horizontal direction and arranged at predetermined intervals in the vertical direction, and the electron beams generated from each of the line cathodes are selectively transmitted. a back electrode that emits the electron beam in the front direction; a vertical focusing electrode that focuses the electron beam that is emitted in the front direction by the back electrode in the vertical direction;
a vertical deflection electrode that vertically deflects the electron beam that has passed through the vertical focusing electrode; and a vertical deflection electrode that vertically deflects the electron beam that has passed through the vertical focusing electrode; A control electrode that controls each pixel according to a video signal to display it, a horizontal focusing electrode that focuses the electron beam for each horizontally divided pixel in the horizontal direction, and an electron beam that passes through the horizontal focusing electrode. a horizontal deflection electrode that deflects an electron beam for each pixel divided horizontally in the horizontal direction and sequentially irradiates the phosphors of a plurality of colors on the screen in a time-sharing manner;
an accelerating electrode that increases and accelerates the energy of the electron beam that has passed through the horizontal deflection electrode; a display element coated with phosphors of a plurality of colors that emit light when irradiated with the electron beam accelerated by the accelerating electrode; A switching pulse is generated in synchronization with a memory means for holding video signals of a plurality of colors which are sacplified for each picture element, and a deflection synchronization signal for horizontal division to irradiate the electron beam to the phosphors of the plurality of colors. and a switching means for sequentially taking out video signals of a plurality of colors from the memory means by the switching pulse, and a pulse width modulation of the reference signal according to the magnitude of the video signal output from the switching means, a modulation means for applying voltage to a control electrode, a plurality of white balance adjustment variable resistors provided corresponding to the plurality of colors, and a midpoint potential of each of the white balance adjustment variable resistors as input; It includes analog switches for each of the plurality of colors that are controlled on and off by switching pulses of the switching means, and the outputs of the plurality of analog switches are connected to the vertical focusing electrode via an impedance conversion circuit that commonly inputs the outputs of the plurality of analog switches. , an image display apparatus characterized in that a pulse having an amplitude adjusted by each of the white balance adjusting variable resistors is applied.
JP4751984A 1984-03-12 1984-03-12 Picture display device Granted JPS60191574A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4751984A JPS60191574A (en) 1984-03-12 1984-03-12 Picture display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4751984A JPS60191574A (en) 1984-03-12 1984-03-12 Picture display device

Publications (2)

Publication Number Publication Date
JPS60191574A JPS60191574A (en) 1985-09-30
JPH0337792B2 true JPH0337792B2 (en) 1991-06-06

Family

ID=12777355

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4751984A Granted JPS60191574A (en) 1984-03-12 1984-03-12 Picture display device

Country Status (1)

Country Link
JP (1) JPS60191574A (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60153687A (en) * 1984-01-24 1985-08-13 Matsushita Electric Ind Co Ltd Picture display device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60153687A (en) * 1984-01-24 1985-08-13 Matsushita Electric Ind Co Ltd Picture display device

Also Published As

Publication number Publication date
JPS60191574A (en) 1985-09-30

Similar Documents

Publication Publication Date Title
JPH0337792B2 (en)
JP2679827B2 (en) Image display device
JP2652387B2 (en) Image display device
JPH0567109B2 (en)
JPS6190591A (en) Picture display device
JPH0410277B2 (en)
JP2817149B2 (en) Image display device
JPH0434255B2 (en)
JPH0329351B2 (en)
JP2652386B2 (en) Image display device
JP2625698B2 (en) Image display device adjustment jig
JPH0524610B2 (en)
JPH045310B2 (en)
JPH0578987B2 (en)
JPH0339436B2 (en)
JPH0636585B2 (en) Image display device
JPH0329352B2 (en)
JPH0520033B2 (en)
JPH0582118B2 (en)
JPH0329358B2 (en)
JPH0665007B2 (en) Image display device
JPH0262995B2 (en)
JPH0570989B2 (en)
JPH06101848B2 (en) Image display device
JPH0563998B2 (en)