JPH0332359A - Multitransformer converter - Google Patents

Multitransformer converter

Info

Publication number
JPH0332359A
JPH0332359A JP16356089A JP16356089A JPH0332359A JP H0332359 A JPH0332359 A JP H0332359A JP 16356089 A JP16356089 A JP 16356089A JP 16356089 A JP16356089 A JP 16356089A JP H0332359 A JPH0332359 A JP H0332359A
Authority
JP
Japan
Prior art keywords
output
voltage
circuit
diode
switching element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP16356089A
Other languages
Japanese (ja)
Other versions
JP2517397B2 (en
Inventor
Shuichi Matsuda
修一 松田
Akira Muto
晃 武藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP1163560A priority Critical patent/JP2517397B2/en
Publication of JPH0332359A publication Critical patent/JPH0332359A/en
Application granted granted Critical
Publication of JP2517397B2 publication Critical patent/JP2517397B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

PURPOSE:To make it impossible to interfere in a main output circuit by the action of a stabilizing circuit of a slave output circuit by providing an insulating means to the slave output circuit. CONSTITUTION:A main output stabilizing circuit generates a rectangular ON/ OFF waveform in a normal pulse width control circuit PWM. A magnetic amplifier circuit as the slave output stabilizing circuit operates during the OFF period of switching elements Q, and the generation of transient voltage in a secondary winding n21 of the main output side is prevented by the action of diodes D1-D4 acting as insulation. According to the constitution, even if the main output side is in a state of light load, the slave output voltage is stabilized.

Description

【発明の詳細な説明】 〈産業−1−1の利用分野〉 本発明は複数の1〜ランスを有する電源装置に係り、特
に従出力側にマグアンプ(可飽和リアクl〜ル)を用い
て出力室J1−の安定化をする場合の改良に関する。
[Detailed Description of the Invention] <Field of Application for Industry-1-1> The present invention relates to a power supply device having a plurality of lances, and in particular, uses a mag-amp (saturable reactor) on the secondary output side to output power. This invention relates to improvements in stabilizing chamber J1-.

〈従来の技術〉 スイツチング状態は、例えば’111(]11−frO
QuencVswitchinq  power  5
upp!ies  ”  Chryssls  Gco
rac(191M)に説1すJされているように、フラ
イバック望、フォワード型及びプツシ、:、Lノ°ル型
の3形式に分卸される。このうちプツシ1プル型はフジ
ワード型をT7台耐重合わせなもので、両者を交B71
−に動作させている。
<Prior art> The switching state is, for example, '111(]11-frO
QuencVswitchinq power 5
Uppp! ies” Chryssls Gco
As described in RAC (191M), it is divided into three types: flyback type, forward type, and push-button, L-nole type. Of these, the Pushi 1 pull type is a combination of the Fujiward type with T7 weight resistance, and the two are crossed by B71.
− is operating.

第5図はプッシュプル型の電源装置の回路図で、ここで
は主出力E と従出力E。2の複数の出力端1 子を有する多出力型を示している。図において、コンバ
ータは)−ランスミl”l’2の二角をイfし、共通の
スイツチング素子QLQ2でオンオフ制御をしている。
Figure 5 is a circuit diagram of a push-pull type power supply device, in which the main output E and the slave output E are shown. A multi-output type having two or more output terminals is shown. In the figure, the converter is connected to two corners of ()-transmission l''l'2, and is controlled on/off by a common switching element QLQ2.

1〜ランス”I’ 1 、 ′V2の一次fllll 
!こは、直流電圧V inが印加され、スイッチング素
子Q1.Q2の入出力端子(1〜ランジスタの場合には
コレクタ端子とエミッタ端子、F E l”の場合には
ソース端子とドレイン端子をいう)力5直列に接F#!
されていると共に、的−列接&liされたコンーアンザ
CI、C2及びC3,C4がそれぞれ並列接続されてい
る。1ヘランス′I゛1の一次巻線n211は一端がス
イッチング素子Q1.Q2の中間接続点に接続され、1
(ハ端がコンデアザC3,C4の中間接続点に接続され
ている。
1 ~ Lance “I' 1, 'V2 primary flllll
! A DC voltage Vin is applied to the switching element Q1. Input/output terminals of Q2 (collector terminal and emitter terminal in the case of 1 to transistor, source terminal and drain terminal in the case of F E l) force 5 connected in series F#!
At the same time, the parallel connected circuits CI, C2, C3, and C4 are respectively connected in parallel. The primary winding n211 of the Herance'I'1 has one end connected to the switching element Q1. Connected to the intermediate connection point of Q2, 1
(The C end is connected to the intermediate connection point of the conde azas C3 and C4.

また1ヘランスT2の一次巻線n21は一端がスイッチ
ング素子Ql、Q2の中間接続点に接続され、曲端がコ
ンデンザCI、C2の中間接続点に接続されている。
Moreover, one end of the primary winding n21 of the first Herance T2 is connected to the intermediate connection point between the switching elements Ql and Q2, and the curved end is connected to the intermediate connection point between the capacitors CI and C2.

1−ランス゛1゛1の二次巻線r+124.]センター
タップをイfしており、両端はダイオード]−)11.
D12を介して共通に猛枕され、チラ1−クコイルl−
11で高周波数成分を除去してコンデンサC11により
平滑化し、然して十出力電圧E。1を得ている。主出力
電属E。1は図示しない主出力安定化回路によって、所
定の電J1:となるようにスイッチング素子QLQ2の
制御端子(l〜ランジスタの場合はベース端子、1−’
 l=: ′l”の場合はゲ−1〜端子)にスイッチン
グ制御f警−弓を送っている。
1-Secondary winding of lance 1-1 r+124. ]The center tap is connected, and both ends are diodes]-)11.
It is common through D12, and Chira 1-Kukoil-
11 removes high frequency components and smoothes them by capacitor C11, resulting in an output voltage E of 1. I got 1. Main output electric E. 1 is a control terminal of the switching element QLQ2 (l~base terminal in the case of a transistor, 1-'
When l=: 'l'', the switching control signal f is sent to the terminals (1 to 1).

1〜ランスT2の二次巻線1122はセンタータップを
イtしており、 一端は可飽和リアクトル5I121及
びダイオード1)21を介し、他端は可飽和リアク1〜
ルS H222及びタイオー ドD22を介して共通に
接オ、1され、チミ「−クコイルl721で高周波数成
分を除去してコンデアザC21に、しり平滑化し、然し
て従II力電ハ・E02を得ている。センタ タップと
タイオド■)21、■)22の共通接続点とは、ダイオ
ード■)23を用いて接続されている。従出力′IE圧
E。2は図示しないマグアンプl!!l ri+によ1
て、lゾ「>ヒの電j土となるように用飽和すアク1〜
ルS H,21、S R22の制御端イに制[す3を送
っている。
The secondary windings 1122 of lances T2 and T2 are center tapped, one end is connected to the saturable reactor 5I121 and the diode 1)21, and the other end is connected to the saturable reactor 1 to
The high frequency components are removed by the coil S H222 and the diode D22, and the high frequency components are removed by the coil S H222 and diode D22, and the edges are smoothed. The center tap and the common connection point of diodes ■) 21 and ■) 22 are connected using a diode ■) 23.Slave output 'IE pressure E.2 is connected to a mag amp l!!l ri+, not shown. Yo1
So, I'm going to saturate it so that it's the same as the electric field.
A control signal 3 is sent to the control end A of the control terminals S H, 21 and S R22.

このように構成された装置の動作を次に説明づる。第6
図は第5図の装置のスイッチング状態を説明する波形図
で、(ハ)は″−1次巻線n、12のA点に発生ずる電
圧V^、(B)はタイオー ド■)11、D12の共通
接続点13で発生する電圧V Bである。主出力安定化
ロ路は、通常パルス幅(1)WM)制御t−11j、1
路で、炉形のオンオフ波形を弁士さC゛ている。従出力
安定化四1烙であるマグアンプ団路はスイッチング索子
Qかオフの1(1j間に過渡型片を発生させている。言
い替えると、スイツチング素−r−Q 1 、 Q 2
のオフ期間に、1−ランスi” 1 、 ′r2に蓄え
られたエネルギを放出し1〜ランス間てエネルギのやり
取りを行なう現象が生じる。そ6=で、「電圧の跳わ返
り現象」がオフ期間に現り、るのである。
The operation of the device configured as described above will be explained next. 6th
The figure is a waveform diagram explaining the switching state of the device in Figure 5, (C) is the voltage V^ generated at point A of the primary winding n, 12, (B) is the diode ■) 11, This is the voltage VB generated at the common connection point 13 of D12.The main output stabilization path is normally pulse width (1) WM) control t-11j, 1
On the road, the furnace-shaped on-off waveform is shown. The mag-amp circuit, which is a secondary output stabilizing circuit, generates a transient type piece between the switching element Q and the OFF 1 (1j. In other words, the switching element -r-Q 1 , Q 2
During the off-period of , a phenomenon occurs in which the energy stored in lances i'' 1 and 'r2 is released and energy is exchanged between lances 1 and lances. It appears during the off period.

〈発明が解決しようとする課題〉 しかし、マグアンプ回路に起因する過渡電圧は整流平滑
化されて主出力電圧E。1の一部のエネルギとして使用
されるので、PWM制御回路の11i力するパルス幅が
従出力回路のない場合に比較して狭くなる。すると、こ
の影響が従出力[iil路に及んで、元来のパルス幅が
不足して規定の従出力電圧E02を出力できない場合が
あるという課題があった。
<Problems to be Solved by the Invention> However, the transient voltage caused by the mag-amp circuit is rectified and smoothed to the main output voltage E. 1, the pulse width of the PWM control circuit 11i is narrower than in the case without the slave output circuit. Then, this influence extends to the secondary output [iil path, and there is a problem that the original pulse width may be insufficient and the prescribed secondary output voltage E02 may not be output.

第7図はこの課題の説明図で、横軸に主:15力回路の
負荷本流I囲、縦軸に従H13力電圧E。2を示してい
る。主出力が軽兵荷状態で従t11力が重n荷状態のと
きこの現象か顕潜になる。この現象に関する文献として
、例えば1−I P P C(lligh frequ
encyPower  Converlion)  −
APlill  1987  PROC[FDINGS
p、 190かある。
Fig. 7 is an explanatory diagram of this problem, where the horizontal axis shows the load main current I of the 15-force circuit, and the vertical axis shows the H13-force voltage E. 2 is shown. This phenomenon occurs when the main output is in a light load state and the secondary force is in a heavy load state. Literature related to this phenomenon includes, for example, 1-I P P C (lligh freque
encyPower Conversion) -
APrill 1987 PROC[FDINGS
There are 190 p.

本発明はこのような課題を解決したもので、従出力回路
の安定化回路の動作が主出力回路に干渉しないマルチト
ランス・コンバータを提供することを[」的とする。
The present invention has solved these problems, and it is an object of the present invention to provide a multi-transformer converter in which the operation of the stabilizing circuit of the slave output circuit does not interfere with the main output circuit.

く課題を解決するだめの手段〉 このような目的を達成する木Jfx ’すJ aj:、
−族1!(1神−1路として、入力端子にYす:流電圧
(V in )の印加される第1のスイッチング素子(
Ql)と、この第1のスイッチング素子の出力端子と入
力端子が具通に接続され、コモンと出力端子が接続され
る第2のスイッチング素子(Q2)と、一端がこれらス
イッチング素子の共通接続点に接続され、他端が第1の
コンデンサ(C1)を介して直流電圧印加部に接続され
ると共に第2のコンデンサ(C2)を介して前記コモン
に接続される第1の一次巻線(n11)と、一端がこれ
らスイッチング素子の共通接続点に接続され、他端が第
3のコンデンサ(C3)を介して直流電圧印加部に接続
されると共に第4のコンデンサ(C,I)を介して前記
コモンに接続される第2の一次巻線(n、21)とをf
ltffえている。
This is the only way to solve the problem> A tree to achieve such a purpose
-family 1! (As 1 line - 1 line, the input terminal is Y: the first switching element to which the current voltage (V in ) is applied (
Ql), a second switching element (Q2) to which the output terminal and input terminal of this first switching element are directly connected, a common and an output terminal are connected, and one end is a common connection point of these switching elements. A first primary winding (n11) is connected to ), one end is connected to the common connection point of these switching elements, the other end is connected to the DC voltage application part via the third capacitor (C3), and via the fourth capacitor (C, I). the second primary winding (n, 21) connected to the common
ltff is rising.

また、主出力用の二次1則回路として、当該第1の一次
巻線に対応する二次巻線(n、12)に発生ずるスイッ
チング「言弓を整流平滑化して直流電圧(E01)を供
給する主yl力回路と、この主出力回路の:ll雷電圧
所定の電圧に安定化するパルス幅制御信号をプッシュプ
ル型の前記第1及び第2のスイッチング素子に供給する
主出力安定化ロ路とを有している。
In addition, as a secondary one-law circuit for the main output, the DC voltage (E01) is obtained by rectifying and smoothing the switching wave that occurs in the secondary winding (n, 12) corresponding to the first primary winding. a main output stabilizing circuit that supplies a pulse width control signal for stabilizing the lightning voltage to a predetermined voltage to the push-pull type first and second switching elements; It has a road.

さらに、従出力用の二次側回路として、当該第2の一次
巻線に対応する二次巻線(n22)に発生するスイッチ
ング信号を整流平滑化して直流電圧(E02)を供給す
る従出力回路と、この従jfj力回路のjH力雷電圧所
定の電圧に安定化するマグアンプ信号を前記二次巻線に
装着された可飽和リアクトルに供給する従H4′J力安
定化ロ路とを有している。
Furthermore, as a secondary side circuit for the secondary output, a secondary output circuit that rectifies and smoothes the switching signal generated in the secondary winding (n22) corresponding to the second primary winding and supplies a DC voltage (E02). and a slave H4'J force stabilization circuit that supplies a mag-amp signal for stabilizing the jH lightning voltage of this slave jfj force circuit to a predetermined voltage to a saturable reactor attached to the secondary winding. ing.

そして、前記第1及び第2のスイッチング素子の共通接
続点と前記第1及び第2の一次巻線の間にトランスの相
互干渉を絶縁する手段を設けたことを特徴としている。
The present invention is characterized in that means is provided between the common connection point of the first and second switching elements and the first and second primary windings to insulate mutual interference of the transformers.

く作 用〉 水弁[jJlの各構成要素はつき′の作用をする。主出
力用のF−次11’、l r’jl nは主、′11力
か所定の電圧になるように、パルス幅制御信シ3−を一
次測回路のスイッチング素子に供給している。従出力用
の二次1f!U 1.jl ll’ftは従出力か所定
の電圧となるように、可飽和リアクトルにマグアンプ回
路 主出力回路に供給されるエネルギは主出力間1洛で定め
られている。そこで、絶縁手段を設けて、従1、j、力
安定化回路の動作が主出力回路に影響しないようにして
、パルス幅を従出力回路のない場合と同程度に広く保持
する。然して、従出力ロ路には十分なパルス幅信号か供
給されるので、主出力か軽負荷状態でも従出力電圧の低
下することがない。
Each component of the water valve has the same function. The F-order 11', l r'jl n for the main output supplies a pulse width control signal 3- to the switching element of the primary measurement circuit so that the main output becomes the main power or a predetermined voltage. Secondary 1f for secondary output! U1. The energy supplied to the saturable reactor to the main output circuit of the mag-amp circuit is determined by one cycle between the main outputs so that jl ll'ft becomes the secondary output or a predetermined voltage. Therefore, an insulating means is provided to prevent the operation of the secondary force stabilizing circuit from affecting the main output circuit, and to maintain the pulse width as wide as in the case without the secondary output circuit. Since a sufficient pulse width signal is supplied to the secondary output low path, the secondary output voltage does not drop even when the main output is under a light load.

〈実施例〉 第1図は本発明の一実施例を示ず回路図である。<Example> FIG. 1 is a circuit diagram showing one embodiment of the present invention.

尚第1図において、荊記第5図と同一作用をするものに
は同−符弓をつけ説明を省略する。図において、PWM
は主出力型りに1.!;。1を安定化する制御回路で、
制御信号をスイッチング素子Q1.Q2の制御端子に送
っているが、その波形はプッシュプル型に対応している
。Ci” Lは従111力電圧”02を安定化するマグ
アンプ回路で、制御(6すをタイオド丁)25を介して
可飽和リアク1〜ル5R21に送ると共に、同し制御f
K ”’jをタイオー ドJ)26を介して可飽和リア
クトル5R22に送る。
In FIG. 1, those having the same function as those in FIG. In the figure, PWM
The main output type is 1. ! ;. In the control circuit that stabilizes 1,
The control signal is transmitted to switching element Q1. It is sent to the control terminal of Q2, but its waveform corresponds to a push-pull type. Ci"L is a mag-amp circuit that stabilizes the output voltage "02 of the slave 111, and sends it to the saturable reactors 1 to 5R21 via the control (6th output voltage) 25, and also controls the same control f
K"'j is sent to the saturable reactor 5R22 via the diode J)26.

ダイオード丁)1〜D4はトクンス’I’ 1 、 T
” 2の相互干渉を絶縁するものである。ダイオード1
)1はアノ−ドj則がスイッチング索子Q1のyl力翫
(子に接続され、カソードli、jlJが−・次巻線n
11に接H1:されている。タイオー ドD1はアノー
ド1則がスイッチング素子Q1の出力端子に接続され、
カソー ド叫か一次巻線n12に接続されている。ダイ
オードD3はアノ−ド(liりがダイオード1)1のカ
ソー ドll’lりと一次巻線n12の接続部に接続さ
れ、カソード測がスイッチング索子Q2の入力端子に長
続されている。タイオー ド1)4砒アノ−ド側がタイ
オー ドD2のカソー ド1則と一次巻線n、 21の
接続部に接続され、カソード測がスイツチング索子Q2
の入力端子に接続されている。
Diode D) 1 to D4 are Tokuns 'I' 1, T
” This is to insulate mutual interference of 2. Diode 1
) 1 is connected to the yl power wire (child) of the switching cable Q1, the anode j law is connected to the cathode li, jlJ is -・next winding n
11 is connected to H1:. The anode of diode D1 is connected to the output terminal of switching element Q1,
The cathode is connected to the primary winding n12. The diode D3 is connected to the junction between the anode (the diode 1) 1 and the primary winding n12, and the cathode is connected to the input terminal of the switching cable Q2. The anode side of the diode 1) is connected to the cathode 1 of the diode D2 and the connection between the primary windings n and 21, and the cathode measurement is connected to the switching cable Q2.
is connected to the input terminal of

このように桶成されt−、装置の動作を次に説明する。The operation of the apparatus thus constructed will now be described.

第2図は第1目の装置のスイッチング状態を説”Jlす
る波形図で、(^) Ll二次巻線n12のA点に発生
する本しトVへ、(B)はダイオードD11.1)12
1 の共通接続点Bで発生ずる電圧VBである。主j、lI
l力安定化回路は、通常パルス幅(II) W M >
制御141路で、矩形のオンオフ波形を発生させている
。従+1j力安定化回路であるマグアンプ回路はスイッ
チング素子Qがオフの期間に動作しているが、絶縁作用
をするタイオー II) 1〜l) 4の作用で、=l
−Fl力fli!lの二次巻線r121に過渡電月三か
発生することを防Iトシている。
Figure 2 is a waveform diagram explaining the switching state of the first device. )12
1 is the voltage VB generated at the common connection point B. Lord j, lI
The force stabilizing circuit usually has a pulse width (II) W M >
A control path 141 generates a rectangular on/off waveform. The mag-amp circuit, which is a secondary +1j force stabilizing circuit, operates during the period when the switching element Q is off, but due to the action of the insulation function II) 1 to l) 4, =l
-Fl force fli! This prevents the occurrence of transient voltages in the secondary winding r121 of I.

第3図は従出力電H−安定化の説明図で、キラ!輔に主
出力fil tNのft Jfr電流10ut、樅刺1
にtK出力’;n Lll−:。2を示している。主出
力がL経f−t 行#に態でも従出力が所定の電圧ト:
。2に安定1ヒされている。−次巻線n、21のスイッ
チング信5′3のパルス幅が充ろ)に確保できるからで
ある。
Figure 3 is an explanatory diagram of slave output voltage H-stabilization, and it's cool! Main output filtN ft Jfr current 10ut, fir 1
tK output';n Lll-:. 2 is shown. Even if the main output is in L line f-t row #, the secondary output is at the specified voltage.
. It is stable 1 hit in 2. - This is because the pulse width of the switching signal 5'3 of the next winding n, 21 can be ensured to be sufficient.

第I図は本発明の他の実施例の説明図である。FIG. I is an explanatory diagram of another embodiment of the present invention.

ダイオードI) 5はカソード叫が入力電圧V in印
加1則に接続され、アノード1則がスイノヂンク素了−
(32の人力f則に接続されている。タイオー ドD6
i、Jカソードtmjがスイッチング索子Q1の出力端
子に接続され、アノ−ドfit11か二1モン′に4娑
続されている。
The diode I) 5 has its cathode connected to the input voltage Vin, and its anode connected to the input voltage Vin.
(Connected to 32 human power f-law. Tyode D6
The i and J cathodes tmj are connected to the output terminals of the switching cable Q1, and are connected to the anodes fit11 and 21'.

 2 ダイオードD 5. D 6は目止ダイオードと呼ばれ
るもので、トランスがオフの場合にリセット電流か一次
I11に流れる力5、このリセッlへ電流をエネルギと
して回収して次のスイッチングに使用してエネルギ効率
を高めている。
2 Diode D 5. D6 is called a block diode, and when the transformer is off, the reset current or force 5 that flows to the primary I11 is recovered as energy and used for the next switching to increase energy efficiency. There is.

タイオー ドD27aJ、I次次巻線122のセンター
タップと可飽和リアク1ヘル5R21の間の巻線に設け
たタップにアノード1則が接続され、カソードflj!
Iはタイオー1< 1) 21、J)22の共通接続点
に接続されている。ダイオード1)28は、74次巻1
iQn22のセンタタップと+iJ飽和リアすl〜ルS
F!2の間の巻線に設けたタップにアノード1則か接続
され、カソードfltll !よダイオードT)21.
T)22の共通接続点に接続されている。このダイオ−
II)27、T)28は従出力回路の動作を円滑にさせ
る作用をする。
The anode 1 law is connected to the diode D27aJ, the tap provided on the winding between the center tap of the primary winding 122 and the saturable reactor 1 hell 5R21, and the cathode flj!
I is connected to the common connection point of Taioh1<1)21, J)22. Diode 1) 28 is 74th winding 1
iQn22 center tap and +iJ saturation rear S
F! The anode is connected to the tap provided on the winding between the two, and the cathode is connected to the tap provided on the winding between the two. Yo diode T)21.
T) connected to 22 common connection points. This diode
II) 27 and T) 28 serve to smooth the operation of the slave output circuit.

このように楊成すると、マルチ1−ランス・コンバータ
としてより安定した動作が行われる。
When configured in this way, more stable operation as a multi-lance converter is achieved.

尚上記実施例においては1−ランス’I’ 1 、 ’
T’ 2の一次側口路の絶縁手段としてダイオード1)
1〜1)4を示したが、本発明はこれに限定されるもの
ではなく、他のピーク性信シーノを吸収する素子ても5
Fい。
In the above embodiment, 1-lance 'I' 1, '
Diode 1) as an insulating means for the primary side outlet of T' 2)
1 to 1) 4 are shown, but the present invention is not limited to this, and elements that absorb other peak-related signals may also be used.
F.

〈発明の効果〉 以上説明したように、水弁[す1によれば各1〜ランス
の間の相互干渉を絶縁する回路を一次l111川+−i
l j/4に設εづたので、主出力fullが軽n荷状
態でも従出力電圧が安定するという効果がある。
<Effects of the Invention> As explained above, according to the water valve [S1, the circuit for insulating mutual interference between each lance and the lance is connected to the primary l111 river+-i.
Since l j /4 is set ε, there is an effect that the auxiliary output voltage is stabilized even when the main output full is lightly loaded.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例を示す■路間、第2図は第1
図の装置のスイッチング状態を説り1する波形図、第3
図は従呂力安定化の説明図、第<1図は本発明の他の実
施例の回路図、第5図は従来のプッシュプル型電源の回
路図、第6図は第5図の装置のスイッチング状態を説明
する波形図、第7図は従出力安定化の説り1図である。 01〜C4・−・コンデンサ、I) 1〜D4・・・タ
イオド(絶縁手段) 、n11. n21・・・−次巻
線、n、12n22・・・二次巻線、Ql、Q2・・・
スイッチング素子、5R11,5R21・・・可飽和リ
アク1〜ル、T 1、−I”2・・・−、d′)Q− 1( Σ 鳴 □ 占(1曲) 第 り 図 (A)Vs f−↑( 第 図 430−
Figure 1 shows one embodiment of the present invention;
1 Waveform diagram explaining the switching state of the device shown in Figure 3.
The figure is an explanatory diagram of slave force stabilization, Figure 1 is a circuit diagram of another embodiment of the present invention, Figure 5 is a circuit diagram of a conventional push-pull type power supply, and Figure 6 is the device of Figure 5. FIG. 7 is a waveform diagram explaining the switching state of , and FIG. 7 is a diagram illustrating the stabilization of the secondary output. 01~C4---Capacitor, I) 1~D4---Tiode (insulating means), n11. n21...-secondary winding, n, 12n22...secondary winding, Ql, Q2...
Switching element, 5R11, 5R21... Saturable reactor 1 ~ Le, T 1, -I"2...-, d') Q- 1 (Σ 音□ Divination (1 song) Fig. 1 (A) Vs f-↑( Figure 430-

Claims (2)

【特許請求の範囲】[Claims] (1)入力端子に直流電圧(V_i_n)の印加される
第1のスイッチング素子(Q1)と、 この第1のスイッチング素子の出力端子と入力端子が共
通に接続され、コモンと出力端子が接続される第2のス
イッチング素子(Q2)と、一端がこれらスイッチング
素子の共通接続点に接続され、他端が第1のコンデンサ
(C1)を介して直流電圧印加部に接続されると共に第
2のコンデンサ(C2)を介して前記コモンに接続され
る第1の一次巻線(n11)と、 一端がこれらスイッチング素子の共通接続点に接続され
、他端が第3のコンデンサ(C3)を介して直流電圧印
加部に接続されると共に第4のコンデンサ(C4)を介
して前記コモンに接続される第2の一次巻線(n21)
と、 当該第1の一次巻線に対応する二次巻線(n12)に発
生するスイッチング信号を整流平滑化して直流電圧(E
_0_1)を供給する主出力回路と、この主出力回路の
出力電圧を所定の電圧に安定化するパルス幅制御信号を
プッシュプル型の前記第1及び第2のスイッチング素子
に供給する主出力安定化回路と、 当該第2の一次巻線に対応する二次巻線(n22)に発
生するスイッチング信号を整流平滑化して直流電圧(E
_0_2)を供給する従出力回路と、この従出力回路の
出力電圧を所定の電圧に安定化するマグアンプ信号を前
記二次巻線に装着された可飽和リアクトルに供給する従
出力安定化回路と、 を備えた多出力のマルチトランス・コンバータにおいて
、 前記第1及び第2のスイッチング素子の共通接続点と前
記第1及び第2の一次巻線の間にトランスの相互干渉を
絶縁する手段を設けたことを特徴とするマルチトランス
・コンバータ。
(1) A first switching element (Q1) to which a DC voltage (V_i_n) is applied to the input terminal, the output terminal and input terminal of this first switching element are commonly connected, and the common and output terminal are connected. a second switching element (Q2), one end of which is connected to a common connection point of these switching elements, and the other end of which is connected to a DC voltage application section via a first capacitor (C1), and a second capacitor. The first primary winding (n11) is connected to the common via (C2), one end is connected to the common connection point of these switching elements, and the other end is connected to the DC via the third capacitor (C3). a second primary winding (n21) connected to the voltage application section and connected to the common via a fourth capacitor (C4);
Then, the switching signal generated in the secondary winding (n12) corresponding to the first primary winding is rectified and smoothed to obtain a DC voltage (E
_0_1); and a main output stabilization circuit that supplies the push-pull type first and second switching elements with a pulse width control signal that stabilizes the output voltage of the main output circuit to a predetermined voltage. A DC voltage (E
_0_2); a secondary output stabilizing circuit that supplies a mag-amp signal that stabilizes the output voltage of the secondary output circuit to a predetermined voltage to a saturable reactor attached to the secondary winding; In the multi-output multi-transformer converter, means is provided between a common connection point of the first and second switching elements and the first and second primary windings to isolate mutual interference of the transformers. A multi-transformer converter characterized by:
(2)前記絶縁手段は、前記第1のスイッチング素子の
出力端子と前記第1の一次巻線の間に装着された第1の
ダイオード(D1)と、前記第1のスイッチング素子の
出力端子と前記第2の一次巻線の間に装着された第2の
ダイオード(D2)と、一端が第1のダイオードと第1
の一次巻線の接続部に接続され他端が第2のスイッチン
グ素子の入力端子に接続された第3のダイオード(D3
)と、一端が第2のダイオードと第2の一次巻線の接続
部に接続され他端が第2のスイッチング素子の入力端子
に接続された第4のダイオード(D4)とを有すること
を特徴とする請求項1記載のマルチトランス・コンバー
タ。
(2) The insulating means includes a first diode (D1) installed between the output terminal of the first switching element and the first primary winding, and an output terminal of the first switching element. a second diode (D2) installed between the second primary winding;
A third diode (D3) is connected to the connection part of the primary winding and the other end is connected to the input terminal of the second switching element.
), and a fourth diode (D4), one end of which is connected to the connection between the second diode and the second primary winding, and the other end of which is connected to the input terminal of the second switching element. The multi-transformer converter according to claim 1.
JP1163560A 1989-06-26 1989-06-26 Multi-transform converter Expired - Lifetime JP2517397B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1163560A JP2517397B2 (en) 1989-06-26 1989-06-26 Multi-transform converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1163560A JP2517397B2 (en) 1989-06-26 1989-06-26 Multi-transform converter

Publications (2)

Publication Number Publication Date
JPH0332359A true JPH0332359A (en) 1991-02-12
JP2517397B2 JP2517397B2 (en) 1996-07-24

Family

ID=15776223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1163560A Expired - Lifetime JP2517397B2 (en) 1989-06-26 1989-06-26 Multi-transform converter

Country Status (1)

Country Link
JP (1) JP2517397B2 (en)

Also Published As

Publication number Publication date
JP2517397B2 (en) 1996-07-24

Similar Documents

Publication Publication Date Title
US9252656B2 (en) Bridgeless interleaved power factor correction circuit using a PFC inductor with quad-winding on a single core
US7969752B2 (en) Switching power supply device using current sharing transformer
US5896284A (en) Switching power supply apparatus with a return circuit that provides a return energy to a load
RU2638021C2 (en) Step-down voltage converter
US8854837B2 (en) Boost converter for reducing voltage stress
Guepfrih et al. Unidirectional step-up DC–DC converter based on interleaved phases, coupled inductors, built-in transformer, and voltage multiplier cells
US5740022A (en) Power factor improving circuit
Sugimoto et al. Bidirectional Isolated Ripple Cancel Dual Active Bridge Modular Multile vel DC-DC Converter
US4803610A (en) Switching power supply
US4931918A (en) Ringing choke converter
Aldosari et al. A High-Efficiency Isolated PFC AC–DC Topology with Reduced Number of Semiconductor Devices
US4530043A (en) DC switching voltage converter for multiplying an input DC voltage without increasing the switching conduction period
US6995547B2 (en) Low loss boost converter
JPH0332359A (en) Multitransformer converter
WO2021040355A2 (en) Intelligent transformer topology in which small power converter is added to conventional distribution transformer
US4261032A (en) High voltage CRT supply
US6845021B2 (en) Multi-output DC-DC converter
JP2000152626A (en) Stabilizing power source
KR102144616B1 (en) Isolation dc-dc converter using coupled-inductor
KR100532059B1 (en) Apparatus for generating voltage sag and swell
CN219087008U (en) DC conversion topology and power supply device
US20210159776A1 (en) Voltage clamp
JPH049033B2 (en)
US10164533B2 (en) Converter circuit for reducing a nominal capacitor voltage
JPS633224Y2 (en)