JPH03278967A - Thermal head - Google Patents

Thermal head

Info

Publication number
JPH03278967A
JPH03278967A JP2080406A JP8040690A JPH03278967A JP H03278967 A JPH03278967 A JP H03278967A JP 2080406 A JP2080406 A JP 2080406A JP 8040690 A JP8040690 A JP 8040690A JP H03278967 A JPH03278967 A JP H03278967A
Authority
JP
Japan
Prior art keywords
driver
output
power supply
thermal head
enable signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2080406A
Other languages
Japanese (ja)
Inventor
Yasuhiro Omoya
母家 靖弘
Kentaro Yagi
八木 謙太郎
Zenichi Oko
大古 善一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP2080406A priority Critical patent/JPH03278967A/en
Publication of JPH03278967A publication Critical patent/JPH03278967A/en
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

PURPOSE:To reduce a load a printing power source and to reduce a noise generated in a power source line by a method wherein delay circuits for an ENABLE signal imparting a timing for turning ON/OFF an output transistor are provided for one or more driver ICs. CONSTITUTION:A driver IC 1 is provided with output transistors Tr1-Trn. Gate input resistances R1-Rn are connected to the Tr1-Trn. Delay circuits 11 are disposed for every bit of the output transistor. In the driver IC1, an ENABLE signal EN inputted from an input terminal 7 is repeatedly delayed every time it passes through the delay circuit 11. Therefore, timings for actuating the output transistors Tr1-Trn are shifted for every bit. For a single ENABLE signal, output signals Do1-Don are made at variable timings with a time lag. In this manner, the fluctuation of an electric power supplied from a printing power source 2 is mitigated, and a noise generated in a power source line 3 is reduced.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明はサーマルヘッド発熱体を駆動する多数の出力
トランジスタを含む、複数のドライバーICを備えたサ
ーマルヘッドに関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a thermal head equipped with a plurality of driver ICs including a large number of output transistors for driving a thermal head heating element.

[発明の概要1 この発明は、サーマルヘッドにおいて、出力トランジス
タのON、OFFする時間を1bitごとあるいは複数
bitごと、またはドライバIC1個ごとあるいは複数
個ごとに異ならせることにより印字用電源の電源ライン
に発生するノイズを軽減させるようにしたものである。
[Summary of the Invention 1 This invention provides a power supply line for a printing power supply by varying the ON/OFF time of an output transistor for each bit or multiple bits, or for each driver IC or multiple driver ICs in a thermal head. This is designed to reduce the noise generated.

[従来の技術1 従来、印字用電源の電源ラインに発生するノイズを軽減
させるために、多数の出力トランジスタが同時にON、
OFFしても、印字用電源からの電力供給が間に合うよ
うに、サーマルヘッドにおける全ての出力トランジスタ
のON、OFF時間を均一に緩やかにすることでノイズ
を軽減させる技術が知られていた。
[Conventional technology 1] Conventionally, in order to reduce noise generated in the power supply line of the printing power supply, a large number of output transistors were turned on at the same time.
A known technique is to reduce noise by uniformly slowing down the ON and OFF times of all output transistors in a thermal head so that even if the thermal head is turned OFF, power can be supplied from the printing power supply in time.

第2図に従来のドライバーIC及び周辺回路の構成図を
示す、出力トランジスタTri〜Trnのゲートに入力
する抵抗R1〜Rnを均一に大きくすることで全ての出
力トランジスタのON、OFF時間を緩やかにして、電
源ライン3に発生するノイズを軽減させようとしている
Figure 2 shows a configuration diagram of a conventional driver IC and peripheral circuits. By uniformly increasing the resistors R1 to Rn input to the gates of output transistors Tri to Trn, the ON and OFF times of all output transistors are made gradual. This is intended to reduce the noise generated on the power supply line 3.

第3図には従来のドライバーICにおいて、出力トラン
ジスタTri 〜TrnがON、OFFした場合の電源
ラインの電圧変動を示している。出力信号Dol〜Do
nが同時に変化しているため、急激な電力供給ができず
に電源ライン3にノイズが発生している場合を示してい
る。
FIG. 3 shows the voltage fluctuation of the power supply line when the output transistors Tri to Trn are turned on and off in a conventional driver IC. Output signal Dol~Do
This shows a case where noise is generated in the power supply line 3 because sudden power cannot be supplied because n is changing at the same time.

[発明が解決しようとする課題1 しかし、従来のサーマルヘッドは、出力トランジスタの
ON、OFF時間を緩やかにするために、全ての出力ト
ランジスタのゲートに入力するゲート入力抵抗を大きく
したり、前記ゲートに接続する容量を大きくしても、同
時にON、OFFするbit数が増加すれば、電源ライ
ンに発生するノイズはそれに合せて大きくなるという欠
点があったに の発明は、従来のこのような欠点を解決するために、同
時にON、OFFするbit数が増加しても、電源ライ
ンに発生するノイズはそれに合せて大きくはならず、複
数bitが同時にON、OFFした場合でも電源ライン
に発生するノイズを大幅に軽減させたサーマルヘッドを
得ることを目的としている。
[Problem to be Solved by the Invention 1] However, in conventional thermal heads, in order to slow down the ON/OFF time of the output transistors, the gate input resistance input to the gates of all output transistors is increased, or the gate input resistance is increased. Even if the capacitance connected to the power line is increased, if the number of bits that are turned ON and OFF at the same time increases, the noise generated in the power supply line increases accordingly. In order to solve this problem, even if the number of bits that are turned on and off at the same time increases, the noise generated on the power line does not increase accordingly, and even when multiple bits are turned on and off at the same time, the noise generated on the power line increases. The aim is to obtain a thermal head that significantly reduces the

[課題を解決するための手段] 上記問題点を解決するために、この発明は出力トランジ
スタのON、OFFするタイミングを与えるイネーブル
信号に、1bitごとあるいは複数bitごと、または
ドライバーIC1個ごとあるいは複数個ごとに遅延回路
を入れて、同時に複数の出力トランジスタがON、OF
Fしても電源ラインに発生するノイズを大幅に軽減させ
るようにした。
[Means for Solving the Problems] In order to solve the above-mentioned problems, the present invention provides an enable signal that provides ON/OFF timing of output transistors for each bit or multiple bits, or for each driver IC or multiple driver ICs. By inserting a delay circuit for each output transistor, multiple output transistors are turned on and off at the same time.
The noise generated in the power line is significantly reduced even when the power is turned on.

[作用] 上記のように構成されたサーマルヘッドを用いて、複数
の出力トランジスタが同時にON、OFFした場合、イ
ネーブル信号の入力に対して、遅延回路によって発生す
る遅延時間だけ出力トランジスタがON、OFFするタ
イミングが異なるため、印字用電源にかかる負荷は時間
分割され、複数bit同時にON、OFFすることによ
って発生する電源ラインのノイズの増大を抑えることが
できるのである。
[Operation] When a plurality of output transistors are turned on and off at the same time using the thermal head configured as described above, the output transistors are turned on and off for the delay time generated by the delay circuit in response to the input of the enable signal. Since the timings for printing are different, the load on the printing power supply is time-divided, and it is possible to suppress an increase in noise in the power supply line caused by turning on and off multiple bits at the same time.

[実施例] 以下に、この発明の実施例を図面にもとづいて証明する
[Example] Hereinafter, an example of the present invention will be demonstrated based on the drawings.

第1図は本発明のドライバーIC及び周辺回路の第1実
施例の構成図を示している。
FIG. 1 shows a configuration diagram of a first embodiment of a driver IC and peripheral circuit of the present invention.

ドライバーICIは出力トランジスタTri〜Trnを
有し、それらTri−Trnにゲート入力抵抗R1−R
nが接続されている。
The driver ICI has output transistors Tri-Trn, and gate input resistors R1-R to these Tri-Trn.
n is connected.

出力トランジスタTrl=TrnのON、OFF状態は
ラッチ5から出力されるデータD1〜Dnと、入力端子
7から入力されるイネーブル信号ENの論理によって決
定される。ラッチ5に入力されるデータは入力端子9か
ら入力されるシリアル信号SIがシフトレジスタ6を通
してパラレル信号に変換されシフトレジスタ出力信号F
l〜Fnの信号となり、入力端子8から入力されるラッ
チ信号LAによってラッチされる。
The ON/OFF state of the output transistor Trl=Trn is determined by the logic of the data D1 to Dn output from the latch 5 and the enable signal EN input from the input terminal 7. The data input to the latch 5 is obtained by converting the serial signal SI input from the input terminal 9 into a parallel signal through the shift register 6, and converting the data into a shift register output signal F.
The signals 1 to Fn are latched by the latch signal LA input from the input terminal 8.

入力端子10から入力されるクロック信号CLはSI信
号をシフトレジスタ6に入力する際のシフトクロックで
ある。
The clock signal CL input from the input terminal 10 is a shift clock when inputting the SI signal to the shift register 6.

出力端子12から出力されるシリアルアウト信号SOは
ドライバーICを継続接続するための出力信号である。
The serial out signal SO output from the output terminal 12 is an output signal for continuously connecting the driver IC.

遅延口Bllは出力トランジスタのlbi tごとに、
配置されている。
The delay port Bll is set for each lbit of the output transistor,
It is located.

このように構成されたドライバーICIにおいて、入力
端子7から入力されたイネーブル信号ENは遅延回路1
1を通過する度に遅延を重ねるため、出力トランジスタ
Tri〜Trnを動作させるタイミングが、bitごと
にずれていくことになる。第4図はこのときの電源ライ
ンの電圧変動を示している。1度のイネーブル信号EN
に対して、出力信号D○1〜Donは時間がずれて変化
していく、このため印字用電源2から供給される電力は
緩やかな変動となり、電源ライン3に見られるノイズは
軽度なものとなる。
In the driver ICI configured in this way, the enable signal EN input from the input terminal 7 is sent to the delay circuit 1.
Since the delay is repeated each time the signal 1 is passed, the timing at which the output transistors Tri to Trn are operated is shifted bit by bit. FIG. 4 shows the voltage fluctuation of the power supply line at this time. One-time enable signal EN
On the other hand, the output signals D○1 to Don change with time lag, so the power supplied from the printing power supply 2 fluctuates slowly, and the noise seen in the power supply line 3 is mild. Become.

第1図においては遅延回路11は出力トランジスタ1b
itごとに配置されているが、複数bltごと、例えば
2bitごと、3bitごと等でも同様の効果が得られ
る。また原則的に配置しなくても良い。
In FIG. 1, the delay circuit 11 is the output transistor 1b.
Although it is arranged for each bit, the same effect can be obtained even if it is arranged for each plurality of blts, for example, every 2 bits, every 3 bits, etc. Also, in principle, it is not necessary to arrange it.

第5図は、本発明のドライバーIC及び周辺回路の第2
の実施例の構成図を示している。ドライバーIC1の1
個ごとに遅延回路14を入れた場合である。
FIG. 5 shows a second diagram of the driver IC and peripheral circuit of the present invention.
1 shows a configuration diagram of an embodiment of the invention. Driver IC1-1
This is a case where a delay circuit 14 is inserted for each.

入力端子13から入力されたイネーブル信号ENは遅延
回路14を通過する度に遅延を重ねるため、ドライバー
ICIごとに出力トランジスタを動作させるタイミング
がずれていくことになる。
Since the enable signal EN inputted from the input terminal 13 is delayed each time it passes through the delay circuit 14, the timing at which the output transistor is operated is shifted for each driver ICI.

このため印字用電源2から供給される電力は緩やかな変
動となり、電源ライン3に見られるノイズは軽度なもの
となる。
Therefore, the power supplied from the printing power supply 2 fluctuates slowly, and the noise seen in the power supply line 3 becomes light.

第6図は1本発明のドライバーIC及び周辺回路の第3
の実施例の構成図を示している。ドライバーICIの中
に遅延回路15を入れ遅延回路15を通過したイネーブ
ル信号ENがさらにドライバーICの外にある遅延回路
16を通過して継続接続されたドライバーICIに入力
された場合であるにの場合も第5図で得られた効果が同
様に得られ、電源ライン3に見られるノイズは軽度なも
のとなる。
Figure 6 shows the third example of the driver IC and peripheral circuit of the present invention.
1 shows a configuration diagram of an embodiment of the invention. In this case, a delay circuit 15 is inserted into the driver ICI, and the enable signal EN that has passed through the delay circuit 15 further passes through a delay circuit 16 outside the driver IC and is input to the continuously connected driver ICI. Also, the effect obtained in FIG. 5 can be obtained in the same way, and the noise seen in the power supply line 3 becomes mild.

第6図においては遅延回路15.16両方をドライバー
IC1個ごとに配置しているが、遅延回路15のみの継
続接続あるいは遅延回路16のみの継続接続でも同様の
効果が得られる。また、ドライバーIC1個ごとではな
く、複数個ごとでも同様の効果が得られる。また、規則
定な配置にする必要もない。
In FIG. 6, both delay circuits 15 and 16 are arranged for each driver IC, but the same effect can be obtained by continuously connecting only the delay circuit 15 or only the delay circuit 16. Moreover, the same effect can be obtained not only for each driver IC but also for each plurality of driver ICs. Further, it is not necessary to arrange them in a regular manner.

以上のように電源ラインのノイズを軽減することはノイ
ズによって発生するラッチ5あるいはシフトレジスタ6
等のロジック系回路の誤動作を防止することになる。ま
た、サーマルヘッドがファクシミリ、プリンタ等へ組み
込まれた場合、CPU等へのノイズ混入を防止すること
になる。
As mentioned above, to reduce the noise on the power supply line, the latch 5 or shift register 6 generated by the noise can be reduced.
This prevents malfunctions of logic circuits such as the following. Further, when the thermal head is incorporated into a facsimile machine, printer, etc., it prevents noise from entering the CPU, etc.

印字用電源2の小型化によって発生しやすくなる電源ラ
インノイズがおさえられるため、印字用電源の小型化に
も寄与する。
Since the power supply line noise that is likely to occur due to the miniaturization of the printing power supply 2 is suppressed, it also contributes to the miniaturization of the printing power supply.

〔発明の効果〕〔Effect of the invention〕

この発明は、以上説明したように、出力トランジスタの
ON、OFFするタイミングを与えるイネーブル信号に
、1bitごとあるいは複数bitごと、またはドライ
バーIC1個ごとあるいは複数個ごとに遅延回路を入れ
るという簡単な構造で、出力トランジスタのON、OF
F時の印字用電源への負荷を軽減し、電源ラインに発生
するノイズを軽減させることに効果がある。
As explained above, the present invention has a simple structure in which a delay circuit is inserted for each bit or multiple bits, or for each driver IC or multiple driver ICs, in the enable signal that provides the ON/OFF timing of the output transistor. , output transistor ON/OF
This is effective in reducing the load on the printing power supply during F time and reducing the noise generated in the power supply line.

【図面の簡単な説明】 第1図は1本発明のドライバーIC及び周辺回路の第1
実施例の構成図、第2図は従来のドライバーIC及び周
辺回路の構成図。 第3図は、第2図の回路の動作を説明するための波形図
。 第4図は第1図の回路の動作を説明するための波形図で
ある。 第5図は本発明のドライバーIC及び周辺回路の第2実
施例の構成図。 第6図は本発明のドライバーIC及び周辺回路の第3実
施例の構成図である。 1 ・ ・ ・ 2 ・ ・ ・ 3 ・ ・ ・ 4 ・ ・ ・ 5 ・ ・ ・ 6 ・ ・ ・ 7 ・ ・ ・ 8 ・ ・ ・ 9 ・ ・ ・ l O・ ・ ・ 11  ・ ・ ・ l 2 ・ ・ ・ 13 ・ ・ ・ 14〜16 EN  ・ ・ ・ LA  ・ ・ ・ SI  ・ ・ ・ ・ドライバーIC ・印字用電源 ・電源ライン ・サーマルヘッド発熱体 ・ラッチ ・シフトレジスタ ・イネーブル信号EN入力端子 ・ラッチ信号LA入力端子 ・シリアル信号SI入力端子 ・クロック信号CL入力端子 ・遅延回路 ・シリアルアウト信号SO出力端子 ・イネーブル信号EN入力端子 ・遅延回路 ・イネーブル信号 ・ラッチ信号 ・シリアル信号 CL・・・・クロック信号 DolA−Don ・・・・出力信号 Tri−Trn ・・・・出力トランジスタ R1−Rn・ゲート入力抵抗 D1〜Dn・ラッチ出力信号 F1〜Fn・シフトレジスタ出力信号 SO・・・・シリアルアウト信号
[BRIEF DESCRIPTION OF THE DRAWINGS] FIG. 1 shows a first diagram of a driver IC and peripheral circuit of the present invention.
FIG. 2 is a configuration diagram of a conventional driver IC and peripheral circuits. FIG. 3 is a waveform diagram for explaining the operation of the circuit of FIG. 2. FIG. 4 is a waveform diagram for explaining the operation of the circuit of FIG. 1. FIG. 5 is a configuration diagram of a second embodiment of the driver IC and peripheral circuit of the present invention. FIG. 6 is a configuration diagram of a third embodiment of the driver IC and peripheral circuit of the present invention. 1 ・ ・ ・ 2 ・ ・ ・ 3 ・ ・ ・ 4 ・ ・ ・ 5 ・ ・ ・ 6 ・ ・ ・ 7 ・ ・ ・ 8 ・ ・ ・ 9 ・ ・ ・ l O・ ・ ・ 11 ・ ・ ・ l 2 ・ ・ ・13 ・ ・ ・ 14 to 16 EN ・ ・ ・ LA ・ ・ ・ SI ・ ・ ・ ・ Driver IC ・Printing power supply・Power line・Thermal head heating element・Latch・Shift register・Enable signal EN input terminal・Latch signal LA input Terminal/Serial signal SI input terminal/Clock signal CL input terminal/Delay circuit/Serial out signal SO output terminal/Enable signal EN input terminal/Delay circuit/Enable signal/Latch signal/Serial signal CL...Clock signal DolA- Don... Output signal Tri-Trn... Output transistor R1-Rn, gate input resistance D1-Dn, latch output signal F1-Fn, shift register output signal SO... Serial out signal

Claims (1)

【特許請求の範囲】[Claims] サーマルヘッド発熱体を駆動する多数の出力トランジス
タを含む複数のドライバーICを備えたサーマルヘッド
において、前記出力トランジスタのON、OFFする時
間を1bitごとあるいは複数bitごと、またはドラ
イバーIC1個ごとあるいは複数個ごとに異ならせるこ
とにより、前記サーマルヘッド発熱体へ電力を供給する
印字用電源の電源ラインに前記出力トランジスタのON
、OFFによって発生するノイズを軽減させることを特
徴とするサーマルヘッド。
In a thermal head equipped with a plurality of driver ICs including a large number of output transistors that drive a thermal head heating element, the ON/OFF time of the output transistors is set for each bit or multiple bits, or for each driver IC or multiple driver ICs. By making the power supply line of the printing power supply that supplies power to the thermal head heating element different, the output transistor is turned on.
, a thermal head characterized by reducing noise generated by turning off.
JP2080406A 1990-03-28 1990-03-28 Thermal head Pending JPH03278967A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2080406A JPH03278967A (en) 1990-03-28 1990-03-28 Thermal head

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2080406A JPH03278967A (en) 1990-03-28 1990-03-28 Thermal head

Publications (1)

Publication Number Publication Date
JPH03278967A true JPH03278967A (en) 1991-12-10

Family

ID=13717415

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2080406A Pending JPH03278967A (en) 1990-03-28 1990-03-28 Thermal head

Country Status (1)

Country Link
JP (1) JPH03278967A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995028283A1 (en) * 1994-04-15 1995-10-26 Rohm Co., Ltd. Thermal print head, driving ic used therefor, and control method of thermal print head
JP2008207357A (en) * 2007-02-23 2008-09-11 Mitsumi Electric Co Ltd Thermal head driving circuit and printer using the same
JP2009101585A (en) * 2007-10-23 2009-05-14 Seiko Epson Corp Thermal head driver, thermal head, electronic equipment, printing system, and layout method of thermal head driver and thermal head

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995028283A1 (en) * 1994-04-15 1995-10-26 Rohm Co., Ltd. Thermal print head, driving ic used therefor, and control method of thermal print head
US5729275A (en) * 1994-04-15 1998-03-17 Rohm Co. Ltd. Thermal printhead, drive IC for the same and method for controlling the thermal printhead
JP2008207357A (en) * 2007-02-23 2008-09-11 Mitsumi Electric Co Ltd Thermal head driving circuit and printer using the same
JP2009101585A (en) * 2007-10-23 2009-05-14 Seiko Epson Corp Thermal head driver, thermal head, electronic equipment, printing system, and layout method of thermal head driver and thermal head

Similar Documents

Publication Publication Date Title
EP1754611B1 (en) Thermal printer
US20110058008A1 (en) Element substrate for recording head, recording head, head cartridge, and recording apparatus
CA2136931A1 (en) Thermal Head Apparatus
US6476839B1 (en) Thermal printer and heat history control method
JPH03278967A (en) Thermal head
JPH03166966A (en) Printing element drive circuit device
JP2637977B2 (en) Driver circuit and driving method thereof
US5377159A (en) Improved method and circuit for historical control of thermal printing
JPH08152596A (en) Liquid crystal driving circuit
JP2737121B2 (en) Drive circuit
JP3154789B2 (en) Thermal head drive circuit and thermal head
JP5217359B2 (en) Thermal head driver, thermal head, electronic device and printing system, and thermal head driver and thermal head layout method
EP0552719A2 (en) Thermal head driving circuit
JPH09300621A (en) Ink jet recording head
JPH04259572A (en) Thermal printer drive ic
JPS6024967A (en) Driver mounting type thermal head driving circuit
JP2500158Y2 (en) Thermal recording device
JPH05110266A (en) Driver circuit
JPH11320982A (en) Printer
JPH03153368A (en) Thermal head
JP2740603B2 (en) Semiconductor chip for driving recording head and recording head driving device
JPH0811345A (en) Led printing head
JPS63185651A (en) Thermal head
JPH0542704A (en) Thermal head drive circuit and printing device
JP2000185423A (en) Integrated circuit for driving thermal head