JPH0325072B2 - - Google Patents

Info

Publication number
JPH0325072B2
JPH0325072B2 JP58130350A JP13035083A JPH0325072B2 JP H0325072 B2 JPH0325072 B2 JP H0325072B2 JP 58130350 A JP58130350 A JP 58130350A JP 13035083 A JP13035083 A JP 13035083A JP H0325072 B2 JPH0325072 B2 JP H0325072B2
Authority
JP
Japan
Prior art keywords
image
clock
signal
frequency
timing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58130350A
Other languages
Japanese (ja)
Other versions
JPS6022867A (en
Inventor
Mitsuhiko Yamada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dainippon Screen Manufacturing Co Ltd
Original Assignee
Dainippon Screen Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dainippon Screen Manufacturing Co Ltd filed Critical Dainippon Screen Manufacturing Co Ltd
Priority to JP58130350A priority Critical patent/JPS6022867A/en
Priority to US06/629,713 priority patent/US4651225A/en
Priority to DE19843426228 priority patent/DE3426228A1/en
Priority to FR848411420A priority patent/FR2549669B1/en
Priority to GB08418462A priority patent/GB2145299B/en
Publication of JPS6022867A publication Critical patent/JPS6022867A/en
Publication of JPH0325072B2 publication Critical patent/JPH0325072B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/36Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device for synchronising or phasing transmitter and receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/387Composing, repositioning or otherwise geometrically modifying originals
    • H04N1/393Enlarging or reducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Editing Of Facsimile Originals (AREA)
  • Image Processing (AREA)
  • Facsimile Scanning Arrangements (AREA)

Description

【発明の詳細な説明】 本発明は、製版用カラースキヤナあるいはフア
クシミリ等の画像走査複製装置に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an image scanning and duplicating apparatus such as a color scanner for plate making or a facsimile machine.

カラースキヤナでは、原画を走査して光電変換
手段によつて画像信号を得、さらにそれをサンプ
リングによつて量子化信号とした後に、所定のデ
イジタル画像処理が行なわれている。
In a color scanner, an original image is scanned to obtain an image signal using a photoelectric conversion means, which is then converted into a quantized signal by sampling, and then predetermined digital image processing is performed.

従来のカラースキヤナーにおいては、画像複製
における条件のうち、絵柄のサンプリング単位、
即ち画素の大きさは、正方形である必要がなかつ
たため、複製倍率のみによつて、サンプリング速
度(サンプリング周波数)を決定すればよく、走
査線幅を変えても、サンプリング速度を変化させ
ることは、必要としなかつた。
In conventional color scanners, among the conditions for image duplication, the sampling unit of the pattern,
In other words, since the size of the pixel did not have to be square, the sampling rate (sampling frequency) could be determined only by the replication magnification, and even if the scanning line width was changed, the sampling rate could be changed. I didn't need it.

しかしながら、レイアウトスキヤナーのように
サンプリングされ色補正等を施された画素を、い
つたんデイスクメモリー等の大容量メモリーに収
納し、レイアウト処理部での像の回転等を行うた
めには、画素の形が正方形であることが、極めて
望ましい。
However, in order to quickly store pixels that have been sampled and subjected to color correction, etc. in a layout scanner into a large-capacity memory such as a disk memory, and perform image rotation in the layout processing section, it is necessary to A square shape is highly desirable.

これについて、さらに詳しく説明する。第1図
は、サンプング単位を示す図である。第1図にお
いて、矢印がドラムの回転による主走査方向であ
る。第1図a,bは、従来のカラースキヤナーの
場合であり、走査線をL′線/cmとすると、10/L′= w(mm)で決まる寸法が走査線幅である。この幅
は、画像の再現のための解像性の要求や、スクリ
ーン線数に従つて変化させるものである。いま、
幅w1とw2の2種の走査線で走査したとしても、
従来であれば、走査方向のサンプリングピツチe
は、変化させる必要がなく、常に一定であればよ
かつた。しかし、上記のような正方形画素が要求
される場合には、第1図c,dの如く、走査線幅
がw1とw2と変るに従つて、走査方向のサンプリ
ングピツチも、走査幅と等しいw1、w2とする必
要がある。
This will be explained in more detail. FIG. 1 is a diagram showing sampling units. In FIG. 1, the arrow indicates the main scanning direction due to the rotation of the drum. FIGS. 1a and 1b show the case of a conventional color scanner. If the scanning line is L' line/cm, then the scanning line width is determined by 10/L'=w (mm). This width is changed according to the resolution requirements for image reproduction and the number of screen lines. now,
Even if you scan with two types of scanning lines with widths w 1 and w 2 ,
Conventionally, the sampling pitch e in the scanning direction
does not need to be changed; it is sufficient if it remains constant. However, when square pixels as described above are required, as the scanning line width changes from w 1 to w 2 as shown in Figure 1c and d, the sampling pitch in the scanning direction also changes with the scanning width. It is necessary to make w 1 and w 2 equal.

このような必要性は、スクリーン線数や、走査
線数の変化に対処するために生ずるものである
が、このような場合、それに対応して、画像処理
部を異るスループツトに対して動作させねばなら
ないという問題が生ずる。
This need arises to cope with changes in the number of screen lines and the number of scanning lines, and in such cases, it is necessary to operate the image processing unit at different throughputs. The problem arises that it must be done.

すなわち、処理するべき画像データの転送速度
が変化するため、演算モジユール毎に、必要な条
件に応じて、異なるタイミング信号を与えなくて
はならないこととなる。
That is, since the transfer speed of image data to be processed changes, different timing signals must be given to each calculation module depending on the necessary conditions.

しかし、種々の分解条件に合わせて、タイミン
グ発生回路で、幾多ものタイミング信号を発生さ
せ、各演算モジユールに送ることは、タイミング
信号ラインが多くなり、各クロツクの遅れ等が生
じ、実施上の困難さを伴う。
However, it is difficult to generate a large number of timing signals in a timing generation circuit and send them to each calculation module according to various disassembly conditions because the number of timing signal lines increases, causing delays in each clock, etc. Accompanied by.

従来は、演算モジユール数が少ない場合を、例
えば、B、G、R信号を入力として、3次元ルツ
クアツプテーブルにより、すべての色調修正計算
をしてしまうような、カラースキヤナーにおいて
は、特に問題は生じなかつたが、いろいろな機能
が付加されたマルチCPU等による演算モジユー
ルが数多くなつてくると、上記方法では、実施困
難となる。例えば、演算モジユール1つで3種の
クロツクを必要とするとして、モジユールが5種
あると、15種のクロツクが必要となる。さらに分
解条件により、15種の基本タイミンングの切りか
えが必要でれば、クロツク発生回路では、15種の
クロツクを、15通り作る必要あり、回路がぼう大
となる。
Conventionally, when the number of calculation modules is small, for example, B, G, and R signals are input, and all color tone correction calculations are performed using a 3D lookup table, which is particularly problematic in color scanners. However, as the number of calculation modules such as multi-CPUs with various functions increases, the above method becomes difficult to implement. For example, if one calculation module requires three types of clocks, if there are five types of modules, 15 types of clocks are required. Furthermore, if it is necessary to switch between 15 types of basic timing depending on the disassembly conditions, the clock generation circuit will need to create 15 different types of clocks, making the circuit large.

各演算モジユール自体で、システムクロツクか
ら必要なクロツクを作るタイミング部をそれぞれ
持つ方法も考えられる。しかし、各演算モジユー
ル間では、そのシステムクロツクにより、分周し
たり、あるいは逓倍したりして、必要なクロツク
を作り出すため、何種類ものシステムクロツクが
必要となる。そのため、特に逓倍においては、そ
の数だけ逓倍回路を必要とし、又クロツク発生回
路でそれを作り、すべてに与えることも、実用上
複雑になる。
It is also conceivable that each calculation module itself has its own timing section that generates the necessary clock from the system clock. However, between each arithmetic module, several types of system clocks are required because the frequency is divided or multiplied depending on the system clock to create the necessary clock. Therefore, especially in multiplication, it is necessary to have multiplier circuits corresponding to the number of clocks, and it becomes complicated in practice to create the same number of multiplier circuits using a clock generation circuit and apply them to all the clocks.

従つて、どのような場合でも、画像処理部は、
一定のスループツトで動作するようにすること
が、極めて望ましい。
Therefore, in any case, the image processing section
It is highly desirable to operate at a constant throughput.

本発明は、上記事情に鑑みてなされたもので、
画像処理装置が一定のスループツトでしか動作し
えない場合、あるいは、一定のスループツトで動
作させることが、回路構成上好ましい場合に、原
画走査によつて得たデイジタル画像信号のデータ
移送速度や、画像記録部におけるデータ移送速度
が変更されても、一定のシステムクロツクを供給
して、動作可能とした画像走査複製装置を提供す
ることを目的とするものである。
The present invention was made in view of the above circumstances, and
When the image processing device can only operate at a constant throughput, or when operating at a constant throughput is preferable due to the circuit configuration, the data transfer speed of the digital image signal obtained by scanning the original image, It is an object of the present invention to provide an image scanning and duplicating apparatus which can operate by supplying a constant system clock even if the data transfer speed in the recording section is changed.

以下、本発明の一実施例について、図面を参照
しながら説明する。
An embodiment of the present invention will be described below with reference to the drawings.

第2図は、本発明による製版用カラースキヤナ
の一例を示す構成概略図で、原画走査装置におけ
る原画シリンダ1Aと、画像複製記録装置におけ
る記録シリンダ1Bは、モータ2をもつて同軸に
回転され、原画シリンダ1Aには原画3が、また
記録シリンダ1Bには感光材料4が、それぞれ装
着されている。
FIG. 2 is a schematic configuration diagram showing an example of a color scanner for plate making according to the present invention. The original image cylinder 1A in the original image scanning device and the recording cylinder 1B in the image duplication recording device are coaxially rotated by a motor 2, and the original image is rotated coaxially by a motor 2. An original picture 3 is mounted on the cylinder 1A, and a photosensitive material 4 is mounted on the recording cylinder 1B.

原画3は、原画シリンダ1Aの回転により、ピ
ツクアツプヘツド5をもつて主走査方向に光電走
査され、かつモータ6と送りネジ7で、ピツクア
ツプヘツド5をシリンダ1Aの軸線方向へ送るこ
とにより、副走査方向に走査される。
The original image 3 is photoelectrically scanned in the main scanning direction with the pick up head 5 by rotation of the original image cylinder 1A, and is scanned in the sub scanning direction by sending the pick up head 5 in the axial direction of the cylinder 1A using the motor 6 and feed screw 7. scanned in the direction.

フイルム等の感光材料4も、同様に、記録シリ
ンダ1Bの回転により、記録ヘツド8をもつて主
走査方向に露光走査され、かつ、モータ9と送り
ネジ10で、記録ヘツド8をシリンダ1Bの軸線
方向へ送ることにより、副走査方向に走査され
る。
Similarly, the photosensitive material 4 such as a film is exposed and scanned in the main scanning direction with the recording head 8 by the rotation of the recording cylinder 1B, and the recording head 8 is moved along the axis of the cylinder 1B by the motor 9 and the feed screw 10. By sending it in the direction, it is scanned in the sub-scanning direction.

ピツクアツプヘツド5が原画3を光電走査して
得た画像信号g1は、A/D(アナログデイジタル)
変換器11へ入力され、デイジタル画像信号g2
変換される。
The image signal g1 obtained by photoelectrically scanning the original image 3 by the pick up head 5 is an A/D (analog digital)
The signal is input to the converter 11 and converted into a digital image signal g2 .

デイジタル画像信号g2は、第1のデータ転送回
路12を介して、画像処理装置13へ入力され、
その画像処理装置13において、複製画像に要求
される色補正、階調修正、その他種々の信号処理
が施され、修正済みのデイジタル画像信号は、第
2のデータ転送回路49へ送られ、データ移送送
度が、変換されたデイジイタル画像信号g3が出力
される。
The digital image signal g2 is input to the image processing device 13 via the first data transfer circuit 12,
In the image processing device 13, color correction, gradation correction, and other various signal processing required for the duplicated image are performed, and the corrected digital image signal is sent to the second data transfer circuit 49, where the data is transferred. A digital image signal g3 whose transmission rate has been converted is output.

デイジタル画像信号g3は、画像複製記録装置側
の網点制御装置14に入力され、その濃度値に基
いて、所要網点面積率の結果網点パターンを記録
するための露光制御信号g4を出力する。
The digital image signal g3 is input to the halftone dot control device 14 on the image duplicating and recording device side, and based on the density value, an exposure control signal g4 for recording a halftone dot pattern with a required halftone area ratio is generated. Output.

上記網点制御装置14は、記録ヘツド8に接続
され、図示しない露光光源の複数の光路を開閉制
御して、感光材料4の露光面に、レンズ15を介
して網目版画像を結像するようになつている。
The halftone dot control device 14 is connected to the recording head 8 and controls opening and closing of a plurality of optical paths of an exposure light source (not shown) to form a halftone image on the exposed surface of the photosensitive material 4 via a lens 15. It's getting old.

原画シリンダ1Aと記録シリンダ1Bの回転軸
16には、両シリンダ1A,1Bの1回転毎に1
個のパルスPxを発生する回転周期パルス発生器
17と、同じく1回転当り多数のパルスPyを発
生する回転位相パルス発生器18とが設けられて
いる。
The rotating shaft 16 of the original image cylinder 1A and the recording cylinder 1B has a rotation speed of 1
A rotation period pulse generator 17 that generates a number of pulses Px and a rotation phase pulse generator 18 that generates a number of pulses Py per rotation are provided.

両パルス発生器17,18は、タイミング回路
19に接続され、このタイミング回路19におい
て、両シリンダ1A,1Bの角速度に同期した一
定のシステムクロツクKsを発生するようになつ
ている。
Both pulse generators 17, 18 are connected to a timing circuit 19, which generates a constant system clock Ks synchronized with the angular velocity of both cylinders 1A, 1B.

20,21は、それぞれ画像処理装置13の入
力側および出力側のデータ転送用のクロツクを発
生させる周波数変換器である。
Reference numerals 20 and 21 indicate frequency converters that generate clocks for data transfer on the input side and output side of the image processing device 13, respectively.

周波数変換器20は、前記A/D変換器11お
よび第1のデータ転送回路12と接続され、それ
ぞれの回路のサンプリングロツクと、読出し、書
込みクロツクを供給している。
The frequency converter 20 is connected to the A/D converter 11 and the first data transfer circuit 12, and supplies the sampling lock, read and write clocks for each circuit.

周波数変換器21は、第2のデータ転送回路4
9、および前記網点制御装置14に接続された網
点発生器22に接続される。
The frequency converter 21 is connected to the second data transfer circuit 4
9, and a halftone dot generator 22 connected to the halftone dot control device 14.

上記のように構成される本発明の画像走査複製
装置においては、A/D変換器11、網点制御装
置14、網点発生回路22は、データ転送速度
が、それぞれ複製倍率や走査線数やスクリーン線
数に応じて異なる。
In the image scanning duplication apparatus of the present invention configured as described above, the A/D converter 11, the dot control device 14, and the dot generation circuit 22 each have a data transfer rate that is determined by the duplication magnification, the number of scanning lines, and the like. Depends on the number of screen lines.

しかし、複数の演算モジユール、たとえばブラ
ツク版計算回路、カラー修正回路、グレー修正回
路、トーン変更回路、MAX−MIN焼付信号補正
回路、配置がえ回路、シヤープネス強調回路等で
構成される画像処理装置13は、スループツトを
一定とすることにより、その各モジユールに必要
なタイミング信号を内部で発生させることができ
る。
However, the image processing device 13 is composed of a plurality of calculation modules, such as a black plate calculation circuit, a color correction circuit, a gray correction circuit, a tone change circuit, a MAX-MIN burn-in signal correction circuit, an arrangement change circuit, a sharpness emphasis circuit, etc. By keeping the throughput constant, the timing signals required for each module can be generated internally.

そのため、タイミング回路19のシステムクロ
ツクKsを一定周波数として、画像処理装置13
に供給している。
Therefore, by setting the system clock Ks of the timing circuit 19 at a constant frequency, the image processing device 13
is supplied to.

たとえばシステムクロツクKsの周波数をsと
したとき、ある演算モジユールではns、別の演
算モジユールでは1/nsの周波数が必要であるな らば(nは正整数)、nsには、一般に1チツプ
ICとして構成されるPLL素子を使用し、s/n
には、カウンタ回路で分周すれば、安価かつ簡単
にそれらの周波数を発生させことができる。
For example, when the frequency of the system clock Ks is s, if a certain calculation module requires a frequency of ns and another calculation module requires a frequency of 1/ns (n is a positive integer), ns generally requires one chip.
Using a PLL element configured as an IC, s/n
These frequencies can be generated easily and inexpensively by dividing the frequencies using a counter circuit.

他方、A/D変換器11のサンプリング周波数
は、分解条件、すなわち複製倍率と走査線数とス
クリーン線数に応じて変化するため、その結果と
してデイジタル画像信号g2の転送速度が変化す
る。
On the other hand, since the sampling frequency of the A/D converter 11 changes depending on the decomposition conditions, that is, the replication magnification, the number of scanning lines, and the number of screen lines, the transfer rate of the digital image signal g2 changes as a result.

そこで、画像処理装置13へ一定のデータ転送
速度でデータを入力するためには、第3図にその
構成を例示するような、データ転送速度の変更手
段を備えたデータ転送回路12を設ける必要があ
る。
Therefore, in order to input data to the image processing device 13 at a constant data transfer rate, it is necessary to provide a data transfer circuit 12 equipped with data transfer rate changing means, the configuration of which is illustrated in FIG. be.

第3図において、データ転送回路12は、原画
シリンダ1Aの1回転により原画から読み取られ
た画像信号g2の1ライン分のデータを、2個メモ
リ23,24に、交互に入力するように構成され
ている。
In FIG. 3, the data transfer circuit 12 is configured to alternately input data for one line of the image signal g2 read from the original image by one rotation of the original image cylinder 1A into two memories 23 and 24. has been done.

これは、データをメモリ23に書き込む間、メ
モリ24からデータを読み出すようにするためで
る。メモリが1つであると、原稿と記録位置によ
つては、書き込みが行われないうちに読み出しが
行われたり、読み出しが行われないうちに、書き
込みが行われたりして、データが消えたり、重複
したりするのを防ぐからである。
This is to allow data to be read from the memory 24 while data is being written to the memory 23. If there is only one memory, depending on the original and the recording position, data may be read before writing is performed, or written before reading is performed, resulting in data being erased. This is because it prevents duplication.

他方、周波数変換器20には、システムクロツ
クKsと、原画リンダ1Aの1回転毎に周期的に
発生する回転周期パスPxとが供給されている。
On the other hand, the frequency converter 20 is supplied with a system clock Ks and a rotation periodic path Px which is periodically generated every rotation of the original image cylinder 1A.

周波数変換器20で作られる読出アドレス信号
(Rアドレス)は、バスコントローラ25を介し
て、第1のデータメモリ23のアドレス端子へ供
給されるとともに、バスコントローラ26を介し
て、第2のデータメモリ24のアドレス端子へ供
給される。周波数変換器20で作られる書込アド
レス信号は、バスコントローラ27を介して、第
1のデータメモリ23のアドレス端子へ供給され
るとともに、バスコントローラ28を介して、第
2のデータメモリ24のアドレス端子へ供給され
る。
The read address signal (R address) generated by the frequency converter 20 is supplied to the address terminal of the first data memory 23 via the bus controller 25, and is also supplied to the second data memory via the bus controller 26. 24 address terminals. The write address signal generated by the frequency converter 20 is supplied to the address terminal of the first data memory 23 via the bus controller 27, and is also supplied to the address terminal of the second data memory 24 via the bus controller 28. Supplied to the terminal.

上記バスコントローラ26,27のコントロー
ル端子には、コントロール信号Psが、またバス
コントローラ25,28のコントロール端子に
は、コントロール信号Psをインバータ回路40
で単に反転したコントロール信号が、それぞ
れ供給している。
The control signal Ps is sent to the control terminals of the bus controllers 26 and 27, and the control signal Ps is sent to the control terminals of the bus controllers 25 and 28.
A simply inverted control signal is supplied, respectively.

周波数変換器20で作られる書込駆動信号W
は、Psが「H」のとき、バスコントローラ29
を介して、第1のデータメモリ23のR/端子
へ供給されるとともに、Psが「L」即ちが
「H」のとき、バスコントローラ30を介して、
第2のデータモリ24のR/端子へ供給され
る。
Write drive signal W generated by frequency converter 20
is, when Ps is "H", the bus controller 29
is supplied to the R/ terminal of the first data memory 23 via the bus controller 30 when Ps is "L", that is, "H".
The signal is supplied to the R/ terminal of the second data memory 24.

周波数変換器20で作られる読出駆動信号R
は、Psが「L」即ちが「H」のとき、バスコ
ントローラ31を介して、第1のデータメモリ2
3のR/端子へ供給されるとともに、Psが
「H」のとき、バスコントローラ32を介して、
第2のデータモリ24のR/端子へ供給され
る。
Read drive signal R generated by frequency converter 20
is the first data memory 2 via the bus controller 31 when Ps is “L”, that is, “H”.
3 is supplied to the R/ terminal, and when Ps is "H", via the bus controller 32,
The signal is supplied to the R/ terminal of the second data memory 24.

上記バスコントローラ29,32のコントロー
ル端子には、前記コントロール信号Psが、バス
コントローラ30,31のコントロール端子に
は、コントロール信号が、それぞれ、供給さ
れている。
The control signal Ps is supplied to the control terminals of the bus controllers 29 and 32, and the control signal is supplied to the control terminals of the bus controllers 30 and 31, respectively.

第1のデータメモリ23の入力側、出力側に
は、それぞれデータ開閉器33,34が、第2の
データモリ24の入力側及び出力側には、それぞ
れデータ開閉器35,36が設けられ、データ開
閉器33,36にはコントロール信号Psが、デ
ータ開閉器34,35には、コントロール信号
Psが、それぞれ供給されることにより、1ライ
ン分ずつの画像信号g2が交互にデータメモリ23
と24に書き込まれ、かつ読み出されるようにな
つている。
Data switches 33 and 34 are provided on the input and output sides of the first data memory 23, respectively, and data switches 35 and 36 are provided on the input and output sides of the second data memory 24, respectively. The data switches 33 and 36 receive the control signal Ps, and the data switches 34 and 35 receive the control signal Ps.
By supplying Ps, the image signal g 2 for one line is alternately sent to the data memory 23.
24 and is read out.

すなわち、Psが「H」であるとき、メモリ2
3は書き込みが行われ、メモリ24は読み出しが
行われ、が「H」であるとき、メモリ23は
読み出しが行われ、メモリ24は書き込みが行わ
れる。
That is, when Ps is "H", memory 2
3 is written and the memory 24 is read. When is "H", the memory 23 is read and the memory 24 is written.

前記周波数変換器20に供給されるシステムク
ロツクKsは、タイミング回路19内部のフエイ
ズロツクループ(PLL)回路37とカウンタ3
8により発生される。
The system clock Ks supplied to the frequency converter 20 is connected to a phase lock loop (PLL) circuit 37 inside the timing circuit 19 and a counter 3.
8.

すなわち、PLL回路37には、回転位相パル
スPyが入力するとともに、その出力端子から
1/Nの分周機能を有するウンタ38を介して入
力端子へ接続されるフイードバツクループが形成
され、システムクロツクKsが作られる。
That is, a feedback loop is formed in which the rotational phase pulse Py is input to the PLL circuit 37, and the output terminal is connected to the input terminal via the counter 38 having a 1/N frequency division function. Kurotsuku Ks is made.

また、回転周期パルスPxは、周波数変換器2
0に供給される一方で、J−Kフリツプフロツプ
39にも供給され、これにより、前記コントロー
ル信号Psと、インバータ回路40を介して、コ
ントロール信号とが形成される。
In addition, the rotation period pulse Px is transmitted to the frequency converter 2
0 and also to the JK flip-flop 39, thereby forming the control signal Ps and a control signal via the inverter circuit 40.

周波数変換器20の内部では、後記するサンプ
リングクロツクK2を作つて、A/D変換器11
に与えている。サンプリングクロツクK2の周波
数と、データメモリ23又は24へデータを書き
込むためのアドレスカウンターを駆動し、さら
に、書き込み駆動信号を作るクロツクの周波数と
は同一である。
Inside the frequency converter 20, a sampling clock K2, which will be described later, is created and the A/D converter 11
is giving to The frequency of the sampling clock K2 is the same as the frequency of the clock that drives the address counter for writing data into the data memory 23 or 24 and also generates the write drive signal.

読み出しを駆動するクロツクとの周波数の関係
は、後記の通りであり、Ksから、前述のPLL回
路を用いて作られる。
The frequency relationship with the clock that drives readout is as described below, and is created from Ks using the PLL circuit described above.

このように構成された周波数変換回路によつ
て、A/D変換器11から画像処理装置13へ入
力するデイジタル画像信号g2は、データメモリ2
3,24に、複製画像の分解条件に応じて、交互
に書き込まれるようになつている。
With the frequency conversion circuit configured in this manner, the digital image signal g2 input from the A/D converter 11 to the image processing device 13 is converted to the data memory 2.
3 and 24 are written alternately depending on the decomposition conditions of the duplicate image.

また、その読み出しは、独立に決定される固定
周波数のシステムクロツクKsにより行なわれる。
従つて、画像処理装置13は、一定の周波数で動
作させることができる。
Further, the readout is performed by an independently determined fixed frequency system clock Ks.
Therefore, the image processing device 13 can be operated at a constant frequency.

ここで、複製画像の複製倍率をM、走査線数を
L、特定の走査線数(例えば200線/cm)をI0
し、システムクロツクKsの周波数sを固定した
ときのサンプリング周波数2は、 2=L/L0×s×M と表現することができ、また、出力周波数3
L/L0×sとなる。
Here, when the replication magnification of the duplicated image is M, the number of scanning lines is L, the specific number of scanning lines (for example, 200 lines/cm) is I0 , and the frequency s of the system clock Ks is fixed, the sampling frequency 2 is , 2 = L/L 0 ×s×M, and the output frequency 3 is L/L 0 ×s.

すなわち、2は走査線数Lと、倍率Mとクロツ
ク周波数sとの積に比例し、3は、走査線数Lと
クロツク周波数sの積に比例して決定される。
That is, 2 is determined in proportion to the product of the number of scanning lines L, the magnification M and the clock frequency s, and 3 is determined in proportion to the product of the number of scanning lines L and the clock frequency s.

ここに使用する回路素子には、高速のものもあ
り、本発明を限定するものではないが、実施例に
おける各々の数値を示しておく。
Some of the circuit elements used here are high-speed ones, and although the present invention is not limited to them, respective numerical values in the examples are shown below.

Ks(s)として、2μsec(500kHz)、走査線数と
して200線/cm(500線/inch)、スクリーン線数
として70線/cm(175l/inch)、Mとして50〜200
%(原稿シリンダの直径を段階的に取換すること
により50〜1600%、このときのMは(1)式において
は、50〜200%となるようにしている。)また、走
査線数とスクリーン線数比は2〜3であるが、目
的によつて種々に変えてもよい。
Ks (s) is 2μsec (500kHz), number of scanning lines is 200 lines/cm (500 lines/inch), number of screen lines is 70 lines/cm (175l/inch), and M is 50 to 200.
% (50 to 1,600% by changing the diameter of the original cylinder in stages; M at this time is set to 50 to 200% in equation (1).) Also, the number of scanning lines and Although the screen line number ratio is 2 to 3, it may be varied depending on the purpose.

第4図は、A/D変換器11に対して、サンプ
リング密度を決定するための周波数変換器20
を、フエイズロツクループ(PLL)回路によつ
て構成した一例を示している。
FIG. 4 shows a frequency converter 20 for determining the sampling density for the A/D converter 11.
An example is shown in which the circuit is configured using a phase lock loop (PLL) circuit.

第4図において、システムクロツクksは、読
出アドレスカウンタ41とワンシヨツトマルチバ
イブレータ42に供給されるとともに、PLL回
路路43に入力される。PLL回路43のループ
回路に設けられたカウンタ44は、1/M・L/L0 の分周機能を有し、したがつて、サンプリング周
波数2に対応するs×M×L/L0のクロツク信号
が、書込アドレスカウンタ45とワンシヨツトマ
ルチバイブレータ46に供給されるようになつて
いる。カウンタ41,45は、1回転パルスPx
により、1回転毎にリセツトされる。
In FIG. 4, the system clock ks is supplied to a read address counter 41 and a one-shot multivibrator 42, and is also input to a PLL circuit 43. The counter 44 provided in the loop circuit of the PLL circuit 43 has a frequency division function of 1/M L/L 0 , and therefore has a frequency dividing function of s×M×L/L 0 corresponding to the sampling frequency 2. A signal is provided to a write address counter 45 and a one-shot multivibrator 46. Counters 41 and 45 are 1-rotation pulse Px
It is reset every rotation.

第2のデータ転送回路49は、第1のデータ転
送回路12と同様に構成され、かつ作動するもの
であり、内部のデータメモリーへの書き込みは、
一定のシステムクロツクKsに同期して行なわれ、
読み出しは、前述のように、s・L/L0で行われる。
The second data transfer circuit 49 is configured and operates similarly to the first data transfer circuit 12, and writes to the internal data memory.
It is carried out in synchronization with a certain system clock Ks,
Reading is performed at s·L/L 0 as described above.

第5図は、前記出力側の周波数変換器21の一
構成例であり、PLL回路47とそのループ回路
に設けたL0/Lの分周機能をもつたカウンタ4
8とから構成されている。
FIG. 5 shows an example of the configuration of the frequency converter 21 on the output side, which includes a PLL circuit 47 and a counter 4 provided in its loop circuit with a frequency dividing function of L 0 /L.
It consists of 8.

その出力は、網点発生器22へ供給され、走査
線数に従つた網点が発生される。この信号は、カ
ウンター50と、ワンシヨツトマルチバイブレー
タ51にも入り、第2のデータ転送回路49のR
アドレスと読み出し信号Rとなる。さらにKsは、
カウンター52とワンシヨツトマルチイブレータ
53に入り、同様に、第2のータ転送回路49の
Wアドレスと書き込み信号Wとなる。
The output is supplied to a halftone dot generator 22, which generates halftone dots according to the number of scanning lines. This signal also enters the counter 50 and the one-shot multivibrator 51, and is sent to the R of the second data transfer circuit 49.
This becomes the address and read signal R. Furthermore, Ks is
It enters the counter 52 and the one-shot multi-ibrator 53, and similarly becomes the W address and write signal W of the second data transfer circuit 49.

網点発生回路22と網点制御回路14は、本発
明の主眼ではなく、公知のものを利用すればよい
ので、説明はしない。
The halftone dot generation circuit 22 and the halftone dot control circuit 14 are not the main focus of the present invention, and known ones may be used, so a description thereof will not be given.

第1図c,dにおける主走査方向幅と副走査方
向幅とが、必ずしも同一である必要のない場合
は、両者の比が一定であれば、スルプツトを一定
にでき、解像度や走査線数およびスクリーン線数
に対して一定の関係をもたせることができる。
If the width in the main scanning direction and the width in the sub-scanning direction in Fig. 1c and d do not necessarily have to be the same, as long as the ratio of the two is constant, the output can be kept constant, and the resolution, number of scanning lines, and A certain relationship can be established with respect to the number of screen lines.

以上述べたように、本発明は、画像処装置の入
力側と出力側に周波数変更手段を設けることによ
つて、一定のスループツトで、信号処理が可能と
なり、かつ、単一のシステムクロツクを、それぞ
れの処理回路に入力し、必要な周波数のクロツク
に変換して動作させるようにしたので、回路構成
上の簡素化が実現でき、コストの低減も可能であ
る。
As described above, the present invention enables signal processing with a constant throughput by providing frequency changing means on the input side and output side of an image processing device, and uses a single system clock. , is input to each processing circuit, and is converted into a clock of the required frequency for operation, which makes it possible to simplify the circuit configuration and reduce costs.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はサンプリング単位を示す画素の説明
図、第2図は、本発明の一実施例を示す画像走査
複製装置のブロツク図、第3図は、画像処理装置
の入力側における周波数変換回路の一実施例を示
すブロツク図、第4図は、第2図の周波数変換器
の一例を示すブロツク図、第5図は、第2図の出
力側の周波数変換器の一例を示すブロツク図であ
る。 1A……原画シリンダ、1B……記録シリン
ダ、2,6,9……モータ、3……原画、4……
感光材料、5……ピツクアツプヘツド、7,10
……送りネジ、8……記録ヘツド、11……A/
D変換器、12……第1のデータ転送回路、13
……画像処理装置、14……網点制御装置、15
……レンズ、16……回転軸、17……回転周期
パルス発生器、18……回転位相パルス発生器、
19……タイミング回路、20,21……周波数
変換器、22……網点発生器、23,24……デ
ータメモリ、25〜32……バスコントローラ、
33〜36……データ開閉器、37……PLL回
路、38……カウンタ、39……J−Kフリツプ
フロツプ、40……インバータ回路、41,50
……読出アドレスカウンタ、42,46,51,
53……クンシヨツトマルチバイブレータ、4
3,47……PLL回路、44,48……カウン
タ、45,52……書込アドレスカウンタ、49
……第2のデータ転送回路。
FIG. 1 is an explanatory diagram of pixels showing sampling units, FIG. 2 is a block diagram of an image scanning and duplicating apparatus showing an embodiment of the present invention, and FIG. 3 is a diagram of a frequency conversion circuit on the input side of the image processing apparatus. FIG. 4 is a block diagram showing an example of the frequency converter of FIG. 2; FIG. 5 is a block diagram showing an example of the frequency converter on the output side of FIG. 2. . 1A... Original picture cylinder, 1B... Recording cylinder, 2, 6, 9... Motor, 3... Original picture, 4...
Photosensitive material, 5...Pickup head, 7,10
...Feed screw, 8...Recording head, 11...A/
D converter, 12...first data transfer circuit, 13
... Image processing device, 14 ... Halftone control device, 15
... Lens, 16 ... Rotation axis, 17 ... Rotation period pulse generator, 18 ... Rotation phase pulse generator,
19... Timing circuit, 20, 21... Frequency converter, 22... Halftone dot generator, 23, 24... Data memory, 25-32... Bus controller,
33-36... Data switch, 37... PLL circuit, 38... Counter, 39... J-K flip-flop, 40... Inverter circuit, 41, 50
...Read address counter, 42, 46, 51,
53...Kunshot Multivibrator, 4
3, 47...PLL circuit, 44, 48...Counter, 45, 52...Write address counter, 49
...Second data transfer circuit.

Claims (1)

【特許請求の範囲】 1 原画を光電走査して読み取りアナログの画像
信号を出力する原画走査手段と、該画像信号をア
ナログからデイジタルへ変換して出力するA/D
変換手段と、該デイジタルの画像信号に修正等の
各信号処理を施して出力する画像処理手段と、該
画像処理手段からの画像信号に基づいて複製画像
を記録する画像記録手段と、を備えた画像走査複
製装置において、 一定周波数のシステムクロツクを出力するタイ
ミング形成手段を設け、 該システムクロツクを周波数変換して、前記原
画走査手段あるいは画像記録手段のいずれかの走
査線密度に応じた周波数のサンプリングクロツク
及び第1の書込みクロツクを出力し、かつ、前記
システムクロツクに同期する第1の読出しクロツ
クを出力する第1の周波数変換手段と、 前記システムクロツクに同期する第2の書込み
クロツクを出力し、かつ、前記システムクロツク
を周波数変換して、前記画像記録手段の処理速度
に同期する第2の読出しクロツクを出力する第2
の周波数変換手段とを、設けるとともに、 前記A/D変換手段を、前記サンプリングクロ
ツクのタイミングで制御されて、アナログ信号を
デイジタル信号に変換する手段とし、 前記画像処理手段を、前記システムクロツクに
よつて、信号処理を一定のスループツトで施す手
段とし、 さらに、前記第1の書込みクロツクのタイミン
グで、前記A/D変換手段からの画像信号を記憶
するとともに、該画像信号を前記第1の読出しク
ロツクのタイミングで読み出して、前記画像処理
手段へ転送する第1のデータ転送手段と、 前記第2の書込みクロツクのタイミングで、前
記画像処理手段からの画像信号を記憶するととも
に、該画像信号を、前記第2の読出しクロツクの
タイミングで読み出して、前記画像記録手段へ転
送する第2のテープ転送手段とを、設けたことを
特徴とする画像走査複製装置。
[Claims] 1. Original image scanning means that photoelectrically scans an original image and outputs an analog image signal, and an A/D that converts the image signal from analog to digital and outputs the image signal.
The image processing apparatus includes a conversion means, an image processing means for performing signal processing such as correction on the digital image signal and outputting the result, and an image recording means for recording a duplicate image based on the image signal from the image processing means. In the image scanning and duplicating apparatus, a timing forming means for outputting a system clock of a constant frequency is provided, and the frequency of the system clock is converted to a frequency corresponding to the scanning line density of either the original image scanning means or the image recording means. a first frequency conversion means for outputting a sampling clock and a first write clock, and a first read clock synchronized with the system clock; and a second write clock synchronized with the system clock. a second readout clock that outputs a clock, converts the frequency of the system clock, and outputs a second readout clock that is synchronized with the processing speed of the image recording means;
frequency conversion means, the A/D conversion means is means for converting an analog signal into a digital signal under the control of the timing of the sampling clock, and the image processing means is controlled by the timing of the sampling clock. means for performing signal processing at a constant throughput, further storing an image signal from the A/D conversion means at the timing of the first write clock, and transmitting the image signal to the first write clock. a first data transfer means that reads the data at the timing of the read clock and transfers it to the image processing means; and a second data transfer means that stores the image signal from the image processing means and transmits the image signal at the timing of the second write clock. , a second tape transfer means for reading the tape at the timing of the second reading clock and transferring it to the image recording means.
JP58130350A 1983-07-19 1983-07-19 Method and apparatus for scanning and copying image Granted JPS6022867A (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP58130350A JPS6022867A (en) 1983-07-19 1983-07-19 Method and apparatus for scanning and copying image
US06/629,713 US4651225A (en) 1983-07-19 1984-07-11 Picture image scanning and reproducing method and system therefor
DE19843426228 DE3426228A1 (en) 1983-07-19 1984-07-17 IMAGE SCAN AND PLAYBACK METHOD AND SYSTEM FOR IMPLEMENTING IT
FR848411420A FR2549669B1 (en) 1983-07-19 1984-07-17 METHOD AND DEVICE FOR SCANNING AND REPRODUCING AN IMAGE OF A FILM
GB08418462A GB2145299B (en) 1983-07-19 1984-07-19 Picture image scanning and reproducing method and system therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58130350A JPS6022867A (en) 1983-07-19 1983-07-19 Method and apparatus for scanning and copying image

Publications (2)

Publication Number Publication Date
JPS6022867A JPS6022867A (en) 1985-02-05
JPH0325072B2 true JPH0325072B2 (en) 1991-04-04

Family

ID=15032287

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58130350A Granted JPS6022867A (en) 1983-07-19 1983-07-19 Method and apparatus for scanning and copying image

Country Status (5)

Country Link
US (1) US4651225A (en)
JP (1) JPS6022867A (en)
DE (1) DE3426228A1 (en)
FR (1) FR2549669B1 (en)
GB (1) GB2145299B (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61242466A (en) * 1985-04-19 1986-10-28 Ricoh Co Ltd Image variable power system
JPH065872B2 (en) 1985-12-16 1994-01-19 株式会社レオ技研 Image playback device
US4903147A (en) * 1987-07-08 1990-02-20 Matsushita Electric Industrial Co., Ltd. Method and apparatus for processing an image
US5170261A (en) * 1990-11-21 1992-12-08 Polaroid Corporation Printing method
EP0514504B1 (en) * 1990-11-21 1997-04-23 Polaroid Corporation Printing method
US5422678A (en) * 1991-01-29 1995-06-06 Seiko Epson Corp. Video processor for enlarging and contracting an image in a vertical direction
US7155679B2 (en) 1998-11-18 2006-12-26 Eastman Kodak Company Digital media frame
GB0520829D0 (en) * 2005-10-13 2005-11-23 Univ Cambridge Tech Image processing methods and apparatus

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5765959A (en) * 1980-10-09 1982-04-21 Dainippon Screen Mfg Co Ltd Scanning type picture copying method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1379053A (en) * 1972-04-28 1975-01-02 Crosfield Electronics Ltd Colour scanners for image reproduction
GB1499501A (en) * 1974-05-03 1978-02-01 Crosfield Electronics Ltd Image reproduction systems
JPS5267210A (en) * 1975-12-01 1977-06-03 Toshiba Corp Facsimile transmission equipment
JPS55606A (en) * 1978-05-15 1980-01-07 Ricoh Co Ltd Facsimile device
GB2037532B (en) * 1978-11-28 1982-12-01 Crosfield Electronics Ltd Image reproduction system with digital enlargement
JPS56152369A (en) * 1980-04-25 1981-11-25 Konishiroku Photo Ind Co Ltd Forming method for variable magnification picture
JPS5772465A (en) * 1980-10-23 1982-05-06 Canon Inc Digital signal converting device
JPS57166773A (en) * 1981-04-07 1982-10-14 Dainippon Screen Mfg Co Ltd Reproducing method of picture scan
JPS5811941A (en) * 1981-07-16 1983-01-22 Dainippon Screen Mfg Co Ltd Processing method for picture pattern and character signals in mesh board picture recording device
DE3229777C2 (en) * 1982-08-10 1984-06-07 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for adapting two image processing systems with different resolutions

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5765959A (en) * 1980-10-09 1982-04-21 Dainippon Screen Mfg Co Ltd Scanning type picture copying method

Also Published As

Publication number Publication date
GB2145299A (en) 1985-03-20
US4651225A (en) 1987-03-17
GB2145299B (en) 1987-05-28
DE3426228A1 (en) 1985-02-07
FR2549669B1 (en) 1989-05-05
JPS6022867A (en) 1985-02-05
FR2549669A1 (en) 1985-01-25
GB8418462D0 (en) 1984-08-22
DE3426228C2 (en) 1989-06-08

Similar Documents

Publication Publication Date Title
US4558356A (en) Color printer
US4679096A (en) Image processing apparatus
US4556918A (en) Method and apparatus for generating screened halftone images
GB1294363A (en) A method for the dot-by-dot and line-by-line rastered recording of picture signals obtained by scanning half-tone pictures
JPH11261809A (en) Digital copying machine
US4893195A (en) Image processing apparatus capable of eliminating moire pattern
JPS636863B2 (en)
US6268929B1 (en) Data processing device for simultaneously reading out plural lines of image and a method therefor
JPH0325072B2 (en)
JPS59164569A (en) Color picture processor
JPS6230424B2 (en)
US5003382A (en) Digital color copying machine
JPS615675A (en) Picture scanning recording method
EP0227413B1 (en) Apparatus for reproducing images by scanning
JPH0354507B2 (en)
JPS58191564A (en) Scanner for exposed picture deformation
JPH0515102B2 (en)
JP2950829B2 (en) Digital color image forming device
JP3611384B2 (en) Image printing device
JP2901062B2 (en) Image forming device
JP2802065B2 (en) Digital color copier
JP2978232B2 (en) Image data memory device
JP2901064B2 (en) Image forming device
JP2001211292A (en) Scanner control method, scanner, copy printer, mediation device and storage medium
JPH0238036B2 (en)