JPH0324839A - Terminal adapter - Google Patents

Terminal adapter

Info

Publication number
JPH0324839A
JPH0324839A JP15868489A JP15868489A JPH0324839A JP H0324839 A JPH0324839 A JP H0324839A JP 15868489 A JP15868489 A JP 15868489A JP 15868489 A JP15868489 A JP 15868489A JP H0324839 A JPH0324839 A JP H0324839A
Authority
JP
Japan
Prior art keywords
terminal
circuit
terminal adapter
channel
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15868489A
Other languages
Japanese (ja)
Inventor
Hiroshi Okamoto
啓 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP15868489A priority Critical patent/JPH0324839A/en
Publication of JPH0324839A publication Critical patent/JPH0324839A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To connect various terminals provided with the same circuit as a bus type digital transmission circuit to a terminal adapter by providing the bus type digital transmission circuit. CONSTITUTION:A terminal 13 is provided with the same circuit as a bus type digital transmission circuit 14 provided on a terminal adapter 11. Thus, many terminals 13 are arbitrarily connected, and the number of wirings between the terminal adapter 11 and the terminal 13 is considerably reduced in comparison that for V.24 standard or the like or a CPU bus. Further, the circuit constitution is simpler in comparison with the system where a bit clock is superposed on information and transmitted and extracted on the reception side.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は主にISDNに接続し、既存端末を収容するた
めのターミナルアダプタに関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates primarily to a terminal adapter for connecting to ISDN and for accommodating existing terminals.

従来の技術 第6図(a)及び(b)は従来のターミナルアダブタの
端末の接続形態を示すもので、ターミナルアダプタ1は
網終端装置2を介して網に接続され、このターミナルア
ダプタ1には端末3が接続されている。
Conventional technology FIGS. 6(a) and 6(b) show the terminal connection form of a conventional terminal adapter. A terminal adapter 1 is connected to a network via a network termination device 2, and this terminal adapter 1 has a Terminal 3 is connected.

上記ターミナルアダプタ1は第7図に示すように、網終
端装置2と接続するためのISDNインターフェイス4
と、このISDNインターフェイス4に制御チャネル5
を介して接続された制御部6と、2つの情報チャネル7
を介して接続されたチャネル切換部8と、上記制御部6
に制御信号バス9を介し、チャネル切替部8には情報チ
ャネル10を介してそれぞれ接統された電話機インター
フェイス11及びデータ端末用のRS−232Cインタ
ーフェイス12,13とで構成されている。 そして、
例えば相手選択番号が電話機インターフェイス11、制
御信号バス9を介して制御部6に入力すると、制御部6
はISDNで規定される発呼メッセージを生成し、定め
られた手順に従ってISDNインターフェイス4から網
終端装置2にそのメッセージを送出する。
As shown in FIG. 7, the terminal adapter 1 has an ISDN interface 4 for connecting to a network termination device 2.
and control channel 5 to this ISDN interface 4.
a control unit 6 and two information channels 7 connected via
The channel switching unit 8 and the control unit 6 connected via
A telephone interface 11 and RS-232C interfaces 12 and 13 for data terminals are connected to the channel switching section 8 through a control signal bus 9 and through an information channel 10, respectively. and,
For example, when a partner selection number is input to the control unit 6 via the telephone interface 11 and the control signal bus 9, the control unit 6
generates a call message specified by ISDN, and sends the message from the ISDN interface 4 to the network terminal device 2 according to a specified procedure.

その後相手との通信路が設定されると、制御部6はチャ
ネル切替部8に対してISDNインターフヤイス4から
の情報チャネル7を、電話機インターフェイス11に結
合されている情報チャネル10に接続するよう制御する
。このように従来のターミナルアダプタでも複数の端末
を収容して、任意の端末から発呼して相手と通信路を設
定することができる。
After that, when the communication path with the other party is established, the control unit 6 instructs the channel switching unit 8 to connect the information channel 7 from the ISDN interface 4 to the information channel 10 coupled to the telephone interface 11. Control. In this way, even conventional terminal adapters can accommodate a plurality of terminals, make a call from any terminal, and set up a communication path with the other party.

発明が解決しようとする課題 しかしながら、上記従来のターミナルアダプタではター
ミナルアダプタ本体に種々の端末に適合するインターフ
ェイスを設ける必要があり、任意に端末を多数接続でき
ないという問題があった。
Problems to be Solved by the Invention However, in the conventional terminal adapter described above, it is necessary to provide an interface suitable for various terminals on the terminal adapter body, and there is a problem that a large number of terminals cannot be arbitrarily connected.

また、従来のターミナルアダプタと端末を接続する方法
では、CCITT勧告のv.24等の規格やCPUバス
が用いられており、信号数が多くケーブルの本数が多く
なるという問題、信号数を最少にして1対のケーブルで
接続すると、複雑なディジタル伝送回路になるという問
題があった。
In addition, in the conventional method of connecting a terminal adapter and a terminal, v. 24 standards and CPU buses are used, and there are problems such as the large number of signals and the number of cables, and the problem that if the number of signals is minimized and connected with one pair of cables, it will become a complicated digital transmission circuit. there were.

本発明はこのような従来の問題を解決するものであり、
統一したインターフェイスにより、多数の端末を収容す
ることができ、かつ簡単なディジタル回路と少ない信号
線で端末と接続できる優れたターミナルアダプタを提供
することを目的とするものである。
The present invention solves these conventional problems,
The object of the present invention is to provide an excellent terminal adapter that can accommodate a large number of terminals using a unified interface and can be connected to terminals using a simple digital circuit and fewer signal lines.

課題を解決するための手段 本発明は上記目的を達成するために、ビットクロック生
成回路及びタイミング信号生戒回路と、複数の情報チャ
ネルと1つの制御チャネルからなる時分割多重フレーム
の組立分解回路と、それらの回路から出力されるビット
クロツク、タイミング信号、時分割多重フレームを複数
の端末と送受信できる送受信回路を設け、複数の端末を
同一のバス型ディジタル伝送回路に接続してターミナル
アダプタに収容するようにしたものである。
Means for Solving the Problems In order to achieve the above objects, the present invention provides a bit clock generation circuit, a timing signal generation circuit, and a time division multiplex frame assembly/disassembly circuit consisting of a plurality of information channels and one control channel. , a transmitter/receiver circuit that can transmit and receive the bit clock, timing signal, and time-division multiplexed frame output from those circuits to and from multiple terminals is installed, and multiple terminals are connected to the same bus-type digital transmission circuit and housed in a terminal adapter. This is what I did.

作用 本発明によれば、端末がターミナルアダプタに設けたバ
ス型のディジタル伝送回路と同一の回路を具備すること
により、多数の端末を任意に接続することができ、かつ
、ターミナルアダプタと端末間の配線数をv.24等の
規格やCPUバスに比較して大幅に削減することができ
、さらにビットクロックを情報に重畳して伝送し受信側
でビットクロックを抽出する方式と比較して簡単な回路
で構威できるという効果を有する。
According to the present invention, since the terminal is equipped with the same circuit as the bus-type digital transmission circuit provided in the terminal adapter, a large number of terminals can be arbitrarily connected, and the communication between the terminal adapter and the terminal is The number of wires is v. This can be significantly reduced compared to standards such as 24 or the CPU bus, and it can also be implemented with a simpler circuit compared to the method of superimposing the bit clock on information and transmitting it and extracting the bit clock on the receiving side. It has this effect.

実施例 第1図は本発明の一実施例の接続形態を示すものである
。第1図において、11は網終端装置12を介して網に
接続されているターミナルアダプタ、13はターミナル
アダプタ11にバス型ディジタル伝送回路14を介して
接続された複数の端末である。
Embodiment FIG. 1 shows a connection form of an embodiment of the present invention. In FIG. 1, 11 is a terminal adapter connected to the network via a network termination device 12, and 13 is a plurality of terminals connected to the terminal adapter 11 via a bus-type digital transmission circuit 14.

第2図は上記バス型ディジタル伝送回路14の送受信部
分を示すもので、ターミナルアダプタ11と端末13の
ドライバ15及びレシーバ16の相互をビットクロツク
線17,フレームヘッダ信号線18、時分割多重フレー
ム線19.20で接続している。
FIG. 2 shows the transmitting and receiving part of the bus-type digital transmission circuit 14, in which the terminal adapter 11 and the driver 15 and receiver 16 of the terminal 13 are connected to each other by a bit clock line 17, a frame header signal line 18, and a time division multiplex frame line 19. It is connected with .20.

第3図はターミナルアダプタ1lの構成を示すもので、
ISDNインターフェイス21は網終端装置12に接続
されるとともに制御チャネル22により制御回路23と
、情報チャネル24によりフレーム組立分解回路25と
に接続されている。
Figure 3 shows the configuration of the terminal adapter 1l.
The ISDN interface 21 is connected to the network termination device 12, and is also connected to a control circuit 23 via a control channel 22 and to a frame assembly/disassembly circuit 25 via an information channel 24.

このフレーム組立分解回路25は一方では制御回路23
と制御信号バス26を介して接続され、かつ、送受信回
路27を介してバス型ディジタル伝送路14に接続され
ている。
This frame assembly/disassembly circuit 25 is connected to the control circuit 23 on the one hand.
The control signal bus 26 is connected to the bus-type digital transmission line 14 via a transmitting/receiving circuit 27.

第4図は時分割多重フレームのフォーマットを示すもの
で、8ビットを最少の単位チャネルとしてn+1個のチ
ャネルで構威し、Bl.B2・・・・・・Bnをエンド
ツーエンドで伝送される情報チャネルとして割り当て、
Cをターミナルアダプタと端末間で通信される制御チャ
ネルとして割り当てている。
FIG. 4 shows the format of a time division multiplex frame, which consists of n+1 channels with 8 bits as the minimum unit channel, and Bl. B2...Bn is assigned as an information channel transmitted end-to-end,
C is assigned as a control channel for communication between the terminal adapter and the terminal.

第5図は時分割多重フレームの伝送タイミングを示すも
ので、フレームヘッダ信号とビットクロックとの関係を
表している。
FIG. 5 shows the transmission timing of a time division multiplexed frame, and shows the relationship between the frame header signal and the bit clock.

ビットクロックは伝送ビットレートに等しい伝送用のク
ロックであり、フレームヘッダ信号はビットクロックに
同期して8X(1+fi)クロツクに1回パルスとして
生成され、上記時分割多重フレームの先頭の位置を示し
ている。時分割多重フレームは上記フレームヘッダ信号
とビットクロックにより、8ビットクロツク毎に81チ
ャネルからBnチャネル及びCチャネルを構成する。
The bit clock is a transmission clock equal to the transmission bit rate, and the frame header signal is generated as a pulse once every 8X (1+fi) clock in synchronization with the bit clock, and indicates the beginning position of the above-mentioned time division multiplexed frame. There is. A time-division multiplexed frame consists of 81 channels, a Bn channel and a C channel for each 8-bit clock using the frame header signal and the bit clock.

これ等のチャネルの情報は“O”または“1”の2進信
号として扱われる。Bチャネルのチャネル数は接続する
端末数及びターミナルアダプタと端末間の伝送距離によ
り決定し、n≧2で回路構成が容易な数としている(例
えば、n=3.7.15.23.31)。
Information on these channels is treated as a binary signal of "O" or "1". The number of B channels is determined by the number of terminals to be connected and the transmission distance between the terminal adapter and the terminal, and is set to a number that allows easy circuit configuration with n≧2 (for example, n=3.7.15.23.31). .

次に上記実施例の動作について説明する。フレーム組立
分解回路25においてフレームヘッダ信号及びビットク
ロックを生威し。時分割多重フレームを構成するタイミ
ングとしている。ISDNインターフェイス21からの
情報チャネル24と制御回路23からの制御情報は、フ
レーム組立分解回路25でそれらの情報をBチャネル及
びCチャネルに組み入れられ、送受信回路27を通じて
バス型ディジタル伝送路14へ出力される。
Next, the operation of the above embodiment will be explained. A frame header signal and a bit clock are generated in the frame assembly/disassembly circuit 25. The timing is used to configure a time division multiplex frame. The information channel 24 from the ISDN interface 21 and the control information from the control circuit 23 are assembled into a B channel and a C channel by a frame assembly/disassembly circuit 25, and outputted to the bus-type digital transmission line 14 through a transmitting/receiving circuit 27. Ru.

また、端末13からの時分割多重フレームはバス型ディ
ジタル伝送路14、送受信回路27を介してフレーム組
立分解回路25に入力され、Cチャネルの制御情報は制
御信号バス26を通じて制御回路23へ、Bチャネルの
情報は情報チャネル24を通じてISDNインターフェ
イス21に伝えられる。
Further, the time-division multiplexed frame from the terminal 13 is input to the frame assembly/disassembly circuit 25 via the bus-type digital transmission line 14 and the transmitting/receiving circuit 27, and the control information of the C channel is input to the control circuit 23 via the control signal bus 26. Channel information is conveyed to the ISDN interface 21 through the information channel 24.

時分割多重フレームは第2図において明らかなように、
ターミナルアダプタ11から端末13へ及び端末13か
らターミナルアダプタ11へ各々独立して伝送される。
As is clear from Fig. 2, the time division multiplex frame is
The data is transmitted independently from the terminal adapter 11 to the terminal 13 and from the terminal 13 to the terminal adapter 11.

また、ターミナルアダプタ11に複数の端末が接続でき
るようにドライバ15とレシーバ16はD−レベル、ハ
イレベルとハイインピーダンスレベルの3状態が可能な
回路を用いている。
Further, so that a plurality of terminals can be connected to the terminal adapter 11, the driver 15 and the receiver 16 use circuits capable of three states: D-level, high level, and high impedance level.

この例の他にも差動増幅器によるドライバとレシーバも
用いており、この差動増幅器による伝送はビットレート
が高くなる場合あるいは伝送距離が長くなる場合に使用
する。
In addition to this example, drivers and receivers using differential amplifiers are also used, and transmission using differential amplifiers is used when the bit rate becomes high or when the transmission distance becomes long.

次に上記実施例において、時分割多重フレームのCチャ
ネルによって制御情報をターミナルアダプタ11と端末
l3間で受け渡す方法、Cチャネルの送信権獲得方法及
びBチャネルの割り当て方法について説明する。
Next, in the above embodiment, a method of transferring control information between the terminal adapter 11 and the terminal 13 using the C channel of a time division multiplexed frame, a method of acquiring the transmission right of the C channel, and a method of allocating the B channel will be explained.

第4図で示した時分割多重フレームのCチャネルは伝送
する情報がない場合には常に“O”である。伝送する情
報は8ビットの特定の2進パターン(以下、フラグと略
称する〉がその情報の前後に付加され、先頭のフラグの
次には伝送先のアドレスを示す8ビットの領域が、また
後尾のフラグの手前には8ビットのエラーチェック領域
がさらに付加された形でターミナルアダプタ11と端末
13間で送受信される。
The C channel of the time division multiplex frame shown in FIG. 4 is always "O" when there is no information to be transmitted. Information to be transmitted has a specific 8-bit binary pattern (hereinafter abbreviated as flag) added before and after the information, and after the first flag there is an 8-bit area indicating the address of the transmission destination, and after An 8-bit error check area is further added before the flag, which is transmitted and received between the terminal adapter 11 and the terminal 13.

ターミナルアダプタ11または端末13の受信側では、
Cチャネルのフラグを検出することにより情報の受信動
作を開始し、後尾のフラグの検出により受信動作を終了
する。
On the receiving side of the terminal adapter 11 or terminal 13,
The information reception operation is started by detecting the flag of the C channel, and the reception operation is ended by the detection of the trailing flag.

また、ターミナルアダプタ11,端末13にはそれぞれ
固有のアドレスがあたえられており、上記アドレスを参
照することによって、そのときの情報を受信するか否か
を判断する。このようにCチャネルを用いて、情報をタ
ーミナルアダプタ11と端末l3間で受け渡すことがで
きる。
Further, each of the terminal adapter 11 and the terminal 13 is assigned a unique address, and by referring to the address, it is determined whether or not to receive the information at that time. In this way, information can be passed between the terminal adapter 11 and the terminal l3 using the C channel.

ここで、端末13はターミナルアダプタ11に複数接続
されているので、Cチャネルで制御情報を送出するため
に、Cチャネルに制御情報を送出するのに先立ってCチ
ャネルの使用権を獲得しなければならない。そのために
アルゴリズムとしてポーリングを用いている。すなわち
、ターミナルアダプタ11は全ての端末13に対する順
次送信権獲得を促す制御情報(以下、POLLと略称す
る)を送出しており、端末側ではPOLLを受信したと
き、送信要求がある場合はターミナルアダプタ11に対
してCチャネルの使用権獲得要求〈以下、ACKと略称
する〉を一定時間内に返送する。ターミナルアダプタ1
1はACKを受信すると、POLLの送出を停止し、端
末l3からの制御情報の受信待ち状態となる。このよう
にして、端末13はCチャネルの使用権獲得を行う。
Here, since a plurality of terminals 13 are connected to the terminal adapter 11, in order to send control information on the C channel, the right to use the C channel must be acquired before sending the control information on the C channel. It won't happen. For this purpose, polling is used as an algorithm. That is, the terminal adapter 11 sends out control information (hereinafter abbreviated as POLL) that urges all the terminals 13 to sequentially acquire the transmission right, and when the terminal receives POLL, if there is a transmission request, the terminal adapter 11 within a certain period of time. Terminal adapter 1
When terminal 1 receives the ACK, terminal 1 stops sending POLL and enters a waiting state for receiving control information from terminal 13. In this way, the terminal 13 acquires the right to use the C channel.

この後例えば端末13から発呼する場合には、Cチャネ
ルにより呼設定制御情報(以下,CALLと略称する)
をターミナルアダプタ11に対して送出する。
After this, for example, when a call is made from the terminal 13, call setting control information (hereinafter abbreviated as CALL) is sent via the C channel.
is sent to the terminal adapter 11.

ターミナルアダプタ11ではCALLを受信する相手と
の通信の確立を行うための制御を行う。
The terminal adapter 11 performs control to establish communication with the other party receiving the CALL.

ターミナルアダプタ11は相手との通信の確立が完了し
たら、その端末13に対して呼設定完了制御情報(以下
、CALL−COMと略称する〉を送出する。
When the terminal adapter 11 completes establishing communication with the other party, it sends call setup completion control information (hereinafter abbreviated as CALL-COM) to the terminal 13.

この時CALL−COMには、その端末13が使用する
Bチャネル゛のチャネル番号が含まれているので、その
端末13はCALL−COMで指定されたBチャネルを
使用してエンドツーエンドに情報を送受信することがで
きる。
At this time, CALL-COM contains the channel number of the B channel used by the terminal 13, so the terminal 13 uses the B channel specified in CALL-COM to send information end-to-end. Can send and receive.

発明の効果 本発明は上記実施例より明らかなように、夕一ミナルア
ダプタにバス型デイジタル伝送回路を設けたものであり
、この回路と同一回路を具備した種々の端末を多数ター
ミナルアダプタに接続できるという利点を有する。そし
て、バス型デイジタル伝送回路は単純であるため、簡単
な論理回路で構成、かつ伝送線を削減することができる
という効果を有する。
Effects of the Invention As is clear from the embodiments described above, the present invention is one in which a bus-type digital transmission circuit is provided in a terminal adapter, and a large number of various terminals equipped with the same circuit can be connected to the terminal adapter. It has the advantage of Furthermore, since the bus-type digital transmission circuit is simple, it has the advantage that it can be configured with a simple logic circuit and the number of transmission lines can be reduced.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例によるターミナルアダプタと
端末との接続形態を示すブロック図、第2図はバス型デ
ィジタル伝送回路図、第3図は本発明の一実施例による
ターミナルアダプタを示すブロック図、第4図は時分割
多重フレームのフォーマットを示す説明図、第5図は時
分割多重フレームの伝送タイミングを示す説明図、第6
図(a).(b)は従来のターミナルアダプタと端末と
の接続形態を示すブロック図、第7図は従来のターミナ
ルアダプタのブロック図である。 11・・・ターミナルアダプタ(TA)、13・・・端
末(TE),14・・・バス型ディジタル伝送路、22
・・・制御チャネル、23・・・制御回路、24・・・
情報チャネル、25・・・フレーム組立分解回路、27
・・・送受信回路。 第l図 第2図 第 3 図 DSUヘ TEへ 第 6 図 r/j) <b) 剰1 第7図 DSUへ TEへ TEへ TEへ
FIG. 1 is a block diagram showing a connection form between a terminal adapter and a terminal according to an embodiment of the present invention, FIG. 2 is a bus-type digital transmission circuit diagram, and FIG. 3 is a terminal adapter according to an embodiment of the present invention. Block diagram, FIG. 4 is an explanatory diagram showing the format of a time division multiplexed frame, FIG. 5 is an explanatory diagram showing the transmission timing of a time division multiplexed frame, and FIG.
Figure (a). (b) is a block diagram showing a connection form between a conventional terminal adapter and a terminal, and FIG. 7 is a block diagram of the conventional terminal adapter. 11... Terminal adapter (TA), 13... Terminal (TE), 14... Bus type digital transmission line, 22
...Control channel, 23...Control circuit, 24...
Information channel, 25... Frame assembly and disassembly circuit, 27
...Transmission/reception circuit. Figure l Figure 2 Figure 3 Figure 6 To DSU to TE Figure 6 r/j) <b) Remainder 1 Figure 7 To DSU To TE To TE

Claims (1)

【特許請求の範囲】 複数の情報チャネルと1つの制御チャネルから構成され
るフレームの組立分解を行う回路と、前記フレームを複
数の端末と送受信するための送受信回路と、 前記フレームを正しく伝送するためのビットクロックと
フレームの同期をとるためのタイミング信号を生成する
回路と、 前記ビットクロックとタイミング信号を複数の端末に送
信するバス型ディジタル伝送回路とを備えたターミナル
アダプタ。
[Scope of Claims] A circuit for assembling and disassembling a frame composed of a plurality of information channels and one control channel, a transmitting/receiving circuit for transmitting and receiving the frame to and from a plurality of terminals, and a circuit for correctly transmitting the frame. A terminal adapter comprising: a circuit that generates a timing signal for synchronizing a bit clock and a frame; and a bus-type digital transmission circuit that transmits the bit clock and timing signal to a plurality of terminals.
JP15868489A 1989-06-21 1989-06-21 Terminal adapter Pending JPH0324839A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15868489A JPH0324839A (en) 1989-06-21 1989-06-21 Terminal adapter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15868489A JPH0324839A (en) 1989-06-21 1989-06-21 Terminal adapter

Publications (1)

Publication Number Publication Date
JPH0324839A true JPH0324839A (en) 1991-02-01

Family

ID=15677101

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15868489A Pending JPH0324839A (en) 1989-06-21 1989-06-21 Terminal adapter

Country Status (1)

Country Link
JP (1) JPH0324839A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5839110A (en) * 1994-08-22 1998-11-17 Sony Corporation Transmitting and receiving apparatus
JP4819058B2 (en) * 2004-10-01 2011-11-16 ザ ジレット カンパニー Shaving razor and razor cartridge

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5839110A (en) * 1994-08-22 1998-11-17 Sony Corporation Transmitting and receiving apparatus
JP4819058B2 (en) * 2004-10-01 2011-11-16 ザ ジレット カンパニー Shaving razor and razor cartridge

Similar Documents

Publication Publication Date Title
KR100286791B1 (en) Network Link Endpoint Qualification
WO1985002311A1 (en) Multimode data communication system
US5856999A (en) Apparatus and method for data transmission on bonded data channels of a communications network utilizing a single serial communications controller
JP3094087B2 (en) Interface unit
JPH0414910B2 (en)
JPH0419737B2 (en)
JPH0324839A (en) Terminal adapter
JPH0286391A (en) Isdn local communication system
JPH02281840A (en) Transmitter and receiver of data link equipment
JPH0228938B2 (en)
JPS62249542A (en) Data transfer system
JP2956391B2 (en) Subscriber line interface of optical subscriber transmission equipment
KR100222052B1 (en) Apparatus of multi-port transmission using b-channel of isdn
JP3772465B2 (en) Digital line connection system
JPS6292545A (en) Data transmission equipment
JPS6128252A (en) Transmitter possible for extension transfer
JPS6227582B2 (en)
JPS6133053A (en) Exchange device
JPH022773A (en) Frame format conversion method
JPH1174856A (en) Data transfer system
JPH0352350A (en) Data communication controller
JPH0482445A (en) Communication equipment
JPS63217837A (en) Communication controller
JPS63219295A (en) Digital bus transmission switching system
JPS61216558A (en) Testing system for terminal equipment