JPH03245186A - Image gradation stressing circuit - Google Patents

Image gradation stressing circuit

Info

Publication number
JPH03245186A
JPH03245186A JP2043147A JP4314790A JPH03245186A JP H03245186 A JPH03245186 A JP H03245186A JP 2043147 A JP2043147 A JP 2043147A JP 4314790 A JP4314790 A JP 4314790A JP H03245186 A JPH03245186 A JP H03245186A
Authority
JP
Japan
Prior art keywords
gradation
bit data
digit
switching circuits
image information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2043147A
Other languages
Japanese (ja)
Inventor
Hiroshi Takahashi
博 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2043147A priority Critical patent/JPH03245186A/en
Publication of JPH03245186A publication Critical patent/JPH03245186A/en
Pending legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PURPOSE:To obtain simpler circuit constitution and higher speed by selecting the bit data read out of an image memory so as to be the same with every adjacent digit, thereby executing gradation emphasis. CONSTITUTION:The bit data of the same digit is selected by a control signal from a selecting circuit 30 for the set of, for example, switching circuits 21 and 22 and the bit data of the same digit is selected for the set of switching circuits 23 and 24; thereafter, the bits of the same digit are similarly selected for the respective sets of the switching circuits 2N-1 and 2N and these bits are converted to the image information stress in gradation by the decreasing of the resolving power of the image information to a half, in the case of the execution of the processing for making display expression with the stressed gradation. The gradation emphasis is executed at high speed with the simple circuit constitution in this way.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は画像情報の階調を強調的に表示表現するための
処理を行う画像階調強調回路に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an image tone enhancement circuit that performs processing for emphatically displaying and expressing the tone of image information.

〔従来の技術〕[Conventional technology]

従来、画像情報の階調を強調的に表示表現するために、
多値画像情報を画像メモリに蓄積し、コンピュータ処理
により画素毎に階調レベルを識別し、階調間の領域を特
徴的な色相でぬりつぶす手法が一般的に行われている。
Conventionally, in order to emphasize the gradation of image information,
A commonly used method is to store multivalued image information in an image memory, identify the gradation level for each pixel through computer processing, and fill in the area between the gradations with a characteristic hue.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上述したように従来は、コンピュータ処理によって階調
強調を行うので、特に多値、多色の自然画像のように画
像情報量が非常に多い場合には、階調強調の処理に長時
間を要し実用的でないという欠点がある。
As mentioned above, in the past, gradation enhancement was performed by computer processing, so it took a long time to process gradation enhancement, especially when the amount of image information was extremely large, such as multivalued and multicolored natural images. However, it has the disadvantage of being impractical.

本発明の目的は、簡単な回路構成で高速に階調強調を行
うことのできる画像階調強調回路を提供することにある
An object of the present invention is to provide an image tone enhancement circuit that can perform tone enhancement at high speed with a simple circuit configuration.

〔課題を解決するための手段〕[Means to solve the problem]

本発明の画像階調強調回路は、多値画像情報をN桁(N
は自然数)のビットデータとL2て蓄積する画像記憶手
段と、前記画像記憶手段から読出される前記N桁のビッ
トデータを受け制御信ぢによって指定される桁のビット
データを選択して出力するN個の切替回路と、前記制御
信号を生成して前記N個の切替回路へ送出する選択手段
とを備えて構成される。
The image gradation enhancement circuit of the present invention converts multivalued image information into N digits (N
is a natural number); and an image storage means for storing the N-digit bit data read from the image storage means, and selecting and outputting the N-digit bit data designated by the control signal. N switching circuits, and selection means for generating the control signal and sending it to the N switching circuits.

〔実施例〕〔Example〕

次に図面を参照して本発明を説明する。 Next, the present invention will be explained with reference to the drawings.

第1図は本発明の一実施例を示すブロック図であり、多
値画像情報が蓄積される画像メモリ10、画像メモリ1
0から読出される多値画像情報を受け制御信号により指
定される桁のビットデータを選択して出力する切替回路
21〜2N、切替回路21〜2Nに対して制御信号を生
成し出力する選択回i!!i!130を備えている。
FIG. 1 is a block diagram showing an embodiment of the present invention, in which an image memory 10 in which multivalued image information is stored;
switching circuits 21 to 2N that receive multivalued image information read from 0 and select and output bit data of a digit designated by a control signal; and a selection circuit that generates and outputs a control signal to the switching circuits 21 to 2N; i! ! i! It is equipped with 130.

画像メモリ10から読出される多値画像情報はNビット
のデータであり、ビット毎のN本の出力線によって切替
回路21〜2Nのそれぞれに送出される。すなわち、多
値画像情報の20桁  〜2N−1桁の各桁のビットデ
ータが切替回路21〜2Nのそれぞれに人力される。−
通常は、切替回路21は20桁のビットデータを、切替
回路22は2I桁のビットデータを、同様にして切替回
路2Nは2N−1桁のビットデータをそれぞれ選択して
出力するように選択回路30からの制御信号により制御
される。
The multivalued image information read from the image memory 10 is N-bit data, and is sent to each of the switching circuits 21 to 2N through N output lines for each bit. That is, the bit data of each digit from 20th digit to 2N-1th digit of the multivalued image information is manually input to each of the switching circuits 21 to 2N. −
Normally, the switching circuit 21 selects and outputs 20-digit bit data, the switching circuit 22 selects and outputs 2I-digit bit data, and similarly, the switching circuit 2N selects and outputs 2N-1-digit bit data. It is controlled by a control signal from 30.

さて、階調を強調的に表示表現するための処理を行う場
合は、例えば、切替回路21および22の組に対して同
じ桁のビットデータを選択させ、また切替回路23およ
び24の組に対して同じ桁のビットデータを選択させ、
以下同様に切替回路2N−1および2Nのそれぞれの組
に対しても同じ桁のビットを選択させることによって、
画像情報の分解能が半減して階調が強調された画像情報
に変換することができる。
Now, when performing processing for emphatically displaying gradations, for example, the set of switching circuits 21 and 22 selects bit data of the same digit, and the set of switching circuits 23 and 24 selects bit data of the same digit. to select bit data of the same digit,
By similarly selecting the bits of the same digit for each pair of switching circuits 2N-1 and 2N,
It is possible to convert image information into image information whose resolution is halved and whose gradations are emphasized.

第2図(a)〜(h)は画像階調強調の一例を示す図で
あり、RGB信号からなるカラー画像情報を示している
。同図(a>は画像メモリに蓄積されたR信号の■水平
走査分のレベル分布を示しており、同図(b)は画像メ
モリに蓄積されたG信号の1水平走査分のレベル分布を
、また、同図(C)は画像メモリに蓄積されたB信号の
1水平走査分のレベル分布を示している。同図(d)は
これらRGB信号がデイスプレィに表示された状態を示
しており、中心に近付くほど白色が強調された円となっ
ている。いま、例えば、GおよびB信号に対してのみ、
ある規則に従って隣り合うビットデータが同一となるよ
うに選択して階調強調を行うものとすると、R信号のレ
ベル分布は同図(e〉し示すように同図(a)と同じ分
布となり、GおよびB信号の分布は同図(f)および同
図〈g)に示すような階調のついた分布に変換される。
FIGS. 2(a) to 2(h) are diagrams showing an example of image gradation enhancement, and show color image information consisting of RGB signals. Figure (a) shows the level distribution for one horizontal scan of the R signal stored in the image memory, and (b) shows the level distribution for one horizontal scan of the G signal stored in the image memory. , and (C) of the same figure shows the level distribution for one horizontal scan of the B signal stored in the image memory.(d) of the same figure shows the state in which these RGB signals are displayed on the display. , the closer you get to the center, the more white the circle becomes.Now, for example, only for G and B signals,
If gradation emphasis is performed by selecting adjacent bit data so that they are the same according to a certain rule, the level distribution of the R signal will be the same distribution as in Figure (a), as shown in Figure (e). The distribution of the G and B signals is converted into a gradated distribution as shown in FIG.

同図(h)は同図(e)、(f>、(g)に示したRG
B信号がデイスプレィに表示された状態を示しており、
GおよびB信号は同じ階調強調がなされているので、R
,G、B信号が同じ信号レベルになった部分は白色とな
るが、R信号とのレベル差のある部分はR信号のレベル
が高くなっているため赤色に着色される。その結果、′
N調強調に応じて等高線が表示された画像となる。
The same figure (h) is the RG shown in the same figure (e), (f>, (g)
This shows the state where the B signal is displayed on the display.
Since the G and B signals have the same gradation emphasis, the R
, G, and B signals are at the same signal level, they are colored white, but areas where there is a level difference from the R signal are colored red because the level of the R signal is higher. the result,'
This results in an image in which contour lines are displayed according to the N-tone emphasis.

このように、カラー画像情報の場合、R,G。In this way, in the case of color image information, R, G.

Bの各色に対応させて画像メモリを設け、色相のそれぞ
れの階調強調を変更することによって、階調により擬似
カラー的な表現が可能となる。
By providing an image memory corresponding to each color of B and changing the gradation emphasis of each hue, pseudo-color expression can be achieved by gradation.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明によれば、画像メモリに蓄積
されている画像情報を全く変更せずに、画像メモリから
読出されるビットデータを隣合う桁毎に同一となるよう
に選択するだけでrIa調強調を行うことができるので
、回路構成が簡単となるばかりでなく、非常に高速に階
調強調を行うことができる9また1階調表現の変更も容
易である。
As explained above, according to the present invention, without changing the image information stored in the image memory, it is possible to simply select the bit data read out from the image memory so that each adjacent digit is the same. Since it is possible to perform rIa tone emphasis, not only the circuit configuration becomes simple, but also it is easy to change the 9- or 1-tone expression, which enables very high-speed tone emphasis.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例を示すブロック図、第2図(
a)〜(h)は画像!lll強調の一例を示す図である
。 10・・・画像メモリ、21〜2N・・・切替回路、3
0・・・選択回路。
FIG. 1 is a block diagram showing one embodiment of the present invention, and FIG. 2 (
a) to (h) are images! FIG. 3 is a diagram illustrating an example of lll emphasis. 10... Image memory, 21-2N... Switching circuit, 3
0...Selection circuit.

Claims (1)

【特許請求の範囲】[Claims]  多値画像情報をN桁(Nは自然数)のビットデータと
して蓄積する画像記憶手段と、前記画像記憶手段から読
出される前記N桁のビットデータを受け制御信号によっ
て指定される桁のビットデータを選択して出力するN個
の切替回路と、前記制御信号を生成して前記N個の切替
回路へ送出する選択手段とを備えることを特徴とする画
像階調強調回路。
an image storage means for storing multivalued image information as N-digit bit data (N is a natural number); An image gradation enhancement circuit comprising: N switching circuits that select and output; and selection means that generates the control signal and sends it to the N switching circuits.
JP2043147A 1990-02-23 1990-02-23 Image gradation stressing circuit Pending JPH03245186A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2043147A JPH03245186A (en) 1990-02-23 1990-02-23 Image gradation stressing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2043147A JPH03245186A (en) 1990-02-23 1990-02-23 Image gradation stressing circuit

Publications (1)

Publication Number Publication Date
JPH03245186A true JPH03245186A (en) 1991-10-31

Family

ID=12655730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2043147A Pending JPH03245186A (en) 1990-02-23 1990-02-23 Image gradation stressing circuit

Country Status (1)

Country Link
JP (1) JPH03245186A (en)

Similar Documents

Publication Publication Date Title
JP2780193B2 (en) Dither device
US4737772A (en) Video display controller
JP2572373B2 (en) Color display device
CA1229441A (en) Color-signal converting circuit
JPS6025794B2 (en) color graphic display device
JP2769345B2 (en) Display control device
JPS6022864B2 (en) image combination device
JP2647033B2 (en) Lookup table creation method and lookup table creation device
JPH01321578A (en) Picture display system
US6914614B2 (en) Color display method and semiconductor integrated circuit using the same
JPH03245186A (en) Image gradation stressing circuit
JPS6019517B2 (en) Color figure creation processing device
JPH07199903A (en) Method and device for generating multi-level thickened data
JPS61223894A (en) Contrast conversion control system
JPH0448269A (en) Digital oscilloscope
JPH03233495A (en) Image display device
JPH03268075A (en) Display device
JPH08137448A (en) Rgb monochromize circuit
JPS6382581A (en) Method and device for processing binary image signal
JPH08221566A (en) Device and method for processing image
JPH0721702B2 (en) Color graph display device
JPS615376A (en) Picture processor
JPH06186954A (en) Character display device
JPS62296193A (en) Bit map display unit for multi-contrast tone
JPS63307588A (en) Gradation display device