JPH03222514A - Pulse signal generating circuit - Google Patents

Pulse signal generating circuit

Info

Publication number
JPH03222514A
JPH03222514A JP2017468A JP1746890A JPH03222514A JP H03222514 A JPH03222514 A JP H03222514A JP 2017468 A JP2017468 A JP 2017468A JP 1746890 A JP1746890 A JP 1746890A JP H03222514 A JPH03222514 A JP H03222514A
Authority
JP
Japan
Prior art keywords
signal
period
output
duty
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2017468A
Other languages
Japanese (ja)
Inventor
Yukiaki Tsuji
辻 幸明
Rentarou Minami
南 練太朗
Kyoji Imagawa
今川 恭次
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kanzaki Paper Manufacturing Co Ltd
Original Assignee
Kanzaki Paper Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kanzaki Paper Manufacturing Co Ltd filed Critical Kanzaki Paper Manufacturing Co Ltd
Priority to JP2017468A priority Critical patent/JPH03222514A/en
Publication of JPH03222514A publication Critical patent/JPH03222514A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a pulse generating circuit whose period and duty are both accurate and stable and minutely variable by providing a fundamental period signal generating means, a preset counter, a comparator and a flip-flop. CONSTITUTION:A frequency divider 2 frequency-divides the output signal of a crystal oscillator 1 and a selector 3 selects any of the frequency division signal, and the selected signal goes to a fundamental period signal. The output pulse of the circuit is the set output or the reset output of a flip-flop 6 and the output is obtained for a period when a preset counter 4 counts a fundamental period signal by the preset number of signals only. Then the duty depends on the time till a halfway count output of the preset counter 4 is coincident with a comparison number set optionally to a comparator 5. Thus, since both the period and the duty are determined by the accuracy equal to the accuracy of the fundamental period signal, high stable accuracy is realized and since both the period and the duty are variable in using the period of the fundamental period signal as the unit, they are varied in a minute step.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は周期およびデユーティの可変なパルス発生回路
に関する。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to a pulse generation circuit with variable period and duty.

(従来の技術) パルス信号の周期を可変にする回路方式にはアナログ式
とディジタル式とがある。アナログ式は地張発振器の時
定数を変える等の方法によるものであり、ディジタル式
は水晶発振器により得られる一定周波数の高周波を分周
し、その分周比を変えるものである。またパルス信号の
デユーティを可変とするには、基本パルスでワンショッ
ト回路をトリガーしてパルス信号を作り、そのワンショ
ット回路の時定数を可変とする方法が用いられている。
(Prior Art) There are two types of circuit systems for making the period of a pulse signal variable: an analog type and a digital type. The analog type uses a method such as changing the time constant of a ground oscillator, and the digital type divides a constant high frequency wave obtained by a crystal oscillator and changes the frequency division ratio. In order to make the duty of the pulse signal variable, a method is used in which a basic pulse triggers a one-shot circuit to generate a pulse signal, and the time constant of the one-shot circuit is made variable.

アナログ方式のパルス発振器は周波数が不安定で正確で
なく、周期を変える場合も時定数を変えるためのコンデ
ンサの容量を連続的に変えることは困難なので、幾つか
の容量の異るコンデンサを切換えると云う構成となり、
周期可変といっても何段階かの周期を選択できるに過ぎ
ない。これに対してディジタル式ではもとになる高周波
の周期が水晶により安定化させであるため正確安定した
周期のパルスが得られ、周期を変えるのも、もとの高周
波の波数の計数値を変えるものであるから、もとの高周
波の周期を単位にしてきわめて微細に実際上連続的に周
期を変えることができる。
Analog pulse oscillators have unstable and inaccurate frequencies, and even when changing the period, it is difficult to continuously change the capacitance of the capacitor to change the time constant. The structure is as follows,
Even though the cycle is variable, it only allows you to select several stages of the cycle. On the other hand, in the digital method, the period of the original high frequency is stabilized by a crystal, so a pulse with an accurate and stable period can be obtained, and changing the period also changes the wave number count value of the original high frequency. Therefore, it is possible to change the period extremely minutely and practically continuously using the period of the original high frequency as a unit.

しかしデユーティ可変は何れの場合でもワンショット回
路の時定数を変える方法によるから、時定数回路のを量
の段階的切換えによる複数段のデユーティ切換えが可能
となるだけであり、デユーティ化の精度、安定度も低い
ものであった。
However, in any case, variable duty is achieved by changing the time constant of the one-shot circuit, so it is only possible to switch the duty in multiple stages by changing the amount of the time constant circuit in stages, which increases the accuracy and stability of the duty setting. The level was also low.

(発明が解決しようとする課8) 本発明は周期およびデユーティが共に正確安定かつ微細
に可変なパルス発生回路を提供しようとするものである
(Problem 8 to be Solved by the Invention) The present invention seeks to provide a pulse generation circuit whose period and duty are both accurate, stable, and finely variable.

(課題を解決するための手段) 基本周期信号発生手段と、その出力信号を計数するプリ
セット可能なカウンタと、同カウンタの途中計数出力を
他の任意設定数と比較するコンパレータと、上記カウン
タからプリセット数計数毎に発せられる信号によりセッ
トされ、上記コンパレータからの一致信号によりリセッ
トされるフリップフロップとによりパルス発生回路を構
成した。
(Means for Solving the Problem) A basic periodic signal generating means, a presettable counter that counts the output signal thereof, a comparator that compares the intermediate counting output of the counter with another arbitrarily set number, and a presettable counter that counts the output signal of the basic periodic signal generating means, a comparator that compares the intermediate count output of the counter with another arbitrarily set number, and A pulse generating circuit was constituted by a flip-flop which was set by a signal issued every time a number was counted and reset by a coincidence signal from the comparator.

(作用) この回路の出力パルスはフリップフロップのセット出力
或はリセット出力であるが、その出力はプリセット可能
なカウンタが基本周期信号をそのプリセット数だけ計数
する期間であり、基本周期信号の周期を単位として可変
である。デユーティはこのプリセットカウンタの途中計
数出力が任意設定した比較数と一致する迄の時間によっ
て決まり、これも基本周期信号の周期を単位として可変
であり、周期、デユーティとも基本周期信号の精度と等
しい精度で決まり、基本周期信η−は水晶発振器等を用
いて得られるので、安定810度であり、周期、デユー
ティとも基本周期信号の周期を単位として可変であるか
ら、複数のコンデンサの選択による周期、デユーティの
切換えに比し、周期、デユーティとも細かい段階で変え
ることができる。
(Function) The output pulse of this circuit is the set output or reset output of the flip-flop, and the output is the period during which the presettable counter counts the basic period signal by the preset number, and the period of the basic period signal is It is variable as a unit. The duty is determined by the time until the intermediate count output of this preset counter matches the arbitrarily set comparison number, and this is also variable using the period of the basic periodic signal as a unit, and both the period and duty have an accuracy equal to the accuracy of the basic periodic signal. Since the fundamental periodic signal η- is obtained using a crystal oscillator, etc., it is stable at 810 degrees, and both the period and duty are variable in units of the period of the fundamental periodic signal, so the period by selecting multiple capacitors, Compared to duty switching, both the cycle and duty can be changed in finer steps.

(実施例) 図面は本発明の一実施例を示す。第1図で1は水晶発振
器、2は分周器で、発信器1の出力各波を計数し、計数
値が2.4.8・・・等になったとき信号を出力するカ
ウンタである。3はセレクタで上記計数値2.4.8.
・・・等の信号の何れかを選択する。この選択により、
水晶発振器の出力信号の周波数の1/2.1/4. l
/8・・・等の周波数のパルス信号が得られる。第2図
でaは水晶発振器の出力、bは分周器2の各分周出力信
号で、セレクタでこのbの信号から何れかを選択する。
(Example) The drawings show an example of the present invention. In Figure 1, 1 is a crystal oscillator, and 2 is a frequency divider, which is a counter that counts each wave output from oscillator 1 and outputs a signal when the counted value reaches 2, 4, 8, etc. . 3 is a selector with the above count value 2.4.8.
. . . Select one of the signals. With this selection,
1/2.1/4 of the frequency of the output signal of the crystal oscillator. l
A pulse signal with a frequency of /8... etc. can be obtained. In FIG. 2, a is the output of the crystal oscillator, b is each frequency-divided output signal of the frequency divider 2, and a selector selects one of the b signals.

こ\に選択された信号が基本周期信号である。4はプリ
セットカウンタでセットレジスタ4Rに任意の計数値を
入力すると、その数がプリセットカウンタ4にセットさ
れる。プリセットカウンタ4はセレクタ3の出力パルス
第2図すの何れかを計数し、その計数値がプリセット値
になり、計数がOに戻ったとき信号が発せられ、この信
号によりブリップフロップ6がセットされる。5はコン
パレータで、セットレジスタ5Rにより任意数が比較数
として入力されている。コンパレータ5にはプリセット
カウンタ4の各ビット出力が被比較数として入力されて
おり、プリセットカウンタの途中計数出力が常時コンパ
レータで比較数と比較されるようになっていて、両者が
一致したときコンパレータ5から発せられる信号により
フリップフロップ6がりヒツトされる。セットレジスタ
5Rにセットされる数はセットレジスタ4Rにセットさ
れる数よりも小さいように選択される。第2図Cは基本
周期信号として第2図すの2を選び、プリセットカウン
タのプリセット値を5とし、コンパレータに設定する比
較数を3としたときの7リツプフロツプ6のセット出力
を示し、これが本発明回路の出力パルスとなる。
The signal selected here is the fundamental periodic signal. 4 is a preset counter, and when an arbitrary count value is input to the set register 4R, that number is set in the preset counter 4. The preset counter 4 counts one of the output pulses of the selector 3 in Figure 2, and the counted value becomes the preset value. When the count returns to O, a signal is generated, and the flip-flop 6 is set by this signal. Ru. 5 is a comparator, and an arbitrary number is inputted as a comparison number by a set register 5R. Each bit output of the preset counter 4 is inputted to the comparator 5 as a comparand, and the intermediate count output of the preset counter is constantly compared with the comparison number by the comparator, and when the two match, the comparator 5 The flip-flop 6 is hit by the signal emitted from the circuit. The number set in the set register 5R is selected to be smaller than the number set in the set register 4R. Figure 2C shows the set output of the 7-lip flop 6 when 2 in Figure 2 is selected as the basic period signal, the preset value of the preset counter is 5, and the number of comparisons set in the comparator is 3. This becomes the output pulse of the inventive circuit.

この実施例では基本周期信号を水晶発振器の高周波出力
を分周したものとし、分局比を各種選択可能としである
ので、周波数の可変範囲が簡単に大幅に拡大されている
が、水晶発振器の出力をパルスに整形して直接カウンタ
4に入力する構成としてもよいことは云うまでもない。
In this embodiment, the basic periodic signal is obtained by dividing the high frequency output of the crystal oscillator, and various division ratios can be selected, so the frequency variable range is easily and greatly expanded, but the output of the crystal oscillator is Needless to say, it is also possible to form a pulse into a pulse and input it directly to the counter 4.

(発明の効果) 本発明によれば、パルス信号の周期は基本周期信号を計
数することによって可変としているので、アナログ方式
に比し著しく安定して正確であり、デユーティもディジ
タル的に行っているので安定正確で、周期もデユーティ
も可変ステ、ツブが基本周期信号により決まりコンデン
サの切換等のアナログ方式に比し細かく、周期、デユー
ティともその設定が数値によって行われるので、それら
の設定を装置のソフトにおいて行うことができ、自動設
定が容易となる。
(Effects of the Invention) According to the present invention, the period of the pulse signal is made variable by counting the basic period signal, so it is significantly more stable and accurate than the analog method, and the duty is also done digitally. Therefore, it is stable and accurate, and the period and duty are variable.The step and knob are determined by the basic period signal, and compared to analog methods such as switching capacitors, the setting of both the period and duty is done numerically, so these settings can be easily controlled by the equipment. This can be done in software, making automatic settings easy.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例のブロック図、第2図は上記
回路の動作を説明するタイムチャートである。 1・・・水晶発条器、2・・・分周器、3・・・セレク
タ、4・・・プリセット可能なカウンタ、5・・・コン
パレータ、6・・・フリップ70ツブ、4R,5R・・
・レジスタ。
FIG. 1 is a block diagram of one embodiment of the present invention, and FIG. 2 is a time chart explaining the operation of the above circuit. 1... Crystal oscillator, 2... Frequency divider, 3... Selector, 4... Presettable counter, 5... Comparator, 6... Flip 70 tube, 4R, 5R...
·register.

Claims (1)

【特許請求の範囲】[Claims] 基本周期信号発生手段と、その出力信号を計数するプリ
セット可能なカウンタと、同カウンタの途中計数出力を
上記プリセットとは別の任意設定数と比較するコンパレ
ータと、上記カウンタからのプリセット数計数毎に発せ
られる信号によりセットされ、上記コンパレータからの
一致信号によりリセットされ、フリップフロップの出力
パルス出力するパルス信号発生回路。
A basic periodic signal generating means, a presettable counter that counts the output signal, a comparator that compares the intermediate count output of the counter with an arbitrarily set number different from the above preset, and every time the preset number is counted from the above counter. A pulse signal generation circuit that is set by the emitted signal, reset by the coincidence signal from the comparator, and outputs the output pulse of the flip-flop.
JP2017468A 1990-01-26 1990-01-26 Pulse signal generating circuit Pending JPH03222514A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017468A JPH03222514A (en) 1990-01-26 1990-01-26 Pulse signal generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017468A JPH03222514A (en) 1990-01-26 1990-01-26 Pulse signal generating circuit

Publications (1)

Publication Number Publication Date
JPH03222514A true JPH03222514A (en) 1991-10-01

Family

ID=11944853

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017468A Pending JPH03222514A (en) 1990-01-26 1990-01-26 Pulse signal generating circuit

Country Status (1)

Country Link
JP (1) JPH03222514A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100342125B1 (en) * 1998-03-19 2002-06-26 가네코 히사시 Frequency divider

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100342125B1 (en) * 1998-03-19 2002-06-26 가네코 히사시 Frequency divider

Similar Documents

Publication Publication Date Title
US4184068A (en) Full binary programmed frequency divider
KR0162640B1 (en) Time axis generator
EP0727877A2 (en) Fast frequency switching synthesizer
JPH01168122A (en) Frequency synthesizer
JPH03222514A (en) Pulse signal generating circuit
JPH03206722A (en) Voltage control oscillator
US5506529A (en) Adjustable frequency synthesizer
US5168360A (en) Sampling clock generating circuit for a-d conversion of a variety of video signals
US7724860B2 (en) Auto-adaptive digital phase-locked loop for large frequency multiplication factors
US5157342A (en) Precision digital phase lock loop circuit
US3441870A (en) Frequency synthesizer using automatically varied division factors in a phase-locked loop
US4001726A (en) High accuracy sweep oscillator system
GB1464685A (en) Circuit arrangement for forming a sum and/or difference signal
JPH05259900A (en) Phase modulation circuit
JPS6010262B2 (en) sampling device
SU1171999A1 (en) Device for generating pulse sequence
SU788355A1 (en) Pulse pair generator
JPS6327477Y2 (en)
US4868510A (en) Device for fixing the phase of frequency synthesizer outputs
JPS6227911Y2 (en)
JPH026655Y2 (en)
SU1525880A1 (en) Device for shaping signals
JPS5720169A (en) Digital pulse phase shifter
JP2000022534A (en) Frequency synthesizer
JPS6225723Y2 (en)