JPH0315408B2 - - Google Patents

Info

Publication number
JPH0315408B2
JPH0315408B2 JP57014216A JP1421682A JPH0315408B2 JP H0315408 B2 JPH0315408 B2 JP H0315408B2 JP 57014216 A JP57014216 A JP 57014216A JP 1421682 A JP1421682 A JP 1421682A JP H0315408 B2 JPH0315408 B2 JP H0315408B2
Authority
JP
Japan
Prior art keywords
diode
gate
field effect
effect transistor
bidirectional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57014216A
Other languages
Japanese (ja)
Other versions
JPS58133126A (en
Inventor
Tatsuo Ogawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP57014216A priority Critical patent/JPS58133126A/en
Publication of JPS58133126A publication Critical patent/JPS58133126A/en
Publication of JPH0315408B2 publication Critical patent/JPH0315408B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Supply And Distribution Of Alternating Current (AREA)
  • Thyristor Switches And Gates (AREA)

Description

【発明の詳細な説明】 本発明は、負荷制御回路に関し、特に照明灯な
どの負荷を予め定めた時間だけ電力付勢し、その
後、自動的に消勢する負荷制御回路に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a load control circuit, and more particularly to a load control circuit that energizes a load such as a lighting lamp for a predetermined time and then automatically de-energizes it.

第3図を参照して先行技術を説明する。この先
行技術では、商用交流電源101からの電力は、
ライン102,103間に介在されている従来の
負荷制御回路104を介して負荷である照明灯1
05に与えられる。押釦スイツチ106を操作す
ることによつて、変流器107の1次コイル10
8に負荷電流が流れる。これによつて2次コイル
109からの出力は、ダイオード110によつて
整流されてコンデンサ111が充電される。コン
デンサ111には、放電抵抗112が接続されて
いる。コンデンサ111の出力は、電界効果トラ
ンジスタ113のゲートに与えられる。電界効果
トランジスタ113は、第2図のl1に示すよう
な、いわゆるデプレツシヨン特性を有する。すな
わち、ドレン・ソース間は、ゲート・ソース間電
圧の絶対値が大きいとき遮断し、ゲート・ソース
間電圧の絶対値が小さいとき導通する。
The prior art will be explained with reference to FIG. In this prior art, the power from the commercial AC power supply 101 is
The lighting lamp 1, which is a load, is connected to a conventional load control circuit 104 interposed between lines 102 and 103.
Given on 05. By operating the push button switch 106, the primary coil 10 of the current transformer 107
Load current flows through 8. As a result, the output from the secondary coil 109 is rectified by the diode 110 and the capacitor 111 is charged. A discharge resistor 112 is connected to the capacitor 111 . The output of capacitor 111 is applied to the gate of field effect transistor 113. The field effect transistor 113 has a so-called depletion characteristic as shown by l1 in FIG. That is, the drain-source is disconnected when the absolute value of the gate-source voltage is large, and conductive when the absolute value of the gate-source voltage is small.

したがつて、押釦スイツチ106の操作によつ
て電界効果トランジスタ113は遮断し、これに
よつてライン115から抵抗116を経てサイリ
スタ118のゲートを経てライン114に電流が
流れる。そのためサイリスタ118が点弧され
る。したがつて、ライン102が正極性である電
源電圧の半周期では、ライン102から全波整流
回路126のダイオード122、ライン115、
抵抗119、サイリスタ118、ライン114、
ダイオード123、双方向性三端子サイリスタで
あるトライアツク121のゲートおよびライン1
03に電流が流れてトライアツク121が点弧さ
れる。ライン103が正極性となる電源電圧の次
の半周期では、ライン103からトライアツク1
21のゲート、ダイオード124、ライン11
5、抵抗119、サイリスタ118、ライン11
4およびダイオード125を経てライン102に
電流が流れ、これによつてトライアツク121が
点弧する。
Therefore, by operating the pushbutton switch 106, the field effect transistor 113 is cut off, which causes current to flow from the line 115, through the resistor 116, through the gate of the thyristor 118, and into the line 114. Thyristor 118 is therefore fired. Therefore, during the half cycle of the power supply voltage when line 102 is positive, the line 102 is connected to the diode 122 of the full-wave rectifier circuit 126, the line 115,
resistor 119, thyristor 118, line 114,
Diode 123, the gate of triax 121, which is a bidirectional three-terminal thyristor, and line 1
03, and the triac 121 is fired. During the next half period of the power supply voltage when line 103 goes positive, the line 103 will
Gate of 21, diode 124, line 11
5, resistor 119, thyristor 118, line 11
Current flows in line 102 through 4 and diode 125, which causes triac 121 to fire.

押釦スイツチ106を遮断すると、コンデンサ
111は放電抵抗112によつて放電され、これ
によつて電界効果トランジスタ113のゲートの
電圧は、時間経過とともに徐々に小さくなり、電
界効果トランジスタ113のインピーダンスが小
さくなつてゆく。電界効果トランジスタ113の
インピーダンスが小さくなつて導通状態になる
と、抵抗116を介してサイリスタ118のゲー
トに流れる電流は減少し、電界効果トランジスタ
113の方に流れるようになる。サイリスタ11
8のゲート電流が減少すると、サイリスタ118
は遮断する。サイリスタ118が遮断すると、ト
ライアツク121を点弧させるためのゲート電流
は流れなくなり、トライアツク121が消弧す
る。
When the push button switch 106 is turned off, the capacitor 111 is discharged by the discharge resistor 112, so that the voltage at the gate of the field effect transistor 113 gradually decreases over time, and the impedance of the field effect transistor 113 decreases. I'm going to go. When the impedance of the field effect transistor 113 decreases and becomes conductive, the current flowing to the gate of the thyristor 118 via the resistor 116 decreases and begins to flow toward the field effect transistor 113. Thyristor 11
When the gate current of thyristor 118 decreases, the thyristor 118
is blocked. When the thyristor 118 is cut off, the gate current for firing the triac 121 no longer flows, and the triac 121 is extinguished.

この従来技術では、押釦スイツチ106が操作
されないで遮断しているとき、電界効果トランジ
スタ113は、ゲート電圧が零であるので導通状
態となる。このため、交流電源101から前述の
経路、すなわち、トライアツク121のゲート、
ダイオード122〜125によつて構成される全
波整流回路126および抵抗116を経て電界効
果トランジスタ113に電流が流れる。この電流
は、トライアツク121を点弧させるだけの大き
さはない。しかしながら、負荷である照明灯10
5の消勢時において、電力の消費をもたらす。
In this prior art, when the push button switch 106 is not operated and is cut off, the field effect transistor 113 becomes conductive because the gate voltage is zero. Therefore, from the AC power supply 101 to the above-mentioned path, that is, the gate of the triax 121,
Current flows into the field effect transistor 113 via a full-wave rectifier circuit 126 constituted by diodes 122 to 125 and a resistor 116. This current is not large enough to fire the triac 121. However, the lighting lamp 10 which is a load
When 5 is de-energized, power is consumed.

このような負荷制御回路では、負荷の消勢時に
おいて電力が可及的に消費されないことが望まし
く、それによつて電力消費の節減を図ることがで
きる。
In such a load control circuit, it is desirable that as little power as possible be consumed when the load is de-energized, thereby reducing power consumption.

本発明の目的は、負荷の消勢時において、電力
消費を節減するようにした負荷制御回路を提供す
ることである。
An object of the present invention is to provide a load control circuit that saves power consumption when the load is de-energized.

本発明は、交流電源1と、負荷5と、双方向性
三端子サイリスタ30とを直列に接続して閉ルー
プを構成し、 手動操作スイツチ8と、交流器9とから成る直
列回路を双方向性三端子サイリスタ30に並列に
接続し、 変流器9の出力を第1勢流回路12によつて整
流してコンデンサ16に与え、このコンデンサ1
6には並列に抵抗17が接続され、 ゲート・ソース間電圧の絶対値が小さいときド
レン・ソース間が遮断し、ゲート・ソース間電圧
の絶対値が大きいときドレン・ソース間が導通す
る特性を有する電界効果トランジスタ19のゲー
トとソースとは、コンデンサ16の両端子にそれ
ぞれ接続され、 双方向性三端子サイリスタ30の一方端と双方
向性三端子サイリスタ30のゲートとの間に、4
つの第1〜第4ダイオード25〜28がブリツジ
の各辺を構成して接続される第2整流回路29が
接続され、 第2整流回路29は、第1ダイオード25のア
ノードと第2ダイオード26のカソードとが第1
接続点で接続され、その第1接続点が双方向性三
端子サイリスタ30の前記一方端に接続されてお
り、第3ダイオード27のカソードと第4ダイオ
ード28のアノードとが第2接続点で接続され、
その第2接続点が双方向性三端子サイリスタ30
の前記ゲートに接続されており、第1ダイオード
25および第4ダイオード28のカソードは、共
通接続されて電界効果トランジスタ19のドレン
に接続されており、第2ダイオード26および第
3ダイオード27のアノードは、共通接続されて
電界効果トランジスタ19のソースに接続されて
いることを特徴とする負荷制御回路である。
The present invention connects an AC power supply 1, a load 5, and a bidirectional three-terminal thyristor 30 in series to form a closed loop, and connects a series circuit consisting of a manually operated switch 8 and an alternator 9 to a bidirectional It is connected in parallel to the three-terminal thyristor 30, and the output of the current transformer 9 is rectified by the first current circuit 12 and applied to the capacitor 16.
6 is connected in parallel with a resistor 17, which has the characteristic that when the absolute value of the gate-source voltage is small, the drain and source are cut off, and when the absolute value of the gate-source voltage is large, the drain and source are conductive. The gate and source of the field effect transistor 19 having the field effect transistor 19 are respectively connected to both terminals of the capacitor 16, and between one end of the bidirectional three-terminal thyristor 30 and the gate of the bidirectional three-terminal thyristor 30,
A second rectifier circuit 29 is connected to which two first to fourth diodes 25 to 28 constitute each side of the bridge. The cathode is the first
The first connection point is connected to the one end of the bidirectional three-terminal thyristor 30, and the cathode of the third diode 27 and the anode of the fourth diode 28 are connected at the second connection point. is,
The second connection point is a bidirectional three-terminal thyristor 30.
The cathodes of the first diode 25 and the fourth diode 28 are commonly connected to the drain of the field effect transistor 19, and the anodes of the second diode 26 and the third diode 27 are connected to the gate of the field effect transistor 19. , are commonly connected to the source of the field effect transistor 19.

第1図は、本発明の一実施例の電気回路図であ
る。商用交流電源1からの電力は、ライン2,3
間に介在されている本発明に従う負荷制御回路4
を介して照明灯5に与えられる。この照明灯5
は、白熱灯や蛍光灯などであつてもよい。負荷制
御回路4では、ライン2,3間にコイル6とコン
デンサ7とが接続されている。ライン2,3間に
はまた、手動操作される押釦などのスイツチ8
と、変流器9の1次コイル10とから成る直列回
路が接続される。変流器9の2次コイル11から
の出力は、第1整流回路である全波整流回路12
から抵抗13を経てツエナダイオード14によつ
て安定化されて、ダイオード15を介してコンデ
ンサ16を充電する。このコンデンサ16には並
列に抵抗17が接続される。コンデンサ16と抵
抗17とによつて時定数回路18が構成される。
コンデンサ16からの出力は、電界効果トランジ
スタ19のゲートに与えられる。電界効果トラン
ジスタ19のソースは、ライン20に接続され
る。すなわち、電界効果トランジスタ19のゲー
トおよびソースは、コンデンサ16の両端子にそ
れぞれ接続される。
FIG. 1 is an electrical circuit diagram of an embodiment of the present invention. The power from commercial AC power supply 1 is connected to lines 2 and 3.
A load control circuit 4 according to the present invention interposed between
is applied to the illumination lamp 5 via. This lighting lamp 5
The lamp may be an incandescent lamp or a fluorescent lamp. In the load control circuit 4, a coil 6 and a capacitor 7 are connected between lines 2 and 3. There is also a manually operated switch 8 between lines 2 and 3, such as a push button.
A series circuit consisting of the current transformer 9 and the primary coil 10 of the current transformer 9 is connected. The output from the secondary coil 11 of the current transformer 9 is sent to a full-wave rectifier circuit 12 which is a first rectifier circuit.
The voltage is stabilized by a Zener diode 14 via a resistor 13, and charges a capacitor 16 via a diode 15. A resistor 17 is connected in parallel to this capacitor 16. A time constant circuit 18 is configured by the capacitor 16 and the resistor 17.
The output from capacitor 16 is applied to the gate of field effect transistor 19. The source of field effect transistor 19 is connected to line 20. That is, the gate and source of field effect transistor 19 are connected to both terminals of capacitor 16, respectively.

第2図のl2は電界効果トランジスタ19のゲ
ート・ソース間電圧とドレン電流との関係を示す
グラフである。ゲート・ソース間電圧が正の範囲
において、すなわちゲート電圧がソース電圧より
も高いとき、そのゲート・ソース間電圧に依存し
たドレン電流が流れる。この電界効果トランジス
タ19では、ゲート・ソース間電圧が零および負
の範囲において、ドレン電流は零である。すなわ
ち、電界効果トランジスタ19は、いわゆるエン
ハンスメント特性を有し、ゲート・ソース間電圧
の極性がドレン・ソース間電圧と同じ順方向で絶
対値が大きいとき導通し、ゲート・ソース間電圧
の極性が順方向で絶対値が小さいときまたは極性
が逆方向のとき遮断する。
2 is a graph showing the relationship between the gate-source voltage and drain current of the field effect transistor 19. When the gate-source voltage is in a positive range, that is, when the gate voltage is higher than the source voltage, a drain current that depends on the gate-source voltage flows. In this field effect transistor 19, the drain current is zero in the range where the gate-source voltage is zero or negative. In other words, the field effect transistor 19 has a so-called enhancement characteristic, and becomes conductive when the polarity of the gate-source voltage is in the same forward direction as the drain-source voltage and has a large absolute value; It is cut off when the absolute value in the direction is small or when the polarity is in the opposite direction.

電界効果トランジスタ19のドレンは、PNP
トランジスタ21のベースに接続される。このト
ランジスタ21に関連して、ライン22には抵抗
23,24が接続される。ライン20,22に
は、第1〜第4ダイオードであるダイオード25
〜28がブリツジの各辺を構成して接続される第
2整流回路である全波整流回路29が接続されて
いる。ライン2,3間には、スイツチ8と並列に
なるようにして双方向性三端子サイリスタである
トライアツク30が接続されており、このトライ
アツク30と全波整流回路29との間にダイアツ
ク31が介在される。全波整流回路29とダイア
ツク31との接続点と、ライン2との間には、コ
ンデンサ32が接続される。
The drain of the field effect transistor 19 is PNP
Connected to the base of transistor 21. In connection with this transistor 21, resistors 23 and 24 are connected to the line 22. Lines 20 and 22 include diodes 25, which are first to fourth diodes.
A full-wave rectifier circuit 29, which is a second rectifier circuit, is connected to each side of the bridge. A triax 30, which is a bidirectional three-terminal thyristor, is connected between the lines 2 and 3 in parallel with the switch 8, and a diax 31 is interposed between the triax 30 and the full-wave rectifier circuit 29. be done. A capacitor 32 is connected between the connection point between the full-wave rectifier circuit 29 and the diode 31 and the line 2.

全波整流回路29において、第3ダイオード2
7のカソードと第4ダイオード28のアノードと
は、第2接続点においてダイアツク31に接続さ
れる。第1ダイオード25のアノードと第2ダイ
オード26のカソードとは、第1接続点において
トライアツク30の一方端に接続される。第2ダ
イオード26および第3ダイオード27のアノー
ドは、共通接続されてライン20に接続される。
第1ダイオード25および第4ダイオード28の
カソードは、共通接続されてライン22に接続さ
れる。
In the full-wave rectifier circuit 29, the third diode 2
The cathode of the fourth diode 28 and the anode of the fourth diode 28 are connected to the diode 31 at a second connection point. The anode of the first diode 25 and the cathode of the second diode 26 are connected to one end of the triac 30 at a first connection point. The anodes of the second diode 26 and the third diode 27 are commonly connected to the line 20 .
The cathodes of the first diode 25 and the fourth diode 28 are commonly connected to the line 22 .

スイツチ8が遮断されたままの状態では、電界
効果トランジスタ19のゲート・ソース間にバイ
アスは印加されず、電界効果トランジスタ19は
遮断している。そのためトランジスタ21は遮断
しており、これに応じて、ダイアツク31したが
つてトライアツク30は遮断している。こうし
て、照明灯5は消灯状態を維持する。このように
照明灯5の消灯時には、電界効果トランジスタ1
9およびトランジスタ21に電流が流れず、その
ため消費電力の節減を図ることができる。
While the switch 8 remains cut off, no bias is applied between the gate and source of the field effect transistor 19, and the field effect transistor 19 is cut off. Transistor 21 is therefore cut off, and accordingly, diode 31 and therefore triax 30 are cut off. In this way, the illumination lamp 5 remains in the off state. In this way, when the illumination lamp 5 is turned off, the field effect transistor 1
No current flows through the transistor 9 and the transistor 21, so power consumption can be reduced.

スイツチ8を導通すると、照明灯5には、スイ
ツチ8および変流器9の1次コイル10を介して
負荷電流が流れ、照明灯5が点灯する。そのため
変流器9の2次コイル11には、誘起起電力が生
じる。したがつてコンデンサ16が充電され、電
界効果トランジスタ19のゲートには、正のバイ
アスが与えられる。したがつて電界効果トランジ
スタ19は導通し、これによつてトランジスタ2
1が導通する。
When the switch 8 is turned on, a load current flows to the illumination lamp 5 via the switch 8 and the primary coil 10 of the current transformer 9, and the illumination lamp 5 is turned on. Therefore, an induced electromotive force is generated in the secondary coil 11 of the current transformer 9. Therefore, the capacitor 16 is charged and the gate of the field effect transistor 19 is given a positive bias. Field effect transistor 19 is therefore conductive, thereby causing transistor 2
1 is conductive.

スイツチ8を前述のように導通した後に遮断す
ると、その遮断時以降では、コンデンサ16は抵
抗17の働きによつて時定数回路18の時定数に
依存して放電を開始する。したがつて電界効果ト
ランジスタ19のゲート・ソース間電圧は、徐々
に零に近付いていき、これに応じて第2図から明
らかなようにドレン電流が減少し、トランジスタ
21のベース電流も減少していく。トランジスタ
21が導通し、ライン3が正である電源電圧の半
周期では、ライン3からコイル6、ダイオード2
5、ライン22、抵抗24、トランジスタ21、
ライン20、ダイオード27およびダイアツク3
1を介してトライアツク30のゲートに電流が流
れ、ダイアツク31およびトライアツク30が点
弧する。もう1つのライン2が正となる次の半周
期では、トライアツク30のゲート、ダイアツク
31、ダイオード28、ライン22、抵抗24、
トランジスタ21、ライン20、ダイオード26
およびコイル6を介してライン3に電流が流れ、
これによつてダイアツク31およびトライアツク
30が点弧する。このようにして照明灯5が点灯
される。コンデンサ16の放電にともない前述の
ように、電界効果トランジスタ19およびトラン
ジスタ21のインピーダンスが大きくなる。その
ためダイアツク31したがつてトライアツク30
の導通角が小さくなり、各半周期において遮断期
間が長くなつてゆく。ついには、トライアツク3
0は消弧されたままとなつて、照明灯5が消灯す
る。
When the switch 8 is turned on as described above and then cut off, the capacitor 16 starts discharging depending on the time constant of the time constant circuit 18 due to the action of the resistor 17 after the switch 8 is turned on as described above. Therefore, the gate-source voltage of the field effect transistor 19 gradually approaches zero, and accordingly, as is clear from FIG. 2, the drain current decreases, and the base current of the transistor 21 also decreases. go. During the half period of the supply voltage when transistor 21 is conducting and line 3 is positive, line 3 leads to coil 6 to diode 2.
5, line 22, resistor 24, transistor 21,
Line 20, diode 27 and diode 3
A current flows through the gate of the triac 30 through the diode 31 and the triac 30 ignites. In the next half cycle, when another line 2 is positive, the gate of triax 30, diode 31, diode 28, line 22, resistor 24,
Transistor 21, line 20, diode 26
A current flows through line 3 through coil 6 and
This causes the diac 31 and the triac 30 to fire. In this way, the illuminating lamp 5 is turned on. As the capacitor 16 discharges, the impedances of the field effect transistor 19 and the transistor 21 increase as described above. Therefore, the diack is 31, so the triax is 30.
The conduction angle becomes smaller and the interruption period becomes longer in each half cycle. Finally, tryack 3
0 remains extinguished, and the lighting lamp 5 is turned off.

本発明の他の実施例として、トランジスタ21
に代えて、制御端子を有するその他の半導体スイ
ツチング素子、たとえばサイリスタなどが用いら
れてもよい。
As another embodiment of the invention, the transistor 21
Instead, other semiconductor switching elements having control terminals, such as thyristors, may be used.

以上のように本発明によれば、負荷5が消勢さ
れているときには、コンデンサ16の両端の電圧
は零である。電界効果トランジスタ19は、ゲー
ト・ソース間電圧の絶対値が小さいので遮断して
いる。したがつて、双方向性三端子サイリスタ3
0のゲート、第2整流回路29を経て電界効果ト
ランジスタ19に電流は流れないので、消費電力
の節減を図ることができる。
As described above, according to the present invention, when the load 5 is de-energized, the voltage across the capacitor 16 is zero. The field effect transistor 19 is cut off because the absolute value of the gate-source voltage is small. Therefore, the bidirectional three-terminal thyristor 3
Since no current flows to the field effect transistor 19 through the gate of 0 and the second rectifier circuit 29, power consumption can be reduced.

また、負荷5が電力付勢されているときには、
電界効果トランジスタ19のゲート電流は極めて
小さいので、抵抗17の抵抗値を大きくしてコン
デンサ16の放電電流を小さくすることができ
る。したがつて、コンデンサ16の静電容量を小
さくすることができ、コンデンサ16の充電電流
を小さくして消費電力の節減を図ることができ
る。
Furthermore, when the load 5 is energized,
Since the gate current of the field effect transistor 19 is extremely small, the discharge current of the capacitor 16 can be reduced by increasing the resistance value of the resistor 17. Therefore, the capacitance of the capacitor 16 can be reduced, the charging current of the capacitor 16 can be reduced, and power consumption can be reduced.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の電気回路図、第2
図は電界効果トランジスタ19の特性を示すグラ
フ、第3図は従来からの負荷制御回路の電気回路
図である。 1……商用交流電源、4……負荷制御回路、5
……照明灯、9……変流器、15……ダイオー
ド、16……コンデンサ、17……抵抗、18…
…時定数回路、19……電界効果トランジスタ、
21……トランジスタ、30……トライアツク、
31……ダイアツク。
Fig. 1 is an electrical circuit diagram of an embodiment of the present invention;
The figure is a graph showing the characteristics of the field effect transistor 19, and FIG. 3 is an electric circuit diagram of a conventional load control circuit. 1...Commercial AC power supply, 4...Load control circuit, 5
...Lighting lamp, 9 ... Current transformer, 15 ... Diode, 16 ... Capacitor, 17 ... Resistor, 18 ...
...Time constant circuit, 19...Field effect transistor,
21...transistor, 30...triax,
31...Diac.

Claims (1)

【特許請求の範囲】 1 交流電源1と、負荷5と、双方向性三端子サ
イリスタ30とを直列に接続して閉ループを構成
し、 手動操作スイツチ8と、変流器9とから成る直
列回路を双方向性三端子サイリスタ30に並列に
接続し、 変流器9の出力を第1整流回路12によつて整
流してコンデンサ16に与え、このコンデンサ1
6には並列に抵抗17が接続され、 ゲート・ソース間電圧の絶対値が小さいときド
レン・ソース間が遮断し、ゲート・ソース間電圧
の絶対値が大きいときドレン・ソース間が導通す
る特性を有する電界効果トランジスタ19のゲー
トとソースとは、コンデンサ16の両端子にそれ
ぞれ接続され、 双方向性三端子サイリスタ30の一方端と双方
向性三端子サイリスタ30のゲートとの間に、4
つの第1〜第4ダイオード25〜28がブリツジ
の各辺を構成して接続される第2整流回路29が
接続され、 第2整流回路29は、第1ダイオード25のア
ノードと第2ダイオード26のカソードとが第1
接続点で接続され、その第1接続点が双方向性三
端子サイリスタ30の前記一方端に接続されてお
り、第3ダイオード27のカソードと第4ダイオ
ード28のアノードとが第2接続点で接続され、
その第2接続点が双方向性三端子サイリスタ30
の前記ゲートに接続されており、第1ダイオード
25および第4ダイオード28のカソードは、共
通接続されて電界効果トランジスタ19のドレン
に接続されており、第2ダイオード26および第
3ダイオード27のアノードは、共通接続されて
電界効果トランジスタ19のソースに接続されて
いることを特徴とする負荷制御回路。
[Claims] 1. A series circuit consisting of an AC power source 1, a load 5, and a bidirectional three-terminal thyristor 30 connected in series to form a closed loop, a manually operated switch 8, and a current transformer 9. is connected in parallel to the bidirectional three-terminal thyristor 30, and the output of the current transformer 9 is rectified by the first rectifier circuit 12 and applied to the capacitor 16.
6 is connected in parallel with a resistor 17, which has the characteristic that when the absolute value of the gate-source voltage is small, the drain and source are cut off, and when the absolute value of the gate-source voltage is large, the drain and source are conductive. The gate and source of the field effect transistor 19 having the field effect transistor 19 are respectively connected to both terminals of the capacitor 16, and between one end of the bidirectional three-terminal thyristor 30 and the gate of the bidirectional three-terminal thyristor 30,
A second rectifier circuit 29 is connected to which two first to fourth diodes 25 to 28 constitute each side of the bridge. The cathode is the first
The first connection point is connected to the one end of the bidirectional three-terminal thyristor 30, and the cathode of the third diode 27 and the anode of the fourth diode 28 are connected at the second connection point. is,
The second connection point is a bidirectional three-terminal thyristor 30.
The cathodes of the first diode 25 and the fourth diode 28 are commonly connected to the drain of the field effect transistor 19, and the anodes of the second diode 26 and the third diode 27 are connected to the gate of the field effect transistor 19. , are connected in common to the source of the field effect transistor 19.
JP57014216A 1982-01-29 1982-01-29 Load control circuit Granted JPS58133126A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57014216A JPS58133126A (en) 1982-01-29 1982-01-29 Load control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57014216A JPS58133126A (en) 1982-01-29 1982-01-29 Load control circuit

Publications (2)

Publication Number Publication Date
JPS58133126A JPS58133126A (en) 1983-08-08
JPH0315408B2 true JPH0315408B2 (en) 1991-03-01

Family

ID=11854886

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57014216A Granted JPS58133126A (en) 1982-01-29 1982-01-29 Load control circuit

Country Status (1)

Country Link
JP (1) JPS58133126A (en)

Also Published As

Publication number Publication date
JPS58133126A (en) 1983-08-08

Similar Documents

Publication Publication Date Title
US4745311A (en) Solid-state relay
US4383204A (en) Three-level interface control circuit for electronically ballasted lamp
JPH0315408B2 (en)
US20060103326A1 (en) Variable frequency half bridge driver
JP2697271B2 (en) Non-contact switch
KR870003395Y1 (en) Time switch
JP2696168B2 (en) AC 2-wire non-contact switch
JPH0138995Y2 (en)
JPH0370208A (en) Zero cross contactless switch
JPS5883533A (en) Load controlling circuit
GB1485786A (en) Device for adjusting the power supplied to a load from a rectified alternating voltage source by suppressing half cycles
JPH0150298B2 (en)
KR840002908Y1 (en) Emergency induction light
KR810001099Y1 (en) Voltage auto-exchange switching circuit
KR840000992Y1 (en) Voltage automatic adjustment circuit
KR830002001Y1 (en) Battery charge / discharge control circuit with improved discharge characteristics
KR0129227B1 (en) Electronic ballast
KR880003310Y1 (en) Power circuit
JPS642554Y2 (en)
JPH0479001B2 (en)
JPH0715307A (en) Solid-state relay
KR950012955A (en) Inrush Current Limit and Device Circuit
JPS585998A (en) Charging circuit
GB2142487A (en) Protective circuit system for emergency light
JPS6016173A (en) Phase control circuit of ac power