JPH0315132A - Aging method for flat display and electrode structure therefor - Google Patents

Aging method for flat display and electrode structure therefor

Info

Publication number
JPH0315132A
JPH0315132A JP1149934A JP14993489A JPH0315132A JP H0315132 A JPH0315132 A JP H0315132A JP 1149934 A JP1149934 A JP 1149934A JP 14993489 A JP14993489 A JP 14993489A JP H0315132 A JPH0315132 A JP H0315132A
Authority
JP
Japan
Prior art keywords
electrode
aging
display
spacer
external connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1149934A
Other languages
Japanese (ja)
Inventor
Kenji Horio
堀尾 研二
Hiroyuki Nakahara
中原 裕之
Toshiyuki Nanto
利之 南都
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1149934A priority Critical patent/JPH0315132A/en
Publication of JPH0315132A publication Critical patent/JPH0315132A/en
Pending legal-status Critical Current

Links

Landscapes

  • Gas-Filled Discharge Tubes (AREA)

Abstract

PURPOSE:To prevent lowering of display quality due to a spacer by discriminating a display cell near a spacer from the other, individually determining a value of a voltage to be impressed or a time of impression according to the discrimination and making each of both display cells emit light. CONSTITUTION:Firstly, aging by a common aging voltage is started for total discharge cells C, Cs. Then, a light emission condition is kept until a first aging time set on the discharge cell C has elapsed. When the first aging time has elapsed, measure are taken such that an aging voltage can be impressed exclusively on external connection 13 and 14 corresponding to the discharge cell C only. In this condition, the same aging voltage as above is impressed to make only the discharge Cs near a spacer 8 emit light so that the light emission condition is kept until a second aging time especially set on the discharge cell Cs has elapsed. Thereby, it is possible to obtain a uniform aging effect at all the display cells.

Description

【発明の詳細な説明】 〔概 要〕 フラット形表示装置のエージング方法に関し、スペーサ
による表示品質の低下を防止することのできるフラット
形表示装置のエージング方法を提供することを目的とし
、 一対の基板を、これら基板の一方及び他方に設けたX電
極とYt極とが格子状に対向するように、対向間隙を規
定するために点在させたスペーサを介して対向配置させ
、X電極とY電極との交点で画定された各表示セルを選
択的に発光させるように構成したフラット形表示装置の
エージング方法であって、スペーサの近傍の表示セルを
他の表示セルと区分し、印加する電圧の値又は印加時間
を区分に応じて個別に定め、両表示セルをそれぞれ発光
させることを特徴として横威される。
[Detailed Description of the Invention] [Summary] An object of the present invention is to provide an aging method for a flat display device that can prevent deterioration of display quality due to spacers, and to The X electrodes and Yt electrodes provided on one and the other of these substrates are arranged to face each other with spacers interposed therebetween to define a facing gap so that the X electrodes and Yt electrodes face each other in a grid pattern. A method for aging a flat display device configured to selectively emit light from each display cell defined by an intersection with The value or application time is determined individually according to the classification, and both display cells are made to emit light respectively.

〔産業上の利用分野〕[Industrial application field]

本発明は、プラズマディスプレイパネル(FDP)など
のフラット形表示装置(平板状表示装置)のエージング
方法、及びそのための電極構造に関する. フラット形表示装置は、薄い奥行きで大型の表示画面を
実現できるため、CRTディスプレイに代わる表示装置
として広く利用されつつある。それ故、表示ドットの高
密度化、低価格化とともに、表示画面の高品質化が進め
られている。
The present invention relates to a method for aging a flat display device such as a plasma display panel (FDP), and an electrode structure therefor. Flat display devices are becoming widely used as a display device to replace CRT displays because they can realize a large display screen with a small depth. Therefore, as well as increasing the density of display dots and lowering prices, the quality of display screens is also increasing.

〔従来の技術〕[Conventional technology]

フラット形表示装置は、周知のように、表示面側及び背
面側の一対の透明基板を、これら基板の一方及び他方に
設けたX電極とY電極とが格子状に対向するようにスペ
ーサを介して対向配置し、X電極及びY電極によって画
定される各表示セルが選択的に発光するように構成され
ている。
As is well known, a flat display device has a pair of transparent substrates on the display surface side and the back side, with spacers interposed between them so that X electrodes and Y electrodes provided on one and the other of these substrates face each other in a grid pattern. The display cells are arranged so as to face each other, and each display cell defined by the X electrode and the Y electrode selectively emits light.

スペーサは、表示品質に係わる対向間隙の寸法を表示面
の全面にわたって均一とするために、各表示セルを除く
適所に設けられている(例えば特公昭5 B−5 6 
4 5 3号公報)。
Spacers are provided at appropriate locations except for each display cell in order to make the dimensions of the opposing gaps related to display quality uniform over the entire display surface (for example, Japanese Patent Publication No. 5 B-5 6
45 No. 3).

また、X電極及びY電極は、各基板の外縁部近傍まで導
出され、少なくとも一端には基板の外縁端まで一様に導
出した膨大部が設けられている。
Further, the X electrode and the Y electrode are led out to the vicinity of the outer edge of each substrate, and at least one end is provided with an enlarged portion that is led out uniformly to the outer edge of the substrate.

膨大部は、コネクタ又はフレキシブルリード線などを介
して駆動回路と接続するための外部接続部(端子)とな
る。
The enlarged portion becomes an external connection portion (terminal) for connection to a drive circuit via a connector, flexible lead wire, or the like.

このようなフラソト形表示装置においては、組み立て完
了後に、全ての表示セルを所定時間、発光させる処理、
すなわち、エージングを行う必要がある.エージングを
実施することにより、内部において各表示セルの近辺が
化学的又は物理的に清浄化され、その後の発光が安定な
ものとなる。
In such a flat-type display device, after assembly is completed, a process of causing all display cells to emit light for a predetermined period of time,
In other words, it is necessary to perform aging. By performing aging, the vicinity of each display cell is chemically or physically cleaned internally, and subsequent light emission becomes stable.

従来のエージング方法は、例えば、特公昭61−294
8号公報に記載されているように、帯状の導電部材など
を用いて多数の外部接続部を一括して短絡させ、各表示
セルに対して発光のための電圧を共通に印加するもので
あった。すなわち、印加される電圧の値及び電圧の印加
時間(エージング時間)が、全ての表示セルにおいて同
一であった. 〔発明が解決しようとする課題〕 上述のようにスペーサを介在させることにより、基板を
平行に配置することができ、且つ基板のI仝みが規制さ
れるので、発光のための放電空間の間隙が表示画面の全
面にわたって均一となる。
Conventional aging methods include, for example, Japanese Patent Publication No. 61-294.
As described in Publication No. 8, a large number of external connections are collectively short-circuited using a band-shaped conductive member, etc., and a voltage for emitting light is commonly applied to each display cell. Ta. That is, the value of the applied voltage and the voltage application time (aging time) were the same for all display cells. [Problems to be Solved by the Invention] By interposing the spacer as described above, the substrates can be arranged in parallel, and the I loss of the substrates is restricted, so that the gap in the discharge space for light emission can be reduced. is uniform over the entire display screen.

しかしながら、従来のエージング方法によるフラット形
表示装置は、エージングを施した後においても、スペー
サの近傍の表示セルと他の表示セルとの間に輝度又は発
光面積の差異が有り、表示品質が劣るという問題があっ
た。すなわち、実際に表示手段として使用したときにお
いて、一般にスペーサの近傍の表示セルが、他の表示セ
ルに比べて晴いという問題があった。
However, in flat display devices manufactured using conventional aging methods, even after aging, there is a difference in brightness or light emitting area between the display cells near the spacer and other display cells, resulting in poor display quality. There was a problem. That is, when actually used as a display means, there is a problem that display cells near the spacer are generally brighter than other display cells.

このような表示品質の低下は、エージングにおいて、ス
ペーサにより放電が空間的に圧迫されて発光領域の拡が
りが抑制されるとともに、スペーサ又はその固定部材に
含まれる不純物が析出するために生じると考えられる. つまり、上述のように全表示セルに対し、同一のエージ
ング条件を設定する従来のエージング方法によれば、ス
ペーサの近傍の表示セルでのエージングの効果が、他の
表示セルでの効果に比して小さくなるのを防止すること
ができない。
This deterioration in display quality is thought to occur because, during aging, the discharge is spatially compressed by the spacer, suppressing the spread of the light-emitting region, and impurities contained in the spacer or its fixing member precipitate. .. In other words, according to the conventional aging method in which the same aging conditions are set for all display cells as described above, the effect of aging on display cells near the spacer is greater than the effect on other display cells. It cannot be prevented from becoming smaller.

本発明は、上述の問題に鑑み、スペーサによる表示品質
の低下を防止することのできるフラット形表示装置のエ
ージング方法を提供することを目的とし、他の目的は、
スペーサによる表示品質の低下を防止するためのエージ
ングに伴う配線作業を容易とした電極構造を提供するこ
とである.〔課題を解決するための手段〕 上述の課題を解決するため、請求項1の発明は、第1図
に示すように、一対の基板1.2を、これら基板の一方
及び他方に設けたX電極3とY電極4とが格子状に対向
するように、対向間隙を規定するために点在させたスペ
ーサ8を介して対向配置させ、Xit極3とY電極4と
の交点で画定された各表示セルC,Csを選択的に発光
させるように構成したフラット形表示装置Pのエージン
グ方法であって、スペーサ8の近傍の表示セルCsを他
の表示セルCと区分し、印加する電圧の値又は印加時間
を区分に応じて個別に定め、両表示セルC,Csをそれ
ぞれ発光させることを特徴として構成される。
In view of the above-mentioned problems, an object of the present invention is to provide a method for aging a flat display device that can prevent deterioration of display quality due to spacers, and other objects of the present invention are to:
The purpose of this invention is to provide an electrode structure that facilitates wiring work due to aging in order to prevent deterioration in display quality due to spacers. [Means for Solving the Problems] In order to solve the above-mentioned problems, the invention of claim 1 provides a pair of substrates 1.2, as shown in FIG. The electrodes 3 and Y electrodes 4 are arranged opposite to each other with interspersed spacers 8 interposed therebetween to define an opposing gap, which is defined by the intersection of the Xit electrode 3 and the Y electrode 4. This is an aging method for a flat display device P configured to selectively emit light from each display cell C, Cs, in which the display cell Cs near the spacer 8 is separated from other display cells C, and the applied voltage is The structure is characterized in that the value or application time is determined individually according to the classification, and both display cells C and Cs are caused to emit light respectively.

請求項2の発明は、第1図に示すように、フラノト形表
示装置Pの電極構造E1であって、X電極3及びY電極
4の内、スペーサ8の近傍の表示セルCsに対応する電
極の外部接続部13s 14sを他の電極の外部接続部
13.14よりも各基板1,2の外縁方向へ延長させて
設けたことを特徴として構成される。
The invention of claim 2 provides, as shown in FIG. The structure is characterized in that the external connection parts 13s and 14s of the electrodes are extended toward the outer edge of each substrate 1 and 2 more than the external connection parts 13.14 of the other electrodes.

請求項3の発明は、第2図に示すように、フラット形表
示装置Pの電極構造E2であって、X電極3及びY1t
極4の内、スペーサ8の近傍の表示セルCsに対応する
電極の外部接続部23s,24Sを各基Fi.t,  
2の対向した両外縁部の一方の外縁部1b,2bに設け
、他の電極の外部接続部23.24を他方の外縁部1a
,2aに設けたことを特徴として構成される。
The invention of claim 3 provides an electrode structure E2 of a flat display device P, as shown in FIG.
Of the poles 4, the external connection portions 23s and 24S of the electrodes corresponding to the display cells Cs near the spacers 8 are connected to each group Fi. t,
The external connection portions 23 and 24 of the other electrodes are provided on one of the opposing outer edges 1b and 2b of the electrodes 2, and the external connection portions 23 and 24 of the other electrodes are provided on the other outer edge 1a.
, 2a.

なお、本発明において、X電極及びY電極の「X」及び
「Y」の文字は便宜的なものであって、これらは他の文
字であってもよい. 〔作 用] スペーサを介して対向配置された一対の基板に、それぞ
れ設けたX電極とY電極との交点で各表示セルが画定さ
れる。
In the present invention, the letters "X" and "Y" of the X electrode and the Y electrode are for convenience, and other letters may be used. [Operation] Each display cell is defined by the intersection of an X electrode and a Y electrode provided on a pair of substrates facing each other with a spacer in between.

エージングにおいて、発光のために印加する電圧の値又
は印加時間は、エージング後の全表示セルの発光状態が
一様となるように、スペーサの近傍の表示セルと他の表
示セルとに対して、それぞれ個別に設定される。
During aging, the value or application time of the voltage applied for light emission is set for display cells near the spacer and other display cells so that the light emission state of all display cells after aging is uniform. Each is set individually.

スペーサの近傍の表示セルに対応する電極の外部接続部
は、各基板の外縁方向における延設状態、又は配置によ
って、他の表示セルに対応した外部接続部と区分される
. (実施例〕 以下、本発明の実施例を図面を参照しつつ説明する. 第3図はプラズマディスプレイパネルPの断面図である
. プラズマディスプレイパネルPは、表示側のガラス基板
l、背面側のガラス基板2、各ガラス基板1.  2の
表面に形威されたX電極3,及びY電極4、遮光マスク
20、低融点ガラスからなる誘電体層15.16、酸化
マグネシウム(MgO)からなる保護層21,22、周
囲を密封する封止ガラスl7、及び球状のスペーサ8.
8・・・などから構成され、スペーサ8によって間隙寸
法が規定された内部の放電空間l9には、不オン及びキ
セノンの混合ガスが封入されている。第3図において、
ガラス基板lの上面が表示面となる。遮光マスク20は
、スペーサ8からの反射光を遮光するためのものであり
、薄膜法又は厚膜法によってX電極3と同時に形成され
る。
The external connection portions of the electrodes corresponding to the display cells near the spacer are separated from the external connection portions corresponding to other display cells depending on the extension state or arrangement in the direction of the outer edge of each substrate. (Example) Examples of the present invention will be described below with reference to the drawings. Fig. 3 is a cross-sectional view of a plasma display panel P. The plasma display panel P includes a glass substrate l on the display side, a glass substrate l on the rear side, A glass substrate 2, an X electrode 3 and a Y electrode 4 formed on the surface of each glass substrate 1.2, a light shielding mask 20, a dielectric layer 15, 16 made of low melting point glass, and a protection layer made of magnesium oxide (MgO). layers 21, 22, a surrounding sealing glass l7, and a spherical spacer 8.
8, etc., and an internal discharge space 19 whose gap size is defined by the spacer 8 is filled with a mixed gas of non-ion and xenon. In Figure 3,
The upper surface of the glass substrate l becomes a display surface. The light shielding mask 20 is for shielding light reflected from the spacer 8, and is formed simultaneously with the X electrode 3 by a thin film method or a thick film method.

第l図は本発明に係る電極構造E1を模式的に示す図、
第2図は本発明に係る他の実施例の電極構造E2を模式
的に示す図である。
FIG. 1 is a diagram schematically showing an electrode structure E1 according to the present invention,
FIG. 2 is a diagram schematically showing an electrode structure E2 of another embodiment according to the present invention.

これらの図において、第3図において説明した各構成要
素と同一の機能を有する構成要素には、同一の符号を付
してある. 第1図の電極構造E1において、X電極3.3・・・及
びYii極4,4・・・は、それぞれ所定の電極ピッチ
(例えば、0.33■)をもって平行するように配列さ
れ、電極ピッチよりも小さい径を有する複数個のスペー
サ8.8・・・が、両電極3.4を避けた位置に配置さ
れている. 格子状に対向する各X電極3と各Y電極4とが交差した
交点には、各スペーサ8に近接する放電セルCsと、ス
ペーサ8から隔たる放電セルCとが画定されている。す
なわち、スペーサ8の1個に対して、その周囲の4個の
交点において、放電セルCsが画定されている.第l図
及び第2図では、1個のスペーサ8に着目し、放電セル
Csを黒丸で示し、放電セルCを白丸で示すことにより
、便宜上、両者を区別してある。
In these figures, components having the same functions as those explained in FIG. 3 are given the same reference numerals. In the electrode structure E1 of FIG. 1, the X electrodes 3.3... and the Yii electrodes 4, 4... are arranged in parallel with each other at a predetermined electrode pitch (for example, 0.33 square meters). A plurality of spacers 8.8... having a diameter smaller than the pitch are arranged at positions avoiding both electrodes 3.4. A discharge cell Cs close to each spacer 8 and a discharge cell C separated from the spacer 8 are defined at the intersections of each X electrode 3 and each Y electrode 4 that face each other in a lattice shape. That is, discharge cells Cs are defined at four intersections around one spacer 8. In FIG. 1 and FIG. 2, attention is paid to one spacer 8, and the discharge cells Cs are shown as black circles and the discharge cells C are shown as white circles to distinguish between the two for convenience.

また、X電極3及びY電極4の一端には、放電セルC,
Csを選択的に発光させる図外の駆動回路に接続するた
めに、電極幅を膨大させた外部接続部13.13g及び
14.14sがそれぞれ設けられている.当該電極構造
E1では、短絡を防止するため、各外部接続部の間隔に
スペース的な余裕をもたせるように、各外部接続部を各
ガラス基板1,2の両側の外縁部に電極1本毎に交互に
設けている.なお、これら外部接続部は、X電極3又は
Y電極4と同時に形威してもよいし、別に形威してもよ
い.また、駆動回路との接続を確実なものとするため、
めっき処理を施してもよい。
Further, at one end of the X electrode 3 and the Y electrode 4, a discharge cell C,
External connection portions 13.13g and 14.14s, each having an enlarged electrode width, are provided for connection to a drive circuit (not shown) that selectively causes Cs to emit light. In the electrode structure E1, in order to prevent short circuits, each external connection part is placed on the outer edge of each glass substrate 1, 2 on both sides of each electrode, so that there is sufficient space between each external connection part. They are arranged alternately. Note that these external connections may be formed simultaneously with the X electrode 3 or the Y electrode 4, or may be formed separately. In addition, in order to ensure the connection with the drive circuit,
Plating treatment may also be applied.

放電セルCsを駆動するための外部接続部l3S及び1
4sは、放電セルCを駆動するための外部接続部l3及
び14よりも各ガラス基板の外縁方向へ、例えば4m延
長させて設けられている。
External connections l3S and 1 for driving discharge cell Cs
4s is provided extending, for example, by 4 m toward the outer edge of each glass substrate from the external connection parts l3 and 14 for driving the discharge cells C.

すなわち、外部接続部13s及び+4sの外端は、外部
接続部l3及びl4の外端よりも外側に突出している。
That is, the outer ends of the external connection parts 13s and +4s protrude further outward than the outer ends of the external connection parts l3 and l4.

以上のように構成された電極構造Elを有したプラズマ
ディスプレイパネルPのエージング方法を説明する。
A method for aging the plasma display panel P having the electrode structure El configured as described above will be described.

まず、各ガラス基板1,2の両側の外縁部において、弾
性導体と硬質導体とを重ねた合計4個の帯状導電部材3
0.31を、弾性導体をそれぞれ各ガラス基板1.2側
に向け、外部接続部1313s又は14,14sにそれ
ぞれ跨がるように′R置する。図ではこのときの′R置
位置を実線で示してある。次に帯状導電部材30.31
をクリノブなどの扶持手段を用いて各ガラス基板1. 
 2にそれぞれ固定する.すなわち、各外縁部において
、多数本のX電極3及びY電極4をそれぞれ一括して短
絡させる. 続いて、X電極3に対応する帯状導電部材30.30を
図外の電源の例えばプラス極に接続し、Y電極4に対応
する帯状導電部材31.31を例えばマイナス極に接続
し、通常の使用時の放電開始電圧より高い値のエージン
グ電圧を印加する。これにより、プラズマディスプレイ
パネルPの全部の放電セルC,Csが発光する。つまり
、全放電セルC,Csに対して、共通のエージング電圧
によるエージングが開始される. その後、発光状態を、放電セルCに対して設定した第1
のエージング時間(例えば24〜48時間)が経過する
まで維持する。
First, a total of four strip-shaped conductive members 3 made of overlapping elastic conductors and hard conductors are formed on the outer edges on both sides of each glass substrate 1 and 2.
0.31 is placed 'R so that the elastic conductor faces each glass substrate 1.2 side and straddles the external connection portion 1313s or 14, 14s, respectively. In the figure, the 'R position at this time is shown by a solid line. Next, the strip-shaped conductive member 30.31
Using a supporting means such as a crib knob, each glass substrate 1.
Fix each to 2. That is, a large number of X electrodes 3 and Y electrodes 4 are collectively short-circuited at each outer edge. Next, the strip-shaped conductive member 30.30 corresponding to the X electrode 3 is connected to, for example, the positive pole of a power source (not shown), and the strip-shaped conductive member 31.31 corresponding to the Y electrode 4 is connected to, for example, the negative pole. Apply an aging voltage higher than the discharge starting voltage during use. As a result, all the discharge cells C and Cs of the plasma display panel P emit light. In other words, aging using the common aging voltage is started for all discharge cells C and Cs. Thereafter, the light emitting state is changed to the first one set for discharge cell C.
The aging time (for example, 24 to 48 hours) has elapsed.

第lのエージング時間が経過すると、続いて、各帯状導
電部材30及び3lを各ガラス基板12の外側方向へず
らせる.これにより、放電セルCのみに対応した外部接
続部13及びl4は、帯状導電部材30.31と離隔し
、放電セルCsに対応した外部接続部13s及び14s
に対してのみ、エージング電圧を印加することが可能と
なる。
After the l-th aging time has elapsed, each strip-shaped conductive member 30 and 3l is subsequently shifted toward the outside of each glass substrate 12. As a result, the external connection parts 13 and l4 corresponding only to the discharge cell C are separated from the band-shaped conductive member 30.31, and the external connection parts 13s and 14s corresponding to the discharge cell Cs are separated from the strip-shaped conductive member 30.
It becomes possible to apply an aging voltage only to

図ではこのときの帯状導電部材30.31の固定位置を
一点鎖線で示してある. この状態で、先と同一のエージング電圧を印加し、スペ
ーサ8の近傍の放電セルCsのみを発光させ、発光状態
を放電セルCsに対して特別に設定した第2のエージン
グ時間(例えば12〜24時間)が経過するまで維持す
る。つまり、放電セルCsに対しては、放電セルCの1
.  5倍の時間のエーノングを施す。なお、第2のエ
ージング時間において印加する電圧の値を、第1のエー
ジング時間において印加する電圧の値よりの高く設定し
、第2のエージング時間を短縮してもよい.次に第2図
において、電極構造E2は、各ガラス基Fi1.  2
に設けたX1t極3,3・・・及びY電極4.4・・・
、両電極3,4を避けて点在させたスペーサ8,8・・
・、各X電極3の一端に設けた外部接続部23.23s
、及び各Y電極4の一端に設けた外部接続部24.24
sから構成され、第1図の電極横造Elと同様に、各X
電極3と各Yt極4とが交差した交点には、各スペーサ
8に近接する放電セルCsと、スペーサ8から隔たる放
電セルCとが画定されている. t極構造E2では、放電セルCのみに対応した外部接続
部23及び24は、各ガラス基板1.  2の一方の外
縁部1a及び2aに配置され、スペーサ8の近傍の放電
セルCsに対応した外部接続部23s及び24sは、各
ガラス基板1.2の他方の外縁部1b及び2bに配置さ
れている.すなわち、外部接続部23s及び24sと、
外部接続部23及び24とは、位置的に区分されて設け
られている, したがって、エージングに際しては、全放電セルC及び
Csを発光させる場合には、各ガラス基板1.2の両側
の外縁部1a,1b及び2a5 2bに帯状導電部材を
固定してエージング電圧の印加を行い、スペーサ8の近
傍の放電セルCsを発光させる場合には、各ガラス基板
1,2の一方の外縁部1b及び2bに固定した帯状導電
部材のみに対してエージング電圧の印加を行えばよい。
In the figure, the fixing positions of the band-shaped conductive members 30 and 31 at this time are shown by dashed lines. In this state, the same aging voltage as before is applied to cause only the discharge cells Cs near the spacer 8 to emit light, and the light emitting state is maintained for a second aging period (for example, 12 to 24 (time) has elapsed. In other words, for discharge cell Cs, 1 of discharge cell C
.. Apply enong for 5 times as long. Note that the value of the voltage applied during the second aging time may be set higher than the value of the voltage applied during the first aging time to shorten the second aging time. Next, in FIG. 2, the electrode structure E2 includes each glass group Fi1. 2
X1t poles 3, 3... and Y electrodes 4,4... provided in
, spacers 8, 8, scattered while avoiding both electrodes 3, 4...
・External connection part 23.23s provided at one end of each X electrode 3
, and an external connection portion 24.24 provided at one end of each Y electrode 4.
s, and each X
A discharge cell Cs close to each spacer 8 and a discharge cell C separated from the spacer 8 are defined at the intersection of the electrode 3 and each Yt pole 4. In the t-pole structure E2, the external connection parts 23 and 24 corresponding only to the discharge cell C are connected to each glass substrate 1. External connection parts 23s and 24s corresponding to the discharge cells Cs near the spacer 8 are arranged on the other outer edge parts 1b and 2b of each glass substrate 1.2. There is. That is, the external connection parts 23s and 24s,
The external connection parts 23 and 24 are provided to be separated in position. Therefore, during aging, when all the discharge cells C and Cs are made to emit light, the outer edges on both sides of each glass substrate 1.2 1a, 1b and 2a5 When applying an aging voltage to the strip-shaped conductive member 2b and causing the discharge cell Cs near the spacer 8 to emit light, one outer edge portion 1b and 2b of each glass substrate 1, 2 It is sufficient to apply the aging voltage only to the strip-shaped conductive member fixed to .

上述の実施例によると、電極構造El及び電極構造E2
では、エージングのための配線作業において、従来と同
様に、多数のX電極3及びY電極4に対して、容易に一
括配線が可能な帯状導電部材30.31を用いることが
できる。つまり、放電セルCsに対応した外部接続部1
3s,14s又は23s,24sに対して、他の外部接
続部l3,l4又は23.24と区別して選択的に接続
可能な特別の配線治具を用意する必要がなく、帯状導電
部材30.31の固定位置又は電源との接続を変更する
だけで、放電セルCsのみに対するエージングが可能と
なる.すなわち、電極構造EI&び電極構造E2は、特
にフラット形表示装置Pを量産する場合において、エー
ジングを能率よく行うことができる。
According to the embodiments described above, the electrode structure El and the electrode structure E2
Now, in the wiring work for aging, it is possible to use band-shaped conductive members 30 and 31 that can be easily wired all at once to a large number of X electrodes 3 and Y electrodes 4, as in the conventional case. In other words, the external connection part 1 corresponding to the discharge cell Cs
3s, 14s or 23s, 24s, there is no need to prepare a special wiring jig that can be selectively connected to the other external connection parts l3, l4 or 23.24, and the strip-shaped conductive member 30.31 Aging can be performed only on the discharge cell Cs by simply changing the fixed position of the cell or the connection to the power source. That is, the electrode structure EI and the electrode structure E2 can be aged efficiently, especially when mass-producing flat display devices P.

上述の実施例においては、各スペーサ8に最も近接する
4個の放電セルを、スペーサ8に対応した放電セルCs
として説明したが、表示品質の状況に応じて、スペーサ
8に対応した放電セルCsを適宜特定することができる
. 上述の実施例においては、帯状導電部材30,3lを用
いてエージング電圧の印加を行い、スペーサ8の近傍の
放電セルCsと、他の放電セルCとに対するエージング
時間を異ならせるようにしたが、放電セルCと放電セル
Csとに対して印加するエージング電圧(パルス電圧)
を個別に調整可能な駆動回路を用い、全放電セルC,C
sに対して同時にエージングを行うようにしてもよい。
In the above embodiment, the four discharge cells closest to each spacer 8 are the discharge cell Cs corresponding to the spacer 8.
However, the discharge cell Cs corresponding to the spacer 8 can be appropriately specified depending on the display quality situation. In the above-described embodiment, the aging voltage was applied using the strip-shaped conductive members 30 and 3l, and the aging time was made different for the discharge cell Cs near the spacer 8 and the other discharge cells C. Aging voltage (pulse voltage) applied to discharge cell C and discharge cell Cs
Using a drive circuit that can be adjusted individually, all discharge cells C, C
s may be aged simultaneously.

〔発明の効果〕〔Effect of the invention〕

請求項lの発明によると、全ての表示セルにおいて一様
のエージング効果が得られ、スペーサによる表示品質の
低下を防止することができる。
According to the invention of claim 1, a uniform aging effect can be obtained in all display cells, and deterioration of display quality due to spacers can be prevented.

請求項2及び請求項3の発明によると、スペーサによる
表示品質の低下を防止するためのエージングに伴う配線
作業を容易に行うことができる.
According to the inventions of claims 2 and 3, it is possible to easily perform wiring work associated with aging in order to prevent deterioration of display quality due to spacers.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明に係る電極構造を模式的に示す図、 第2図は本発明に係る電極構造の他の例を模式的に示す
図、 第3図はプラズマディスプレイパネルの断面図である. 続部)、 13,14,23.24は外部接続部(他の表示セルに
対応する外部接続部)、 C,Csは放電セル(表示セル)、 El,E2は電極構造、 Pはプラズマディスプレイパネル(フラット形表示装置
)である. 図において、 1.2はガラス基板、 1a,1b,2a,2bは外縁部、 3はX電極、 4はY電極、 8はスペーサ、 13s,14s,23s,   24sは外部接続部(
スペーサの近傍の表示セルに対応する外部接本発明に係
る電極構造を模式的に示す図第1図 1.2   ・・・ガラス基板 3  ・・・X電極 4  ・・・Y電極 8  ・・・スペーサ 13s. 14s・・・外部接続部 13. 14・・・外部接続部 C. Cs・・・放電セル E1  ・・・電極構造 P  ・・・プラズマディスプレイパネル本発明に係る
電極構造の他の例を模式的に示す図第2図
FIG. 1 is a diagram schematically showing an electrode structure according to the present invention, FIG. 2 is a diagram schematically showing another example of an electrode structure according to the present invention, and FIG. 3 is a cross-sectional view of a plasma display panel. .. 13, 14, 23.24 are external connection parts (external connection parts corresponding to other display cells), C, Cs are discharge cells (display cells), El, E2 are electrode structures, P is plasma display It is a panel (flat display device). In the figure, 1.2 is a glass substrate, 1a, 1b, 2a, 2b are outer edges, 3 is an X electrode, 4 is a Y electrode, 8 is a spacer, 13s, 14s, 23s, 24s are external connections (
Figure 1 schematically shows the external electrode structure according to the present invention corresponding to the display cell near the spacer.Glass substrate 3...X electrode 4...Y electrode 8... Spacer 13s. 14s...external connection section 13. 14...External connection part C. Cs...Discharge cell E1...Electrode structure P...Plasma display panel FIG. 2 is a diagram schematically showing another example of the electrode structure according to the present invention.

Claims (1)

【特許請求の範囲】 (1)一対の基板(1)、(2)を、これら基板の一方
及び他方に設けたX電極(3)とY電極(4)とが格子
状に対向するように、対向間隙を規定するために点在さ
せたスペーサ (8)を介して対向配置させ、X電極(3)とY電極(
4)との交点で画定された各表示セル(C)、(Cs)
を選択的に発光させるように構成したフラット形表示装
置(P)のエージング方法であって、 スペーサ(8)の近傍の表示セル(Cs) を他の表示セル(C)と区分し、印加する電圧の値又は
印加時間を区分に応じて個別に定め、両表示セル(C)
、(Cs)をそれぞれ発光させる ことを特徴とするフラット形表示装置のエージング方法
。 (2)一対の基板(1)、(2)を、これら基板の一方
及び他方に設けたX電極(3)とY電極(4)とが格子
状に対向するように、対向間隙を規定するために点在さ
せたスペーサ(8)を介して対向配置させ、X電極(3
)とY電極(4)との交点で画定された各表示セル(C
)、(Cs)を選択的に発光させるように構成したフラ
ット形表示装置(P)の電極構造(E1)であって、 X電極(3)及びY電極(4)の内、スペーサ(8)の
近傍の表示セル(Cs)に対応する電極の外部接続部(
13s)、(14s)を他の電極の外部接続部(13)
、(14)よりも各基板(1)、(2)の外縁方向へ延
長させて設けたことを特徴とするフラット形表示装置の
電極構造。 (3)一対の基板(1)、(2)を、これら基板の一方
及び他方に設けたX電極(3)とY電極(4)とが格子
状に対向するように、対向間隙を規定するために点在さ
せたスペーサ(8)を介して対向配置させ、X電極(3
)とY電極(4)との交点で画定された各表示セル(C
)、(Cs)を選択的に発光させるように構成したフラ
ット形表示装置(P)の電極構造(E2)であって、 X電極(3)及びY電極(4)の内、スペーサ(8)の
近傍の表示セル(Cs)に対応する電極の外部接続部(
23s)、(24s)を各基板(1)、(2)の対向し
た両外縁部の一方の外縁部(1b)、(2b)に設け、
他の電極の外部接続部(23)、(24)を他方の外縁
部(1a)、(2a)に設けたことを特徴とするフラッ
ト形表示装置の電極構造。
[Claims] (1) A pair of substrates (1) and (2) are arranged such that an X electrode (3) and a Y electrode (4) provided on one and the other of these substrates face each other in a grid pattern. , the X electrode (3) and the Y electrode (
4) Each display cell (C), (Cs) defined by the intersection with
A method for aging a flat display device (P) configured to selectively emit light, the display cell (Cs) near the spacer (8) being separated from other display cells (C), and a voltage applied thereto. The voltage value or application time is determined individually according to the classification, and both display cells (C)
, (Cs), respectively. (2) A pair of substrates (1) and (2) are defined with an opposing gap so that the X electrode (3) and Y electrode (4) provided on one and the other of these substrates face each other in a grid pattern. X electrodes (3
) and the Y electrode (4).
), (Cs) selectively emit light, the spacer (8) of the X electrode (3) and the Y electrode (4) The external connection part of the electrode corresponding to the display cell (Cs) near the (
13s), (14s) as the external connection part of the other electrode (13)
, (14) An electrode structure for a flat display device, characterized in that the electrode structure is extended toward the outer edge of each substrate (1), (2). (3) A pair of substrates (1) and (2) are defined with an opposing gap so that the X electrode (3) and Y electrode (4) provided on one and the other of these substrates face each other in a grid pattern. X electrodes (3
) and the Y electrode (4).
), (Cs) selectively emit light, the spacer (8) of the X electrode (3) and the Y electrode (4) The external connection part of the electrode corresponding to the display cell (Cs) near the (
23s) and (24s) are provided on one outer edge portion (1b) and (2b) of both opposing outer edge portions of each substrate (1) and (2),
An electrode structure for a flat display device, characterized in that external connection parts (23) and (24) of other electrodes are provided on the other outer edge parts (1a) and (2a).
JP1149934A 1989-06-12 1989-06-12 Aging method for flat display and electrode structure therefor Pending JPH0315132A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1149934A JPH0315132A (en) 1989-06-12 1989-06-12 Aging method for flat display and electrode structure therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1149934A JPH0315132A (en) 1989-06-12 1989-06-12 Aging method for flat display and electrode structure therefor

Publications (1)

Publication Number Publication Date
JPH0315132A true JPH0315132A (en) 1991-01-23

Family

ID=15485763

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1149934A Pending JPH0315132A (en) 1989-06-12 1989-06-12 Aging method for flat display and electrode structure therefor

Country Status (1)

Country Link
JP (1) JPH0315132A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5658180A (en) * 1995-01-31 1997-08-19 Nec Corporation Method for aging a field emission cold cathode

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5658180A (en) * 1995-01-31 1997-08-19 Nec Corporation Method for aging a field emission cold cathode

Similar Documents

Publication Publication Date Title
US4106009A (en) Single substrate ac plasma display
JP2003500797A (en) AC plasma display with double discharge sites and contrast enhancing bars
US20090159309A1 (en) Flat cable and plasma display device
US6285128B1 (en) Surface discharge type plasma display panel
US20070290619A1 (en) Plasma display panel device
KR100730143B1 (en) Structure for terminal part of electrode and plasma display panel comprising the same
KR20020047002A (en) Substrate having fine lines, method for manufacturing the same, electron-source substrate, and image display apparatus
JPS61267799A (en) Display unit
JPH0315132A (en) Aging method for flat display and electrode structure therefor
KR100719557B1 (en) Structure for terminal part of electrode and plasma display panel comprising the same
JP2001108974A (en) Plasma addressed electrooptical device
JP2002150948A (en) Plasma display device
JPH0458437A (en) Plasma display panel
JPH0935642A (en) Color plasma display and its manufacture
JP3144987B2 (en) Gas discharge display
JPS61118786A (en) Processing of electrode for display panel
KR100573111B1 (en) Display panel
JP3193749B2 (en) Plasma display panel
KR100667541B1 (en) Data Electrode Structure for Plasma Display Panel
JPH05314911A (en) Plasma display panel
JP3089128B2 (en) Display panel inspection method
KR20040065437A (en) adress electrode of plasma display pannel
KR20010049129A (en) structure of electrodes in a AC-plasma display panel of a face discharge type
JP2001084909A (en) Electrode of plasma display panel
JPH02284334A (en) Plasma display panel