JPH03145336A - Information transmission equipment - Google Patents

Information transmission equipment

Info

Publication number
JPH03145336A
JPH03145336A JP1284059A JP28405989A JPH03145336A JP H03145336 A JPH03145336 A JP H03145336A JP 1284059 A JP1284059 A JP 1284059A JP 28405989 A JP28405989 A JP 28405989A JP H03145336 A JPH03145336 A JP H03145336A
Authority
JP
Japan
Prior art keywords
data
code
information data
error detection
exclusive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1284059A
Other languages
Japanese (ja)
Inventor
Shinji Amari
甘利 眞次
Jiyun Takayama
高山 しゆん
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP1284059A priority Critical patent/JPH03145336A/en
Publication of JPH03145336A publication Critical patent/JPH03145336A/en
Pending legal-status Critical Current

Links

Landscapes

  • Detection And Correction Of Errors (AREA)
  • Error Detection And Correction (AREA)

Abstract

PURPOSE:To prevent previously all zero error in the middle of transmission by operating exclusive OR by a prescribed value with respect to encoded information data obtained by encoding information data and an arbitrary symbol of an error detection and/or correction code to transmit them and using a prescribed value to operate exclusive OR of transmitted transmission data. CONSTITUTION:At the time of recording, information data DTIN as the recording object is continuously inputted to an external code generating circuit 2. Exclusive OR is operated by a prescribed value IENC with respect to encoded information data obtained by encoding the information data DTIN and an arbitrary symbol of the error detection and/or correction code to transmit them, and a prescribed value IDEC is used to operate exclusive OR of transmitted transmission data SPB. Thus, encoded information data and the error detection and/or correction code in transmission data SPB are prevented from being all zero, and all zero error of transmission data SREC and SPB is prevented.

Description

【発明の詳細な説明】 以下の順序で本発明を説明する。[Detailed description of the invention] The present invention will be explained in the following order.

A産業上の利用分野 B発明の概要 C従来の技術 り発明が解決しようとする問題点 E問題点を解決するための手段(第1図)F作用(第1
図) G実施例 (G1)実施例の原理 (G2)情報伝送装置の実施例(第1図〜第4図)(G
3)他の実施例 H発明の効果 A産業上の利用分野 本発明は情報伝送装置に関し、例えば情報データをエラ
ー検出及び又は訂正符号を用いて符号化して磁気テープ
上に記録再生するものに適用して好適なものである。
A. Industrial field of application B. Overview of the invention C. Conventional technology Problems to be solved by the invention E. Means for solving the problems (Fig. 1) F. Effects (Fig. 1)
Figure) G Example (G1) Principle of Example (G2) Example of Information Transmission Device (Figures 1 to 4) (G
3) Other Embodiments H Effects of the Invention A Industrial Application Field The present invention relates to an information transmission device, and is applied to, for example, a device that encodes information data using an error detection and/or correction code and records and reproduces it on a magnetic tape. It is suitable for this purpose.

B発明の概要 本発明は、情報データをエラー検出及び又は訂正符号を
用いて符号化して伝送する情報伝送装置において、情報
データを符号化してなる符号化情報データ及びエラー検
出及び又は訂正符号の任意のシンボルについて所定値で
排他的論理和演算して伝送し、伝送された伝送データを
所定値を用いて排他的論理和演算するようにしたことに
より、伝送データ中の符号化情報データ及びエラー検出
及び又は訂正符号が、オールゼロにならないようにし得
、かくして、伝送中のオールゼロ誤りを未然に防止し得
る。
B. Summary of the Invention The present invention provides an information transmission device that encodes information data using an error detection and/or correction code and transmits the encoded information data. By performing an exclusive OR operation on the symbols with a predetermined value and transmitting the transmitted data, and performing an exclusive OR operation on the transmitted transmission data using a predetermined value, it is possible to detect coded information data and errors in the transmission data. and/or the correction code may be prevented from being all zeros, thus obviating all zero errors during transmission.

C従来の技術 従来、情報データを磁気テープ上に高密度記録する磁気
記録再生装置として、SMPTE  D−1フオーマツ
トのディジタルビデオテープレコーダにおけるコンポー
ネントディジタルビデオ信号に代えて、所望の情報デー
タ信号を記録再生するようになされた、いわゆるANS
I  ID−1フオーマツト(Third Draft
 PROPOSHD AMERICAN NATION
AL 5TANDARD  19+u+ TYPE  
ID−I  INSTRUMENTATION DIG
ITAL CASSETTHFORMAT X3B6/
88−12 Project 592−o 1988−
03−22)を用いたものが提案されている。
C. Prior Art Conventionally, as a magnetic recording and reproducing device that records information data on a magnetic tape at high density, a desired information data signal is recorded and reproduced in place of the component digital video signal in an SMPTE D-1 format digital video tape recorder. The so-called ANS
I ID-1 format (Third Draft
PROPOSHD AMERICAN NATION
AL 5TANDARD 19+u+ TYPE
ID-I INSTRUMENTATION DIG
ITAL CASSETTH FORMAT X3B6/
88-12 Project 592-o 1988-
03-22) has been proposed.

このようなID−1フオーマツトの磁気記録再生装置に
おいては、記録時、対象となる入力情報データを1セク
タ(−36,108バイト)分毎に区切り、その1セク
タ分の情報データについて、リードソロモン積符号方式
に基づいてエラー検出訂正符号を付加して線形符号化す
ると共に、ID−1フオーマツトに基づく同期信号、付
加情報等と共に8−9変調して、磁気テープの記録トラ
ック上に記録するようになされている。
In such an ID-1 format magnetic recording/reproducing device, when recording, target input information data is divided into 1 sector (-36,108 bytes), and each sector's worth of information data is divided into 1 sector (-36,108 bytes). It is linearly encoded by adding an error detection and correction code based on the product code system, and is also 8-9 modulated with a synchronization signal based on the ID-1 format, additional information, etc., and recorded on the recording track of the magnetic tape. is being done.

また、このように記録された情報データを再生する際に
は、磁気テープの記録トラックから読み出した再生信号
を、8−9復調すると共に、リードソロモン積符号方式
に応じたエラー検出訂正処理を実行し、これにより、再
生情報データを得るようになされている。
In addition, when reproducing information data recorded in this way, the reproduced signal read from the recording track of the magnetic tape is demodulated by 8-9 demodulation, and error detection and correction processing according to the Reed-Solomon product code method is executed. In this way, reproduction information data is obtained.

D発明が解決しようとする問題点 ところでかかる構成の磁気記録再生装置においては、リ
ードソロモン積符号方式に基づいてエラー検出訂正符号
を付加して記録再生するようになされており、このため
、情報データを線形符号化してなる符号化情報データの
シンボル及びリードソロモン符号でなるパリティシンボ
ルの全てが値「0」 (以下これをオールゼロと呼ぶ)
となる記録再生データが、正しいデータとして取り扱わ
れる。
D Problems to be Solved by the Invention By the way, in a magnetic recording/reproducing apparatus having such a configuration, an error detection and correction code is added based on the Reed-Solomon product code system for recording and reproduction. All symbols of encoded information data obtained by linearly encoding the code and parity symbols formed by Reed-Solomon code have the value "0" (hereinafter referred to as "all zeros").
Recording/reproduction data that becomes , is treated as correct data.

ところが実際の記録再生系においては、ラッチアップ、
接地、電源へのショート等積々の原因で、符号化情報デ
ータのシンボル及びリードソロモン符号でなるパリティ
シンボルがオールゼロとなってしまういわゆるオールゼ
ロ誤りがしばしば発生する。
However, in actual recording and reproducing systems, latch-up,
A so-called all-zero error, in which symbols of coded information data and parity symbols formed by Reed-Solomon codes become all zeros, often occurs due to a number of causes such as short-circuits to the ground or power supply.

このようなオールゼロ誤りは、リードソロモン積符号形
式では正しいデータとみなされるため、上述のような磁
気記録再生装置の再生系では検出することができず、明
らかに情報データの内容が失われているにもかかわらず
正しいデータとして処理されてしまう問題があった。
Such an all-zero error is considered to be correct data in the Reed-Solomon product code format, so it cannot be detected by the reproduction system of the magnetic recording and reproduction device described above, and the content of the information data is obviously lost. Despite this, there was a problem that the data was processed as correct.

本発明は以上の点を考慮してなされたもので、簡易な構
成でオールゼロ誤りの発生を未然に防止し得る情報伝送
装置を提案しようとするものである。
The present invention has been made in consideration of the above points, and it is an object of the present invention to propose an information transmission device that can prevent the occurrence of all-zero errors with a simple configuration.

E問題点を解決するための手段 かかる問題点を解決するため本発明においては、情報デ
ータDT□をエラー検出及び又は訂正符号R1を用いて
符号化して伝送データS■。、SPlとして伝送する情
報伝送装置1において、情報データD T t sを符
号化した後、その符号化情報データDI及びエラー検出
及び又は訂正符号R1の任意のシンボルについて、所定
値I ticで排他的論理和演算して伝送データS■o
を生成して伝送し、伝送された伝送データS□を所定値
1 otcを用いて排他的論理和演算した後、その演算
結果でなる符号化情報データについてエラー検出及び又
は訂正符号を用いて復号化して情報データDToutを
得るようにした。
E Means for Solving Problem E To solve this problem, in the present invention, information data DT□ is encoded using an error detection and/or correction code R1 to generate transmission data S■. , SPl, after encoding the information data D T t s, any symbol of the encoded information data DI and error detection and/or correction code R1 is exclusively encoded with a predetermined value I tic. Perform a logical sum operation and transmit data S o
After generating and transmitting the transmitted transmission data S to obtain the information data DTout.

F作用 情報データD T I Nを符号化してなる符号化情報
データDI及びエラー検出及び又は訂正符号REの任意
のシンボルについて、所定値1 !NCで排他的論理和
演算して伝送し、伝送された伝送データS□を所定値I
0゜を用いて排他的論理和演算するようにしたことによ
り、伝送データ5PII中の符号化情報データDI及び
エラー検出及び又は訂正符号R1が、オールゼロになら
ないようにし得、かくして、伝送データS*tc 、 
S□のオールゼロ誤りを未然に防止し得る。
For any symbol of the encoded information data DI obtained by encoding the F effect information data DT I N and the error detection and/or correction code RE, a predetermined value 1! The NC performs an exclusive OR operation and transmits the transmitted data S□ to a predetermined value I.
By performing the exclusive OR operation using 0°, the encoded information data DI and the error detection and/or correction code R1 in the transmission data 5PII can be prevented from becoming all zeros, and thus the transmission data S* tc,
All zero errors of S□ can be prevented.

G実施例 以下図面について、本発明の一実施例を詳述する。G example An embodiment of the present invention will be described in detail below with reference to the drawings.

(G1)実施例の原理 この実施例による磁気記録再生装置においては、まず記
録時、情報データを上述したようにリードソロモン積符
号方式によるエラー検出訂正符号を用いて符号化する際
、インナエラーコードを付加する情報データでなるデー
タブロックにおけるインナエラーコードのパリティシン
ボルの極性を全て反転し、この反転結果を8−9変調し
て磁気テープ上に記録するようになされている。
(G1) Principle of Embodiment In the magnetic recording and reproducing apparatus according to this embodiment, first, during recording, when encoding information data using an error detection and correction code based on the Reed-Solomon product code method as described above, an inner error code is used. The polarity of all the parity symbols of the inner error code in the data block consisting of the information data added is inverted, and the result of this inversion is 8-9 modulated and recorded on the magnetic tape.

また、この磁気記録再生装置においては、再生・時、磁
気ヘッドから得られる再生信号を8−9復調した後、イ
ンナエラーコードのパリティシンボルに対応する部分の
極性を全て反転し、この反転結果でなる復調信号を、リ
ードソロモン積符号方式によるエラー検出訂正処理する
In addition, in this magnetic recording and reproducing device, during reproduction, after 8-9 demodulation of the reproduced signal obtained from the magnetic head, all the polarities of the part corresponding to the parity symbol of the inner error code are reversed, and the polarity of the part corresponding to the parity symbol of the inner error code is completely reversed. The demodulated signal is subjected to error detection and correction processing using the Reed-Solomon product coding method.

このようにして、再生時にオールゼロ誤りが発生しても
、インナエラーコードのパリティシンボル部分が、全て
値「1」に反転されることから、不正なデータとしてエ
ラー検出し、当該検出結果に応じてエラー訂正処理を実
行し得るようになされている。
In this way, even if an all-zero error occurs during playback, the parity symbol part of the inner error code is all inverted to the value "1", so the error is detected as invalid data, and the error is detected according to the detection result. It is designed to be able to perform error correction processing.

なおこの実施例の場合、データブロック中のインナエラ
ーコードのパリティシンボルについて、当該パリティシ
ンボルが8ビツトシンボルの場合、16進数表示で値r
FFJデータのパリティシンボル数分と排他的論理和演
算を実行することにより、パリティシンボルの極性を全
て反転するようになされている。
In this embodiment, if the parity symbol of the inner error code in the data block is an 8-bit symbol, the value r is expressed in hexadecimal notation.
By performing an exclusive OR operation with the number of parity symbols of FFJ data, the polarity of all the parity symbols is inverted.

すなわち、まずリードソロモン符号を付加した情報デー
タをデータブロックAとし、次式%式% (1) で表されるように、例えば8ビツトでなる情報シンボル
A、〜A7−、のn−m個、及び8ビツトでなるリード
ソロモン符号によるパリティシンボルP、〜P、のm個
よりなり、全体として長さn個の8ビツトシンボルで構
成されているものとする。
That is, first, information data to which a Reed-Solomon code has been added is defined as a data block A, and n-m pieces of information symbols A, ~A7-, consisting of, for example, 8 bits, are formed as shown in the following equation (1). , and m parity symbols P, .about.P, based on an 8-bit Reed-Solomon code, and the total length is n 8-bit symbols.

また、この実施例においては、(1)式のデータブロッ
クAを磁気テープに記録する前に、当該データブロック
Aと、次式 %式% (2) で表され、上述のように、I 、、 I 、、・・・・
・・1.−1は値「00」を有し またI R−@el
l I n−@+11+・・・・・・■。
In addition, in this embodiment, before recording data block A of formula (1) on a magnetic tape, the data block A and the following formula % Formula % (2) As mentioned above, I, , I,,...
・・1. −1 has the value “00” and I R−@el
l I n-@+11+...■.

は値rFFJを有する長さn個の8ビツトシンボルでな
る論理演算基準符号■との間で、次式%式% (3) で表されるように排他的論理和演算を実行し、この演算
結果でなるデータブロックBを磁気ヘッドによって記録
する。
Executes an exclusive OR operation with the logical operation standard code ■ consisting of n 8-bit symbols having the value rFFJ as shown in the following formula (3), and this operation The resulting data block B is recorded by a magnetic head.

このようにして、記録されたデータブロックBは、再生
側において、(2)式で表される論理演算基準符号Iと
の間で排他的論理和演算を実行して、次式 %式%(4) て表されるように、データブロックAを再現し得るよう
になされている。
In this way, the recorded data block B is processed on the playback side by performing an exclusive OR operation with the logical operation reference code I expressed by the following formula (2), 4) Data block A can be reproduced as shown below.

(G2)情報伝送装置の実施例 第1図において、1は全体として、本発明による情報伝
送装置を適用したID−1フオーマツトの磁気記録再生
装置を示し、まず記録時、記録対象となる情報データD
 T t Mが外符号生成回路2に連続的に入力される
(G2) Embodiment of Information Transmission Apparatus In FIG. 1, reference numeral 1 generally indicates an ID-1 format magnetic recording and reproducing apparatus to which the information transmission apparatus according to the present invention is applied. D
T t M is continuously input to the outer code generation circuit 2 .

この外符号生成回路2は、情報データD T I Nの
1セクタ(−36,108バイト)分を取り込んだ後、
118バイト毎の306個のデータブロックDTつ〜D
T3゜、にブロック化し、所定の生成多項式を用いてそ
れぞれ10バイトのリードソロモン符号でなるパリティ
コードRO,〜RO1゜、を外符号として住成し、これ
を各データブロックD T a〜D T s。。
After the outer code generation circuit 2 takes in one sector (-36,108 bytes) of information data D T I N,
306 data blocks of 118 bytes each
T3°, and parity codes RO, ~RO1°, each consisting of a 10-byte Reed-Solomon code using a predetermined generator polynomial, are created as outer codes, and this is used for each data block D T a to D T s. .

に付加する。Add to.

この後外符号生成回路2は、このようにして生成された
それぞれ128バイト長の306個のアウターデータブ
ロックDO0〜D Os。5を、第2図に示すようなR
AM (random access a+e+wor
y)構成の2つのメモリマトリクスMEM1及びMEM
2中の、それぞれ行及び列が153X 128バイトで
なるデータ部MEMoy+及びM E M o r t
の列方向に順次書き込む。
Thereafter, the outer code generation circuit 2 generates the 306 outer data blocks DO0 to DOs each having a length of 128 bytes thus generated. 5 to R as shown in Figure 2.
AM (random access a+e+wor
y) two memory matrices MEM1 and MEM of the configuration
2, the data parts MEMoy+ and MEM o r t each have rows and columns of 153 x 128 bytes.
Write sequentially in the column direction.

なおこのメモリマトリクスMEM1及びMEM2の左端
から、それぞれ行及び列の4x128バイト分には、行
方向に4バイト長の固定パターンを有するブロック同期
コード5YNCI□が予め書き込まれている。
Note that a block synchronization code 5YNCI□ having a fixed pattern of 4 bytes in length in the row direction is written in advance in 4×128 bytes of rows and columns from the left end of the memory matrices MEM1 and MEM2.

またこのメモリマトリクスMEM1及びMEM2におい
て、ブロック同期コードS Y N CILKに続く行
及び列のlX128バイト長分は、それぞれ識別データ
部M E M 、o を及びM E M I□として割
り当てられており、次の第1の複合化回路3において、
識別データ発生回路4から入力されるブロック識別デー
タID、□の偶数分IDILXA及び奇数分ID、L、
、が列方向に書き込まれることにより複合化される。
In addition, in the memory matrices MEM1 and MEM2, the row and column following the block synchronization code S Y N CILK have a length of 1×128 bytes, and are allocated as identification data portions M E M , o and M E M I □, respectively. In the next first compounding circuit 3,
Block identification data ID input from the identification data generation circuit 4, □ even numbered portion IDILXA and odd numbered portion ID, L,
, are written in the column direction to compose the data.

続いて、内符号生成回路5は、各データ部MEM□、及
びM E M!、、、の後ろに、ブロック同期コードS
YNCmLx、ブロック識別データIDILKでなる行
方向の5バイト長分と、それぞれデータ部MEMe−r
t及びMEMotzの行方向でなる153バイト長分の
インナーデータブロックD1.、DIt、・・・・・・
、I)Itsa及びDl、 、Dis 、・・・・・・
DI□、について、所定の生成多項式を用いて8バイト
のリードソロモン符号でなるパリティコードR1,、R
1,、・・−・−1R1tsn及びR1,、RI5、・
・・・・・、RI tssを生成し、これを内符号とし
てそれぞれ付加する。
Subsequently, the inner code generation circuit 5 generates each data portion MEM□ and MEM! After , , block synchronization code S
YNCmLx, 5-byte length in the row direction consisting of block identification data IDILK, and data section MEMe-r, respectively.
An inner data block D1.t and MEMotz with a length of 153 bytes in the row direction. ,DIt,...
,I)Itsa and Dl, ,Dis,...
For DI
1,...-1R1tsn and R1,, RI5,...
..., RI tss is generated and added as an inner code.

ここで、内符号生成回路5は、第3図に示すように、パ
リティコードRIのシンボル長m(=8)に応じたm個
のシフトレジスタR+ SRz 、Rs、・・・・・・
R,と、イクスクルーシブオア回路E、SEt。
Here, as shown in FIG. 3, the inner code generation circuit 5 has m shift registers R+SRz, Rs, . . . corresponding to the symbol length m (=8) of the parity code RI.
R, and exclusive OR circuit E, SEt.

R3、・・・・・・、Ell−1、E@と、それぞれフ
ィードバック制御用スイッチ回路aISatSa3、G
4、・・・・・・、a、と、出力選択用のスイッチ回路
5Aを有するエンコーダ回路で構成されている。
R3, ..., Ell-1, E@, and feedback control switch circuits aISatSa3, G, respectively.
4, . . . , a, and an encoder circuit having a switch circuit 5A for output selection.

この実施例の場合、各シフトレジスタR+SRg、R3
、・・・・・・、R1には、エンコード初期値発生回路
6から入力されるエンコード初期値符号1 t、ir:
に基づいて、(2)式について上述したように、それぞ
れ値rPFJの8ビツトシンボル(P+、pz、pm、
・・・・・・p、)が設定される。
In this embodiment, each shift register R+SRg, R3
, . . . , R1 contains the encode initial value code 1 t, ir input from the encode initial value generation circuit 6.
Based on the 8-bit symbols (P+, pz, pm,
. . . p,) are set.

実際上、この内符号生成回路5においては、インナーデ
ータブロックDI及びパリティコードRIに対応するデ
ータブロックAのデータシンボル部分A、、A、、・・
・・・・+  A@−mが入力される間、出力選択用の
スイッチ回路5Aの第1の入力端aを選択し、これによ
り、データシンボル部分AH,A2゜・・・・・・+ 
 Al1−16がそのまま出力される。
Actually, in this inner code generation circuit 5, data symbol portions A, A, . . . of a data block A corresponding to an inner data block DI and a parity code RI are used.
...+ While A@-m is being input, the first input terminal a of the output selection switch circuit 5A is selected, and thereby the data symbol portions AH, A2゜......+
Al1-16 are output as they are.

また、これに続いて、データシンボル部分A + 。Also, following this, data symbol part A +.

Al4.・・・・・・、Al1−@の入力が終了すると
、出力選択用のスイッチ回路5Aは、第2の入力端すに
切換えられ、これによりm個のシンボルでなり極性が反
転されたパリティシンボルP P+ P z、・・・・
・・、P。
Al4. ......, when the input of Al1-@ is completed, the output selection switch circuit 5A is switched to the second input terminal, and thereby a parity symbol consisting of m symbols and whose polarity is inverted. P P+ P z,...
..., P.

が送出され、かくしてデータブロックA (=A、。is sent out, thus data block A (=A, .

A8.・・・・・・、 A、、、 P 、、 P 、、
・・・・・・、PII)を得るようになされている。
A8.・・・・・・、A、、、P、、P、、
..., PII).

これにより、内符号生成回路5は、リードソロモン符号
化処理に加えて、(3)式について上述したように、パ
リティコードR1の各シンボルについて、値rFPJと
の排他的論理和演算を実行し、このようにして、パリテ
ィコードRIの各シンボルの極性を反転するようになさ
れている。
As a result, in addition to the Reed-Solomon encoding process, the inner code generation circuit 5 performs an exclusive OR operation with the value rFPJ for each symbol of the parity code R1, as described above for equation (3), In this way, the polarity of each symbol of the parity code RI is inverted.

また、このメモリマトリクスMEM1及びMEM2には
、第2の複合化回路7において、1セクタSEC分の先
頭にブリ/ポストアンブル発生回路8から入力される4
バイトのセクタ識別データID5tc及び外部から入力
された6バイト長分の拡張データDTALIXが、プリ
アンプル部PRとして複合化され、さらにこの1セクタ
SEC分に続いて、それぞれ4バイト長分の同期コード
5YNCILヨ及びセクタ識別データID5iczがポ
ストアンブル部PSとして複合化された後、続くデータ
分散回路9に送出される。
The memory matrices MEM1 and MEM2 also have 4 bits input from the bri/postamble generation circuit 8 at the beginning of one sector SEC in the second decoding circuit 7.
Byte sector identification data ID5tc and externally inputted 6-byte extension data DTALIX are combined as a preamble part PR, and following this 1 sector SEC, each 4-byte length synchronization code 5YNCIL After the postamble part PS and the sector identification data ID5icz are combined as a postamble part PS, they are sent to the subsequent data distribution circuit 9.

データ分散回路9は、プリアンプル部PRに続いて、例
えば識別データIDm□の昇順にメモリマトリクスME
M1及びMEM2の行方向の166バイト分を1同期ブ
ロックBLKとして読み出し、1セクタSEC分すなわ
ち256個の同期ブロックBLKO〜B L K!S、
の後ろにポストアンブル部PSを付加し、これを8−9
変調回路10に送出する。
Following the preamble part PR, the data distribution circuit 9 stores memory matrices ME in ascending order of identification data IDm□, for example.
166 bytes in the row direction of M1 and MEM2 are read as one synchronous block BLK, and 1 sector SEC, that is, 256 synchronous blocks BLKO~BLK! S,
Add the postamble part PS after , and convert this to 8-9
The signal is sent to the modulation circuit 10.

8−9変調回路10は、人力される1セクタ分のプリア
ンプル部PR,同期ブロックBLK、〜B L Kgs
i及びポストアンブル部PSを、10−1フオーマツト
に規定された手法で、磁気記録に適するようにDC成分
を排除した9ビツトを1バイトとするデータ形式に変調
し、これを第3の複合化回路11に送出する。
The 8-9 modulation circuit 10 includes a preamplifier part PR for one sector, a synchronization block BLK, ~B L Kgs, which are manually inputted.
i and the postamble part PS are modulated into a data format in which 9 bits constitute 1 byte, excluding the DC component, suitable for magnetic recording using a method specified in the 10-1 format, and this is converted into a third composite data format. The signal is sent to the circuit 11.

第3の複合化回路11は、プリアンプル部PRに同期コ
ード発生回路12から入力される1セクタSECの先頭
を表す20バイト長の立上がりシーケンスRUS及び4
バイト長の固定パターンでなる同期コード5YNC□を
複合化し、これを続くパラレル/シリアル変換回路13
に送出する。
The third decoding circuit 11 outputs a 20-byte-long rising sequence RUS and 4
The parallel/serial conversion circuit 13 composes the synchronization code 5YNC□, which is a fixed pattern of byte length, and continues the synchronization code 5YNC□.
Send to.

パラレル/シリアル変換回路13は、入力される1セク
タSEC分のプリアンプル部PR1同期ブロックBLK
、〜B L K、、、及びポストアンブル部PSをシリ
アルデータでなる記録信号S II!eに変換し、この
記録信号S□。が、記録増幅回路14で増幅された後、
磁気テープ15上をヘリカルスキャンしながら走査する
回転ヘッド構成の磁気ヘッド16のA又はBチャンネル
ヘッド16A又は16Bに供給される。
The parallel/serial conversion circuit 13 converts the input preamble part PR1 for one sector SEC into the synchronization block BLK.
, ~BLK, , , and the recording signal S II! which consists of the postamble part PS as serial data. This recording signal S□ is converted into e. is amplified by the recording amplification circuit 14,
The signal is supplied to an A or B channel head 16A or 16B of a magnetic head 16 having a rotary head configuration that scans the magnetic tape 15 while performing a helical scan.

かくして、磁気テープ15上に、第4図に示すように、
磁気ヘッド16を用いて順次具なるA又はBチャンネル
ヘッド16A又は16Bで、記録トラックTASTB 
(・・・・・・、TAI、TBI、TA2、TB2、・
・・・・・)を形成する。
Thus, on the magnetic tape 15, as shown in FIG.
Using the magnetic head 16, the A or B channel head 16A or 16B sequentially records the recording track TASTB.
(・・・・・・, TAI, TBI, TA2, TB2,・
...) is formed.

このようにして、この磁気記録再生装置1においては、
所望の情報データD T I Mに対してリードソロモ
ン積符号方式に基づいて誤り訂正符号を付加すると共に
、当該誤り訂正符号でなるパリティシンボルの極性を反
転して磁気テープ15上に記録し得るようになされてい
る。
In this way, in this magnetic recording/reproducing device 1,
An error correction code is added to the desired information data DTIM based on the Reed-Solomon product code system, and the polarity of the parity symbol formed by the error correction code is reversed so that it can be recorded on the magnetic tape 15. is being done.

また、磁気テープ15上に記録された情報データは、再
生時磁気ヘッド16を用いて、記録トラックTA、TB
 (・・・・・・、TAI、TBI、TA2、TB2、
・・・・・・)を走査することにより、再生信号S□と
して読み出され、これが再生増幅回路21に送出される
Further, the information data recorded on the magnetic tape 15 is transferred to the recording tracks TA, TB using the magnetic head 16 during reproduction.
(..., TAI, TBI, TA2, TB2,
...) is read out as a reproduction signal S□, and this is sent to the reproduction amplification circuit 21.

再生増幅回路21は、イコライザ及び2値化回路等を含
んで構成されており、磁気ヘッド16から送出される再
生信号SPIを2値化し、この結果得られる再生ディジ
タルデータDGPIが、続くシリアル/パラレル変換回
路22でパラレルデータDTPIに変換された後、8−
9復調回路23に供給される。
The reproduction amplification circuit 21 is configured to include an equalizer, a binarization circuit, etc., and binarizes the reproduction signal SPI sent out from the magnetic head 16, and the reproduction digital data DGPI obtained as a result is converted into a serial/parallel signal. After being converted into parallel data DTPI by the conversion circuit 22, 8-
9 demodulation circuit 23.

8−9復調回路23は、入力されるパラレルデータDT
□中に、プリアンプル部PRの立ち上がリシーケンスR
US及び同期コードS Y N Cp*を検出すると、
これに続く1セクタSEC分のパラレルデータDTpm
を、ID−1フオーマツトに規定された手法で8−9復
調した後、この結果得られる1セクタSEC分の再生デ
ータDTswcを、排他的論理和演算回路24に送出す
る。
The 8-9 demodulation circuit 23 receives input parallel data DT.
□ Inside, the rising resequence R of the preamble section PR
When US and synchronization code S Y N Cp* are detected,
Following this, parallel data DTpm for 1 sector SEC
After demodulating 8-9 using the method specified in the ID-1 format, the resulting reproduced data DTswc for one sector SEC is sent to the exclusive OR operation circuit 24.

この排他的論理和演算回路24は、入力される1セクタ
SEC分の再生データD T sア。について、デコー
ド初期値発生回路25から入力されるデコード初期値符
号111ECを用いて(4)式について上述した排他的
論理和演算を行い、当該演算結果でなる1セクタSEC
分の再生データDT、、c、を、内符号エラー検出訂正
回路26に送出する。
This exclusive OR operation circuit 24 inputs one sector SEC worth of playback data DTs. , perform the above-mentioned exclusive OR operation on equation (4) using the decode initial value code 111EC input from the decode initial value generation circuit 25, and generate one sector SEC as the result of the operation.
The reproduced data DT, , c, corresponding to the inner code error detection and correction circuit 26 are sent to the inner code error detection and correction circuit 26 .

なお、この実施例の場合、デコード初期値符号111E
。は、(2)式について上述した論理演算基準符号Iと
同様に、I ozc(I In I t、 ・・・・”
 I −−−)は値「00」を有し、またI etc(
I fi−1j+j+ I a−11+2+・・・・・
・1.)は値rFFJを有する長さn個の8ビツトシン
ボルに選定されている。
In addition, in the case of this embodiment, the decoding initial value code 111E
. Similarly to the logical operation standard code I described above for equation (2), I ozc(I In It t, . . .)
I---) has the value "00" and I etc(
I fi-1j+j+ I a-11+2+...
・1. ) is chosen to be 8-bit symbols of length n with value rFFJ.

続いて、この内符号エラー検出訂正回路26においては
、復調された再生データDTs!。のプリアンプル部P
Rに続く、同期ブロックBLKo〜BLKtss毎に、
順次内符号を用いたエラー検出訂正処理を実行し、第2
図について上述したと同様のRAM構成でなり、それぞ
れ162X 128バイトの容量を有する2つのメモリ
マトリクスの行方向に、識別データT I)*Lx %
インナーデータブロックDIS〜DI□、に対応する同
期ブロックデータDT、□及びパリティコードR1O順
で順次交互に書き込む。
Subsequently, in the inner code error detection and correction circuit 26, the demodulated reproduced data DTs! . Preamble section P
For each synchronized block BLKo to BLKtss following R,
Error detection and correction processing using the inner code is performed sequentially, and the second
In the row direction of two memory matrices having a RAM configuration similar to that described above with respect to the figure and each having a capacity of 162 x 128 bytes, identification data T I) * Lx %
Inner data blocks DIS to DI□ are sequentially and alternately written in the order of corresponding synchronous block data DT, □ and parity code R1O.

また、これに加えて内符号エラー検出訂正回路26は、
内符号エラー検出訂正処理を実行する際のエラー発生状
況を表すシンドローム情報S !YNDを外符号エラー
検出訂正回路27に送出する。
In addition to this, the inner code error detection and correction circuit 26
Syndrome information S that indicates the error occurrence status when executing inner code error detection and correction processing! YND is sent to the outer code error detection and correction circuit 27.

外符号エラー検出訂正回路27においては、内符号エラ
ー検出訂正回路26で書き込まれた2つのメモリマトリ
クスを外符号符号系列に応じて、順次列方向の128バ
イト単位で読み出した後、この128バイト単位で入力
されるシンドローム情報S !YNDを参照しながら、
外符号を用いたエラー検出訂正処理を実行し、このよう
にして、磁気テープ15上に記録された情報データDT
INを再生して再生情報データDTouyを得るように
なされている。
In the outer code error detection and correction circuit 27, the two memory matrices written by the inner code error detection and correction circuit 26 are sequentially read out in 128-byte units in the column direction according to the outer code code series, and then read in 128-byte units. Syndrome information entered in S! While referring to YND,
Error detection and correction processing using the outer code is executed, and the information data DT recorded on the magnetic tape 15 in this way is
The reproduction information data DTouy is obtained by reproducing IN.

以上の構成において、例えば、再生時、磁気ヘッド16
から得られる再生信号S□について、ラッチアップ、接
地、電源へのシロート等積々の原因でオールゼロ誤りが
発生しデータブロックAがオールゼロとなった場合でも
、排他的論理和演算回路24において、インナエラーコ
ードのパリティシンボル部分が、全て値「1」に反転さ
れることから、内符号エラー検出訂正回路26において
、不正データとしてエラー検出し得、このエラー結果を
含むシンドローム情報S !v111を外符号エラー検
出訂正回路27に入力することにより、当該検出結果に
応じてエラー訂正処理を実行することができる。
In the above configuration, for example, during reproduction, the magnetic head 16
Regarding the reproduced signal S□ obtained from the Since the parity symbol portion of the error code is all inverted to the value "1", the error can be detected as invalid data in the inner code error detection and correction circuit 26, and syndrome information S! containing this error result is generated. By inputting v111 to the outer code error detection and correction circuit 27, error correction processing can be executed according to the detection result.

以上の構成によれば、情報データをリードソロモン積符
号化方式で符号化した際のパリティシンボルについて、
値rFFJと排他的論理和演算することにより極性を反
転して、磁気テープ上に記録し、再生時、再生データの
パリティシンボルについて値rFFJと排他的論理和演
算するようにしたことにより、記録再生データ中の符号
化情報データ及びパリティシンボルが、オールゼロにな
ることを排除し得、かくして、再生データのオールゼロ
誤りを未然に防止し得る磁気記録再生装置を実現できる
According to the above configuration, regarding the parity symbol when information data is encoded using the Reed-Solomon product encoding method,
By performing an exclusive OR operation with the value rFFJ, the polarity is inverted and recorded on the magnetic tape, and when reproducing, the parity symbol of the reproduced data is subjected to an exclusive OR operation with the value rFFJ. It is possible to prevent the encoded information data and parity symbols in the data from becoming all zeros, thus realizing a magnetic recording and reproducing apparatus that can prevent all zero errors in reproduced data.

(G3)他の実施例 (1)上述の実施例においては、内符号生成回路5のレ
ジスタに初期値として、値rFFJでなるエンコード初
期値符号1 !Heを設定することにより、パリティシ
ンボルの極性を反転した場合について述べたが、これに
代え、別に排他的論理和演算回路を設けるようにしても
良い。
(G3) Other Embodiments (1) In the above embodiment, the encode initial value code 1!, which is the value rFFJ, is stored in the register of the inner code generation circuit 5 as an initial value. Although the case has been described in which the polarity of the parity symbol is inverted by setting He, a separate exclusive OR operation circuit may be provided instead.

(2)上述の実施例においては、情報データをリードソ
ロモン積符号化方式で符号化した際のパリティシンボル
について、値rFFJと排他的論理和演算することによ
り極性を反転した場合について述べたが、本発明はこれ
に限らず、符号化情報データ及びパリティシンボルすべ
てについて、値rFF」と排他的論理和演算することに
より極性を反転するようにしても良い。
(2) In the above embodiment, the polarity of the parity symbol when information data is encoded using the Reed-Solomon product encoding method is reversed by performing an exclusive OR operation with the value rFFJ. The present invention is not limited to this, and the polarity may be inverted by performing an exclusive OR operation with the value rFF for all encoded information data and parity symbols.

またこれに代え、記録及び再生系で同期し得れば、例え
ば符号化情報データ及びパリティシンボルの任意の位置
のシンボルのみについて、極性を反転するようにしても
良く、さらに値rFFJと排他的論理和演算することに
より極性を反転するのみならず、例えば、値rAAJ、
「00」、・・・・・・、「EFJ等、符号化情報デー
タ及びパリティシンボルのシンボル長に応じた任意の値
と排他的論理和演算を実行するようにしても上述の実施
例と同様の効果を実現できる。
Alternatively, as long as the recording and reproducing systems can be synchronized, for example, the polarity of only symbols at arbitrary positions of encoded information data and parity symbols may be reversed, and the value rFFJ and the exclusive logic In addition to reversing the polarity by performing a sum operation, for example, the value rAAJ,
Even if an exclusive OR operation is executed with an arbitrary value such as "00", ..., "EFJ, etc. according to the symbol length of the encoded information data and the parity symbol, it is the same as in the above embodiment. This effect can be achieved.

(3)上述の実施例においては、情報データにリードソ
ロモン積符号方式によるエラー検出訂正符号を付加して
記録再生する場合について述べたが、本発明はこれに限
らず、BCH符号やCRC符号等種々の線形符号化でな
るエラー検出訂正符号を付加するものに広く適用して好
適なものである。
(3) In the above embodiment, a case was described in which information data is recorded and reproduced by adding an error detection and correction code based on the Reed-Solomon product code system. However, the present invention is not limited to this, and the present invention is not limited to this. It is widely applicable and suitable for adding error detection and correction codes formed by various types of linear encoding.

(4)上述の実施例においては、本発明をID−1フオ
ーマツトを用いた磁気記録再生装置に適用した場合につ
いて述べたが、本発明はこれに限らず、エラー検出及び
又は訂正符号が付加された線形符号でなる情報データを
伝送する情報伝送装置に広く適用して好適なものである
(4) In the above-described embodiments, the present invention is applied to a magnetic recording/reproducing device using the ID-1 format, but the present invention is not limited to this. The present invention is suitable for wide application to information transmission devices that transmit information data made up of linear codes.

H発明の効果 上述のように本発明によれば、情報データを符号化して
なる符号化情報データ及びエラー検出及び又は訂正符号
の任意のシンボルについて所定値で排他的論理和演算し
て伝送し、伝送された伝送データを所定値を用いて排他
的論理和演算することにより、伝送中の符号化情報デー
タ及びエラー検出及び又は訂正符号が、オールゼロとな
る伝送データを排除し得、かくして、簡易な構成で伝送
データのオールゼロ誤りを未然に防止し得る情報伝送装
置を実現できる。
H Effects of the Invention As described above, according to the present invention, encoded information data obtained by encoding information data and any symbol of an error detection and/or correction code are subjected to an exclusive OR operation with a predetermined value, and then transmitted. By performing an exclusive OR operation on the transmitted transmission data using a predetermined value, it is possible to eliminate transmission data in which the encoded information data being transmitted and the error detection and/or correction code are all zeros. With this configuration, it is possible to realize an information transmission device that can prevent all-zero errors in transmission data.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明による磁気記録再生装置を示すブロック
図、第2図はその記録時のメモリ構成を示す路線図、第
3図は内符号生成回路のエンコーダを示すブロック図、
第4図は磁気テープ上のフォーマットを示す路線図であ
る。 l・・・・・・磁気記録再生装置、2・・・・・・外符
号生成回路、3.7.11・・・・・・複合化回路、5
・・・・・・内符号生成回路、6・・・・・・エンコー
ド初期値発生回路、15・・・・・・磁気テープ、16
.16A、16B・・・・・・磁気ヘッド、24・・・
・・・排他的論理和演算回路、25・・・・・・デコー
ド初期値発生回路、26・・・・・・内符号エラー検出
訂正回路、27・・・・・・外符号エラー検出訂正回路
FIG. 1 is a block diagram showing a magnetic recording/reproducing apparatus according to the present invention, FIG. 2 is a route diagram showing the memory configuration during recording, and FIG. 3 is a block diagram showing an encoder of an inner code generation circuit.
FIG. 4 is a route map showing the format on the magnetic tape. 1...Magnetic recording/reproducing device, 2...Outer code generation circuit, 3.7.11...Combining circuit, 5
...Inner code generation circuit, 6...Encode initial value generation circuit, 15...Magnetic tape, 16
.. 16A, 16B...Magnetic head, 24...
...Exclusive OR operation circuit, 25...Decode initial value generation circuit, 26...Inner code error detection and correction circuit, 27...Outer code error detection and correction circuit .

Claims (1)

【特許請求の範囲】 情報データをエラー検出及び又は訂正符号を用いて符号
化して伝送データとして伝送する情報伝送装置において
、 上記情報データを符号化した後、当該符号化情報データ
及び上記エラー検出及び又は訂正符号の任意のシンボル
について、所定値で排他的論理和演算して上記伝送デー
タを生成して伝送し、上記伝送された上記伝送データを
上記所定値を用いて排他的論理和演算した後、当該演算
結果でなる符号化情報データについて上記エラー検出及
び又は訂正符号を用いて復号化して上記情報データを得
るようにした ことを特徴とする情報伝送装置。
[Claims] In an information transmission device that encodes information data using an error detection and/or correction code and transmits it as transmission data, after encoding the information data, the encoded information data and the error detection and/or correction code are encoded. Or after performing an exclusive OR operation on any symbol of the correction code using a predetermined value to generate and transmit the transmission data, and performing an exclusive OR operation on the transmitted transmission data using the predetermined value. An information transmission device characterized in that the information data is obtained by decoding the encoded information data resulting from the calculation using the error detection and/or correction code.
JP1284059A 1989-10-31 1989-10-31 Information transmission equipment Pending JPH03145336A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1284059A JPH03145336A (en) 1989-10-31 1989-10-31 Information transmission equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1284059A JPH03145336A (en) 1989-10-31 1989-10-31 Information transmission equipment

Publications (1)

Publication Number Publication Date
JPH03145336A true JPH03145336A (en) 1991-06-20

Family

ID=17673758

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1284059A Pending JPH03145336A (en) 1989-10-31 1989-10-31 Information transmission equipment

Country Status (1)

Country Link
JP (1) JPH03145336A (en)

Similar Documents

Publication Publication Date Title
KR920008229B1 (en) Digital data signal recording method
KR860000821B1 (en) Digital signal processing system
JP2870843B2 (en) Information transmission equipment
KR900003595B1 (en) Method and apparatus for recording pcm signal
JPS63168735A (en) Error correction apparatus and method
JPS6329451B2 (en)
JPS6342888B2 (en)
JPH01119127A (en) Digital signal transmission equipment
US4451919A (en) Digital signal processor for use in recording and/or reproducing equipment
EP0317197A2 (en) Error detection and correction method
JPH04154222A (en) Encoder and decoder
EP0395125A2 (en) A PCM recording and reproducing apparatus
EP0421732B1 (en) Information data recording/reproducing apparatus
EP0354065A2 (en) Digital data modulation circuit and method and digital data demodulation circuit
JP3362146B2 (en) Reproduction device and recording / reproduction device
JPS58168346A (en) Encoding method of error correction
JPH03145336A (en) Information transmission equipment
KR100717976B1 (en) Pseudo product code encoding and decoding apparatus and method
JPS62271535A (en) Digital signal processing method
KR100204722B1 (en) Digital signal recording method and apparatus
JPH03145337A (en) Information transmission equipment
JPH05109202A (en) Digital recording and reproducing device
JPS592214A (en) Digital recording and reproducing device
JPH05182372A (en) Video signal recorder
JP2794719B2 (en) Code conversion device