JPH03145272A - Shading correction device - Google Patents

Shading correction device

Info

Publication number
JPH03145272A
JPH03145272A JP1283293A JP28329389A JPH03145272A JP H03145272 A JPH03145272 A JP H03145272A JP 1283293 A JP1283293 A JP 1283293A JP 28329389 A JP28329389 A JP 28329389A JP H03145272 A JPH03145272 A JP H03145272A
Authority
JP
Japan
Prior art keywords
photoelectric conversion
conversion element
output
memory
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1283293A
Other languages
Japanese (ja)
Inventor
Kunihiko Inoue
邦彦 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic System Solutions Japan Co Ltd
Original Assignee
Matsushita Graphic Communication Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Graphic Communication Systems Inc filed Critical Matsushita Graphic Communication Systems Inc
Priority to JP1283293A priority Critical patent/JPH03145272A/en
Publication of JPH03145272A publication Critical patent/JPH03145272A/en
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Heads (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

PURPOSE:To simply generate a correction data and to reduce the memory capacity by increasing/decreasing an input voltage to each photoelectric conversion element in response to count-up/count-down operation. CONSTITUTION:The device is provided with a memory 30 which stores as a correction data of each photoelectric conversion element a data representing whether correction of voltage increase or of voltage decrease is required for an output of a photoelectric conversion element corresponding to a noted picture element in outputs of the photoelectric conversion element relating to a one preceding picture element between adjacent photoelectric conversion elements 7 and with a means 31 counted up or counted down based on a correction data outputted from the memory 30. Then an input voltage to each photoelectric conversion element 7 is increased or decreased in response to the count-up/ count-down operation. Thus, shading correction with high quality is attained with a small capacity of memory.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はシェーディング補正装置、特に補正用データを
格納するメモリの容量を小さくすることが可能なシェー
ディング補正装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a shading correction device, and particularly to a shading correction device that can reduce the capacity of a memory that stores correction data.

従来の技術 ファクシミリやコピー機械に釦いては、画像読み取り装
置が用いられ、また、この画像読み取シ装置において、
イメージセンサを構成する複数の光導広部材の間での感
度のばらつきを補正するために1シエーデイング補正装
置が使用される。
Conventional technology An image reading device is used in the button of a facsimile machine or a copying machine, and in this image reading device,
A shading correction device is used to correct variations in sensitivity among a plurality of light guide members that constitute an image sensor.

このような画像読み取り装置の概略構成を第3図に示す
。一方、シェーディング補正装置の一従来例としては、
特開昭61−116473号公報に示されるもの或は第
4図に示すものがある。
FIG. 3 shows a schematic configuration of such an image reading device. On the other hand, as a conventional example of a shading correction device,
There is the one shown in Japanese Patent Application Laid-open No. 116473/1983 or the one shown in FIG.

第3図にふ・いて、符号1は原稿、2はイメージセンサ
である。イメージセンサ2は、原稿1面を照明する光源
3と、主走査方向に複数個差べられた光導広部材4と、
光導広部材4から送られた光信号を電気信号に変換する
センサユニット5とから成る。光源3には発光ダイオー
ド(LED)が用いられ、また光導広部材4には集光性
光ファイバーで構成されたセル7オツクレンズが用いら
れる。さらに、センサユニット5は、光導広部材4の上
方に設けられベースとなる基台6と、基台6の上に光導
広部材4に対応して設置された複数の光電変換素子7と
、イメージセンサ2内の各種電気的処理回路が設けられ
たプリント基板8と、光電変換素子7とプリント基板8
上の電気回路とを結線するワイヤボンド9とから成る。
Referring to FIG. 3, reference numeral 1 is a document, and 2 is an image sensor. The image sensor 2 includes a light source 3 that illuminates one side of the document, a plurality of light guide members 4 arranged in the main scanning direction,
The sensor unit 5 converts the optical signal sent from the light guide member 4 into an electrical signal. A light emitting diode (LED) is used as the light source 3, and a cell 7 lens made of a condensing optical fiber is used as the light guide member 4. Furthermore, the sensor unit 5 includes a base 6 that is provided above the light guide member 4 and serves as a base, a plurality of photoelectric conversion elements 7 that are installed on the base 6 in correspondence with the light guide member 4, and an image A printed circuit board 8 provided with various electrical processing circuits in the sensor 2, a photoelectric conversion element 7, and a printed circuit board 8.
It consists of a wire bond 9 that connects to the upper electric circuit.

オた、第4図において、符号10はカウンタであυ、シ
ステム制御部からのクロック信号とクリア信号とによシ
、光電変換素子7へのスイッチング動作と同期してカウ
ント動作をする。このカウンタ10の出力はライン走査
中に釦ける主走査方向の走査位置を表す。11は、カウ
ンタlOの出力をアドレスとする読み出し専用メモリ 
(以下、ROMという)である。このROMIIには各
光電変換素子7の感度を補正するシェーディング補正デ
ータが格納されている。12は、D/A変換回路である
Additionally, in FIG. 4, reference numeral 10 is a counter which performs a counting operation in synchronization with the switching operation to the photoelectric conversion element 7, depending on the clock signal and clear signal from the system control section. The output of this counter 10 represents the scanning position in the main scanning direction at which the button is pressed during line scanning. 11 is a read-only memory whose address is the output of the counter lO.
(hereinafter referred to as ROM). This ROMII stores shading correction data for correcting the sensitivity of each photoelectric conversion element 7. 12 is a D/A conversion circuit.

このD/A変換回路12はROMIIからのデジタルデ
ータをこれに対応するアナログ信号に変換し、この信号
を対応する光電変換素子7に向けて出力する。これによ
って、原稿1の読み取り時、スイッチング動作によって
光電変換素子7が順次起動せしめられると、各光電変換
素子7に対してシェーディング補正データがROM11
から出力されD/A変換回路12からの補正信号によっ
て各光電変換素子7の感度が補正される。一般に、イメ
ージセンサ2で白画像を読み取った時の1ラインの画情
報出力は、主に各光電変換素子7の感度のばらつき(そ
の他LED3の明るさのばらつき等)によって第5図に
実線で示されるような大きくうねった分布をしている。
This D/A conversion circuit 12 converts the digital data from the ROMII into a corresponding analog signal, and outputs this signal to the corresponding photoelectric conversion element 7. As a result, when the photoelectric conversion elements 7 are sequentially activated by a switching operation when reading the original 1, the shading correction data for each photoelectric conversion element 7 is stored in the ROM 11.
The sensitivity of each photoelectric conversion element 7 is corrected by a correction signal output from the D/A conversion circuit 12. In general, the output of one line of image information when a white image is read by the image sensor 2 is shown by the solid line in FIG. It has a large, undulating distribution.

この図において、縦軸は画情報出力、横軸は主走査方向
の走査長さ、(沼)を表す。このため、ROM11には
、第5図中点線で示すように、各光電変換素子7に印加
する電圧を画情報の出力が大きい所はど低く、出力が小
さい所はど高くするような補正データが格納されている
。これにより、全ての光電変換素子7からは一定の出力
を得ることができる。
In this figure, the vertical axis represents the image information output, and the horizontal axis represents the scanning length in the main scanning direction. Therefore, as shown by the dotted line in FIG. 5, the ROM 11 contains correction data that sets the voltage applied to each photoelectric conversion element 7 to a low level where the output of image information is large and a high level where the output is small. is stored. Thereby, a constant output can be obtained from all the photoelectric conversion elements 7.

発明が解決しようとする課題 しかしながら、このような従来のシェーディング補正装
置にあっては、シェーディング補正を行なうに当たって
、何階調にもわたる補正データを用意しておき、白画像
を読み取った時の画情報出力に基づいて各光電変換素子
7のそれぞれについてシェーディング補正データを決定
し、このシェーディング補正データをROMIIに格納
するようにしているため、ROMIIとしては不必要に
大容量のメモリを使わなければならず、コストアップに
つながる虞があった。
Problems to be Solved by the Invention However, in such conventional shading correction devices, when performing shading correction, correction data covering many gradations is prepared, and the image when reading a white image is Since shading correction data is determined for each photoelectric conversion element 7 based on the information output and this shading correction data is stored in the ROMII, an unnecessarily large capacity memory must be used as the ROMII. However, there was a risk that this would lead to an increase in costs.

本発明は、このような従来の課題に鑑みてなされたもの
で、その目的は、シェーディング補正データの決定の仕
方を簡略化することによシこのシェーディング補正デー
タを最少ビットで表現出来るようにし、これによって小
容量のメモリで高品質のシェーディング補正が実現でき
るシェーディング補正装置を提供することである。
The present invention has been made in view of such conventional problems, and its purpose is to simplify the method of determining shading correction data so that this shading correction data can be expressed with the minimum number of bits, Accordingly, it is an object of the present invention to provide a shading correction device that can realize high-quality shading correction with a small memory capacity.

課題を解決するための手段 本発明は、前記目的を達成するために、シェーディング
補正装置に、隣接する光電変換素子間で、1ドツト前の
画素に対応する光電変換素子の出力に対して、注目画素
に対応する光電変換素子の出力には電圧増加の補正が必
要であるかまたは電圧低下の補正が必要であるかのデー
タを各光電変換素子の補正データとして格納するメモリ
と、このメモリから出力された補正データに基づいてカ
ウントアツプまたはダウン動作する手段とを設け、カウ
ントアツプ/カウントダウン動作に応じて各光電変検素
゛子への入力電圧の増減を図るようにしたことを要旨と
する。
Means for Solving the Problems In order to achieve the above object, the present invention has a shading correction device that pays attention to the output of a photoelectric conversion element corresponding to a pixel one dot before between adjacent photoelectric conversion elements. A memory that stores data as correction data for each photoelectric conversion element as to whether voltage increase correction or voltage drop correction is required for the output of the photoelectric conversion element corresponding to the pixel, and output from this memory. The present invention is characterized in that a means for performing a count-up or count-down operation based on the corrected data is provided, and the input voltage to each photoelectric transformer element is increased or decreased in accordance with the count-up or count-down operation.

作用 原稿読み取9動作が行われると、読み取シ走査に同期し
たクロック信号がカウンタに入力され、カウンタがカウ
ント動作する。このカウント動作によシ、画像読み取り
をしている光電変換素子が判明し、カウンタ出力によう
メモリから対応する光電変換素子の補正データが出力さ
れる。メモリには前記のような補正データが格納されて
いるから、一つの光電変換素子に電圧を印加するとき、
その光電変換素子は一つ前の光電変換素子に対して電圧
を増加させるべきか減少させるべきかのデータがメモリ
から出力され、それにしたがってアップダウン手段がカ
ウントアツプ捷たはカウントダウン動作を行なう。この
カウントアツプ筐たはカウントダウン動作による信号は
D/A変換処理がなされ、前記動作中の光電変換素子に
入力される。これによって、1ライン走査における全て
の光電変換素子からの画情報出力を均一に保持すること
ができる。
When the original reading operation 9 is performed, a clock signal synchronized with the reading scan is input to the counter, and the counter performs a counting operation. Through this counting operation, the photoelectric conversion element that is reading the image is determined, and the correction data of the corresponding photoelectric conversion element is output from the memory as the counter output. Since the above-mentioned correction data is stored in the memory, when applying voltage to one photoelectric conversion element,
Data indicating whether the voltage of the photoelectric conversion element should be increased or decreased relative to the previous photoelectric conversion element is outputted from the memory, and the up/down means performs a count-up or count-down operation in accordance with the data. The signal from this count-up or count-down operation is subjected to D/A conversion processing and input to the photoelectric conversion element in operation. Thereby, image information output from all photoelectric conversion elements in one line scanning can be maintained uniformly.

実施例 第1図及び第2図は本発明によるシェーディング補正装
置の一実施例を示す図である。
Embodiment FIGS. 1 and 2 are diagrams showing an embodiment of a shading correction apparatus according to the present invention.

第1図に釦いて、符号21は前記光源3を構成するLE
DX22は光導広部材となるセルフォンクレンズアレイ
で、センサユニット5の基台6上に正立等倍像を結像す
る。符号おはセンサユニット5のプリント基板を示す。
Referring to FIG. 1, reference numeral 21 indicates an LE constituting the light source 3.
DX22 is a cellphone cleansing array serving as a light guiding member, and forms an erect, equal-magnification image on the base 6 of the sensor unit 5. The symbol O indicates the printed circuit board of the sensor unit 5.

このプリント基板沼には、原稿1読み取り時、光電変換
素子7を駆動するスイチング機構として個別側スイッチ
LSI24及び共通側スイッチLSI25と、シェーデ
ィング補正回路部と、前記各LSI24.25及びシェ
ーディング補正回路あの動作をコントロールするシステ
ム制御部nとが設けられている。また、符号路は光電変
換素子7によって光/電変換された画信号を増幅し、画
情報都市手出力するオペアンプである。
This printed circuit board includes an individual side switch LSI 24 and a common side switch LSI 25 as a switching mechanism for driving the photoelectric conversion element 7 when reading a document 1, a shading correction circuit unit, each of the LSIs 24 and 25, and the shading correction circuit. A system control unit n is provided to control the system. Further, the code path is an operational amplifier that amplifies the image signal photo/electrically converted by the photoelectric conversion element 7 and outputs the image information.

シェーディング補正回路部内において、符号四はカウン
タであシ、システム制御部からのクロック信号とクリア
信号とによシ、光電変換素子7へのスイッチング動作と
同期してカウント動作をする。
In the shading correction circuit section, reference numeral 4 is a counter, which performs a counting operation in synchronization with the switching operation to the photoelectric conversion element 7, depending on the clock signal and clear signal from the system control section.

このカウンタ四の出力はライン走査中に釦ける主走査方
向の走査位置を表す。刃は、カウンタ四の出力をアドレ
スとする読み出し専用メモリ(以下、ROMという)で
ある。このROM30には各光電変換素子7の感度を補
正するシェーディング補正データが格納されている。3
1はD/A変換回路である。このD/A変換回路31は
ROM30からのシェーディング補正データ(デジタル
データ)をアナログ信号に変換し、この信号を対応する
光電変換素子7に向けて出力する。
The output of this counter 4 represents the scanning position in the main scanning direction at which the button is pressed during line scanning. The blade is a read-only memory (hereinafter referred to as ROM) whose address is the output of counter 4. This ROM 30 stores shading correction data for correcting the sensitivity of each photoelectric conversion element 7. 3
1 is a D/A conversion circuit. This D/A conversion circuit 31 converts the shading correction data (digital data) from the ROM 30 into an analog signal, and outputs this signal to the corresponding photoelectric conversion element 7.

第2図は本実施例に釦ける光電変換素子7の電気的な接
続状態を示す図である。この図に示されているように、
光電変換素子7の接続はm個ずつn個のブロックに分け
られて卦す、マトリククス配線されている。ちなみに、
この光電変換素子7は一列に8個/關の密度で並べられ
、A4判用密着イメージセンサを例にとると、光電変換
素子7の総数は1728個であシ、全長216浦である
。そして、各ブロックは共通側スイッチLS I25に
接続され、光電変換素子7に印加する電圧をn個のブロ
ックに選択的に印加するようになっている。
FIG. 2 is a diagram showing the electrical connection state of the photoelectric conversion element 7 in this embodiment. As shown in this figure,
The connections of the photoelectric conversion elements 7 are arranged in a matrix, divided into n blocks of m each. By the way,
The photoelectric conversion elements 7 are arranged in a line at a density of 8 pieces/square, and taking an A4 size contact image sensor as an example, the total number of photoelectric conversion elements 7 is 1728 pieces, and the total length is 216 ura. Each block is connected to a common side switch LSI25, so that the voltage applied to the photoelectric conversion element 7 is selectively applied to the n blocks.

筐た、各ブロック内にかける個別の光電変換素子7 (
m個ある)は個別側スイッチLS I24に接続され各
ブロック内の1〜m個の光電変換素子7のどれかが選択
的に接続されるようになっている。
Individual photoelectric conversion elements 7 (
(There are m photoelectric conversion elements) are connected to the individual side switch LS I24 so that any one of the 1 to m photoelectric conversion elements 7 in each block is selectively connected.

なふ・、符号おは電源である。筐た、この第2図におい
て、個別側スイッチLS I24及び共通側スイッチL
S I25は、その動作を分かシやす〈図示するために
模式的に表されている。実際には、これらのLSI24
,25はカウンタとアナログスイッチをメインに構成さ
れておシ、システム制御部27からのクロック信号及び
クリア信号によってスイッチ動作をする。したがって、
これらのスイッチLSI24.25のスイッチング動作
位置により、R11〜Rnmのいずれかの光電変換素子
7に電源おからの電圧が印加され、選択された光電変換
素子7の抵抗値に応じた電流がオペアンプ路に入力され
る。光電変換素子7の抵抗値は、その光電変換素子7に
当たっている光の強さによって、よシ強い程抵抗値は低
くなるから、オペアンプおの出力は原稿1の画情報(と
シわけ、その階調)に応じた情報となる。
Nafu..., the sign O is the power supply. In this Figure 2, the individual side switch LS I24 and the common side switch L
The SI 25 is shown schematically for purposes of illustration to explain its operation. Actually, these LSI24
, 25 mainly consist of a counter and an analog switch, and perform switch operations in response to a clock signal and a clear signal from the system control section 27. therefore,
Depending on the switching operation position of these switch LSIs 24 and 25, a voltage from the power source is applied to one of the photoelectric conversion elements 7 from R11 to Rnm, and a current corresponding to the resistance value of the selected photoelectric conversion element 7 is applied to the operational amplifier circuit. is input. The resistance value of the photoelectric conversion element 7 depends on the intensity of the light hitting the photoelectric conversion element 7, and the stronger the resistance, the lower the resistance value. The information will be based on the

ROM30には、隣接する光電変換素子間に釦いて、1
ドツト前の画素に対応する光電変換素子の出力に対して
、注目画素に対応する光電変換素子の出力には電圧を増
加させる補正が必要であるかまたは電圧を低下させる補
正が必要であるかのデータが各光電変換素子についての
シェーディング補正データとして格納されている。この
シェーディング補正データは、予めイメージセyす2に
白画像を読み取らせ各光電変換素子7の特性を検出した
上でROM31に書き込壕れる。アップダウンカウンタ
31は、ROM31の出力信号a+bにしたがってシス
テム制御部ガからのクロックをカウントする。即ち、R
OM31の出力信号eが11H″レベルのときカウント
し、L“レベルのときカウントを停止する。同時に、信
号fがゞ゛H“のときカウントをアップの方向に行なう
一方、L 77のときはダウンの方向に行なう。
The ROM 30 has one button between adjacent photoelectric conversion elements.
Whether the output of the photoelectric conversion element corresponding to the pixel of interest requires correction to increase the voltage or to decrease the voltage relative to the output of the photoelectric conversion element corresponding to the pixel before the dot. The data is stored as shading correction data for each photoelectric conversion element. This shading correction data is written into the ROM 31 after having the image sensor 2 read a white image in advance and detecting the characteristics of each photoelectric conversion element 7. The up/down counter 31 counts the clocks from the system control section according to the output signal a+b of the ROM 31. That is, R
Counting is performed when the output signal e of OM31 is at the 11H'' level, and the counting is stopped when the output signal e of the OM31 is at the L'' level. At the same time, when the signal f is "H", the count is performed in the up direction, while when it is L77, the count is performed in the down direction.

かかる構成を有するシェーディング補正装置について動
作を説明する。
The operation of the shading correction device having such a configuration will be explained.

原稿読み取シ動作が開始されると、先ずシステム制御部
γからクリア信号aが出力されて個別側スイッチLSI
24、共通側スイッチLSI25、カウンタ四及びアッ
プダウンカウンタ31が初期化される。一方、LED2
1にはLED起動信号すが印加されて点灯し、原稿1を
照明する。更に、システム制御部若からは読み取勺走査
に同期したクロック信号Cが出力され、このクロック信
号Cは個別側スイッチLSI24、共通側スイッチLS
 I25、カウンタ四、訃よびアップダウンカウンタ3
1に入力される。これによって、個別側スイッチLSI
茨及び共通側スイッチLS I25がR11,R12,
・・・というように順次光電変換素子7に起動をかけ主
走査方向へ読み取り動作を行なわせる。一方、カウンタ
四がカウント動作し、このカウント動作によう1画像読
み取シをしている光電変換素子が判明する。カウンタ四
からはカウント出力としてROM30に対するアドレス
信号dが出力され、このアドレス信号dによシメモリか
ら対応する光電変換素子のシェーディング補正データが
出力信号eおよびfとして出力される。ROM30には
前記のようなシェーディング補正データが格納されてい
るから、一つの光電変換素子(−例としてR15とする
)に電圧を印加するとき、その光電変換素子R15は一
つ前の光電変換素子R14に対して電圧を増加させるべ
きか減少させるべきかのデータがROM30から出力さ
れる。
When the original reading operation is started, first, a clear signal a is output from the system control unit γ, and the individual side switch LSI
24, the common side switch LSI 25, counter 4, and up/down counter 31 are initialized. On the other hand, LED2
An LED activation signal is applied to LED 1, which lights up and illuminates the original 1. Furthermore, a clock signal C synchronized with the reading scanning is output from the system control unit, and this clock signal C is applied to the individual side switch LSI 24 and the common side switch LS.
I25, counter 4, death and up/down counter 3
1 is input. As a result, the individual side switch LSI
Thorn and common side switch LS I25 is R11, R12,
. . . The photoelectric conversion elements 7 are sequentially activated to perform a reading operation in the main scanning direction. On the other hand, the counter 4 performs a counting operation, and the photoelectric conversion element that is reading one image is determined by this counting operation. The counter 4 outputs an address signal d for the ROM 30 as a count output, and in response to this address signal d, shading correction data of the corresponding photoelectric conversion element is output from the memory as output signals e and f. Since the shading correction data as described above is stored in the ROM 30, when a voltage is applied to one photoelectric conversion element (for example, R15), the photoelectric conversion element R15 is the same as the previous photoelectric conversion element. Data indicating whether the voltage to R14 should be increased or decreased is output from the ROM 30.

例えば、注目の画素に対応する光電変換素子7の出力が
1ドツト前の画素に対応する光電変換素子7に対し規定
値を超えて大きい場合には、ROM30の出力信号eは
1″H”となりアップダウンカウンタ31はカウントモ
ードになる。また、出力信号fは“L”となシ、ダウン
カウンタ31をカウントダウンさせる。この結果、ダウ
ンカウンタ31はダウンカウントをし、その出力信号g
として1ドツト前の画情報に対してゝ1″だけ少ない2
値情報が送出される。D/A変換回路32は、この2値
情報を受けるとカウントダウン動作による信号をD/A
変換処理し、その分低い電圧を出力信号りとして共通側
スイッチLSI25に送出し、これを通して動作中の光
電変換素子7に入力する。これによって、lライン走査
における全ての光電変換素子7からの画情報出力を均一
に保持することができ、イメージセンサ2出力が一定に
なる。
For example, if the output of the photoelectric conversion element 7 corresponding to the pixel of interest is larger than the specified value compared to the photoelectric conversion element 7 corresponding to the pixel one dot before, the output signal e of the ROM 30 becomes 1"H". The up/down counter 31 goes into count mode. Further, the output signal f becomes "L" and causes the down counter 31 to count down. As a result, the down counter 31 counts down and its output signal g
2, which is 1" less than the image information one dot ago.
Value information is sent. Upon receiving this binary information, the D/A converter circuit 32 converts the signal resulting from the countdown operation into a D/A converter.
After the conversion process, the correspondingly lower voltage is sent to the common side switch LSI 25 as an output signal, and is inputted to the photoelectric conversion element 7 in operation through this. Thereby, the image information output from all the photoelectric conversion elements 7 in l-line scanning can be kept uniform, and the output of the image sensor 2 becomes constant.

他方、注目の画素に対応する光電変換素子7の出力が1
ドツト前の画素に対応する光電変換素子7に対し規定値
を超えて小さい場合には、ROM刀の出力信号eは“H
”となシアツブダウンカウンタ31はカウントモードに
なる。また、出力信号fはII HIIとなり1ダウ7
カウンタ31をカウントアツプさせる。この結果、ダウ
ンカウンタ31はアップカウントをし、その出力信号g
として1ドツト前の画情報に対して11″だけ多い2値
情報が送出される。D/A変換回路32は、この2値情
報を受けるとカウントアツプ動作による信号をD/A変
換処理し、その分高い電圧を出力信号りとして共通側ス
イッチLS I25に送出し、これを通して動作中の光
電変換素子7に入力する。
On the other hand, the output of the photoelectric conversion element 7 corresponding to the pixel of interest is 1.
If the photoelectric conversion element 7 corresponding to the pixel in front of the dot is smaller than the specified value, the output signal e of the ROM sword becomes “H”.
"The shift down counter 31 enters the count mode. Also, the output signal f becomes II HII and becomes 1 down 7.
The counter 31 is incremented. As a result, the down counter 31 counts up and its output signal g
As a result, binary information that is 11" larger than the previous image information by one dot is sent out. Upon receiving this binary information, the D/A conversion circuit 32 performs D/A conversion processing on the signal resulting from the count-up operation. The correspondingly higher voltage is sent to the common side switch LSI 25 as an output signal, and is inputted to the photoelectric conversion element 7 in operation through this.

ここで、゛lドツト前の画素に比較し、注目画素のレベ
ルが同じ(規定よシ小さい)場合はROM加の出力信号
eを+tI、”としてアップダウンカウンタ31のカウ
ント動作を停止させる。このときROM30の出力信号
fはt′HrrでもI%L“でもよい。
Here, if the level of the pixel of interest is the same (lower than specified) compared to the previous pixel, the output signal e of the ROM is set to +tI, and the counting operation of the up/down counter 31 is stopped. At this time, the output signal f of the ROM 30 may be t'Hrr or I%L".

なお、1走査の最初においては、前ドツトの比較データ
がないため、十分な対応がとれないが、走査に先立って
予め定められた値をアップダウンカウンタ31にセツヒ
しておき、この値を基に最初の光電変換素子(第2図中
、R11に相当)のシェーディング補正を行なうことに
よシ、容易に対応することができる。また、実際の画像
読み取りについてみると、走査の始めの部分(原稿1の
左端)には通常、画像は描かれていないから、走査開始
のときにシステム制御部ガから出力されるクリア信号a
によって初期化された0″からスタートしても充分であ
る。
Note that at the beginning of one scan, there is no comparison data for the previous dot, so it is not possible to take sufficient measures, but a predetermined value is set in the up/down counter 31 prior to scanning, and this value is used as the basis. This can be easily handled by performing shading correction on the first photoelectric conversion element (corresponding to R11 in FIG. 2). In addition, regarding actual image reading, since no image is normally drawn at the beginning of scanning (the left edge of document 1), the clear signal a output from the system control unit at the start of scanning is
It is sufficient to start from 0'' initialized by .

発明の詳細 な説明したように、本発明によれば、シェーディング補
正装置に、隣接する光電変換素子間の感度の差分を修正
するデータをシェーディング補正データとして格納する
メモリと、このメモリから出力された補正データに基づ
いてカウントアツプまたはダウン動作する手段とを設け
、カウントアツプ/カウントダウン動作に応じて各光電
変換素子への入力電圧の増減を図るようにしたため、簡
単に補正データを作成することができる上、メモリ容量
を小さくすることができるようになシ、低コストが実現
できる。筐た、メモリの小容量化によって、このメモリ
を含む周辺回路をLSI化することができ、構成を簡単
にすることができる等種々の効果が得られる。
As described in detail, according to the present invention, a shading correction device includes a memory for storing data for correcting a difference in sensitivity between adjacent photoelectric conversion elements as shading correction data, and a memory for storing data for correcting a difference in sensitivity between adjacent photoelectric conversion elements, and Since a means for counting up or down based on the correction data is provided, and the input voltage to each photoelectric conversion element is increased or decreased according to the count-up/countdown operation, correction data can be easily created. Moreover, since the memory capacity can be reduced, cost can be reduced. By reducing the capacity of the casing and the memory, the peripheral circuitry including the memory can be integrated into an LSI, and various effects such as the ability to simplify the configuration can be obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明によるシェーディング補正装置の1実施
例を示すプロクク図、第2図は前記実施例における光電
変換素子部分の回路構成を具体的に表した図、第3図は
本発明が適用されるイメート・・原稿、2・・・イメー
ジセンサ、3・・・光源、4・・・光導伝部材、5・・
・センサユニット、7・・・光電変換素子、あ・・・シ
ェーディング補正回路、若・・・システム制御部、四・
・・カウンタ、刃・・・ROM (メモリ)31・・・
アップダウンカウンタ、 32・・・D/A変換回路、 33・・・電源。
FIG. 1 is a schematic diagram showing one embodiment of the shading correction device according to the present invention, FIG. 2 is a diagram concretely showing the circuit configuration of the photoelectric conversion element portion in the embodiment, and FIG. 3 is a diagram to which the present invention is applied. Imate to be done...Original, 2...Image sensor, 3...Light source, 4...Photoconductive member, 5...
・Sensor unit, 7...Photoelectric conversion element, A...Shading correction circuit, W...System control unit, 4...
...Counter, blade...ROM (memory) 31...
Up/down counter, 32...D/A conversion circuit, 33...Power supply.

Claims (1)

【特許請求の範囲】[Claims] 原稿を照明する光源と主走査方向に並んだ複数の光導伝
部材及び光電変換素子を有し、原稿を読み取るイメージ
センサと、イメージセンサの一走査に同期してカウント
するカウンタと、シェーディング補正データが格納され
、前記カウンタのカウント値をアドレスとして読み出し
されるメモリと、前記メモリからの出力によってカウン
トアップまたはカウントダウン動作するアップダウンカ
ウンタと、前記アップダウンカウンタの出力に基づいて
イメージセンサへの入力電圧を調整するD/A変換回路
と、を備え、メモリには、隣接する光電変換素子間で、
1ドット前の画素に対応する光電変換素子の出力に対し
て、注目画素に対応する光電変換素子の出力には電圧増
加の補正が必要であるかまたは電圧低下の補正が必要で
あるかのデータが各光電変換素子の補正データとして格
納され、D/A変換回路出力をイメージセンサに印加し
、均一な白原稿を読み取つたときの1ラインの画情報出
力が均一になるようにしたシェーディング補正装置。
It has a light source that illuminates the original, a plurality of photoconductive members and photoelectric conversion elements lined up in the main scanning direction, an image sensor that reads the original, a counter that counts in synchronization with one scan of the image sensor, and a counter that stores shading correction data. a memory that is stored and read out using the count value of the counter as an address; an up-down counter that counts up or down according to the output from the memory; and an input voltage to the image sensor based on the output of the up-down counter. A D/A conversion circuit for adjusting, and the memory includes a D/A conversion circuit for adjusting the
Data indicating whether voltage increase correction or voltage drop correction is required for the output of the photoelectric conversion element corresponding to the pixel of interest with respect to the output of the photoelectric conversion element corresponding to the pixel one dot before. is stored as correction data for each photoelectric conversion element, and the D/A conversion circuit output is applied to the image sensor, so that the image information output for one line is uniform when reading a uniformly white original. .
JP1283293A 1989-10-30 1989-10-30 Shading correction device Pending JPH03145272A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1283293A JPH03145272A (en) 1989-10-30 1989-10-30 Shading correction device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1283293A JPH03145272A (en) 1989-10-30 1989-10-30 Shading correction device

Publications (1)

Publication Number Publication Date
JPH03145272A true JPH03145272A (en) 1991-06-20

Family

ID=17663575

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1283293A Pending JPH03145272A (en) 1989-10-30 1989-10-30 Shading correction device

Country Status (1)

Country Link
JP (1) JPH03145272A (en)

Similar Documents

Publication Publication Date Title
JPH0626411B2 (en) Image reading device interface circuit
US7064872B1 (en) Exposure control for a CCD scanner
JPH03145272A (en) Shading correction device
JP4389828B2 (en) Image processing device
USRE40628E1 (en) Apparatus for reducing exposing time of an image processing system
JPS61199372A (en) Shading correcting device
JPH0370358A (en) Exposure time control circuit
JPH06197192A (en) Driving method for contact image sensor and device therefor
JPS6243265A (en) Shading correcting circuit
RU2154916C2 (en) Method and device for image data scanning in image processing system
JPH03241968A (en) Picture reader
JPH11252311A (en) Image reader and record medium with image read control procedures recorded therein
JPH08223418A (en) Image reader and its signal correction method
JP3495385B2 (en) Color copier
JPH03165172A (en) Picture reader
JPH0740718B2 (en) Image processing device
JPS6240875A (en) Picture reader
JP2006109240A (en) Image input apparatus
JPH021074A (en) Picture reader
JPH06164923A (en) Picture input device
JPH04301968A (en) Image signal processor
JPH11127385A (en) Image input device
JPH0575781A (en) Picture reader
JPS5919465A (en) Information reader
JPH06291941A (en) Lighting method for optical reader and image sensor unit using it