JPH0282834A - 折返し制御方式 - Google Patents

折返し制御方式

Info

Publication number
JPH0282834A
JPH0282834A JP63233684A JP23368488A JPH0282834A JP H0282834 A JPH0282834 A JP H0282834A JP 63233684 A JP63233684 A JP 63233684A JP 23368488 A JP23368488 A JP 23368488A JP H0282834 A JPH0282834 A JP H0282834A
Authority
JP
Japan
Prior art keywords
loop back
station equipment
circuit
slave station
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63233684A
Other languages
English (en)
Inventor
Noritoshi Doumori
堂森 式年
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63233684A priority Critical patent/JPH0282834A/ja
Publication of JPH0282834A publication Critical patent/JPH0282834A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は折返し制御方式に係シ、特に従属同期網に適用
される装置の対向装置側への折返し制御方式に関するも
のである。
〔従来の技術〕
従来の折返し制御方式の一例を第2図に示し説明する。
従来、この種の折返し制御方式は対向装置からの信号を
そのまま自装置内で折返す方式であり、第2図に示すよ
うに、主局装置5と従局装置6間の通信において、折返
し回路7−1.7−2は伝送路8−1.8−2を介して
各々折返しを行うものであシ、点線で示す従属クロック
の流れを構成するものとなってい丸。
〔発−が解決しようとする課題〕
上述した従来の折返し制御方式では、対向装置からの信
号をその11折返す回路となっているので、主局装置が
従局装置へ折返しを行う場合、従属クロックの発生源が
なくなる、すなわち、通常は主局装置のクロック信号を
従属クロックとして従局装置が動作するが、主局装置が
折返しを行うと従局装置は自装置の出力クロックが自装
置の入力クロックとなることとなシ、折返しによる通信
ができなくなるという課題があった。
〔課題を解決するための手段〕
本発明の折返し制御方式は、従属同期網で構成される装
置の対向装置側に折返しを行う折返し回路において、そ
の折返し回路にバッファメモリ回路を内蔵し、網内クロ
ックの従属同期を保持するようにしたものである。
〔作用〕
本発明においては、対向装置からの信号を単に折返すこ
となくバックアメモリ回路を介し、受信信号を折返しを
しない状態である通常状態と同じ送信りpツクでバッフ
ァリングして送出する。
〔実施例〕
以下、図面に基づき本発明の実施例を詳細に説明する。
第1図は本発明による折返し制御方式の一実施例を示す
構成図である。
図において、1は主局装置、2は従局装置、3−1.3
−2は折返し回路で、この折返し回路3−1゜3−2に
バッファメモリ回路(図示せず)をそれぞれ内蔵し、網
内クロックの従属同期を保持するように構成されている
。4−1.4−2は伝送路である。
つぎにこの第1図に示す実施例の動作を説明する。
まず、通常、主局装置1と従局装置2間の通信は伝送路
4−1.4−2を介して行なわれ、折返し回路3−1.
3−2は各々折返し指示時受信信号を対向装置に折返す
構成をとる。図中点線は従属クロックの流れを示す。
つぎに1従局装置2が折返し指示を受け、折返し回路3
−2を動作させた場合、この折返し回路3−2は受信信
号をバックアメモリに主局装置1からの従属クロックで
書込み、従局装置2の出力クロックで読み出して送信信
号として対向装置へ送出する。
また、主局装置1の折返し回路3−1の動作も同様にそ
の指示時、従局装置2からの受信信号を折返し回路3−
1のバックアメモリに書込み、主局装置1の送信クロッ
クで読み出して従局装置2へ折返しを行う。
〔発明の効果〕
以上説明したように本発明は、バックアメモリ回路を内
蔵した折返し回路を実現することによシ、主局、従局の
区別なく折返し制御による通信が可能となシ、保守運用
面などにおいてすぐれた機能を発揮し、高信頼のシステ
ムを提供できる効果がある。
【図面の簡単な説明】
第1図は本発明による折返し制御方式の一実施例を示す
構成図、第2図は従来の折返し制御方式の一例を示す構
成図である。 1・拳・・主局装置、2・・・・従局装置、3−1.3
−2・・―−折返し回路、4−1.4−2@・・・伝送
路。 第1図

Claims (1)

    【特許請求の範囲】
  1. 従属同期網で構成される装置の対向装置側に折返しを行
    う折返し回路において、その折返し回路にバッファメモ
    リ回路を内蔵し、網内クロックの従属同期を保持するよ
    うにしたことを特徴とする折返し制御方式。
JP63233684A 1988-09-20 1988-09-20 折返し制御方式 Pending JPH0282834A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63233684A JPH0282834A (ja) 1988-09-20 1988-09-20 折返し制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63233684A JPH0282834A (ja) 1988-09-20 1988-09-20 折返し制御方式

Publications (1)

Publication Number Publication Date
JPH0282834A true JPH0282834A (ja) 1990-03-23

Family

ID=16958920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63233684A Pending JPH0282834A (ja) 1988-09-20 1988-09-20 折返し制御方式

Country Status (1)

Country Link
JP (1) JPH0282834A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0730358A1 (fr) * 1995-03-01 1996-09-04 Philips Communication D'entreprise Système de contrÔle d'une chaîne de transmission
JP2010192452A (ja) * 2010-04-05 2010-09-02 Satori S-Tech Co Ltd トリガースイッチ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0730358A1 (fr) * 1995-03-01 1996-09-04 Philips Communication D'entreprise Système de contrÔle d'une chaîne de transmission
FR2731309A1 (fr) * 1995-03-01 1996-09-06 Trt Telecom Radio Electr Systeme de controle d'une chaine de transmission
JP2010192452A (ja) * 2010-04-05 2010-09-02 Satori S-Tech Co Ltd トリガースイッチ

Similar Documents

Publication Publication Date Title
US5164894A (en) Method of data entry into a plant loop
CN112436948B (zh) 基于tsn的列车以太网卡及数据收发方法
US6757777B1 (en) Bus master switching unit
JPH0282834A (ja) 折返し制御方式
JPH09247766A (ja) 遠方監視制御システム
US7940708B2 (en) PCM type interface
KR100214146B1 (ko) 이중화 데이터 통신 제어 장치
JPH0398320A (ja) 冗長系を構成する現用、待機パッケージの切替制御方式
KR100197439B1 (ko) 전전자 교환기의 프로세서와 디바이스간 이중화 통신장치
JPH0263000B2 (ja)
JP2582455B2 (ja) 通信制御装置
CN117439628A (zh) 一种通信终端设备
JPH04174012A (ja) クロック供給装置
KR100407137B1 (ko) 광전송시스템에서 티에스아이 보드의 2선로 비엘에스알모드에 의한 링 스위칭 장치 및 그 방법
JPS6163127A (ja) 時分割多重変換装置
JPH03179845A (ja) 二重化ループネットワークにおけるマスタ装置の切替制御方式
JPH05292106A (ja) クロック切替方式
JPH04304737A (ja) 多重伝送方式のフェイルセーフ方法
JPH02148931A (ja) 自動データ通信方式
JPS61140239A (ja) インテリジエントバツフア装置
JPH05207045A (ja) ループ型伝送路における遅延時間差補正方式
JPH05183584A (ja) 通信システム
JPS6223651A (ja) デ−タ伝送装置
JPH0344131A (ja) 同期通信方式
JPS58220538A (ja) 冗長化ル−プ形デ−タ通信システム