JPH0258090A - Crtディスプレイの表示画面位置制御方法及び装置 - Google Patents

Crtディスプレイの表示画面位置制御方法及び装置

Info

Publication number
JPH0258090A
JPH0258090A JP21105988A JP21105988A JPH0258090A JP H0258090 A JPH0258090 A JP H0258090A JP 21105988 A JP21105988 A JP 21105988A JP 21105988 A JP21105988 A JP 21105988A JP H0258090 A JPH0258090 A JP H0258090A
Authority
JP
Japan
Prior art keywords
time
horizontal
signal
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21105988A
Other languages
English (en)
Inventor
Yoshihito Hirooka
広岡 善仁
Manabu Nakama
名嘉眞 学
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kokusai Electric Corp
Kokusai Denki Eltech Co Ltd
Original Assignee
Kokusai Electric Corp
Shinmeidai Kogyo KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kokusai Electric Corp, Shinmeidai Kogyo KK filed Critical Kokusai Electric Corp
Priority to JP21105988A priority Critical patent/JPH0258090A/ja
Publication of JPH0258090A publication Critical patent/JPH0258090A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、水平同期信号から映像信号までの時間を検出
し、その最少時間を記憶して、その値に応じて水平同期
信号の遅延時間を変化させることにより、水平同期信号
から映像信号までの時間の異なる信号に対しても一定の
表示画面位置を保つようにしたCRTディスプレイの表
示画面位置制御方法及び装置に関する。
〔従来の技術とその課題〕
第4図は、従来のCRTディスプレイの水平画面位置制
御回路の一例を示すブロック図である。
1は映像増幅器で、映像信号VSを増幅し、CRTディ
スプレイへ適切なレベルで映像を表示できる様にする増
幅器である。2は自動周波数制御回路(AFC)で、水
平同期信号Hsの人力と、水平偏向回路4の最終水平偏
向出力(比較信号)とを比較しながら、水平偏向出力を
出す回路であり、水平同期信号Hsの急激な変化に対し
て、連続した自走周波数を出力し、水平偏向回路4に急
激に変化した信号を出さないようにした回路である。
3は水平位置制御回路で、自動周波数制御回路2からの
出力を適切に遅延させて、画面位置を正常位置に調整す
る回路である。4は水平偏向回路で、水平位置制御出力
を入力して、水平偏向コイル5に偏向電流を流し、画面
を走査する信号を出し、また自動周波数制御回路2へ比
較信号を出力する。
第2図(alは、−船釣な水平同期信号Hsと映像信号
Vsのタイミング関係説明図で、Tは水平周期、Sは水
平同期信号幅、Bはバンクポーチ(水平同期信号HsO
後縁から、映像信号Vsの開始までの時間)、■は映像
表示時間、Fはフロントポーチ(映像表示時間終了から
水平同期信号開始までの時間)を示し、 T=B+V+F+Sの関係がある。
従来にあっては入力映像信号の時間が固定であり、1種
類の値に対して、画面がセンターになる様に、水平位置
制御回路3の遅延時間を調整していたため、この調整し
た回路3に、水平周期Tは同一でバックポーチB、映像
表示時間■、フロントポーチF、水平同期信号幅Sの異
なる水平タイミングの映像信号Vsが入力されると、画
面位置がずれ、差が大きいと画面が折返えるなどの課題
がある。
〔課題を解決するための手段〕
本発明方法は上記の課題を解決するため、第1図示のよ
うに水平周31Jl信号Hsから映像信号Vsまでの時
間Cを検出し、その最小時間を記憶して、その値に応じ
て水平位置制御回路3における水平同期信号Hsの遅延
時間を変化させることにより、水平同期信号Hsから映
像信号VSまでの時間の異なる信号に対しても一定の表
示画面位置を保つように構成したものである。
本発明装置は同じ課題を解決するため、第1図示のよう
に水平同期信号Hsから映像信号Vsまでの時間を計測
する時間計測回路6と、初期設定時間及び最少時間を記
憶する最少時間レジスタ8と、このレジスタ8の出力り
と時間計測回路6の出力Cを比較し、その小さい方の時
間を出力して最少時間レジスタ8に書き込ませる比較器
7と、水平同期信号Hsから映像信号Vsまでの標準時
間Aが書き込まれている記憶回路9と、この記憶回路9
の出力Aと最少時間レジスタ8の出力りを入力しその時
間差D−Aを出力する減算器10と、この減算810の
出力D−Aのディジタル値をアナログ値に変換し水平位
置制御回路3に出力するD/Aコンバーク11とよりな
る構成としたものである。
〔作 用〕
水平同期信号Hsと映像信号Vsが時間計測回路6に入
力され、両信号Hs、Vs間の時間が計測される。この
計測された時間Cと最少時間レジスタ8の初期設定時間
Tが比較器7により比較され、その小さい方の時間が出
力されて最少時間レジスタ8に書き込まれる。以降、こ
のレジスタ8に書き込まれた最少時間りと時間計測回路
6により計測された時間Cが比較器7により比較されて
同様に処理されることになる。
最少時間レジスタ8の出力(最少時間)Dと。
記憶回路9に記憶されている水平同期信号Hsから映像
信号Vsまでの標準時間Aが減算器10に入力され、こ
れよりその時間差D−Aが出力される。
この出力D−Aのディジタル値がD/Aコンバータ11
によりアナログ値に変換されて水平位置制御回路3に出
力され、水平位置制御回路3の水平同期信号Hsの遅延
時間が変化させられて水平同期信号Hsから映像信号V
sまでの時間の異なる信号に対しても一定の表示画面位
置を保つように動作することになる。
〔実施例〕
以下図面に基づいて本発明の詳細な説明する。
第1図は本発明方法を実施するための装置の一例の構成
を示すブロック図で、図中映像増幅器1、自動周波数制
御回路2.水平位置制御回路3水平偏向回路4.水平偏
向コイル5及びCRTディスプレイは第4図示の従来装
置と全く同様の機能を果すものである。但し、水平位置
制御回路3は外部制御入力端子付きで、外部制御入力に
より遅延時間を変化させることができるものである。
6は水平同期信号Hsの立上りから最初の映像信号Vs
の立上りまでの時間Cを1走査毎に計測する回路であり
、例えば第2図(a)示の水平同期信号Hsと映像信号
Vsが入力された時はAの時間を、第2図fblの信号
へ入力された時はAl(>A)の時間を計測する。この
回路6は水平同期信号Hsの入力でセットされ、映像信
号Vsの入力でリセットされるフリフプフロソプ回路6
aと、この回路6aの出力とゲートパルスを入力とする
アンドゲート回路6bと、このゲート回路6bの人力で
セットされ、映像信号Vsの入力でリセットされるカウ
ンタ6cとよりなる。
8は初期設定時間T及び最少時間を記憶する最少時間レ
ジスタで、最初に初期設定時間Tとして第2図(bl示
の水平同期信号Hsの周期T(最大時間)を設定し、以
後水平同期信号Hsの立上りから映像信号Vsの立上り
までの時間の最小値を保持する。
7はこのレジスタ8の出力りと時間計測回路6の出力C
を比較し、その小さい方の時間を出力して最少時間レジ
スタ8に書き込ませる比較器で、レジスタ8の出力りと
時間計測回路6の出力Cを入力とする減算器7aと、そ
の減算出力D−Cを入力して正負の判定を行う正負判定
回路7bと、この回路7bと出力と時間計測回路6の出
力Cを入力としその出力をレジスタ8に与えるアンドゲ
ート回路7cとよりなる。
9は水平同期信号Hsの立上りから映像信号Vsの立上
りまでの標準時間Aが書き込まれている記憶回路で、こ
の実施例では読み出し専用のROMが使用されている。
10はこの記憶回路9の出力(標準時間)Aと最少時間
レジスタ8の出力りを入力してその時間差D−Aを出力
する減算器であり、D/Aコンバータ11は時間差D−
Aをディジタル値からアナログ値に変換し、その出力を
水平位置制御回路3の外部制御入力端子に外部制御入力
として入力するものである。
上記の構成においてその作用を詳述する。
第1図の装置は水平位置制御回路3の制御入力端子を切
り離した状態で、第2図(bl示のタイミング入力、即
ち水平同期信号Hsの立上りから映像信号Vsの立上り
までの時間がS+B=Aになり、正常位置の画面になる
ように調整する。
最少時間レジスタ8は最初に最大の水平周MTを設定し
、記憶回路9には標準時間Aを書き込んでおく。
第2図fal 、 (bl 、 (d) 、 (fl示
のように水平同期信号Hsと映像信号Vsが時間計測回
路6に入力される毎に水平同期信号Hsの立上りから映
像信号Vsの最初の立上りまでの時間Cが計測され、そ
の値Cがそれまで計測した値のうち、最少の時はその値
を保持し、そうでないときはその値を捨てる。
水平位置制御回路3は、D/Aコンバータ11の出力が
OVO時、換言すれば計測時間値C=A(第2図(a)
参照)。最少時間レジスタ8の出力D=T(初期設定時
間)で、比較器7の出力がDC=T−Aとなって最少時
間レジスタ8の出力がAとなり、減算器10の出力がD
−A=OとなってD/Aコンバータ11の出力がOVの
時、画面が平常に位置するように水平同期信号Hsの遅
延時間が設定されている。
従ってD/Aコンバータ11の出力は減算器10の出力
、即ちそれまでの入力された映像信号Vsの最小値D(
最少時間レジスタ8の出力)と標準時間値A(記憶回路
9の出力)との差の電圧となり、この出力に比例して遅
延時間を増加させるように動作する。
第2図(a)は標準の映像信号VSのタイミングを示す
ものでこれが第1走査目として入力されると、本発明装
置を追加したCRT画面は第3図(a)示のようになる
(斜線部は輝線を示す)。
いま、第2図(bl、(d)、(f)は水平同期信号H
sに対する映像信号Vsのタイミングの例を示すもので
、それぞれ第1走査、第2走査及び第3走査として入力
され、第4走査から第n走査までは輝線が全て黒表示の
場合を考える。
第1走査目として第2図fb)示のタイミングで水平同
期信号Hsと映像信号Vsが時間計測回路6に人力され
ると、計測時間C=AIとなり、比較器7の出力はT−
Al  (T>Al )となって最少時間レジスタ8の
出力りはA1となり、減算器10の出力はAI−Aとな
る。
D/Aコンバーク月はAl−Aに相当するアナログ出力
電圧を出力し、水平位置制御回路3はこのアナログ出力
電圧を制御入力端子に人力して水平同期信号を適当に遅
延させて第2図FC)示のタイミングで水平同期信号H
sと映像信号Vsが時間計測回路6に入力された時と等
価になるよう動作する。
次いで第2走査目として第2図(d)示のタイミングで
水平同期信号Hsと映像信号Vsが時間計測回路6に入
力されると、計測時間CはA2>AIであるため、この
値は読み捨てられる。そのためD/Aコンバータ11の
出力はAt−A相当のアナログ出力電圧となり、水平位
置制御回路3による水平同期信号Hsの遅延は変化なく
、第2図(b)示のタイミング時と同じになり、等価的
に第2図(e)示のタイミングで水平同期信号Hsと映
像信号Vsが時間計測回路6に入力されたものとして動
作する。
次に第3走査目として第2図(f)示のタイミングで水
平同期信号H3と映像信号VSが時間計測回路6に入力
されると、計測時間CはA3<AIであるため、このA
3は最少時間レジスタ8に保持され、D/Aコンバータ
11の出力はA3−A相当のアナログ出力電圧となり、
水平同期の遅延時間が変わって等優待に第2図(g)示
のタイミングで水平同期信号Hsと映像信号Vsが時間
計測回路6に入力されたものとして動作する。
次の第4走査から第n走査までは映像信号が黒レベルの
ため、D/Aコンハ′−り11の出力はA3A相当のア
ナログ出力に保たれ、次に再び第1走査から第n走査ま
での走査が繰り返されてもA3が最小値であるため、ア
ナログ出力に変化がなく、この値が保たれる。従って第
2図(b)、第2図(d)のタイミングも2度目の走査
以降はA3−Aの遅延時間で走査されることになる。
第3図Fdlは第1走査から第n走査までを2回以上走
査した時の画面である。第3図(C)は第1走査と第2
走査を行った直後の画面である。第3図(blは通常の
表示画面位置制御回路のないCRTで第2図(alのタ
イミングで設計されたCRTに第2図(bl、(d)、
fflのタイミングの映像信号Vsを入力した場合で、
第1走査目の最後の輝点が表示されていない。
通常の映像信号は第2図(a)のT、S、B、A。
V、Fの値は予じめ定められ、その値に応じてCRTの
画面位置が決定される。しかし、本発明装置を追加する
ことによりTと■の値が等しいかまたはTの値が等しく
vの値が小さい映像信号でAの値がAより大きくT以下
であればどのような値の映像信号でもCR7画面上に途
切れることなく表示させることが可能である。
第2図(bl 、 (d) 、 (r)の映像信号はA
の値をA3とした場合の例である。しかし、この場合、
第2図(a)のAの値の最小値を取り込むため、必ず1
度は最左端の輝点表示が必要であるが、通常の表示の場
合はカーソル表示等が必ず、最初の表示で最左端に現わ
れるため問題にならない。
〔発明の効果〕
上述のように本発明によれば、水平同期信号H5から映
像信号Vsまでの時間Cを検出し、その最小時間を記憶
して、その値に応じて水平位置制御回路3における水平
同期信号Hsの遅延時間を変化させることにより、水平
同期信号Hsから映像信号Vlまでの時間の異なる信号
に対しても一定の表示画面位置を保つように構成したC
RTディスプレイの表示画面位置制御方法及び装置であ
り、水平同期信号Hsから映像信号Vsまでの時間Cを
検出して自動的に画面位置を修正する機能を有するので
、水平周期Tが同一でバックポーチB映像表示時間V、
フロントポーチF、水平同期信号幅Sの異なる水平タイ
ミングの映像信号Vsが入力されても画面位置がずれる
ことがなく、画面が折返えるおそれもない等の効果を奏
する。
【図面の簡単な説明】
第1図は本発明方法を実施するための装置の一例の構成
を示すブロック図、第2図(a)〜(g)はその作用説
明図、第3(a)〜(dlは本発明における画面表示の
説明図、第4図は従来のCRTディスプレイの水平画面
位置制御回路の一例の構成を示すブロック図である。 ■・・・・・・映像増幅器、2・・・・・・自動周波数
制御回路、3・・・・・・水平位置制御回路、4・・・
・・・水平偏向回路、5・・・・・・水平偏向コイル、
6・・・・・・時間計測回路、7・・・・・・比較器、
8・・・・・・最少時間レジスタ、9・・・・・・記憶
回路、10・・・・・・減算器、11・旧・・D/Aコ
ンバータ。 答3劇 (α) (b)

Claims (2)

    【特許請求の範囲】
  1. (1)CRTディスプレイの水平画面位置を制御する回
    路において、水平同期信号Hsから映像信号Vsまでの
    時間Cを検出し、その最小時間を記憶して、その値に応
    じて水平位置制御回路3における水平同期信号Hsの遅
    延時間を変化させることにより、水平同期信号Hsから
    映像信号Vsまでの時間の異なる信号に対しても一定の
    表示画面位置を保つように構成したCRTディスプレイ
    の表示画面位置制御方法。
  2. (2)CRTディスプレイの水平画面位置を制御する回
    路において、水平同期信号Hsから映像信号Vsまでの
    時間を計測する時間計測回路6と、初期設定時間及び最
    少時間を記憶する最少時間レジスタ8と、このレジスタ
    8の出力Dと時間計測回路6の出力Cを比較し、その小
    さい方の時間を出力して最少時間レジスタ8に書き込ま
    せる比較器7と、水平同期信号Hsから映像信号Vsま
    での標準時間Aが書き込まれている記憶回路9と、この
    記憶回路9の出力Aと最少時間レジスタ8の出力Dを入
    力しその時間差D−Aを出力する減算器10と、この減
    算器10の出力D−Aのディジタル値をアナログ値に変
    換し水平位置制御回路3に出力するD/Aコンバータ1
    1とよりなるCRTディスプレイの表示画面位置制御装
    置。
JP21105988A 1988-08-24 1988-08-24 Crtディスプレイの表示画面位置制御方法及び装置 Pending JPH0258090A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21105988A JPH0258090A (ja) 1988-08-24 1988-08-24 Crtディスプレイの表示画面位置制御方法及び装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21105988A JPH0258090A (ja) 1988-08-24 1988-08-24 Crtディスプレイの表示画面位置制御方法及び装置

Publications (1)

Publication Number Publication Date
JPH0258090A true JPH0258090A (ja) 1990-02-27

Family

ID=16599717

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21105988A Pending JPH0258090A (ja) 1988-08-24 1988-08-24 Crtディスプレイの表示画面位置制御方法及び装置

Country Status (1)

Country Link
JP (1) JPH0258090A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5251031A (en) * 1990-03-13 1993-10-05 Mitsubishi Denki Kabushiki Kaisha Display control system
US5619276A (en) * 1990-03-26 1997-04-08 Thomson Consumer Electronics, Inc. Adjustable video/raster phasing for horizontal deflection system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5251031A (en) * 1990-03-13 1993-10-05 Mitsubishi Denki Kabushiki Kaisha Display control system
US5619276A (en) * 1990-03-26 1997-04-08 Thomson Consumer Electronics, Inc. Adjustable video/raster phasing for horizontal deflection system

Similar Documents

Publication Publication Date Title
CA2062609C (en) Video signal gradation corrector
US20050179789A1 (en) Color image processing method, and color imaging apparatus
JPH08286169A (ja) 液晶表示装置の対向電極調整回路
US7193600B2 (en) Display device and pixel corresponding display device
JPH0258090A (ja) Crtディスプレイの表示画面位置制御方法及び装置
KR940003050B1 (ko) 비디오 신호 처리 시스템
JPH04298167A (ja) フリッカー補正回路
KR100308259B1 (ko) 디지탈콘버젼스보정장치
JP2957989B1 (ja) 表示装置
JPH06178152A (ja) 映像信号振幅自動調整回路
KR100382916B1 (ko) 자동 화면보정 장치 및 방법
KR100421835B1 (ko) 화면밝기제어회로
KR100802542B1 (ko) 엘씨디 표시장치의 표시상태 설정장치
JPH11212514A (ja) 表示装置
KR19980051981A (ko) 투사형 티브이(tv)에서의 컨버젼스 보정장치와 그 제어방법
JP3322635B2 (ja) 表示装置
JPH0560042U (ja) デジタルクランプ回路
JPH08223594A (ja) オートスタティックコンバーゼンス補正装置とその装置を用いた画像表示装置
JPH06105346A (ja) ユニフォミティー補正方法およびディスプレイ装置
JPH02244193A (ja) 水平位置調整回路
JP2002027323A (ja) 撮像素子欠陥画素補正装置
JPH07253761A (ja) 画面歪補正回路
JPH03145329A (ja) 信号識別回路
JPS60235578A (ja) ビデオ信号レベル制御回路
JPH0818825A (ja) 映像信号処理装置