JPH0251932A - Remote control system for terminal equipment - Google Patents

Remote control system for terminal equipment

Info

Publication number
JPH0251932A
JPH0251932A JP63202008A JP20200888A JPH0251932A JP H0251932 A JPH0251932 A JP H0251932A JP 63202008 A JP63202008 A JP 63202008A JP 20200888 A JP20200888 A JP 20200888A JP H0251932 A JPH0251932 A JP H0251932A
Authority
JP
Japan
Prior art keywords
control
power
control section
reset
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63202008A
Other languages
Japanese (ja)
Inventor
Shigeru Sakurai
茂 桜井
Yukio Aoyama
幸男 青山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Computer Electronics Co Ltd
Hitachi Ltd
Original Assignee
Hitachi Computer Electronics Co Ltd
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Computer Electronics Co Ltd, Hitachi Ltd filed Critical Hitachi Computer Electronics Co Ltd
Priority to JP63202008A priority Critical patent/JPH0251932A/en
Publication of JPH0251932A publication Critical patent/JPH0251932A/en
Pending legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)

Abstract

PURPOSE:To attain reset control and power supply control even in the occurrence of a fault by using an S-bit being a control signal and sending only a control pattern independently of the transmission control procedure. CONSTITUTION:A HOST 22 outputs only a bit pattern of a data simply without affect of an S-bit included in a transmission signal string of a high speed digital line onto the communication control procedure. A terminal equipment 1 extracts the S-bit being a control signal and when a bit pattern is discriminated to be a reset command, a communication control section 5 applies reset control of a main control section 3 and applies on-control of main power supply with the discrimination of a power-on command and applies power off-control with the discrimination of power-off command after the end of the main control section. A discrimination circuit 7 discriminating the bit pattern is provided to the communication control section 5 but operated independently of the communication control section 5. Thus, even if a fault takes place in the main control section 3 and the communication control section 5 and their operation is disabled, the direct control is attained.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は高速ディジタル回線に接続した端末装置の遠隔
制御方式に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a remote control system for a terminal device connected to a high-speed digital line.

〔従来の技術〕[Conventional technology]

従来の装置は、特開昭60−171850号公報に記載
のようにモデム信号から@線接続を検出して端末装置の
電源投入を行いデータ通信を可能にするという方式にな
っていた。
Conventional devices, as described in Japanese Patent Laid-Open No. 60-171850, have adopted a method of detecting an @ line connection from a modem signal, turning on the power of the terminal device, and enabling data communication.

〔発明が解決しようとするl1題〕 従来の通信網は、定められた伝送制御手順に従ってデー
タ転送を行い、受信データのキャラクタ同期を取り、所
定のビットパターンを検出することで端末装置の自動電
源制御を実現できた6しかし端末側に障害が発生し、正
常なデータ伝送ができなくなった場合、遠隔地から自動
的に制御することができなくなる。
[11 Problems to be Solved by the Invention] Conventional communication networks transfer data according to predetermined transmission control procedures, synchronize the characters of received data, and automatically power on terminal devices by detecting a predetermined bit pattern. However, if a failure occurs on the terminal side and normal data transmission is no longer possible, automatic control from a remote location will no longer be possible.

本発明の目的は、高速ディジタル回線に接続される端末
装置を、制御信号であるSビットを使用し伝送制御手順
に左右されることなく制御バターンだけを伝送すること
で、端末装置の正常動作時はもちろん、障害発生時にお
いてもリセット制御、電源制御を行えるようにすること
にある。
An object of the present invention is to transmit only a control pattern to a terminal device connected to a high-speed digital line using the S bit, which is a control signal, without being influenced by the transmission control procedure. Of course, it is also possible to perform reset control and power supply control even when a failure occurs.

(課題を解決するための手段〕 上記目的は、高速ディジタル回線の伝送信号列に含まれ
る制御信号であるSビットのビットパターンにより、自
動的に主制御部のリセット及び主電源のオン/オフを行
う制御機能を有する通信制御部を常時可動状態に置き、
前記通信制御部からの指示により前記主電源より給電を
受ける主制御部の動作状態に合わせ主制御部のリセット
制御及び主電源の投入/切断制御を行うことにより達成
される。
(Means for Solving the Problems) The above purpose is to automatically reset the main control unit and turn on/off the main power supply using the bit pattern of the S bit, which is a control signal included in the transmission signal train of the high-speed digital line. A communication control unit that has control functions to perform is kept in a constantly operational state,
This is achieved by performing reset control of the main control unit and control of turning on/off the main power in accordance with the operating state of the main control unit that receives power from the main power supply according to instructions from the communication control unit.

〔作用〕[Effect]

高速ディジタル回線の伝送信号列に含まれる制御信号で
あるSビットを抽出し、ビットパターンをハード的にリ
セットコマンドと判断すると1通信制御部は主制御部の
リセット制御を行い、電源オンコマンドと判断すると主
電源のオンを、電源オフコマンドと判断すると主制御部
の動作完了後電源オフ制御を行う。
When the S bit, which is a control signal included in the transmission signal string of a high-speed digital line, is extracted and the bit pattern is determined by hardware to be a reset command, the communication control unit 1 performs reset control of the main control unit and determines it to be a power-on command. Then, if the turning on of the main power source is determined to be a power off command, the power off control is performed after the operation of the main control section is completed.

このビットパターンの判定を行う判定回路は。The determination circuit that determines this bit pattern is:

通信制御部に設けられてはいるが、判定回路は通信制御
部とは独立して動作するので、主制御部及び通信制御部
に障害が発生し、動作不能状態になっても直接制御が可
能である。
Although it is provided in the communication control unit, the determination circuit operates independently from the communication control unit, so even if the main control unit and communication control unit fail and become inoperable, direct control is possible. It is.

〔実施例〕〔Example〕

以下1本発明の一実施例を第1図〜第8図により説明す
る。
An embodiment of the present invention will be described below with reference to FIGS. 1 to 8.

第1図は本発明が適用される一実施例である。FIG. 1 shows an embodiment to which the present invention is applied.

端末装置llは主制御部3、電源部4、通信制御部5、
補助電源部6より構成され、通信制御部5により高速デ
ィジタル網に接続されホスト22とデータ通信を行う。
The terminal device 11 has a main control section 3, a power supply section 4, a communication control section 5,
It is composed of an auxiliary power supply unit 6, is connected to a high-speed digital network by a communication control unit 5, and performs data communication with a host 22.

補助電源部6は通信制御部5の電源であり、電源部4は
主制御部3の電源である。また、通信制御部5は主制御
部3の動作可否状態監視を動作可信号11で行い、主制
御部3のリセット制御をリセット指示信号線8で、電源
投入制御を電源オン指示信号線9で、電源切断制御を切
断指示信号線12及び電源オフ指示信号線10で行う。
The auxiliary power supply section 6 is a power supply for the communication control section 5, and the power supply section 4 is a power supply for the main control section 3. In addition, the communication control unit 5 monitors the operation status of the main control unit 3 using the operation enable signal 11, performs reset control of the main control unit 3 using the reset instruction signal line 8, and performs power-on control using the power-on instruction signal line 9. , power cut-off control is performed using the cut-off instruction signal line 12 and the power-off instruction signal line 10.

第2図は通信制御部5のビットパターン判定部7の一実
施例である。
FIG. 2 shows an embodiment of the bit pattern determination section 7 of the communication control section 5.

ビットパターン判定部7は、シリアル/パラレル変換回
路13.リセットコマンド判定回路14、電源オンコマ
ンド判定回路15.電源オフコマンド判定回路16、端
末状態監視回路17、電源状態監視回路18、応答メツ
セージ出力回路19から構成される。
The bit pattern determination section 7 includes a serial/parallel conversion circuit 13. Reset command determination circuit 14, power-on command determination circuit 15. It is composed of a power off command determination circuit 16, a terminal state monitoring circuit 17, a power state monitoring circuit 18, and a response message output circuit 19.

シリアル/パラレル変換回路13は、受信Sビット線2
0より受信したシリアルデータをパラレルデータに変換
する変換回路であり、リセットコマンド判定回路14は
変換データがリセットコマンドであるかどうかの判定、
電源オンコマンド判定回路15は変換データが電源オン
コマンドであるかを、電源オフコマンド判定回路16は
変換データが電源オフコマンドであるかを判定する回路
である。端末装置状態監視回路17は主制御部3及び通
信制御部5の動作状態を動作可信号11により監視する
とともに主制御部3及び通信制御部5へのリセット指示
信号8を出力し、電源状態監視回路18は電源部4のオ
ン/オフ状態の監視を動作可信号11で行うと同時に電
源投入のための電源オン指示信号9、電源オフ指示信号
10を出力する。応答メツセージ出力回路は端末装置i
!lがデータ通信可能状態になったことを示す応答メツ
セージを送信Sビット線に出力する回路である。
The serial/parallel conversion circuit 13 connects the receiving S bit line 2
This is a conversion circuit that converts the serial data received from 0 to parallel data, and the reset command determination circuit 14 determines whether the converted data is a reset command.
The power-on command determining circuit 15 determines whether the converted data is a power-on command, and the power-off command determining circuit 16 determines whether the converted data is a power-off command. The terminal device status monitoring circuit 17 monitors the operating status of the main control unit 3 and communication control unit 5 using an operation enable signal 11, outputs a reset instruction signal 8 to the main control unit 3 and communication control unit 5, and monitors the power status. The circuit 18 monitors the on/off state of the power supply section 4 using the operable signal 11, and at the same time outputs a power-on instruction signal 9 and a power-off instruction signal 10 for turning on the power. The response message output circuit is terminal device i.
! This is a circuit that outputs a response message to the transmission S bit line indicating that the data communication device 1 has become available for data communication.

第3図は端末装置Iのリセット時のタイムチャート、第
4図は動作フローチャートを示す。
FIG. 3 shows a time chart when the terminal device I is reset, and FIG. 4 shows an operation flow chart.

第1図、第2図の動作を第3図、第4図を参照し説明す
る。
The operations shown in FIGS. 1 and 2 will be explained with reference to FIGS. 3 and 4.

(1)  HOST22から高速ディジタル回線を経由
し、端末装置llをリセットする場合HO8T22は送
信信号列のSビットを使用し、リセットコマンドに値す
るビットパターンを出力する。
(1) When resetting the terminal device 11 from the HOST 22 via a high-speed digital line, the HO8T 22 uses the S bit of the transmission signal string and outputs a bit pattern worthy of a reset command.

通信制御部5に含まれるビットパターン判定部7は、H
O5T22からのSビットを常時受信している。
The bit pattern determination unit 7 included in the communication control unit 5
It constantly receives the S bit from O5T22.

(2) ビットパターン判定部7のシリアル/バラレル
変換回路13により、受信Sビット線20からのシリア
ルデータをパラレルデータに変換し、リセットコマンド
判定回路14においてリセットコマンドを判定すると、
リセット指示信号線8にリセットを指示する信号を出力
する。これにより主制御部31通信制御部5のリセット
を行う。
(2) When the serial/parallel conversion circuit 13 of the bit pattern determination unit 7 converts the serial data from the reception S bit line 20 into parallel data, and the reset command determination circuit 14 determines a reset command,
A signal instructing reset is output to the reset instruction signal line 8. As a result, the main control section 31 and the communication control section 5 are reset.

(3)応答メツセージ出力回路19は、主制御部3及び
、通信制御部5が動作可能である応答メツセージをHO
5T22に対し送出する。
(3) The response message output circuit 19 outputs a response message in which the main control unit 3 and the communication control unit 5 are operable.
Send to 5T22.

以後、HO5T22と端末装置1は、高速ディジタル回
線を経由してデータ転送を行う。
Thereafter, the HO5T 22 and the terminal device 1 perform data transfer via a high-speed digital line.

次に自動電源オンの一実施例を示す。Next, an example of automatic power-on will be described.

第5図は端末装置1の自動電源オン時のタイムチャート
、第6図は動作フローチャートを示す。
FIG. 5 shows a time chart when the terminal device 1 is automatically powered on, and FIG. 6 shows an operation flowchart.

以下第1図、第2図の動作を第5図、第6図を参照し説
明する。
The operations shown in FIGS. 1 and 2 will be explained below with reference to FIGS. 5 and 6.

(1)  HO3T22から高速ディジタル回転を経由
し端末装置1の電源をオンする場合、端末装置IAは、
送信信号列のSビットに電源オンコマンドに値するビッ
トパターンを出方する。
(1) When powering on the terminal device 1 from HO3T22 via high-speed digital rotation, the terminal device IA:
A bit pattern suitable for a power-on command is generated in the S bit of the transmission signal string.

(2) ビットパターン判定部7は、高速ディジタル回
線のSビットを常時受信しており、受信Sビットをシリ
アル/パラレル変換回路13でパラレルデータに変換さ
れ、電源オンコマンド判定回路15において、ビットパ
ターンの判定を行い、電源オンコマンドと判定すると電
源オン指示信号9に電源オンを指示する信号を出力する
。このことによって電源部4から主制御部3の電源オン
を行う。
(2) The bit pattern determination unit 7 constantly receives S bits from the high-speed digital line, and the received S bits are converted into parallel data by the serial/parallel conversion circuit 13, and the bit pattern is determined by the power-on command determination circuit 15. If it is determined that it is a power-on command, a signal instructing to turn on the power is output as the power-on instruction signal 9. As a result, the main control section 3 is powered on from the power supply section 4.

(3)電源部4から電源が投入されると、主制御部3は
入出力機器の安定動作のための準備完了、プログラムの
ロード、初期設定完了等端末装置1に必要な$備を完了
し、動作可信号線11をオンする。
(3) When the power is turned on from the power supply unit 4, the main control unit 3 completes the necessary preparations for the terminal device 1, such as completing preparations for stable operation of input/output devices, loading programs, and completing initial settings. , turns on the operable signal line 11.

(4) ビットパターン判定部は動作可信号線11のオ
ンを検出すると、HO8T22にデータ転送可能状態に
なったことを知らせるために5応答メツセージを応答メ
ツセージ出方回路19より送信Sビット線21に出力し
、通信制御部5からHO8T22に対しメツセージを送
出する。
(4) When the bit pattern determination unit detects that the operable signal line 11 is on, it sends a 5 response message from the response message output circuit 19 to the transmission S bit line 21 to inform the HO8T22 that data transfer is possible. The communication control unit 5 sends a message to the HO8T22.

次に自動電源オフの一実施例を示す。Next, an example of automatic power off will be described.

第7図は端末装置1の自動電源オフ時のタイムチャート
、第8図は動作フローチャートを示す。
FIG. 7 shows a time chart when the terminal device 1 is automatically powered off, and FIG. 8 shows an operation flowchart.

以下第1図、第2図の動作を第7図、第8図を参照し説
明する。
The operations shown in FIGS. 1 and 2 will be explained below with reference to FIGS. 7 and 8.

(1)端末装置1より回線切断のため、送信信号列のS
ビットに電源オフコマンドに値するビットパターンを送
出する。
(1) Due to line disconnection from terminal device 1, S of the transmission signal sequence
Sends a bit pattern worthy of a power off command to the bits.

(2) ビットパターン判定部7が受信Sビット線20
より電源オフのパラメータを受信し、電源オフコマンド
判定回路16で電源オフコマンドと判定すると、切断指
示信号線12により主制御部3に切断を指示する信号を
出力する。
(2) The bit pattern determination unit 7 uses the received S bit line 20
When the power off command determination circuit 16 determines that the power off command is a power off command, it outputs a signal instructing the main control unit 3 to disconnect via the disconnection instruction signal line 12.

(3)主制御部3は切断指示信号検出により、入出力機
器およびプログラム等の終了処理を完了し、動作可信号
線11をオフする。
(3) Upon detection of the disconnection instruction signal, the main control unit 3 completes termination processing of input/output devices, programs, etc., and turns off the operable signal line 11.

(4)電源状態監視回路18は、動作可信号オフ検出に
より、主制御部3の終了動作完了を確認し、電源オフ指
示信号線10に電源オフを指示する信号を出力すること
により、電源部4から主制御部3への電源供給を切断す
る。
(4) The power state monitoring circuit 18 confirms the completion of the termination operation of the main control unit 3 by detecting the operation enable signal off, and outputs a signal instructing the power off to the power off instruction signal line 10, thereby controlling the power supply unit. The power supply from 4 to the main control unit 3 is cut off.

尚、リセット、電源オンに対する応答メツセージについ
ては、HO8T22は、Sビットが1であることを確認
すれば、端末装置1がリセットにより回復していること
を、又電源オンされ動作状態に入っていることを容易に
確認できるので必ずしも必要ではない。
Regarding the response message for reset and power-on, if the HO8T22 confirms that the S bit is 1, it indicates that the terminal device 1 has been recovered by the reset, and that the power has been turned on and is in the operating state. This is not necessarily necessary as it can be easily verified.

以上のように、高速ディジタル回線の送信信号列に含ま
れるSビットに通信制御手順に左右されることなく、単
純にデータのビットパターンのみを出力することで、遠
隔地より端末装置のリセット制御、電源のオン/オフ制
御を行うことができ、ビットパターン判定回路7は、通
信制御部に設けられてはいるが1通信制御部とは独立し
て動作することにより、端末装置の正常動作はもちろん
As described above, by simply outputting only the data bit pattern to the S bit included in the transmission signal string of the high-speed digital line, without being affected by the communication control procedure, it is possible to reset the terminal device from a remote location. Although the bit pattern determination circuit 7 is provided in the communication control unit, it operates independently of the communication control unit, so that the terminal device can operate normally. .

障害発生時にも端末装置のリセット制御、電源のオン/
オフ制御を行うことができる。
Reset control of terminal equipment and power on/off even in the event of a failure.
Off control can be performed.

〔発明の効果〕〔Effect of the invention〕

以上の説明から判るように、本発明に従えば。 As can be seen from the above description, according to the present invention.

端末装置に異常が発生した場合でも高速ディジタル回線
を経由して端末装置のリセット制御を自動的に行うこと
ができる。
Even if an abnormality occurs in the terminal device, the reset control of the terminal device can be automatically performed via the high-speed digital line.

また、夜間や早朝など無人状態で遠隔地から高速ディジ
タル回線経由で端末装置の電源を自動的に投入/切断す
ることができる。
Furthermore, it is possible to automatically turn on and off the power to the terminal device from a remote location via a high-speed digital line in unattended conditions such as at night or early in the morning.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の端末装置のシステム例を示
すブロック図、第2図は第1図に示す端末装置の通信制
御部内のビットパターン判定部の実施例を示すブロック
図、第3図は第1図に示す端末装置のリセット時のタイ
ムチャート、第5図は自動電源オン時のタイムチャート
、第7図は自動電源オフ時のタイムチャート、第4図は
第3図に、第6図は第5図に、第8図は第7図にそれぞ
れ示す端末装置の動作フローチャートである。 LA、IB・・・端末装置、2・・・高速ディジタル網
。 3・・・主制御部、4・・・電源部、5・・・通信制御
部。 6・・・補助電源部、13・・・シリアル/パラレル変
換回路、14・・・リセットコマンド判定回路、15・
・・電源オンコマンド判定回路、16・・・電源オフコ
マンド判定回路、17・・・状態監視回路、18・・・
電源オン監視回路、19・・・電源オフ監視回路、20
・・・応答メツセージ出力回路。 塙 躬 圀 躬 国 躬 図
FIG. 1 is a block diagram showing an example of a system of a terminal device according to an embodiment of the present invention, and FIG. 3 is a time chart when resetting the terminal device shown in FIG. 1, FIG. 5 is a time chart when automatic power is turned on, FIG. 7 is a time chart when automatic power is turned off, and FIG. FIG. 6 is an operation flowchart of the terminal device shown in FIG. 5, and FIG. 8 is an operation flowchart of the terminal device shown in FIG. 7. LA, IB... terminal equipment, 2... high speed digital network. 3... Main control section, 4... Power supply section, 5... Communication control section. 6... Auxiliary power supply unit, 13... Serial/parallel conversion circuit, 14... Reset command determination circuit, 15.
... Power-on command determination circuit, 16... Power-off command determination circuit, 17... Status monitoring circuit, 18...
Power-on monitoring circuit, 19... Power-off monitoring circuit, 20
...Response message output circuit. Map of the country of Hanawaman

Claims (1)

【特許請求の範囲】[Claims] 1、高速ディジタル回線に接続される端末装置で、前記
端末装置は通信制御部と電源部と主制御部より成り、前
記端末装置に補助電源部を設け、前記通信制御部は前記
補助電源部からの給電により常時可動状態におかれ、高
速ディジタル回線のフレームに含まれる制御信号のビッ
ト列により、前記通信制御部からの指示信号に従い前記
主制御部のリセット制御及び電源供給のオン/オフ制御
を行う前記端末装置において、前記通信制御部は高速デ
ィジタル回線のフレームに含まれる制御信号を抽出し、
前記制御信号のビットパターンを判定しリセットコマン
ドと判断すると、前記通信制御部から、前記主制御部へ
リセット指示信号を出力し、前記主制御部のリセット制
御を行うことを特徴とする端末装置の遠隔制御方式。
1. A terminal device connected to a high-speed digital line, the terminal device is composed of a communication control section, a power supply section, and a main control section, the terminal device is provided with an auxiliary power supply section, and the communication control section is connected to the auxiliary power supply section. The controller is kept in a constantly operating state by power supply, and uses a bit string of a control signal included in a frame of a high-speed digital line to perform reset control of the main controller and on/off control of the power supply according to an instruction signal from the communication controller. In the terminal device, the communication control unit extracts a control signal included in a frame of a high-speed digital line;
If the bit pattern of the control signal is determined to be a reset command, the communication control section outputs a reset instruction signal to the main control section to perform reset control of the main control section. Remote control method.
JP63202008A 1988-08-15 1988-08-15 Remote control system for terminal equipment Pending JPH0251932A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63202008A JPH0251932A (en) 1988-08-15 1988-08-15 Remote control system for terminal equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63202008A JPH0251932A (en) 1988-08-15 1988-08-15 Remote control system for terminal equipment

Publications (1)

Publication Number Publication Date
JPH0251932A true JPH0251932A (en) 1990-02-21

Family

ID=16450395

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63202008A Pending JPH0251932A (en) 1988-08-15 1988-08-15 Remote control system for terminal equipment

Country Status (1)

Country Link
JP (1) JPH0251932A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5394902A (en) * 1994-04-29 1995-03-07 Nifco, Inc. Fuel pump inlet chamber assembly for a vehicle fuel tank
JPH08130546A (en) * 1993-12-24 1996-05-21 Nec Corp Distributed power supply controller using lan as communication means
US7908517B2 (en) 1992-01-08 2011-03-15 Hitachi, Ltd. Information processing apparatus with resume function and information processing system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7908517B2 (en) 1992-01-08 2011-03-15 Hitachi, Ltd. Information processing apparatus with resume function and information processing system
JPH08130546A (en) * 1993-12-24 1996-05-21 Nec Corp Distributed power supply controller using lan as communication means
US5394902A (en) * 1994-04-29 1995-03-07 Nifco, Inc. Fuel pump inlet chamber assembly for a vehicle fuel tank

Similar Documents

Publication Publication Date Title
KR20010062749A (en) Remote power management system of information processing apparatus or the like
JPH0251932A (en) Remote control system for terminal equipment
JPH09284287A (en) Network system
JP3465637B2 (en) Server and control method thereof
JPS62528B2 (en)
JP2783001B2 (en) Alarm collection system
JPH05145966A (en) Power plant system
JP2728040B2 (en) Fault judging device and judgment method for digital private line network
JP2666849B2 (en) Remote monitoring device
JPH0399309A (en) Remote control method for turning on power supply
JP2633642B2 (en) Power control device
JPS5881357A (en) Stand-by switching system of communication controller
JPH0318378B2 (en)
JP2626259B2 (en) Remote power control unit
JP2884664B2 (en) Modem switching method
JP4274297B2 (en) Remote control method and apparatus using telephone line
JP2886674B2 (en) Line monitoring device and line monitoring method using the same
JP2758706B2 (en) Disconnect factor notification method
JPH0432336A (en) Modem changeover system
JPH0451734A (en) Communication controller
JPS62242248A (en) Error logging system for terminal controller
JPH03192844A (en) Line switching system
JPS6179339A (en) Controlling system of node assembling
JPH06132949A (en) Automatic bypass constructing device
JPH03268621A (en) Power supply interruption monitor system by serial communication line