JPH0235661A - Video device - Google Patents

Video device

Info

Publication number
JPH0235661A
JPH0235661A JP63186077A JP18607788A JPH0235661A JP H0235661 A JPH0235661 A JP H0235661A JP 63186077 A JP63186077 A JP 63186077A JP 18607788 A JP18607788 A JP 18607788A JP H0235661 A JPH0235661 A JP H0235661A
Authority
JP
Japan
Prior art keywords
signal
circuit
copy guard
video
copy
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63186077A
Other languages
Japanese (ja)
Inventor
Tetsuo Sato
哲雄 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP63186077A priority Critical patent/JPH0235661A/en
Publication of JPH0235661A publication Critical patent/JPH0235661A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

PURPOSE:To prevent a video software treated with a copy guard from being uselessly dubbed by mistake by supplementing the subject device with a function for detecting a copy guard signal contained in a video recording signal and displaying a fact that the software has been treated with the copy guard. CONSTITUTION:The device is supplemented with the function for detecting the copy guard signal contained in the video recording signal and displaying the fact that the software has been treated with the copy guard. Consequently, such a thing does not take place that a dubbing is carried out on a software treated with the copy guard without knowing this treatment applied, and after dubbing, it is not found until the software is reproduced that the software is a copy guarded video software. By this method, a waste of time for performing such a useless video recording can be prevented.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ビディオ装置に関して、例えばビディオ・
テープ・レコーダ(以下、VTRと略す)に利用して有
効な技術に関するものである。
[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to a video device, for example, a video device.
The present invention relates to technology that is effective for use in tape recorders (hereinafter abbreviated as VTR).

〔従来の技術〕[Conventional technology]

著作権保護の立場から、米国を中心にビディオソフトに
コピーガード信号を記録することが検討されている。特
にVTRとしてはマイクロビジぢン社の方式が主流にな
りつつある。本方式によれば、コピーガードテープは、
通常の再生時には変わらないが、ダビング記録を行うと
、記録信号再生回路のキードAGCを異常動作させ、正
常記録ができないシステムとなっている。
From the standpoint of copyright protection, recording copy guard signals on video software is being considered, mainly in the United States. In particular, Microbusine's system is becoming mainstream for VTRs. According to this method, the copy guard tape is
This does not change during normal playback, but when dubbing recording is performed, the keyed AGC of the recorded signal playback circuit operates abnormally, making the system unable to perform normal recording.

なお、ビディオデッキに関しては、株電波新聞社昭和6
3年6月20日発行「ビデオ技術ハンドブック」がある
Regarding the video deck, please refer to the Stock Dempa Shimbunsha Showa 6
There is a ``Video Technology Handbook'' published on June 20, 2013.

(発明が解決しようとする課題〕 ビディオソフトの注意書きを良く読まないことやあるい
はその表示が無いこと等により、上記のコピーガードが
施されたビディオソフトであることを知らずにダビング
を行った場合には、ダビングが終わった後にその再生を
行うことによって、上記のようなコピーガードが施され
ていたビディオソフトであったことが判明する。したが
って、例えば2時間のような長時間録画のビディオテー
プならば、無駄な録画のために2時間もの時間を費やす
ことになってしまう。
(Problem to be solved by the invention) When dubbing is performed without knowing that the video software is copy-protected as described above, due to not carefully reading the cautionary notes on the video software, or due to the lack of a warning notice. By playing it back after dubbing, it is revealed that the video software was copy-protected as described above.Therefore, if the video tape was recorded for a long time, such as 2 hours, In that case, you end up spending two hours on pointless recording.

この発明の目的は、コピーガードが施されていることを
表示する機能を持つビディオ装置を提供することにある
An object of the present invention is to provide a video device having a function of displaying that copy protection is applied.

この発明の前記ならびにそのほかの目的と新規な特徴は
、本明細書の記述および添付図面から明らかになるであ
ろう。
The above and other objects and novel features of the present invention will become apparent from the description of this specification and the accompanying drawings.

本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記の通りである。
A brief overview of typical inventions disclosed in this application is as follows.

すなわち、録画信号に含まれるコピーガード信号を検出
して、コピーガードが施されているソフトであることを
表示させる機能を付加する。
That is, a function is added to detect a copy guard signal included in a recording signal and display that the software is copy protected.

〔作 用〕[For production]

上記した手段によれば、コピーガードが施されたビディ
オソフトを誤って無駄にダビングしてしまうことを防止
できる。
According to the above-described means, it is possible to prevent copy-protected video software from being erroneously and wastefully dubbed.

〔実施例〕〔Example〕

第1図には、この発明に係るコピーガード1回路の一実
施例のブロック図が示されている。同図の各UgJ路ブ
ロブロック公知の半導体集積回路の製造技術によって、
特に制限されないが、単結晶シリコンのような1個の半
導体基板上において形成される。
FIG. 1 shows a block diagram of an embodiment of a copy guard 1 circuit according to the present invention. Each of the UgJ paths shown in the same figure is manufactured using known semiconductor integrated circuit manufacturing technology.
Although not particularly limited, it is formed on one semiconductor substrate such as single crystal silicon.

この実施例のコピーガード検出回路は、前記のマイクロ
ビジョン社から提案されている方式に向けられ、例えば
カラー信号処理用半導体集積回路に内蔵される。
The copy guard detection circuit of this embodiment is directed to the method proposed by Micro Vision Corporation, and is built into, for example, a semiconductor integrated circuit for color signal processing.

複合ビディオ信号Vtnは、一方において同期分離回路
5YNCに供給され、ここで水平及び垂直同期信号から
なる同期信号へが抜き採られるものである。この同期信
号Aには、第2図に示した概略波形図に示したようなコ
ピーガード信号も含まれるものである。すなわち、この
コピーガード方式では、前記のように垂直同期パルスの
直後の複数からなる水平走査期間に、映像信号に替えて
擬似同期パルスと白レベルとからなる大振幅の信号が挿
入される。一般に、テレビジョン画面上において再生さ
れる映像信号は、NTSC方式の場合525本からなる
水平走査線のうち、その約80%が表示され、残りは表
示されない。それ故、1画面分の映像信号のうち、画面
の上下/左右では画面上表示されてい部分が存在する。
The composite video signal Vtn is on the one hand supplied to a synchronization separation circuit 5YNC, where it is extracted into a synchronization signal consisting of horizontal and vertical synchronization signals. This synchronization signal A also includes a copy guard signal as shown in the schematic waveform diagram shown in FIG. That is, in this copy guard system, a large amplitude signal consisting of a pseudo synchronization pulse and a white level is inserted instead of the video signal in a plurality of horizontal scanning periods immediately after the vertical synchronization pulse as described above. Generally, in the case of the NTSC system, about 80% of the 525 horizontal scanning lines of a video signal reproduced on a television screen are displayed, and the rest are not displayed. Therefore, of the video signal for one screen, there are portions that are not displayed on the screen at the top, bottom, left and right of the screen.

上記コピーガード方式では、画面上部の表示されない複
数の水平走査期間に、上記のような大振幅のコピーガー
ド信号を挿入しておくものである。このコピーガード信
号は、再生時の表示画面に何等影響を与えないが、この
ようなコピーガード信号を受けて録画するVTR側では
、上記コピーガード信号も映像信号として扱うのでキー
ドAGC回路が作動して、その利得を大幅に絞り込むも
のとなる。その結果、上記コピーガード信号の後に入力
される録画すべき映像信号のレベルが極端に小さく抑え
られることとなり、実質的なコピー(ダビング)を不能
にするものである。
In the above copy guard method, a large amplitude copy guard signal as described above is inserted into a plurality of horizontal scanning periods at the top of the screen that are not displayed. This copy guard signal has no effect on the display screen during playback, but on the VTR side that receives such a copy guard signal and records, the keyed AGC circuit is not activated because the copy guard signal is also treated as a video signal. This will significantly narrow down the gain. As a result, the level of the video signal to be recorded that is input after the copy guard signal is suppressed to an extremely low level, making copying (dubbing) virtually impossible.

この実施例では、上記同期分離回路5YNCの出力信号
Aを入力として、コピーガード信号の検出を行うもので
あるため、実質的にコピーガード信号を構成する擬似同
期信号の有無を調べるものである。この場合、真の同期
信号との区別を行うために、次の回路が設けられる。
In this embodiment, since the copy guard signal is detected using the output signal A of the synchronization separation circuit 5YNC as input, the presence or absence of a pseudo synchronization signal that essentially constitutes the copy guard signal is checked. In this case, the following circuit is provided to distinguish it from a true synchronization signal.

この実施例においては、特に制限されないが、上記コピ
ーガード信号が挿入されるタイミングに正確に同期して
発生するタイミング制御信号を形成するために、色副搬
送波発生回路PLL 1により形成された色副搬送波r
scとフライホイール回路PLL2により形成された水
平同期信号Bを利用する。上記色副搬送波発生回路PL
LIは、水晶発振回路を用いたPLL (フェーズ・ロ
ックド・ループ)回路からなり、パーストゲートパルス
BGPにより複合映像信号Vinに含まれるカラーバー
スト信号を抜き取り、それに同期させて上記水晶発振回
路を発振動作させるものである。例えば、NTSC方式
の場合、上記色副搬送波発生回路PLL 1から出力さ
れる色副搬送波fscは、約3、58 M Hzの高安
定の周波数信号とされる。また、上記フライホイール回
路PLL2は、劣化したビディオ信号から水平同期信号
を再生するものであり、高速サーチによる再生ビディオ
信号のように大きなノイズを含む場合でも、正確に水平
同期信号の再生する機能を持つ。
In this embodiment, although not particularly limited, in order to form a timing control signal that is generated in exact synchronization with the timing at which the copy guard signal is inserted, a color subcarrier generation circuit PLL 1 generates a color subcarrier. carrier wave r
The horizontal synchronization signal B formed by the sc and the flywheel circuit PLL2 is used. The above color subcarrier generation circuit PL
The LI consists of a PLL (phase-locked loop) circuit using a crystal oscillator circuit, extracts the color burst signal included in the composite video signal Vin using the burst gate pulse BGP, and synchronizes with it to operate the crystal oscillator circuit in oscillation mode. It is something that makes you For example, in the case of the NTSC system, the color subcarrier fsc output from the color subcarrier generation circuit PLL 1 is a highly stable frequency signal of approximately 3.58 MHz. In addition, the flywheel circuit PLL2 reproduces the horizontal synchronization signal from the degraded video signal, and has the function of accurately reproducing the horizontal synchronization signal even when the video signal reproduced by high-speed search contains large noise. have

カウンタ回路C0UNTは、上記フライホイール回路P
LL2により形成された再生水平同期信号Bが供給され
ている間だけ、強制リセットがかかり、再生水平同期信
号Bが無くなるともとに上記色副搬送波fscを入力パ
ルスとする計数動作を開始する。上記NTSC方式の場
合、水平周波数f□が15.7 K Hzであるから、
上記カウンタ回路C0UNTにより、l水平期間を約1
/228に等分した時間信号を形成することができる。
The counter circuit C0UNT is the flywheel circuit P
A forced reset is applied only while the reproduced horizontal synchronizing signal B formed by LL2 is being supplied, and when the reproduced horizontal synchronizing signal B disappears, a counting operation using the color subcarrier fsc as an input pulse is started. In the case of the above NTSC system, the horizontal frequency f□ is 15.7 KHz, so
The counter circuit C0UNT reduces l horizontal period to about 1
It is possible to form a time signal equally divided into /228.

これにより、カウンタ回路C0UNTは、その計数出力
と、コピーガード信号が挿入されている期間に相当する
計数値を比較して、サンプリング信号Cを形成する。
Thereby, the counter circuit C0UNT compares its count output with a count value corresponding to the period in which the copy guard signal is inserted, and forms a sampling signal C.

ウィンド回路WINDは、上記サンプング信号Cを制御
パルスとして、同期分離回路5YNCの出力信号Aの中
の信号を抜き出して、図示しない判定回路に供給する。
The window circuit WIND uses the sampling signal C as a control pulse to extract a signal from the output signal A of the synchronization separation circuit 5YNC and supplies it to a determination circuit (not shown).

なお、上記の色副搬送波発生回路PLLIで形成された
色副搬送波rscやフライホイール回路PLL2で再生
された水平同期信号Bは、色再生回路や水平ドライブ回
路等に供給されるものである。
The color subcarrier rsc generated by the color subcarrier generation circuit PLLI and the horizontal synchronization signal B reproduced by the flywheel circuit PLL2 are supplied to a color reproduction circuit, a horizontal drive circuit, and the like.

言い換えるならば、この実施例のコピーガード検出回路
では、色再生回路や水平ドライブ回路に必要な色副搬送
信号fscや水平同期信号Bを利用し、それにカウンタ
回路C0UNTとウィンド回路WENDを付加して構成
するものである。これによって、簡単な構成で正確にコ
ピーガード信号の検出を行うことができる。
In other words, the copy guard detection circuit of this embodiment uses the color subcarrier signal fsc and horizontal synchronization signal B necessary for the color reproduction circuit and horizontal drive circuit, and adds a counter circuit C0UNT and a window circuit WEND to them. It consists of With this, it is possible to accurately detect a copy guard signal with a simple configuration.

第2図には、上記コピーガード検出回路の動作を説明す
るための波形図が示されている。
FIG. 2 shows a waveform diagram for explaining the operation of the copy guard detection circuit.

前記のような複合映像信号Vinに含まれるコピーガー
ド信号を検出するために、この実施例では同期分離回路
5YNCの出力信号Aを利用する。
In order to detect the copy guard signal included in the composite video signal Vin as described above, this embodiment uses the output signal A of the synchronization separation circuit 5YNC.

同期分離回路5YNCでは、複合映像信号Vinに含ま
れる同期信号を抜き出すものである。それ故、前記のよ
うなコピーガード信号は、水平同期信号と同じような擬
似同期信号として出力される。フライホイール回路PL
L2は、このようなコピーガード信号を含む同期分離回
路5YNCの出力信号Aを受けて、正確に水平同期信号
に同期した再生同期信号Bを形成する。
The synchronization separation circuit 5YNC extracts the synchronization signal contained in the composite video signal Vin. Therefore, the copy guard signal as described above is output as a pseudo synchronization signal similar to the horizontal synchronization signal. Flywheel circuit PL
L2 receives the output signal A of the synchronization separation circuit 5YNC including such a copy guard signal and forms a reproduction synchronization signal B accurately synchronized with the horizontal synchronization signal.

カウンタ回路C0UNTは、この再生同期信号Bがロウ
レベルのときに、強制的にリセット状態にされ、それが
ハイレベルにされると上記の色副搬送波rscを入力パ
ルスとしてその計数動作を開始する。同図には、その動
作が理解しやすいようにカウンタ回路C0UNTの計数
値CNTを斜線によりアナログ的に示している。すなわ
ち、計数値CNTは、リセット状態のときを0として最
大値が228に相当するものと理解されたい。
The counter circuit C0UNT is forced into a reset state when the reproduction synchronization signal B is at a low level, and when it is set at a high level, it starts its counting operation using the color subcarrier rsc as an input pulse. In the same figure, the count value CNT of the counter circuit C0UNT is shown in an analog form by diagonal lines so that its operation can be easily understood. That is, it should be understood that the count value CNT corresponds to a maximum value of 228, with the count value CNT being 0 in the reset state.

カウンタ回路C0UNTは、そこに内蔵される論理回路
により、このような計数値CNTを上記コピーガード信
号が挿入される期間に対応させた数値m、nと比較して
m<CNT<nのとき、ハイレベルになる制御信号Cを
形成する。
The counter circuit C0UNT uses a built-in logic circuit to compare the count value CNT with values m and n corresponding to the period in which the copy guard signal is inserted, and when m<CNT<n, A control signal C that becomes high level is formed.

ウィンド回路WINDは、制御信号Cがハイレベルのと
きのみ、上記同期分離回路5YNCの出力信号Aを伝達
するゲート回路から構成される。
The window circuit WIND is composed of a gate circuit that transmits the output signal A of the synchronization separation circuit 5YNC only when the control signal C is at a high level.

これにより、ウィンド回路WINDの出力側に設けられ
るコピーガード検出回路において、水平同期パルスを誤
ってコピーガード信号として判定することがない。また
、上記のような制御信号Cを形成してコピーガード信号
が挿入されるタイミングに正確に同期して判定すべき信
号を抜き出すものであるため、l水平期間のうちコピー
ガード信号が挿入されないタイミングにおいて、大きな
外来ノイズが到来してもそれに対して不感にすることが
できる。
This prevents the copy guard detection circuit provided on the output side of the window circuit WIND from erroneously determining the horizontal synchronizing pulse as a copy guard signal. In addition, since the control signal C as described above is formed and the signal to be determined is extracted in exact synchronization with the timing at which the copy guard signal is inserted, the timing at which the copy guard signal is not inserted within one horizontal period is In this case, even if large external noise arrives, it can be made insensitive to it.

なお、カウンタ回路C0NTとして、上記色副搬送波r
scを入力パルスとして計数動作を行うもの他に、垂直
同期信号によりリセットが行われ、水平同期パルスBを
形成するカウンタ回路を設けて、上記コピーガード信号
が挿入される水平期間のみ・上記ウィンドWINDの制
御信号Cを発生させるようにしてもよい。このようにす
ることによって、映像信号に含まれるノイズや大きな外
来ノイズを誤ってコピーガード信号と判定してしまうこ
とをより確実に防止することができる。
In addition, as the counter circuit C0NT, the color subcarrier r
In addition to the counter circuit that performs a counting operation using SC as an input pulse, a counter circuit that is reset by a vertical synchronization signal and forms a horizontal synchronization pulse B is provided, and only during the horizontal period in which the copy guard signal is inserted is the window WIND. The control signal C may be generated. By doing so, it is possible to more reliably prevent noise included in a video signal or large external noise from being mistakenly determined to be a copy guard signal.

コピーガード信号を検出したことを表示する手段として
は、例えばVTRの表示部分にその旨を示す文字又は図
形からなる表示を行うものを代表例とし、時間やチャン
ネルを表示させる液晶表示装置や螢光表示装置において
は、その時表示している時間やチャンネル等の表示をフ
ラフシングさせる等のようにして上記のような格別な表
示文字や図形が無くてもよい、この他に、警告音による
ものあるいは音声合成装置による音声発生機能を持つも
のでは、言葉による警告を発生させるようにしてもよい
、また、再生側の映像信号をテレビジョン受像機で表示
させる場合に対応させて、画面上に上記文字や図形を表
示させてコピーガードが施されていることを表示させる
機能を付加するものであってもよい。
Typical means for displaying that a copy guard signal has been detected include, for example, a display consisting of letters or figures indicating this on the display part of a VTR, a liquid crystal display device that displays the time and channel, or a fluorescent light. In the display device, there is no need for special display characters or graphics as mentioned above, such as by flashing the display of the time or channel being displayed at that time, etc. In addition, there is no need for special display characters or graphics such as the display by a warning sound or voice. If the synthesizer has an audio generation function, it may be possible to generate a verbal warning.Also, when displaying the video signal on the playback side on a television receiver, the above characters or the like may be displayed on the screen. It may be possible to add a function of displaying a figure to indicate that copy protection has been applied.

第3図には、上記フライホイール回路PLL2の一実施
例のブロック図が示されている。
FIG. 3 shows a block diagram of an embodiment of the flywheel circuit PLL2.

この実施例では、上記のようにコピーガード信号を正確
に抜き出すため、及び水平同期信号とコピーガード信号
(擬似同期信号)とを分離するために水平同期信号を正
確に再生させることが重要である。フライホイール回路
PLL2は、劣化したビディオ信号から同期信号を再生
するために設けられるものである。例えば、VTRにあ
っては、高速サーチ等の動作モードがあり、ペディスク
ルレベル等を基準にした同期分離のみでは正確な同期信
号を得ることができない。
In this embodiment, as described above, it is important to accurately reproduce the horizontal synchronization signal in order to extract the copy guard signal accurately and to separate the horizontal synchronization signal and the copy guard signal (pseudo synchronization signal). . The flywheel circuit PLL2 is provided to reproduce a synchronization signal from a degraded video signal. For example, VTRs have operating modes such as high-speed search, and accurate synchronization signals cannot be obtained only by synchronization separation based on the pedicle level or the like.

ディジタル位相比較回路PDは、その動作範囲が非常に
広いため、それを用いたPLL回路では引き込み範囲が
非常に広くなる。このため、PLLの引き込み能力にす
ぐれていることから、電圧制御発振回路VCOの無調整
化に対して大きな利点を持つ、しかしながら、このこと
は雑音に対しても応答してしまうことを意味する。特に
、上記のように高速サーチ等により大きなノイズを含む
ものやコピーガード信号(擬似同期信号)を含むものか
ら水平同期信号を再生するといったようなフライホイー
ル回路としては不向きなものとなる。
Since the digital phase comparator circuit PD has a very wide operating range, a PLL circuit using it has a very wide pull-in range. Therefore, since the PLL has excellent pull-in ability, it has a great advantage over the non-adjustment of the voltage controlled oscillation circuit VCO. However, this means that it also responds to noise. In particular, it is unsuitable for a flywheel circuit that reproduces a horizontal synchronization signal from a signal containing large noise or a copy guard signal (pseudo synchronization signal) due to high-speed search, etc., as described above.

そこで、この実施例では、上記ディジタル位相比較回路
PDを持つPLL回路の特徴である広いキャプチャレン
ジを利用して無調整化を図りつつ、耐雑音特性の改善を
図ったフライホイール回路を得るものである。
Therefore, in this embodiment, by utilizing the wide capture range that is a feature of the PLL circuit having the digital phase comparator circuit PD, a flywheel circuit is obtained which eliminates the need for adjustment and improves the noise resistance characteristics. be.

電圧制御型発振回路■COの出力信号Bと、同期分離回
路5YNCの出力信号Aとはディジタル位相比較回路P
Dに入力される。ディジタル位相比較回路PDは、両信
号AとBの位相差(周波数差)に対応して、基準となる
信号Aに対して信号Bの位相が遅いときには、その位相
差に対応してアンプ信号upをロウレベルにする。逆に
、信号Aに対して信号Bの位相が進んでいるときには、
その位相差に対応してダウン信号dwをロウレベルにす
る。上記アップ信号Iのロウレベルに応じてPチャンネ
ルMO3FETQIがオン状態になり、キャパシタCI
と抵抗R1及び増幅回路としてのインバータ回路N3か
なる積分回路にハイレベルの信号を伝える。これより、
積分回路により形成された制御電圧CVが高くなり、電
圧制御型発振回路VCOの発振周波数を高く (位相を
進める)する。逆に、ダウン信号dwのロウレベルに応
じてインバータ回路N1は、ハイレベルの信号を形成す
るので、NチャンネルMOS F ETQ2がオン状態
となり、積分回路にロウレベルの信号を伝える。これよ
り、積分回路により形成された制御電圧CVが低くなり
、電圧制御型発振回路■COの発振周波数を低く (位
相を遅くする)する。上記のようなフィードバックルー
プによって、信号AとBとの位相を合わせることができ
る。
Output signal B of voltage-controlled oscillator circuit ■CO and output signal A of synchronous separation circuit 5YNC are digital phase comparator circuit P.
It is input to D. In response to the phase difference (frequency difference) between both signals A and B, when the phase of signal B is slower than the reference signal A, the digital phase comparator circuit PD increases the amplifier signal up in response to the phase difference. to low level. Conversely, when signal B is ahead in phase with respect to signal A,
The down signal dw is set to a low level in accordance with the phase difference. In response to the low level of the up signal I, the P-channel MO3FET QI is turned on, and the capacitor CI
A high level signal is transmitted to an integrating circuit consisting of a resistor R1 and an inverter circuit N3 as an amplifier circuit. Than this,
The control voltage CV formed by the integrating circuit increases, increasing the oscillation frequency (advancing the phase) of the voltage-controlled oscillation circuit VCO. Conversely, the inverter circuit N1 forms a high level signal in response to the low level of the down signal dw, so the N-channel MOS FETQ2 is turned on and transmits a low level signal to the integrating circuit. This lowers the control voltage CV formed by the integrating circuit, lowering the oscillation frequency (delaying the phase) of the voltage-controlled oscillation circuit (2) CO. The phases of signals A and B can be matched by the feedback loop as described above.

この実施例では、上記構成のPLL回路における耐雑音
特性の改善のために、タイマー回路TM及びMO3FE
TQ3とQ4及びインバータ回路N2かなるアナログス
イッチ回路が設けられる。
In this embodiment, in order to improve the noise resistance characteristics in the PLL circuit having the above configuration, a timer circuit TM and MO3FE are used.
An analog switch circuit consisting of TQ3 and Q4 and an inverter circuit N2 is provided.

このアナログスイッチ回路は、上記MO3FETQlと
Q2の出力点と積分回路の入力との間に挿入される。タ
イマー回路TMは、前記色副搬送波f、。を入力パルス
として計数動作を行う。上記ディジタル位相比較回路P
Dの出力信号upとdwは、アンドゲート回路Glに供
給される。このアンドゲート回路G1の出力信号は、上
記タイマー回路TMのリセット信号とされる。タイマー
回路TMから出力される出力信号は、上記アナログスイ
ッチ回路の制御信号とされる。
This analog switch circuit is inserted between the output points of the MO3FETs Ql and Q2 and the input of the integrating circuit. The timer circuit TM receives the color subcarrier f. Performs counting operation using as input pulse. The above digital phase comparator circuit P
The output signals up and dw of D are supplied to an AND gate circuit Gl. The output signal of this AND gate circuit G1 is used as a reset signal for the timer circuit TM. The output signal output from the timer circuit TM is used as a control signal for the analog switch circuit.

この実施例のフライホイール回路の動作を第4図の動作
波形図を参照して次に説明する。
The operation of the flywheel circuit of this embodiment will now be described with reference to the operational waveform diagram of FIG.

信号AとBとがはり同期している場合、例えばヒゲ状の
アップ信号upが形成される。このような安定した状態
では、信号upとdwは共にハイレベル(論理“1”)
であるから、アンドゲート回路G1の出力信号が定常的
にハイレベルになってタイマー回路TMは実質的に非動
作状態になっている。それ故、アナログスイッチ回路を
構成するNチャンネルMO3FETQ3とPチャンネル
MO3FETQ4は共にオン状態となり、定常的にPL
Lループを閉じた状態にしている。
When the signals A and B are highly synchronized, a whisker-like up signal UP is formed, for example. In such a stable state, both signals up and dw are at high level (logic “1”).
Therefore, the output signal of the AND gate circuit G1 is constantly at a high level, and the timer circuit TM is substantially in a non-operating state. Therefore, both the N-channel MO3FETQ3 and the P-channel MO3FETQ4 that constitute the analog switch circuit are in the on state, and the PL remains constant.
The L loop is kept closed.

例えば、コピーガード信号が挿入されいる、ディジクル
位相比較回路PDはそれを同期信号としてみなしてアッ
プ信号δを形成する。このとき、タイマー回路TMは、
上記アンプ信号らのロウレベルに応じてタイマー動作を
開始する。そして、色副搬送波rscを入力パルスとし
て計数動作を行い、その計数値が予めきめられて時間に
対応したものになると、出力信号をハイレさルがらロウ
レベルにする。これによって、NチャンネルMO3FE
TQ3とPチャンネルMO3FETQ4がオン状態から
オフ状態になり、PLLループを遮断する。すなわち、
上記タイマー回路TMとアナログスイッチ回路により、
ディジタル位相比較回路PDの出力u p / d w
を無効にする。このため、上記のような擬似同期信号や
ノイズの到来に対して電圧制御型発振回路VCOの発振
周波数Bの変化を最小に抑える。上記のようにノイズや
コピーガード信号は一時的なものであるため、それが無
くなると、例えば上記誤動作を補正するようにダウン信
号dwが形成され、もとの位相ロック状態に速く回復さ
せることができる。
For example, the digital phase comparator circuit PD into which the copy guard signal is inserted regards it as a synchronization signal and forms the up signal δ. At this time, the timer circuit TM is
The timer operation is started in response to the low level of the amplifier signals. Then, a counting operation is performed using the color subcarrier rsc as an input pulse, and when the counted value is determined in advance and corresponds to time, the output signal is changed from high to low level. This allows N-channel MO3FE
TQ3 and P-channel MO3FETQ4 go from on to off, cutting off the PLL loop. That is,
With the above timer circuit TM and analog switch circuit,
Output of digital phase comparison circuit PD up / d w
Disable. Therefore, the change in the oscillation frequency B of the voltage-controlled oscillation circuit VCO is suppressed to a minimum with respect to the arrival of the pseudo synchronization signal and noise as described above. As mentioned above, noise and copy guard signals are temporary, so when they disappear, for example, a down signal dw is generated to correct the above malfunction, and it is possible to quickly restore the original phase lock state. can.

電源投入等のように上記信号AとBとの位相が大きくず
れている場合、上記タイマー回路TMが作動するため引
き込み時間は多少犠牲になるが、ディジタル位相比較回
路PDの出力信号はタイマー回路TMに設定された時間
だけは確実に出力されるから広いキャプチャレンジを維
持することができるものである。なお、電源投入直後や
システムリセット時等において高速に位相ロック状態を
作り出す必要があるなら、そのときだけタイマー回路T
Mの動作を一時的に停止させて、引き込み時間を速くす
るものとしてもよい。
When the phases of the signals A and B are significantly different, such as when the power is turned on, the timer circuit TM is activated, so the pull-in time is somewhat sacrificed, but the output signal of the digital phase comparator circuit PD is the same as that of the timer circuit TM. Since the output is reliably output only during the time set to , a wide capture range can be maintained. If it is necessary to quickly create a phase lock state immediately after the power is turned on or when the system is reset, the timer circuit T is used only at that time.
The operation of M may be temporarily stopped to speed up the retraction time.

上記の実施例から得られる作用効果は、下記の通りであ
る。すなわち、 +11録画信号に含まれるコピーガード信号を検出して
、コピーガードが施されているソフトであることを表示
させる機能を付加することにより、コピーガードが施さ
れたビディオソフトを誤って無駄にダビングしてしまう
ことを防止することができるという効果が得られる。
The effects obtained from the above examples are as follows. In other words, by adding a function that detects the copy guard signal included in the +11 recording signal and displays that the software is copy protected, it is possible to prevent copy protected video software from being accidentally wasted. This has the effect of being able to prevent dubbing.

(2)コピーガード信号の検出を行うために、コピーガ
ード信号が特定の水平期間の特定の期間にに挿入された
大振幅の信号である場合、高安定の色副搬送波を単位の
時間パルスとし、水平同期信号により強制リセットがか
かるカウンタ回路で計数するものとし、その計数出力か
ら正確な時間信号を形成して上記特定の期間に対応した
ゲートパルスを形成することによって、確実なコピーガ
ード信号の有無を検出することができるという効果が得
られる。
(2) In order to detect a copy guard signal, if the copy guard signal is a large amplitude signal inserted in a specific period of a specific horizontal period, a highly stable color subcarrier is used as a unit time pulse. Counting is performed by a counter circuit that is forcibly reset by a horizontal synchronization signal, and by forming an accurate time signal from the counting output and forming a gate pulse corresponding to the above-mentioned specific period, a reliable copy guard signal can be generated. The effect is that the presence or absence can be detected.

以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、本発明は前記実施例に限定されるも
のではなく、その要旨を逸脱しない範囲で種々変更可能
であることはいうまでもない。例えば、前記のようなマ
イクロビジョン社から提案されているコピーガード方式
において、その検出方法は擬似同期信号側を利用するも
の他、映像信号側の100IREの白レベルの有無を調
べるようにするものであってもよい、あるいは、上記の
ような凝似同期信号と、100IREの白レベルの双方
が存在することをもってコピーガード信号であることを
識別するものとしてもよい。
Although the invention made by the present inventor has been specifically explained above based on Examples, it goes without saying that the present invention is not limited to the Examples and can be modified in various ways without departing from the gist thereof. Nor. For example, in the above-mentioned copy guard method proposed by Microvision, the detection method uses the pseudo synchronization signal side, and also checks the presence or absence of the white level of 100 IRE on the video signal side. Alternatively, the copy guard signal may be identified by the presence of both the above-mentioned analogous synchronization signal and the white level of 100 IRE.

コピーガード検出信号は、録画側のVTRに対して録画
モードを強制的にリセットする信号として用いるもので
あってもよい。コピーガード方式は、上記のようなキー
ドAGCを利用するものの他何であってもよい。採用さ
れたコピーガード方式に応じて、その検出回路も種々の
実施対応が採られるものである。また、複数のコピーガ
ード方式に対応させるために、それぞれの方式に合わせ
た複数からなるコピーガード検出回路を設け、複数から
なるコピーガード方式のうちのいずれの方式によるもの
に対してもその検出も可能とし、前記のような表示を行
わせるものとしてもよい。
The copy guard detection signal may be used as a signal for forcibly resetting the recording mode of the VTR on the recording side. The copy guard method may be any other method than the method using keyed AGC as described above. Depending on the copy guard method adopted, various implementations are adopted for the detection circuit. In addition, in order to support multiple copy guard methods, a plurality of copy guard detection circuits are provided for each method, and it is possible to detect any one of the multiple copy guard methods. It is also possible to make the display as described above possible.

この発明は、VTRの他、ビディオ・ディスク再生装置
に対してもそれにコピーガードが施される場合、同様に
適用することができるものであることはいうまでもない
It goes without saying that the present invention can be similarly applied to video disc playback devices in addition to VTRs if copy protection is applied to them.

〔発明の効果〕〔Effect of the invention〕

本願において開示される発明のうち代表的なものによっ
て得られる効果を簡単に説明すれば、下記の通りである
。すなわち、録画信号に含まれるコピーガード信号を検
出して、コピーガードが施されているソフトであること
を表示させる機能を付加することにより、コピーガード
が施されたビディオソフトを誤って無駄にダビングして
しまうことを防止することができる。
A brief explanation of the effects obtained by typical inventions disclosed in this application is as follows. In other words, by adding a function that detects the copy guard signal included in the recorded signal and displays that the software is copy protected, it is possible to prevent unnecessary dubbing of copy protected video software. It is possible to prevent this from happening.

【図面の簡単な説明】 第1図は、この発明に係るコピーガード検出回路の一実
施例を示すブロック図、 第2図は、その動作の一例を説明するための波形図、 第3図は、上記コピーガード検出回路に用いられるフラ
イホイール回路の一実施例を示すブロック図、 第4図は、その動作の一例を説明するだめの波形図であ
る。 5YNC・・同期分離回路、PLL 1・・色副搬送波
発生回路、PLL2・・フライホイール回路、C0UN
T・・カウンタ回路、WIND・・ウィンド回路、vC
O・・電圧制御型発振回路、PD・・ディジタル位相比
較回路、TM・・タイマー回路、N1〜N3・・インバ
ータ回路、G1・・アンドゲート回路 第 1 図
[Brief Description of the Drawings] Fig. 1 is a block diagram showing an embodiment of the copy guard detection circuit according to the present invention, Fig. 2 is a waveform diagram for explaining an example of its operation, and Fig. 3 is a block diagram showing an embodiment of the copy guard detection circuit according to the present invention. , a block diagram showing an embodiment of the flywheel circuit used in the copy guard detection circuit; FIG. 4 is a waveform diagram illustrating an example of its operation. 5YNC...Synchronization separation circuit, PLL 1...Color subcarrier generation circuit, PLL2...Flywheel circuit, C0UN
T...Counter circuit, WIND...Window circuit, vC
O: Voltage controlled oscillator circuit, PD: Digital phase comparison circuit, TM: Timer circuit, N1-N3: Inverter circuit, G1: AND gate circuit Figure 1

Claims (1)

【特許請求の範囲】 1、録画信号に含まれるコピーガード信号を検出して、
それを表示させる機能を付加したことを特徴とするビデ
ィオ装置。 2、録画信号が記録される記憶媒体は磁気テープであり
、上記コピーガード信号は、垂直同期パルスの直後にお
ける1ないし複数の水平走査期間に挿入された擬似同期
パルスと白レベルとかからなる大振幅の信号であること
を特徴とする特許請求の範囲第1項記載のビディオ装置
。 3、上記コピーガード信号の検出は、色副搬送波を入力
パルスとしてフライホイールPLL回路で再生された水
平同期信号によりその計数動作を開始するカウンタ回路
の出力信号に基づいてコピーガード信号が挿入されたタ
イミングに対応した制御信号を形成し、それと同期分離
回路の出力信号とからコピーガード信号の有無を判定す
るものであることを特徴とする特許請求の範囲第2項記
載のビディオ装置。
[Claims] 1. Detecting a copy guard signal included in a recording signal,
A video device characterized by having an added function to display it. 2. The storage medium on which the recording signal is recorded is a magnetic tape, and the copy guard signal has a large amplitude consisting of a white level and a pseudo sync pulse inserted in one or more horizontal scanning periods immediately after the vertical sync pulse. 2. The video apparatus according to claim 1, wherein the video signal is a signal of: 3. The above copy guard signal is detected by inserting the copy guard signal based on the output signal of the counter circuit which starts its counting operation by the horizontal synchronization signal reproduced by the flywheel PLL circuit using the color subcarrier as an input pulse. 3. The video apparatus according to claim 2, wherein a control signal corresponding to timing is formed, and presence or absence of a copy guard signal is determined based on the control signal and an output signal of a synchronization separation circuit.
JP63186077A 1988-07-26 1988-07-26 Video device Pending JPH0235661A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63186077A JPH0235661A (en) 1988-07-26 1988-07-26 Video device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63186077A JPH0235661A (en) 1988-07-26 1988-07-26 Video device

Publications (1)

Publication Number Publication Date
JPH0235661A true JPH0235661A (en) 1990-02-06

Family

ID=16181980

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63186077A Pending JPH0235661A (en) 1988-07-26 1988-07-26 Video device

Country Status (1)

Country Link
JP (1) JPH0235661A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04103353U (en) * 1991-01-14 1992-09-07 株式会社船井電機研究所 Input switching device for recording/playback equipment
JPH054356U (en) * 1991-06-27 1993-01-22 三洋電機株式会社 Image quality switching device
US6749703B2 (en) 2001-12-28 2004-06-15 Ykk Corporation Ultrasonic welding method and apparatus for welding reinforcing tape piece to fastener tape

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04103353U (en) * 1991-01-14 1992-09-07 株式会社船井電機研究所 Input switching device for recording/playback equipment
JPH054356U (en) * 1991-06-27 1993-01-22 三洋電機株式会社 Image quality switching device
US6749703B2 (en) 2001-12-28 2004-06-15 Ykk Corporation Ultrasonic welding method and apparatus for welding reinforcing tape piece to fastener tape

Similar Documents

Publication Publication Date Title
JPH07110047B2 (en) Horizontal sync signal separation circuit
US5036508A (en) Spindle servo unit for disk playing device
US5164838A (en) Time base error signal generating apparatus
JPH0235661A (en) Video device
JPS5989038A (en) Phase locked loop circuit
JPH09182029A (en) Jitter reduction circuit
JPH0562367A (en) Data reproducing device
JP3230527B2 (en) Video signal sync separator
JP2699692B2 (en) PLL circuit
JP3283790B2 (en) On-screen display circuit
KR100205291B1 (en) Control circuit for digital voice signal reproduction in a laser disc player
KR910000648B1 (en) Stopping circuit of video display and sound in case of reproducing end for digital vtr
JPS6366118B2 (en)
JPH03245679A (en) Gate method for horizontal synchronizing signal
JPH0453099Y2 (en)
JPH11308481A (en) Vertical synchronizing signal separating circuit from television signal
JPH08140058A (en) Skew correction device
KR960014400B1 (en) Cdg player
JP3239437B2 (en) Horizontal sync signal detection circuit
KR0151276B1 (en) Method and apparatus for detecting tape mode in vcr
JPS62239686A (en) Time base correction circuit for magnetic recording and reproducing device
JP2007036320A (en) Horizontal synchronizing signal output circuit and video reproducer
JPH07226860A (en) Pll circuit
JPH05300470A (en) Clock signal generation circuit
JPS583433B2 (en) TV show