JPH02299469A - Input voltage automatic change-over ac-dc converter - Google Patents

Input voltage automatic change-over ac-dc converter

Info

Publication number
JPH02299469A
JPH02299469A JP11514989A JP11514989A JPH02299469A JP H02299469 A JPH02299469 A JP H02299469A JP 11514989 A JP11514989 A JP 11514989A JP 11514989 A JP11514989 A JP 11514989A JP H02299469 A JPH02299469 A JP H02299469A
Authority
JP
Japan
Prior art keywords
circuit
voltage
volts
input terminal
fet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11514989A
Other languages
Japanese (ja)
Inventor
Kenichi Eguchi
憲一 江口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BORUGEN DENKI KK
Original Assignee
BORUGEN DENKI KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BORUGEN DENKI KK filed Critical BORUGEN DENKI KK
Priority to JP11514989A priority Critical patent/JPH02299469A/en
Publication of JPH02299469A publication Critical patent/JPH02299469A/en
Pending legal-status Critical Current

Links

Landscapes

  • Rectifiers (AREA)
  • Power Conversion In General (AREA)

Abstract

PURPOSE:To simplify a circuit by making it possible to have an output terminal to obtain the voltage of DC 2V volt when the voltage of AC V volt or 2V volt is applied to an input terminal. CONSTITUTION:When an input voltage is AC 100 volt, a double voltage rectifier circuit is constituted of a phase charging a capacitor CA and a phase charging a capacitor CB to obtain DC 200 volt. When an input voltage is AC 200 volt, both phases together charge the capacitor CA and capacitor CB in the same direction to obtain DC 200 volt. A voltage monitor circuit 7 always monitors the input voltage, a gate circuit of a switching element is operated when the input voltage is 100 volt, and the double voltage rectifier circuit is formed. When the input voltage is AC 200 volt, a gate circuit 9 of the switching element is not operated, so that such a circuit as AC 200 volt is rectified into DC 200 volt as it is.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、入力電圧が交流Vボルトあるいは2■ボルト
(たとえば、V=100ボルト)のいずれの場合にも、
出力に所望のDC2Vボルトを自動的に得られる入力電
圧自動切換AC−DCC一式−タに関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention can be applied to any case where the input voltage is AC V volts or 2 volts (for example, V=100 volts).
This invention relates to an AC-DCC complete set of input voltage automatic switching which can automatically obtain a desired DC 2V volt at the output.

〔従来の技術〕[Conventional technology]

従来、100ボルトまたは200ボルトの交流入力電圧
に対して、200ボルトの直流電圧を自動的に得る入力
端子自動切換AC−DCコンバータがある。この入力電
圧自動切換AC−DCC一式−タにおけるスイッチング
素子には、トライアックが使用されていた。トライアッ
クには、保持電流以下にならないと○FFL、ない性質
があるため、瞬停に対して遅れるという問題があった。
Conventionally, there is an input terminal automatic switching AC-DC converter that automatically obtains a DC voltage of 200 volts in response to an AC input voltage of 100 volts or 200 volts. A triac was used as a switching element in this automatic input voltage switching AC-DCC set. Since triacs have the property of not being able to operate at FFL unless the current falls below the holding current, there is a problem that there is a delay in response to instantaneous power outages.

トライアックの駆動は、電流制御であるため、特別の駆
動回路を電源から得なければならない。
Since the drive of the triac is current controlled, a special drive circuit must be obtained from the power supply.

そのためには、電源電圧を降圧する変圧器あるいは損失
の大きい抵抗を使用しなければならないという問題があ
った。
For this purpose, there was a problem in that a transformer or a resistor with large loss had to be used to step down the power supply voltage.

このような問題を解決した従来例を第4図に示す。A conventional example that solved this problem is shown in FIG.

符号10.10′は入力端子で、この間にACl 00
/200ボルトが入力する。Dlは電源用整流器、D2
は制御回路用整流器である。Q1およびQ2は寄生ダイ
オードDPIおよびDP2をそれぞれ有するパワーMO
3−FETである。CAおよびCBはコンデンサで、出
力端子11および11′の間に設けられ、コンデンサC
AとコンデンサCBとの接続部と入力端子11′との間
に前記FET−Q1およびFET−Q2が接続されてい
る。12は電圧監視回路で、入力電圧としてAC100
ボルトかあるいは200ボルトかを監視し、入力電圧が
AC100ボルトを検出した場合には、スイッチ駆動回
路13を駆動する。スイッチ駆動回路13の駆動により
スイッチ14がONするため、AC100ボルトを変圧
器15で降圧してコンデンサ16に蓄えられていた電荷
がFET−Q1およびFET−Q2のゲート−ソース間
に与えられる。この結果、FET−Q1およびFET−
Q2は交互にONする。
Reference numerals 10 and 10' are input terminals, during which ACl 00
/200 volts input. Dl is a power rectifier, D2
is a rectifier for control circuits. Q1 and Q2 are power MOs with parasitic diodes DPI and DP2 respectively
It is a 3-FET. CA and CB are capacitors provided between output terminals 11 and 11', and capacitor C
The FET-Q1 and FET-Q2 are connected between the connection point between A and the capacitor CB and the input terminal 11'. 12 is a voltage monitoring circuit, which inputs AC100 as the input voltage.
It monitors whether the input voltage is AC 100 volts or 200 volts, and drives the switch drive circuit 13 when the input voltage is detected to be AC 100 volts. Since the switch 14 is turned on by driving the switch drive circuit 13, the AC 100 volts is stepped down by the transformer 15 and the charge stored in the capacitor 16 is applied between the gate and source of FET-Q1 and FET-Q2. As a result, FET-Q1 and FET-
Q2 is turned on alternately.

このような構成の入力電圧自動切換AC−DCC一式−
タにおいて、入力端子10および10′にAC100ボ
ルトが人力したとする。AC100ボルトは整流器DI
により整流されてコンデンサCAを第4図図示の極性に
充電する。
A complete set of input voltage automatic switching AC-DCC with this configuration.
Assume that 100 volts of AC is applied manually to the input terminals 10 and 10' of the computer. AC100 volts is rectifier DI
4, and charges the capacitor CA to the polarity shown in FIG.

一方、AC100ボルトは整流器D2により整流されて
制御回路の電源になる。そして、電圧監視回路12は、
入力から100ボルトが与えられていることを検出して
、スイッチ駆動回路13を駆動する。スイッチ駆動回路
13の駆動によりスイッチ14がONする。また、入力
電圧AC100ボルトを変圧器15により降圧してコン
デンサ16を充電する。このコンデンサ16に充電され
ている電圧は、前記スイッチ14のONによりFET−
Q1およびFET−Q2のゲート−ソース間に加えられ
、FET−Q1およびFET−Q2は交互にONする。
On the other hand, the AC 100 volts is rectified by the rectifier D2 and becomes a power source for the control circuit. Then, the voltage monitoring circuit 12
It detects that 100 volts are applied from the input and drives the switch drive circuit 13. The switch 14 is turned on by driving the switch drive circuit 13. Further, the input voltage AC 100 volts is stepped down by the transformer 15 to charge the capacitor 16 . When the switch 14 is turned on, the voltage charged in the capacitor 16 is applied to the FET-
It is applied between the gate and source of Q1 and FET-Q2, and FET-Q1 and FET-Q2 are turned on alternately.

したがって、前記コンデンサCAの電荷は、FET−Q
2およびFET−Qlの寄生ダイオードDPIを通って
入力端子10′に戻る。
Therefore, the charge on the capacitor CA is
2 and returns to the input terminal 10' through the parasitic diode DPI of FET-Ql.

入力電圧が反対の相の時には、入力端子10′からFE
T−Q1およびFET−Q2の寄生ダイオード2を通り
、コンデンサCBを充電し、整流器D1を介して入力端
子10に戻る。
When the input voltage is in the opposite phase, the FE is connected from the input terminal 10'.
It passes through the parasitic diode 2 of T-Q1 and FET-Q2, charges the capacitor CB, and returns to the input terminal 10 via the rectifier D1.

このようにコンデンサCAとコンデンサCBとに充電さ
れた電荷の極性は同方向であるから、出力端子11およ
び11′には100ボルトの2倍の200ボルトが得ら
れる。
Since the polarities of the charges charged in the capacitors CA and CB are in the same direction, a voltage of 200 volts, which is twice 100 volts, is obtained at the output terminals 11 and 11'.

入力端子10および10′にAC200ボルトが入力し
た場合には、電圧監視回路12てこの電圧を検出してス
イッチ駆動回路13を駆動して、スイッチ14をOFF
にする。したがって、コンデンサ16に蓄積されている
電荷は、FET−Q1およびFET−Q2のゲート−ソ
ース間にかかることがないので、FET−Q1およびF
ET・Q2はOFFとなる。
When 200 volts AC is input to the input terminals 10 and 10', the voltage monitoring circuit 12 detects the lever voltage, drives the switch drive circuit 13, and turns off the switch 14.
Make it. Therefore, the charge accumulated in the capacitor 16 is not applied between the gates and sources of FET-Q1 and FET-Q2, so
ET/Q2 will be OFF.

この結果、入力端子10に入力した電圧は、整流器DI
−コンデンサCA−コンデンサCB−整流器D1を通り
入力端子10′に戻る。
As a result, the voltage input to the input terminal 10 is changed to the rectifier DI
- Capacitor CA - Capacitor CB - Return to input terminal 10' through rectifier D1.

入力端子10’に入力した電圧が反対の相の時には、入
力端子10′−整流器D1−コンデンサCA−コンデン
サCB−整流器D1を通り入力端子10に戻る。
When the voltage input to the input terminal 10' is of the opposite phase, it returns to the input terminal 10 through the input terminal 10', the rectifier D1, the capacitor CA, the capacitor CB, and the rectifier D1.

このようにしてAC200ボルトからDC200ボルト
が得られる。
In this way, 200 volts DC can be obtained from 200 volts AC.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかし、上記従来例におけるFET−Q1およびFET
−Q2のゲート回路は、交流入力電源を降圧する変圧器
および整流回路が必要であった。
However, FET-Q1 and FET in the above conventional example
-The gate circuit of Q2 required a transformer and a rectifier circuit to step down the AC input power supply.

また、電源の容景によって上記FETを変えた場合、ゲ
ートを駆動するゲート回路も変えなくてはならないとい
う問題があった。
Furthermore, if the FET is changed depending on the power source, there is a problem in that the gate circuit for driving the gate must also be changed.

本発明は、特別に変圧器および整流回路を必要としない
ゲート回路からなる入力端子自動切換AC−DCコンバ
ータを提供することを目的とする。
SUMMARY OF THE INVENTION An object of the present invention is to provide an AC-DC converter that automatically switches input terminals and includes a gate circuit that does not require a transformer or a rectifier circuit.

ま、た、本発明は、ゲート回路の電源を制御回路の電源
と共通にした入力電圧自動切換AC−DCコンバータを
提供することを目的とする。
Another object of the present invention is to provide an AC-DC converter with automatic input voltage switching in which the power source of the gate circuit is shared with the power source of the control circuit.

さらに、本発明は、FETに寄生する寄生ダイオードを
巧みに利用して回路を簡単化した入力電圧自動切換AC
−DCコンバータを提供することを目的とする。
Furthermore, the present invention provides an input voltage automatic switching AC with a simplified circuit by skillfully utilizing a parasitic diode parasitic to a FET.
- The purpose is to provide a DC converter.

〔課題を解決するための手段〕[Means to solve the problem]

前記目的を達成するために、本発明は、交流Vボルトの
入力において、入力端子1−整流器DA−コンデンサC
A−FET−Q2−FET−Qlの寄生ダイオードDP
I−入力端子2を形成する回路と、入力端子2−FET
−Ql−FET−Q2の寄生ダイオードDP2−コンデ
ンサCB−W流器DD−入力端子1を形成する回路と、
が構成され、 交流2Vボルトの人力において、入力端子1−整流器D
A−コンデンサCA−コンデンサCB−整流器DC−入
力端子2を形成する回路と、入力端子2−整流器DB−
コンデンサCA−コンデンサCB−整流器DD−入力端
子1を形成する回路と、が構成され、 入力端子に交流Vボルトまたは2Vボルトの電圧が加え
られた場合に、出力端子に直流2Vボルトの電圧が得ら
れることを特徴とする。
To achieve the above object, the present invention provides, at the input of AC V volts, input terminal 1 - rectifier DA - capacitor C
Parasitic diode DP of A-FET-Q2-FET-Ql
I-Circuit forming input terminal 2 and input terminal 2-FET
-Ql-FET-Q2 parasitic diode DP2-capacitor CB-W current device DD-circuit forming input terminal 1;
is configured, and under human power of AC 2V volts, input terminal 1 - rectifier D
A - Capacitor CA - Capacitor CB - Rectifier DC - Circuit forming input terminal 2 and Input terminal 2 - Rectifier DB -
It consists of a capacitor CA - a capacitor CB - a rectifier DD - a circuit forming input terminal 1, and when a voltage of AC V volts or 2 V volts is applied to the input terminal, a voltage of DC 2 V volts is obtained at the output terminal. It is characterized by being

また、本発明は、入力端子に人力するVボルトまたは2
Vボルトを監視する電圧監視回路7と、当該電圧監視回
路?で検出されたVボルトが抵抗R4を介して入力され
、前記FET−Q1#よびFET−Q2の駆動用電圧を
発生するゲート回路9と、前記電圧監視回路で検出され
た2VボルトがFET−Q1およびFET−Q2をOF
Fするために前記ゲート回路9で発生する電圧を停止す
るためのスイッチ回路PC1とから構成する。
Further, the present invention also provides V volts or 2 V volts that are manually applied to the input terminals.
The voltage monitoring circuit 7 that monitors V volts and the voltage monitoring circuit? The V volts detected by the gate circuit 9 are inputted via the resistor R4 to generate a voltage for driving the FET-Q1# and FET-Q2, and the 2V volts detected by the voltage monitoring circuit are input to the gate circuit 9, which generates a driving voltage for the FET-Q1# and FET-Q2. and FET-Q2 OF
It is composed of a switch circuit PC1 for stopping the voltage generated in the gate circuit 9 in order to perform F.

さらに、本発明は、前記スイッチ回路にヒステリシス回
路を付加するように構成する。
Furthermore, the present invention is configured such that a hysteresis circuit is added to the switch circuit.

〔作  用〕[For production]

本発明のような構成の入力端子自動切換AC−DCコン
バータでは、入力電圧AC100ボルトの場合、コンデ
ンサCAを充電する相とコンデンサCBを充電する相と
により倍圧整流回路を形成してDC200ボルトを得る
In the input terminal automatic switching AC-DC converter configured as in the present invention, when the input voltage is 100 volts AC, a voltage doubler rectifier circuit is formed by the phase that charges the capacitor CA and the phase that charges the capacitor CB to convert the input voltage to 200 volts DC. obtain.

入力電圧AC200ボルトの場合、上記両相共にコンデ
ンサCAおよびコンデンサCBを同時に同方向に充電し
てDC200ボルトが得られる。
In the case of an input voltage of 200 volts AC, 200 volts DC can be obtained by simultaneously charging capacitors CA and CB in the same direction in both phases.

また、電圧監視回路が常に入力電圧を監視しており、入
力電圧が100ボルトの場合には、スイッチング素子の
ゲート回路を動作させるようにし、上記倍圧整流回路を
形成する。
Further, the voltage monitoring circuit constantly monitors the input voltage, and when the input voltage is 100 volts, the gate circuit of the switching element is operated to form the voltage doubler rectifier circuit.

入力電圧がAC200ボルトの場合には、スイッチング
素子のゲート回路を動作しないようにして、AC200
ボルトがそのままDC200ボルトに整流されるような
回路を形成する。
When the input voltage is 200 volts AC, the gate circuit of the switching element is disabled and the input voltage is 200 volts AC.
A circuit is formed in which the volt is directly rectified to 200 volts DC.

さらに、スイッチング回路のチャタリングが生じないよ
うにヒステリシス回路あるいは抵抗の付加によって回路
安定化を計っている。
Furthermore, the circuit is stabilized by adding a hysteresis circuit or a resistor to prevent chattering in the switching circuit.

〔実 施 例〕〔Example〕

本発明の一実施例を第1図ないし第3図を参照しつつ説
明する。第1図は本発明における一実施例説明図、第2
図は本発明におけるAC100V入力時の動作原理説明
図、第3図は本発明におけるAC200V入力時の動作
原理説明図を示す。
An embodiment of the present invention will be described with reference to FIGS. 1 to 3. Fig. 1 is an explanatory diagram of one embodiment of the present invention;
The figure shows a diagram explaining the principle of operation when inputting AC 100V in the present invention, and FIG. 3 shows a diagram explaining the principle of operation when inputting AC 200V in the present invention.

図において、符号1および2は入力端子、3および4は
出力端子、5は電源整流回路、6は制御電源整流回路、
7は抵抗R1およびR2、ツェナーダイオードZDIお
よびZD2により電圧監視回路を形成している。8はト
ランジスタTrおよび抵抗R3によりスイッチ駆動回路
を形成している。PCIは前記スイッチ駆動回路8によ
り駆動されるホトカブラ。抵抗R4は制御電源整流回路
6の電圧を降圧する抵抗、抵抗R4’はスイッチング素
子と制御回路との共通端子に挿入されたバランス抵抗で
ある。9はツェナーダイオードZD3、コンデンサC1
および抵抗5の並列回路からなるゲート回路を構成する
。なお、図示符号のFET−Ql、DPI、FET−Q
2、DP2、CASCBは第4図図示従来例と対応して
いる。
In the figure, numerals 1 and 2 are input terminals, 3 and 4 are output terminals, 5 is a power supply rectifier circuit, 6 is a control power supply rectifier circuit,
7 forms a voltage monitoring circuit with resistors R1 and R2 and Zener diodes ZDI and ZD2. A switch drive circuit 8 is formed by a transistor Tr and a resistor R3. PCI is a photocoupler driven by the switch drive circuit 8. The resistor R4 is a resistor that steps down the voltage of the control power rectifier circuit 6, and the resistor R4' is a balance resistor inserted into a common terminal between the switching element and the control circuit. 9 is Zener diode ZD3, capacitor C1
A gate circuit is constituted by a parallel circuit of a resistor 5 and a resistor 5. In addition, the illustrated symbols FET-Ql, DPI, FET-Q
2, DP2, and CASCB correspond to the conventional example shown in FIG.

このような構成において、先ず入力端子1.2にAC1
00ボルトが入力した場合を第2図にしたがって説明す
る。
In such a configuration, first, AC1 is connected to input terminal 1.2.
The case where 00 volts is input will be explained with reference to FIG.

第2図(イ)図示のごとく、AC100ボルトは、制御
電源整流回路6の整流器Daで整流されるが、この電圧
ではトランジスタTrを駆動できずに、抵抗R4で降圧
されてゲート回路9に入る。
As shown in FIG. 2 (A), 100 volts AC is rectified by the rectifier Da of the control power rectifier circuit 6, but this voltage cannot drive the transistor Tr and is stepped down by the resistor R4 and enters the gate circuit 9. .

ゲート回路9はコンデンサCI、ツェナーダイオードz
3および抵抗R5により電源回路のスイッチング素子Q
1およびQ2を駆動するゲート電圧を発生する。この時
、コンデンサC1と抵抗R5との時定数により瞬停があ
っても、瞬停の回復後にスイッチング素子Q1.02を
駆動させるゲート電圧を保つことができる。
Gate circuit 9 includes capacitor CI and Zener diode Z
3 and resistor R5 to switch the switching element Q of the power supply circuit.
1 and Q2. At this time, even if there is an instantaneous power outage due to the time constant of the capacitor C1 and the resistor R5, the gate voltage that drives the switching element Q1.02 can be maintained after the instantaneous power outage is recovered.

ゲート回路9のゲート電圧によりFET−Q2がONす
るので、AC100ボルトの入力電圧は、入力端子1−
電源整流回路5の整流器DA−コンデンサCA−FET
−Q2−FET−Qlの寄生ダイオードDPI−入力端
子2に戻る回路を形成する。
Since FET-Q2 is turned on by the gate voltage of the gate circuit 9, the input voltage of 100 volts AC is applied to the input terminal 1-
Rectifier DA-Capacitor CA-FET of power rectifier circuit 5
-Q2-FET-Ql parasitic diode DPI- forms a circuit returning to input terminal 2;

入力端子1に反対極性の電圧がかかった場合には、第2
図(ロ)図示のごとく、入力端子2の電圧は、制御電源
整流回路6の整流器Dbで整流された後に抵抗R4で電
圧が落とされ、ゲート回路9のコンデンサC1を充電し
て抵抗R4’Jよび整流器Ddを通り入力端子1に戻る
。この時、スイッチング素子FET−QlはONするの
で、AC100ボルトの入力電圧は、入力端子2−FE
T−Ql−FET−Q2の寄生ダイオードDP2−コン
デンサCB−電源整流回路5の整流器DD−入力端子1
に戻る回路を形成する。
If a voltage of opposite polarity is applied to input terminal 1, the second
As shown in Figure (b), the voltage at the input terminal 2 is rectified by the rectifier Db of the control power rectifier circuit 6, and then the voltage is dropped by the resistor R4. and returns to input terminal 1 through rectifier Dd. At this time, the switching element FET-Ql is turned on, so the input voltage of AC 100 volts is applied to the input terminal 2-FE.
Parasitic diode DP2 of T-Ql-FET-Q2 - Capacitor CB - Rectifier DD of power supply rectifier circuit 5 - Input terminal 1
form a circuit that returns to .

以上のようにコンデンサCAおよびコンデンサCBには
、同方向の電荷が蓄積されるので倍圧整流となり出力端
子3.4にDC200ボルトの電圧が出力される。
As described above, charges in the same direction are accumulated in the capacitors CA and CB, so that voltage doubler rectification is performed and a voltage of 200 volts DC is outputted to the output terminal 3.4.

次に、入力端子に200ボルトが入力する場合を第1図
および第3図にしたがって説明する。
Next, the case where 200 volts is input to the input terminal will be explained with reference to FIGS. 1 and 3.

入力端子1および2に何れの極性の電圧が加わっても制
御回路電源6で整流された電圧は、抵抗R1とツェナー
ダイオードZ’DIおよびZD2により分割されてトラ
ンジスタTrのベースニ加わる。すなわち、これらの抵
抗とツェナーダイオードとで電圧を監視し、200ボル
トを検出した場合、トランジスタTrのベースにかかる
電圧がトランジスタTrをONするに適した電圧になる
ように設計しておく。トランジスタTrがONすると、
トランジスタTrを介してホトカブラPC1の光ダイオ
ードに電流が流れる。これにより光ダイオードが発光し
て、ホトカブラPCIの受光素子に電流が流れる。この
結果、ゲート回路9はショート状態になり電源回路のス
イッチング素子Q1およびQ2はOFFとなる。
No matter which polarity of voltage is applied to input terminals 1 and 2, the voltage rectified by control circuit power supply 6 is divided by resistor R1 and Zener diodes Z'DI and ZD2 and applied to the base of transistor Tr. That is, the voltage is monitored by these resistors and the Zener diode, and the design is such that when 200 volts is detected, the voltage applied to the base of the transistor Tr becomes a voltage suitable for turning on the transistor Tr. When the transistor Tr turns on,
A current flows through the photodiode of the photocoupler PC1 via the transistor Tr. This causes the photodiode to emit light, and current flows through the photodetector of the photocoupler PCI. As a result, the gate circuit 9 becomes short-circuited and the switching elements Q1 and Q2 of the power supply circuit are turned off.

したがって、入力端子1にAC200ボルトが加わった
場合には、第3図(イ)図示のごとく、入力端子1−制
御電源整流回路6の整流器Da−ミー抵抗R4−ホトカ
プラI−抵抗R4’−整流器Dc−入力端子2の回路が
形成されて、スイッチング素子FET−02はOFFす
る。この結果、電源回路は、入力端子1−電源整流回路
5の整流器DA−コンデンサCA−コンデンサCB−整
流器DC−入力端子2となり出力端子3.4にDC20
0ボルトが出力する。
Therefore, when 200 volts AC is applied to the input terminal 1, as shown in FIG. A circuit of Dc-input terminal 2 is formed, and switching element FET-02 is turned off. As a result, the power supply circuit is input terminal 1 - rectifier DA of power supply rectifier circuit 5 - capacitor CA - capacitor CB - rectifier DC - input terminal 2, and output terminal 3.4 has DC20
Outputs 0 volts.

また、入力端子1に前記と反対の極性の電圧AC200
ボルトが加わった場合には、第3図(ロ)図示のごとく
、入力端子2−制御電源整流回路6の整流器Db−抵抗
R4−ホトカプラPCI−抵抗R4’−整流器Dd−入
力端子1の回路を形成して、スイッチング素子FET−
QlはOFFする。この結果、電源回路は、入力端子2
−電源整流回路5の整流器DB−コンデンサCA−コン
デンサCB−整流器DD−入力端子1となり出力端子3
.4にDC200ボルトが出力する。
In addition, a voltage AC200 of the opposite polarity to the above is applied to input terminal 1.
When a voltage is applied, the circuit of input terminal 2 - rectifier Db of control power supply rectifier circuit 6 - resistor R4 - photocoupler PCI - resistor R4' - rectifier Dd - input terminal 1 is connected as shown in FIG. forming a switching element FET-
Ql is turned off. As a result, the power supply circuit
- Rectifier DB of power supply rectifier circuit 5 - Capacitor CA - Capacitor CB - Rectifier DD - Becomes input terminal 1 and output terminal 3
.. 4 outputs 200 volts DC.

以上のようにして、AC100ボルトあるいは200ボ
ルトが入力しても電源回路のスイッチング素子を0N1
0FFして、常に出力にDC200ボルトを得ることが
できる。しかし、制御回路におけるスイッチが切換電圧
付近でチャタリング動作を起こすことがある。このよう
な場合には、ヒステリシス回路をスイッチに付加するこ
とによりチャタリングを防止することができる。
As described above, even if AC 100 or 200 volts is input, the switching element of the power supply circuit will be set to 0N1.
OFF, you can always get 200 volts DC as an output. However, the switches in the control circuit may exhibit chattering behavior near the switching voltage. In such a case, chattering can be prevented by adding a hysteresis circuit to the switch.

以上、本発明の実施例を詳述したが、本発明は、前記実
施例に限定されるものではない。そして、特許請求の範
囲に記載された本発明を逸脱することがなければ、種々
の設計変更を行うことが可能である。
Although the embodiments of the present invention have been described in detail above, the present invention is not limited to the above embodiments. Various design changes can be made without departing from the scope of the invention as set forth in the claims.

たとえば、電源回路、スイッチング素子を制御するゲー
ト回路、ゲート回路を駆動するスイッチ回路およびスイ
ッチ回路を駆動する回路等は、本実施例以外に公知の回
路を使用できる。
For example, as the power supply circuit, the gate circuit that controls the switching element, the switch circuit that drives the gate circuit, the circuit that drives the switch circuit, and the like, other than the present embodiment, known circuits can be used.

〔発明の効果〕〔Effect of the invention〕

本発明によれば、制御回路の電源から抵抗によって電圧
を落とすだけで、ゲート回路の電源とすることができる
ので、電源回路のスイッチング素子を0N10FFする
ゲート回路に、交流入力電源を降圧するための特別の変
圧器および整流回路が必要でないだけでなく、ゲート回
路の電源を制御回路の電源と共通にできる。
According to the present invention, the power source for the control circuit can be used as the power source for the gate circuit by simply dropping the voltage through the resistor. Not only is no special transformer and rectifier circuit required, but the power supply for the gate circuit can be shared with the power supply for the control circuit.

また、本発明によれば、電源の容量によって上記FET
を変えた場合、制御回路およびゲート回路を変えずに抵
抗R4を変えるだけで良い。
Further, according to the present invention, the FET
When changing , it is sufficient to simply change the resistor R4 without changing the control circuit and gate circuit.

さらに、本発明によれば、電源回路のスイッチング素子
であるFETに寄生する寄生ダイオードを巧みに利用し
て回路を簡単化したので、電源スイッチング素子および
制御回路の損失が少なく、瞬断に対して影響がないよう
に動作する。
Furthermore, according to the present invention, the circuit is simplified by cleverly utilizing the parasitic diode parasitic to the FET, which is the switching element of the power supply circuit, so that the loss of the power supply switching element and the control circuit is small, and it is resistant to instantaneous power outages. It works as if it has no effect.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明における一実施例説明図、第2図は本発
明におけるAC100V入力時の動作原理説明図、第3
図は本発明におけるAC200V入力時の動作原理説明
図、第4図は従来例説明図である。 1.2・・・入力端子 3.4・・・出力端子 5・・・電源整流回路 6・・・制御電源整流回路 7・・・電圧監視回路 8・・・スイッチ駆動回路 9・・・ゲート回路 しり
Fig. 1 is an explanatory diagram of one embodiment of the present invention, Fig. 2 is an explanatory diagram of the operating principle at AC100V input in the present invention, and Fig. 3 is an explanatory diagram of an embodiment of the present invention.
The figure is a diagram illustrating the principle of operation when inputting AC 200 V in the present invention, and FIG. 4 is a diagram illustrating a conventional example. 1.2...Input terminal 3.4...Output terminal 5...Power rectifier circuit 6...Control power rectifier circuit 7...Voltage monitoring circuit 8...Switch drive circuit 9...Gate Circuit diagram

Claims (2)

【特許請求の範囲】[Claims] (1)交流Vボルトの入力において、 入力端子1−整流器DA−コンデンサCA−FET・Q
2−FET・Q1の寄生ダイオードDP1−入力端子2
を形成する回路と、 入力端子2−FET・Q1−FET・Q2の寄生ダイオ
ードDP2−コンデンサCB−整流器DD−入力端子1
を形成する回路と、 が構成され、 交流2Vボルトの入力において、 入力端子1−整流器DA−コンデンサCA−コンデンサ
CB−整流器DC−入力端子2を形成する回路と、 入力端子2−整流器DB−コンデンサCA−コンデンサ
CB−整流器DD−入力端子1を形成する回路と、 が構成され、 入力端子に交流Vボルトまたは2Vボルトの電圧が加え
られた場合に、出力端子に直流2Vボルトの電圧が得ら
れることを特徴とする入力電圧自動切換AC−DCコン
バータ。
(1) At the input of AC V volts, input terminal 1 - rectifier DA - capacitor CA - FET・Q
2-FET Q1 parasitic diode DP1-input terminal 2
Input terminal 2 - FET/Q1 - Parasitic diode DP2 of FET/Q2 - Capacitor CB - Rectifier DD - Input terminal 1
A circuit forming the input terminal 1, a circuit forming the input terminal 2, a circuit forming the input terminal 1, a rectifier DA, a capacitor CA, a capacitor CB, a rectifier DC, and a circuit forming the input terminal 2. CA - Capacitor CB - Rectifier DD - A circuit forming input terminal 1, and when a voltage of AC V volts or 2 V volts is applied to the input terminal, a voltage of DC 2 V volts is obtained at the output terminal. An input voltage automatic switching AC-DC converter characterized by:
(2)入力端子に入力するVボルトまたは2Vボルトを
監視する電圧監視回路7と、 当該電圧監視回路7で検出されたVボルトが抵抗R4を
介して入力され、前記FET・Q1およびFET・Q2
の駆動用電圧を発生するゲート回路9と、 前記電圧監視回路で検出された2VボルトがFET・Q
1およびFET・Q2をOFFするために前記ゲート回
路9で発生する電圧を停止するためのスイッチ回路PC
1と、 を備えたことを特徴とする請求項1記載の入力電圧自動
切換AC−DCコンバータ。
(2) A voltage monitoring circuit 7 that monitors V volts or 2V volts input to the input terminal, and the V volts detected by the voltage monitoring circuit 7 are inputted via a resistor R4, and the FET Q1 and FET Q2 are
A gate circuit 9 generates a driving voltage of
1 and a switch circuit PC for stopping the voltage generated in the gate circuit 9 to turn off FET Q2.
1. The input voltage automatic switching AC-DC converter according to claim 1, comprising:
JP11514989A 1989-05-10 1989-05-10 Input voltage automatic change-over ac-dc converter Pending JPH02299469A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11514989A JPH02299469A (en) 1989-05-10 1989-05-10 Input voltage automatic change-over ac-dc converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11514989A JPH02299469A (en) 1989-05-10 1989-05-10 Input voltage automatic change-over ac-dc converter

Publications (1)

Publication Number Publication Date
JPH02299469A true JPH02299469A (en) 1990-12-11

Family

ID=14655527

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11514989A Pending JPH02299469A (en) 1989-05-10 1989-05-10 Input voltage automatic change-over ac-dc converter

Country Status (1)

Country Link
JP (1) JPH02299469A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU755508B2 (en) * 1999-06-02 2002-12-12 Lg Electronics Inc. Automatic voltage conversion module

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5746675A (en) * 1980-09-01 1982-03-17 Tdk Corp Power circuit
JPS6343568A (en) * 1986-08-06 1988-02-24 Nippon Chemicon Corp Automatic ac-input switching circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5746675A (en) * 1980-09-01 1982-03-17 Tdk Corp Power circuit
JPS6343568A (en) * 1986-08-06 1988-02-24 Nippon Chemicon Corp Automatic ac-input switching circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU755508B2 (en) * 1999-06-02 2002-12-12 Lg Electronics Inc. Automatic voltage conversion module

Similar Documents

Publication Publication Date Title
US5847550A (en) Exit sign having a pulse switching tandem flyback voltage converter and a backup battery
EP1054504B1 (en) AC and DC input power supply
EP0487204B1 (en) Variable voltage regulator
US4500923A (en) Television receiver standby power supply
US5175474A (en) Power source for lighting apparatus
US4811185A (en) DC to DC power converter
US5245272A (en) Electronic control for series circuits
JPH07308065A (en) Power supply
JPH02299469A (en) Input voltage automatic change-over ac-dc converter
EP0978933A3 (en) DC-DC converter
JP2533115Y2 (en) Power supply
KR960003739Y1 (en) Source on/off control circuit
JP2675745B2 (en) AC / DC signal voltage switching device
JPS62284Y2 (en)
KR890001043Y1 (en) Conversion of ac power
JPH051962Y2 (en)
JP2735736B2 (en) Switching power supply
JP2771596B2 (en) Inverter
JP2928945B2 (en) DC power supply
KR100230187B1 (en) Lamp driving control apparatus of projection tv
JPH088705Y2 (en) Electric curtain drive circuit
JP2837734B2 (en) Supply power adjustment circuit
JPH0518286U (en) Switching Regulator
JPH11285255A (en) Power supply
KR970001897Y1 (en) A circuit for providing 220voltage power