JPH0227630Y2 - - Google Patents

Info

Publication number
JPH0227630Y2
JPH0227630Y2 JP14365183U JP14365183U JPH0227630Y2 JP H0227630 Y2 JPH0227630 Y2 JP H0227630Y2 JP 14365183 U JP14365183 U JP 14365183U JP 14365183 U JP14365183 U JP 14365183U JP H0227630 Y2 JPH0227630 Y2 JP H0227630Y2
Authority
JP
Japan
Prior art keywords
transistor
circuit
switching
signal
switching element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14365183U
Other languages
Japanese (ja)
Other versions
JPS6052729U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP14365183U priority Critical patent/JPS6052729U/en
Publication of JPS6052729U publication Critical patent/JPS6052729U/en
Application granted granted Critical
Publication of JPH0227630Y2 publication Critical patent/JPH0227630Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

【考案の詳細な説明】 本考案は、簡単な回路構成によつて自動選局時
のFM、AM各DX/LO切換が行われるようになさ
れたFM/AM電子同調受信機に関するものであ
る。
[Detailed description of the invention] The present invention relates to an FM/AM electronically tuned receiver that uses a simple circuit configuration to switch between FM and AM DX / LO during automatic tuning. be.

PLL周波数シンセサイザ機能が組み込まれて
自動選局(オートチユーニング)動作が可能なら
しめられたFM/AM電子同調受信機においては、
FM,AMチユーナ回路の同調回路素子として可
変容量ダイオードが用いられこれに対し所望放送
局の受信周波数に対応した同調制御電圧を加える
ことによつて自動的に所望放送局の選局が行われ
るように構成されている。またFM/AM電子同
調受信機にはAGC回路が備えられ、アンテナ入
力電界強度に応じて受信機の受信感度が調整され
るように構成されている。
In FM/AM electronically tuned receivers that incorporate a PLL frequency synthesizer function and are capable of automatic tuning,
A variable capacitance diode is used as a tuning circuit element in the FM/AM tuner circuit, and by applying a tuning control voltage corresponding to the receiving frequency of the desired broadcasting station, the desired broadcasting station is automatically selected. It is composed of The FM/AM electronically tuned receiver is also equipped with an AGC circuit, and is configured to adjust the reception sensitivity of the receiver according to the antenna input electric field strength.

このようなFM/AM電子同調受信機において
自動選局動作を行う場合は、アンテナ入力電界に
応じて受信信号を受信機の適当な回路段例えば中
間周波増幅段から取り出してマイコン等のコント
ローラに加え、コントローラには予め自動停止感
度レベル例えばDX停止感度レベルを設定してお
き、コントローラに一定範囲の周波数帯域内をス
キヤンさせた場合上記設定レベル以上の信号をシ
ークした時は自動的に選局動作を停止させるよう
になつている。
When performing automatic tuning operation in such an FM/AM electronically tuned receiver, the received signal is extracted from an appropriate circuit stage of the receiver, such as an intermediate frequency amplification stage, according to the antenna input electric field, and then added to a controller such as a microcomputer. , set the automatic stop sensitivity level on the controller in advance, such as the DX stop sensitivity level, and when the controller scans within a certain range of frequency bands, it will automatically select a station when it seeks a signal above the set level. It's starting to stop working.

ところでアンテナから入力される電界強度は時
間によつて変動し、例えば昼と夜とではかなりの
差が生じ一般に夜間においてはフエージング、ビ
ート、スプリアス等によつて昼以上の数の放送波
の受信が可能となる。このため夜間においては上
記設定レベルをより高い例えばLO停止感度レベ
ルとして設定し、昼以上に高い入力レベルの信号
のみを受信可能に構成することにより、より強い
受信信号のみを選局できるようにする。なお自動
選局動作は一般にアンテナ入力レベルが中、弱電
界の場合のみ可能であり、高電界においては高周
波増幅回路等の飽和特性のために動作不可能とな
る。
By the way, the electric field strength input from the antenna fluctuates with time, and there is a considerable difference between day and night, and generally, at night, due to fading, beats, spurious, etc., it is difficult to receive more broadcast waves than during the day. becomes possible. For this reason, at night, by setting the above setting level to a higher level, such as the L O stop sensitivity level, and configuring the system to receive only signals with a higher input level than during the day, it is possible to tune only to stronger received signals. do. Note that the automatic channel selection operation is generally possible only when the antenna input level is medium or weak in the electric field, and becomes inoperable in the high electric field due to the saturation characteristics of the high frequency amplification circuit and the like.

上記DXからLOへの自動停止感度レベルの切換
えは各切換信号に応じてFM、AMチユーナ回路
の利得を制御することによつて行われる。
The automatic stop sensitivity level switching from DX to LO is performed by controlling the gains of the FM and AM tuner circuits in accordance with each switching signal.

第1図は従来のFM/AM電子同調受信機の特
にチユーナ部を示すもので、AはFMチユーナ回
路、BはAMチユーナ回路、Q1〜Q5はトランジ
スタ、D1〜D6はダイオード、RA,RB,RC,Rd
Ry,R1,R2は抵抗、C1〜C3,CA,CB,CT,Cy
キヤパシタ、L1〜L3,LXはインダクタ、VRはボ
リユームである。またT1はアンテナ入力端子、
T2はDX/LO切換信号入力端子、VTは同調制御電
圧、VCCは電源電圧、A1はAM用AGCアンプ、S1
およびS2は各々FMおよびAMのミキサー段以下
の後段回路を示すものである。
Figure 1 shows the tuner section of a conventional FM/AM electronic tuning receiver, where A is the FM tuner circuit, B is the AM tuner circuit, Q1 to Q5 are transistors, D1 to D6 are diodes, R A , R B , R C , R d ,
R y , R 1 , and R 2 are resistors, C 1 to C 3 , C A , C B , C T , and Cy are capacitors, L 1 to L 3 and L X are inductors, and V R is a volume. Also, T1 is the antenna input terminal,
T 2 is the D X /L O switching signal input terminal, V T is the tuning control voltage, V CC is the power supply voltage, A 1 is the AM AGC amplifier, S 1
and S 2 indicate the downstream circuits below the FM and AM mixer stages, respectively.

トランジスタQ1はデユアルゲートFETから成
りFM用高周波増幅回路として動作し、第1ゲー
トG1にはアンテナからのFM入力信号が加えら
れ、第2ゲートG2にはAGC電圧が加えられて利
得を制御する。トランジスタQ2はFETから成り
AM用高周波増幅回路として動作し、ゲートGに
はAM入力信号が加えられる。トランジスタQ3
Q5はNPN型トランジスタから成りいずれもスイ
ツチング動作を行う。このうちQ3はAM用AGC
スイツチングトランジスタとして働き、Q4,Q5
はDX/LO切換用トランジスタで各々FMおよび
AMDX/LO切換信号により制御されてスイツチ
ング動作を行う。ダイオードD1〜D3は可変容量
ダイオードから成り、ダイオードD1はインダク
タL1と共にFM用アンテナ同調回路を構成し、ダ
イオードD2はインダクタL3と共にFM用高周波同
調回路を構成し、またダイオードD3はキヤパシ
タCT、インダクタLXと共にAM用高周波同調回路
を構成している。
Transistor Q 1 consists of a dual gate FET and operates as a high frequency amplifier circuit for FM. The FM input signal from the antenna is applied to the first gate G 1 , and the AGC voltage is applied to the second gate G 2 to adjust the gain. Control. Transistor Q 2 consists of FET
It operates as an AM high-frequency amplifier circuit, and an AM input signal is applied to the gate G. Transistor Q 3 ~
Q5 consists of an NPN type transistor, and both perform switching operations. Of these, Q 3 is AGC for AM
Works as a switching transistor, Q 4 , Q 5
are the D X /L O switching transistors, respectively for FM and
The switching operation is controlled by the AMD X /L O switching signal. Diodes D 1 to D 3 are variable capacitance diodes, diode D 1 constitutes an FM antenna tuning circuit together with inductor L 1 , diode D 2 constitutes an FM high frequency tuning circuit together with inductor L 3 , and diode D 3 constitutes an AM high frequency tuning circuit together with a capacitor CT and an inductor LX .

ダイオードD4,D5はAMAGC電圧整流用であ
り、抵抗R1,R2、キヤパシタC1,C2は平滑回路
を構成し、これから得られた直流電圧はダイオー
ドD6を介して上記スイツチングトランジスタQ3
に加えられる。
Diodes D 4 and D 5 are for AMAGC voltage rectification, resistors R 1 and R 2 and capacitors C 1 and C 2 constitute a smoothing circuit, and the DC voltage obtained from these is connected to the above switching circuit via diode D 6. transistor Q 3
added to.

以上の構成において、受信機の自動選局動作を
行う時コントローラを操作して先ずFMチユーナ
回路を動作させてLOポジシヨンに自動停止感度
レベルを設定したとすると、端子T2にはコント
ローラHレベルの信号が加えられる。これにより
トランジスタQ4はオンするのでFETQ1の第2ゲ
ートG2は抵抗RAを介して接地されるので、それ
まで後段回路S1のミキサー段等からこのG2に加
えられていたAGC電圧(ゲートバイアス電圧)
は、この抵抗RAによつて分圧された分のみが加
えられるようになる。この結果AGC電圧は減少
するのでFETQ1の利得は減少し、第2図のよう
に第1ゲートG1に加えられるFM入力信号は−α
(dB)減衰されるように制御される。したがつて
このようなLO時でのFM入力信号に対する利得の
減衰といることは、見かけ上自動停止感度レベル
をアツプしたことに相当する。換言すれば、自動
停止感度レベルはDXに設定されていても、LO
切換えることによりAGCが働いて利得が減衰さ
れる結果、実効的にLO自動停止感度レベル以上
の強い信号のみが受信されるようになる。
In the above configuration, when performing the automatic tuning operation of the receiver, if the controller is operated to first operate the FM tuner circuit and set the automatic stop sensitivity level to the L O position, then the controller H level is connected to terminal T2 . signal is added. This turns on the transistor Q4 , and the second gate G2 of FETQ1 is grounded via the resistor R A , so that the AGC voltage that was previously applied to G2 from the mixer stage of the subsequent circuit S1 , etc. (gate bias voltage)
only the voltage divided by this resistor R A is added. As a result, the AGC voltage decreases, so the gain of FETQ 1 decreases, and the FM input signal applied to the first gate G 1 becomes -α as shown in Figure 2.
(dB) attenuated. Therefore, such attenuation of the gain with respect to the FM input signal during the L O mode corresponds to an apparent increase in the automatic stop sensitivity level. In other words , even if the auto -stop sensitivity level is set to D will be received.

なおこの時トランジスタQ5もオンするがベー
ス抵抗RCが高く(20〜30kΩ)選ばれるので、
AM側には全く影響を与えない。
At this time, transistor Q5 is also turned on, but the base resistance R C is selected to be high (20 to 30 kΩ), so
It has no effect on the AM side at all.

次にAMチユーナ回路を動作させてコントロー
ラを操作してLOポジシヨンに自動停止感度レベ
ルを設定したとすると、端子T2にはコントロー
ラからHレベルの信号が加えられる。これにより
トランジスタQ5はオンするので、AM高周波同調
回路のXB点の信号ラインはキヤパシタC3,ボリ
ユームVR、Q5のC−Eを介して接地され、信号
電圧は減衰される。この結果FETQ2の利得は減
少されるので上記FMチユーナ回路の場合と同様
に自動停止感度レベルは見かけ上アツプされるよ
うになる。なおこの時トランジスタQ4もオンす
るがベース抵抗RBが高く(20〜30kΩ)選ばれる
のでFM側には全く影響を与えない。
Next, if we operate the AM tuner circuit and operate the controller to set the automatic stop sensitivity level in the L O position, an H level signal is applied from the controller to terminal T2 . This turns on the transistor Q5 , so that the signal line at point XB of the AM high frequency tuning circuit is grounded via the capacitor C3 , the volume VR , and C-E of Q5 , and the signal voltage is attenuated. As a result, the gain of FETQ 2 is reduced, so that the automatic stop sensitivity level appears to be increased as in the case of the FM tuner circuit described above. At this time, transistor Q4 is also turned on, but since the base resistance R B is selected to be high (20 to 30 kΩ), it does not affect the FM side at all.

このような、自動選局動作中、弱電界レベルで
はAM用AGCアンプA1およびこれに接続された
平滑回路から得られる電圧レベルは小さいためト
ランジスタQ3はオフされている。一方高電界レ
ベルにおいては上記電圧レベルは高くなるためト
ランジスタQ3はオンし、AM入力信号を接地させ
て減衰させるのでFETQ2の利得は大幅に減少さ
れる。特にAMの場合には高電界レベルでは大き
なアンテナ入力が加えられるので、特にこのトラ
ンジスタQ3を設けて大入力に対応させるように
している。
During such an automatic channel selection operation, the voltage level obtained from the AM AGC amplifier A1 and the smoothing circuit connected thereto is small at a weak electric field level, so the transistor Q3 is turned off. On the other hand, at high electric field levels, the voltage level becomes high and transistor Q 3 turns on, grounding and attenuating the AM input signal, so the gain of FET Q 2 is significantly reduced. Particularly in the case of AM, a large antenna input is applied at high electric field levels, so this transistor Q3 is specifically provided to handle the large input.

ところで以上のような従来のFM/AM電子同
調受信機においては、DX/LO切換用トランジス
タとしてFM、AMチユーナ回路に別々に設けて
おり、またこれらに加えて抵抗、キヤパシタを必
要とするため回路部品が多くなつてコストアツプ
が避けられない欠点があつた。このため第1図に
おいてトランジスタQ4,Q5を共通化する試みが
なされたが、FM、AMチユーナ回路がインピー
ダンスの関係で相互に影響し合うのが避けられな
い問題があつた。
By the way, in the conventional FM/AM electronically tuned receiver as described above, the FM and AM tuner circuits are provided with separate DX / LO switching transistors, and in addition to these, resistors and capacitors are required. As a result, the number of circuit components increases, resulting in an unavoidable increase in costs. For this reason, an attempt was made to make the transistors Q 4 and Q 5 common in FIG. 1, but there was a problem that the FM and AM tuner circuits inevitably influenced each other due to impedance.

本考案は以上の問題に対処してなされたもの
で、DX/LO切換用トランジスタをFM、AM共通
化しさらにそのトランジスタをAM用AGCスイ
ツチング用としても兼用させるように構成して従
来欠点を除去するようにしたFM/AM電子同調
受信機を提供することを目的とするものである。
以下図面を参照して本考案実施例を説明する。
The present invention was developed in response to the above problems, and it overcomes the drawbacks of the conventional transistor by making the DX /L O switching transistor common for FM and AM, and by configuring the transistor to also be used for AM AGC switching. The object of the present invention is to provide an FM/AM electronically tuned receiver that eliminates the
Embodiments of the present invention will be described below with reference to the drawings.

第3図は本考案実施例によるFM/AM電子同
調受信機を示す回路図で第1図と同一部分は同一
番号で示し、Q6はFMおよびAM共通のDX/LO
換用トランジスタ、Q7はNPNトランジスタで
AM用高周波増幅回路として働くFETQ2のドレ
イン電圧を制御する。D7はダイオードRd,RX
抵抗である。上記トランジスタQ6のベースはダ
イオードD7および抵抗Rdを介してDX/LO切換信
号入力端子T2に接続され、そのコレクタ出力点
Y0は抵抗RXを介してAMチユーナ回路のトラン
ジスタQ2のドレインに接続されると共に抵抗RA
を介してFMチユーナ回路のトランジスタQ1の第
2ゲートG2に接続される。また上記トランジス
タQ2のドレイン出力点Y1はトランジスタQ7のエ
ミツタに接続されている。
FIG . 3 is a circuit diagram showing an FM/AM electronic tuning receiver according to an embodiment of the present invention. The same parts as in FIG . Q7 is an NPN transistor
Controls the drain voltage of FETQ 2 , which functions as a high-frequency amplifier circuit for AM. D 7 is a diode R d and R X is a resistor. The base of the above transistor Q 6 is connected to the D X / LO switching signal input terminal T 2 via the diode D 7 and the resistor R d , and its collector output point
Y 0 is connected to the drain of transistor Q 2 of the AM tuner circuit via resistor R
to the second gate G2 of the transistor Q1 of the FM tuner circuit. Further, the drain output point Y1 of the transistor Q2 is connected to the emitter of the transistor Q7 .

今FM受信時の自動同調動作を考えると、DX
端子T2にはLレベルが加えられるのでトランジ
スタQ6はオフする。またこの時トランジスタQ2
Q7も共にオフし、抵抗RAの存在により上記ドレ
イン出力点Y1は高インピーダンスに保たれるの
でFM側とAM側の相互影響はない。
Considering the automatic tuning operation when receiving FM, an L level is applied to the terminal T 2 during D X , so the transistor Q 6 is turned off. Also at this time, the transistor Q 2 ,
Q7 is also turned off, and the drain output point Y1 is kept at high impedance due to the presence of the resistor R A , so there is no mutual influence between the FM side and the AM side.

次にLO時端子T2にHレベルが加えられるので
トランジスタQ6はオンし、トランジスタQ1の第
2ゲートG2は抵抗RA,YO、トランジスタQ6のC
−Eを介して接地される。これにより第2ゲート
G2に対するAGC電圧が減少するのでトランジス
タQ1の利得は減少し、自動停止感度レベルは見
かけ上アツプする。
Next, at the time of L O , an H level is applied to the terminal T 2 , so the transistor Q 6 is turned on, and the second gate G 2 of the transistor Q 1 is connected to the resistors R A , Y O and the C of the transistor Q 6 .
-E to ground. This allows the second gate
As the AGC voltage for G 2 decreases, the gain of transistor Q 1 decreases and the auto-stop sensitivity level apparently increases.

続いてAM受信時、DX時は端子T2にLレベル
が加えられるのでトランジスタQ6はオフし、ド
レイン出力点Y1は高インピーダンスに保たれる
のでAM側とFM側の相互影響はない。
Next , during AM reception and D .

次にLO時端子T2にHレベルが加えられるので
トランジスタQ6はオンし、ドレイン出力点Y1
抵抗RX,YO、トランジスタQ6のC−Eを介して
接地される。これによりトランジスタQ2の出力
点Y1における信号電圧は減衰されるので上記FM
の場合と同様に自動停止感度レベルは見かけ上ア
ツプする。
Next, since an H level is applied to the terminal T 2 during LO , the transistor Q 6 is turned on, and the drain output point Y 1 is grounded through the resistors R X , Y O and C-E of the transistor Q 6 . As a result, the signal voltage at the output point Y1 of transistor Q2 is attenuated, so the above FM
As in the case of , the automatic stop sensitivity level apparently increases.

したがつてトランジスタQ6をFM、AM各DX
LO切換用トランジスタとして共用することがで
きる。
Therefore, transistor Q 6 is FM, AM each D
Can be shared as a L O switching transistor.

またアンテナ入力が高電界時においてはトラン
ジスタQ7のコレクタ出力点Y2によりピツクアツ
プされた高周波信号はキヤパシタCy,抵抗Ry
経てAGC用アンプA1に加えられ、AGC信号とし
て十分に増幅された後ダイオードD4,D5によつ
て整流され、さらにキヤパシタC1,C2および抵
抗R1,R2から成る平滑回路によつて直流電圧と
された後ダイオードD6を介してトランジスタQ6
のベースに加えられる。これによりトランジスタ
Q6はオンしAM用高周波増幅回路として働く
FETQ2に対するAM入力信号を減衰させるので、
FETQ2の利得は減少される。
Furthermore, when the antenna input is in a high electric field, the high frequency signal picked up by the collector output point Y2 of the transistor Q7 is applied to the AGC amplifier A1 via the capacitor Cy and the resistor Ry , and is sufficiently amplified as an AGC signal. After that, it is rectified by diodes D 4 and D 5 , and then converted into a DC voltage by a smoothing circuit consisting of capacitors C 1 and C 2 and resistors R 1 and R 2 , and then connected to a transistor Q 6 through a diode D 6 .
added to the base of. This allows the transistor
Q6 turns on and works as an AM high frequency amplifier circuit.
Since it attenuates the AM input signal to FETQ 2 ,
The gain of FETQ 2 is reduced.

したがつて自動選局動作が不可能な高電界時に
おいても、トランジスタQ6の存在によつて十分
に対応させることができる。
Therefore, even in the case of a high electric field where automatic channel selection is impossible, the presence of transistor Q6 can sufficiently cope with the situation.

またダイオードD6,D7を設けることによつて
AM用AGC信号およびDX/LO切換信号の相互影
響を避けることができる。
Also, by providing diodes D 6 and D 7
Mutual influence between the AM AGC signal and the DX /L O switching signal can be avoided.

以上述べて明らかなように本考案によれば、
DX/LO切換用トランジスタをFM、AM共通化し
さらにそのトランジスタをAMAGC用スイツチ
ング用としても兼用させるように構成したもので
あるから、回路部品を少なくすることができるの
でコストダウンを計ることができる。しかも
FM、AM相互影響を与えることなしに目的を達
成することができる。
As stated above, according to the present invention,
Since the D can. Moreover,
The purpose can be achieved without mutual influence between FM and AM.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図および第3図は従来および本考案実施例
を示す回路図、第2図は本考案を説明するための
グラフである。 A…FMチユーナ回路、B…AMチユーナ回路、
Q1〜Q7…トランジスタ、D1〜D7…ダイオード、
T1…アンテナ入力端子、T2…DX/LO切換信号入
力端子。
1 and 3 are circuit diagrams showing a conventional circuit and an embodiment of the present invention, and FIG. 2 is a graph for explaining the present invention. A...FM tuner circuit, B...AM tuner circuit,
Q1 to Q7 ...transistor, D1 to D7 ...diode,
T 1 ... Antenna input terminal, T 2 ... D X / L O switching signal input terminal.

Claims (1)

【実用新案登録請求の範囲】 1 アンテナからの入力信号が供給され、後段回
路からのAGC信号に基づいて利得が変化する
FM用高周波増幅回路と、 上記アンテナからの入力信号が供給された
AM用高周波増幅回路と、 上記FM用高周波増幅回路のAGC信号入力部
と、上記AM用高周波増幅回路の出力部との間
に直列に介装された第1及び第2の抵抗と、 上記第1及び第2の抵抗の接続点と接地との
間に介装され、FM及びAM各DX/LO切換信号
が加えられるDX/LO切換用スイツチング素子
と、を含み、自動選局動作によるFM受信時上
記DX/LO切換信号によつて上記スイツチング
素子を動作させて上記FM用高周波増幅回路の
利得を制御させるとともに、自動選局動作によ
るAM受信時上記DX/LO切換信号によつて上
記スイツチング素子を動作させ上記AM用高周
波増幅回路の利得を制御させるように構成した
ことを特徴とするFM/AM電子同調受信機。 2 AM用AGC信号発生回路が上記DX/LO切換
用スイツチング素子に接続され、このスイツチ
ング素子によつてAM用AGC信号をスイツチ
ングさせるように構成したことを特徴とする実
用新案登録請求の範囲第1項記載のFM/AM
電子同調受信機。 3 上記DX/LO切換用スイツチング素子に対し
順方向に一対のダイオードが接続され、各々を
介してDX/LO切換信号およびAM用AGC信号
を供給するように構成したことを特徴とする実
用新案登録請求の範囲第1項又は第2項記載の
FM/AM電子同調受信機。
[Claims for Utility Model Registration] 1. An input signal is supplied from the antenna, and the gain changes based on the AGC signal from the subsequent circuit.
The input signal from the FM high frequency amplifier circuit and the above antenna was supplied.
an AM high-frequency amplification circuit; first and second resistors interposed in series between the AGC signal input section of the FM high-frequency amplification circuit and the output section of the AM high-frequency amplification circuit; A switching element for switching DX/L O , which is interposed between the connection point of the first and second resistors and the ground, and to which FM and AM DX / L O switching signals are applied, is used for automatic tuning. When receiving FM by operation, the switching element is operated by the above D An FM/AM electronic tuning receiver characterized in that the switching element is operated by a switching signal to control the gain of the AM high frequency amplification circuit. 2. Claims for Utility Model Registration characterized in that the AM AGC signal generation circuit is connected to the D X /L O switching switching element, and the AM AGC signal is switched by this switching element. FM/AM as described in Section 1
Electronic tuning receiver. 3 A pair of diodes are connected in the forward direction to the above - mentioned D Claims for utility model registration as described in paragraph 1 or 2
FM/AM electronic tuning receiver.
JP14365183U 1983-09-19 1983-09-19 FM/AM electronic tuning receiver Granted JPS6052729U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14365183U JPS6052729U (en) 1983-09-19 1983-09-19 FM/AM electronic tuning receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14365183U JPS6052729U (en) 1983-09-19 1983-09-19 FM/AM electronic tuning receiver

Publications (2)

Publication Number Publication Date
JPS6052729U JPS6052729U (en) 1985-04-13
JPH0227630Y2 true JPH0227630Y2 (en) 1990-07-25

Family

ID=30320592

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14365183U Granted JPS6052729U (en) 1983-09-19 1983-09-19 FM/AM electronic tuning receiver

Country Status (1)

Country Link
JP (1) JPS6052729U (en)

Also Published As

Publication number Publication date
JPS6052729U (en) 1985-04-13

Similar Documents

Publication Publication Date Title
JP2589202B2 (en) Radio sensitivity switching circuit
JPH0117855Y2 (en)
JPH0227630Y2 (en)
JPH0227631Y2 (en)
US4255815A (en) Electronic switching for AM-FM radio
JP3929818B2 (en) Intermediate frequency circuit of television tuner
JP3926702B2 (en) Electronic tuner
JPS6241460Y2 (en)
JPH10190509A (en) Microwave broadcasting reception circuit
JPH0124991Y2 (en)
JPS641786Y2 (en)
JPH0730456A (en) Television tuner
JPH0510419Y2 (en)
JPH0718192Y2 (en) TV tuner
JPS6342750Y2 (en)
JPS6324668Y2 (en)
US3104357A (en) Radio receiver
JP2785199B2 (en) Isolation circuit
JPS6345051Y2 (en)
JPS6324656Y2 (en)
JP2599884Y2 (en) AGC circuit of high frequency amplifier
JPS5822330Y2 (en) Jidouritokuseigiyosouchi
JP3071138B2 (en) AM radio receiver
US3546591A (en) Forward and delayed reverse automatic gain control circuit
JPH0611649Y2 (en) Chiuna