JPH02266839A - Instantaneous voltage drop compensator - Google Patents

Instantaneous voltage drop compensator

Info

Publication number
JPH02266839A
JPH02266839A JP1085607A JP8560789A JPH02266839A JP H02266839 A JPH02266839 A JP H02266839A JP 1085607 A JP1085607 A JP 1085607A JP 8560789 A JP8560789 A JP 8560789A JP H02266839 A JPH02266839 A JP H02266839A
Authority
JP
Japan
Prior art keywords
inverter
thyristor switch
output
overcurrent
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1085607A
Other languages
Japanese (ja)
Other versions
JP2773214B2 (en
Inventor
Shiro Mukai
向 史郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissin Electric Co Ltd
Original Assignee
Nissin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissin Electric Co Ltd filed Critical Nissin Electric Co Ltd
Priority to JP1085607A priority Critical patent/JP2773214B2/en
Publication of JPH02266839A publication Critical patent/JPH02266839A/en
Application granted granted Critical
Publication of JP2773214B2 publication Critical patent/JP2773214B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stand-By Power Supply Arrangements (AREA)
  • Protection Of Static Devices (AREA)
  • Supply And Distribution Of Alternating Current (AREA)

Abstract

PURPOSE:To prevent erroneous function of overcurrent protective function reliably by turning a thyristor switch OFF, upon occurrence of instantaneous voltage drop, and driving an inverter thereby compensating voltage reliably. CONSTITUTION:Upon occurrence of instantaneous voltage drop of power source 1, an ON signal is outputted from an inverter control means to an inverter 5 thus driving the inverter 5 and turning a thyristor switch 3 OFF. If overcurrent flows through the inverter 5 due to some cause, a stop means functions to stop operation of the inverter 5. When a timer stops and the output thereof is inverted, pulses for forcibly extinguishing a pulse generating circuit are produced while an ON signal is fed to the inverter 5 thus driving the inverter 5. By such arrangement, voltage compensation can be carried out reliably upon occurrence of instantaneous voltage drop.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、交流電源の゛成田の1舜低時に、インバータ
を駆動して負荷への供給電圧の不足分を補う瞬時酸王低
下菊慣装置に関する。
[Detailed Description of the Invention] [Industrial Application Field] The present invention provides an instantaneous acid oxidation reduction technique that drives an inverter to compensate for the shortage of supply voltage to a load when an AC power supply is at a low voltage. Regarding equipment.

〔従来の技術〕[Conventional technology]

一般に、瞬時電圧低下禰償装置は、第4図に示すように
構成されており、同図に2いて、(1)は父流゛成源、
(2)は負荷、(3)は2個のサイリスタ(3a)。
Generally, an instantaneous voltage drop compensator is constructed as shown in Fig. 4, where (1) is the father-current source;
(2) is a load, and (3) is two thyristors (3a).

(3b)が逆並列接続されて構成されたサイリスタスイ
ッチ、(4)は注入トランスであり、交流電源(1)と
負荷(2)との間にサイリスタスイッチ(3)とトラン
ス(4)の2次コイル(4b)との並列回路が設られて
いる。
(3b) is a thyristor switch configured by being connected in antiparallel, and (4) is an injection transformer. A parallel circuit with the next coil (4b) is provided.

(5)は出力端子がトランス(4)の1次コイル(4a
)に接続されたインバータ、(6)は電源(1)の電E
Et−検出する検出トランス、(7)は負荷電流を検出
する変流器、(8)はインバータ(5)を流れる電流音
検出する変流器、(9)は制御部であり検出トランス(
6)の2次側出力に基づいて電源(1)の電圧を監視し
、電源電圧の正常時にサイリスタスイッチ(3)に点弧
信号を出力してサイリスタスイッチ(3)全オフすると
共に、インバータ(5)へのオン信号を停止し、電源電
圧の瞬低時に、点弧信号の出力を停止すると共に、イン
バータ(5)にオン信号を出力してインバータ(5)全
駆動する。
In (5), the output terminal is the primary coil (4a) of the transformer (4).
) is connected to the inverter, (6) is the power supply (1)
(7) is a current transformer that detects the load current; (8) is a current transformer that detects the sound of the current flowing through the inverter (5); (9) is a control unit that includes a detection transformer (
The voltage of the power supply (1) is monitored based on the secondary side output of the power supply (1), and when the power supply voltage is normal, an ignition signal is output to the thyristor switch (3) to completely turn off the thyristor switch (3), and the inverter ( 5), and when the power supply voltage momentarily drops, the output of the ignition signal is stopped, and an on signal is output to the inverter (5) to fully drive the inverter (5).

このとき、瞬低発生時、制御部(9)により変流器(力
の出力に基づいて負荷電流の極性判定を行い、両サイリ
スタ(3a)、 (3b)のうち、オン状態のサイリス
タに逆電圧がかたるようにインバータ(5)全駆動する
ことによって、サイリスタスイッチ(3)全オフする。
At this time, when an instantaneous sag occurs, the control unit (9) determines the polarity of the load current based on the output of the current transformer (force), and selects one of the thyristors (3a) and (3b) that is in the on state to By fully driving the inverter (5) so that the voltage is uniform, the thyristor switch (3) is completely turned off.

そして、電源電圧の正常時には、オン状態のサイリスタ
スイッチ(3)ヲ介して電源(1)の出力が負荷(2)
に供給され、電源電圧の瞬低時には、注入トランス(4
)ヲ介しインバータ(5)の出力が電源(11の出力に
直列合成され、この合成出力が負荷(2)に供給される
When the power supply voltage is normal, the output of the power supply (1) is connected to the load (2) via the thyristor switch (3) which is in the on state.
When the power supply voltage drops, the injection transformer (4
), the output of the inverter (5) is serially combined with the output of the power supply (11), and this combined output is supplied to the load (2).

また、この種の瞬時電子低下補償装置では、負荷側或い
はインバータ(5)の入力側の異常等により、インバー
タ(5)に過電流が流れてインバータ(5)等が破損す
ることがあり、このような故障を防止するために、変流
器(8)の出力に基づき制御部(9)によりインバータ
(5)に流れる過′電流を検出し、インバータ(5)全
強制停止させると共に、装置全体を停止させ、サイリス
タスイッチ(3)に並列に設けたバックアップスイッチ
を介して負荷(2)への給電は継続し、装置を保護する
過電流保護機能音符している。
In addition, in this type of instantaneous electronic drop compensation device, due to an abnormality on the load side or the input side of the inverter (5), an overcurrent may flow to the inverter (5) and damage the inverter (5). In order to prevent such failures, the control unit (9) detects an overcurrent flowing through the inverter (5) based on the output of the current transformer (8), forcibly stops the inverter (5), and shuts down the entire device. The overcurrent protection function is activated to protect the device by stopping power supply to the load (2) through a backup switch provided in parallel to the thyristor switch (3).

ところが、瞬低が負荷電流の零点付近で発生した場合に
、例えば第5図(alに示すように負′fi電流の零点
付近の波形がノイズ等によって乱れると、制御部(9)
による極性判定信号も同図fblに示すように乱れ、負
荷電流の極性の誤判定が生じ、オン状態のサイリスタに
逆電圧がかかるようにインバータ(5)が駆動されるべ
きところが、このサイリスタに用自電圧がかかり、サイ
リスタスイッチ(3)がオフせず、サイリスタスイッチ
(3)、インバータ(5)間が短絡状態となってインバ
ータ(5)に過電流が流れることがある。
However, when an instantaneous sag occurs near the zero point of the load current, for example, as shown in Figure 5 (al), if the waveform of the negative current near the zero point is disturbed by noise etc., the controller (9)
The polarity determination signal is also disturbed as shown in fbl in the same figure, resulting in an erroneous determination of the polarity of the load current. Self-voltage may be applied, and the thyristor switch (3) may not turn off, resulting in a short circuit between the thyristor switch (3) and the inverter (5), and an overcurrent may flow to the inverter (5).

また、負荷電流の検出系の遅れ誤差によっても負荷電流
の極性の誤判定が生じ、例えば第6図中の実線に示す実
際の負荷電流に対し、制御部(9)において検出される
負荷電流が同図中の破線に示す工うに遅れ、その結果同
図に示す零点付近の領域Aにおいて、極性の誤判定が生
じ易く、サイリスタスイッチ(3)、インバータ(5)
間の短絡による過電流がインバータ(5)に流れる。
In addition, a delay error in the load current detection system also causes incorrect determination of the polarity of the load current, and for example, the load current detected by the control unit (9) is As a result, misjudgment of polarity is likely to occur in area A near the zero point shown in the figure, and the thyristor switch (3), inverter (5)
An overcurrent due to a short circuit between the two flows into the inverter (5).

[発明が解決しようとする課題] 従来のように、負荷電流の極性の誤判定が原因でインバ
ータ(5)に過電流が流れると、過電流保護機能が働き
、何ら異常がないにも拘らずインバータ(5)が強制停
止され、装置が停止して電圧補償が行えなくなるという
問題点がある。
[Problem to be solved by the invention] As in the past, when an overcurrent flows to the inverter (5) due to misjudgment of the polarity of the load current, the overcurrent protection function is activated and the overcurrent protection function is activated, even though there is no abnormality. There is a problem in that the inverter (5) is forced to stop, the device stops, and voltage compensation cannot be performed.

このように瞬低発生時に、負荷電流の極性の誤判定に工
って過電流保護機能が働くことを防ぐには、負荷電流の
波形瓦れの原因となるノイズを定量的に把握してこのノ
イズを除去し、或いは負荷電流検出系の遅れ誤差全補正
すればよいが、ノイズを定量的に把握することは不可能
であり、又遅れ誤差も負荷の種類や負荷率に工って変動
するため、これを補正することは極めて困難であり、過
電流保護機能の誤動作全容易かつ確実に防止することは
できない。
In order to prevent the overcurrent protection function from activating due to misjudgment of the polarity of the load current when an instantaneous voltage drop occurs, it is necessary to quantitatively understand the noise that causes waveform distortion of the load current. It is possible to remove the noise or correct all the delay errors in the load current detection system, but it is impossible to quantitatively understand the noise, and the delay errors also vary depending on the type of load and load factor. Therefore, it is extremely difficult to correct this, and it is not possible to easily and reliably prevent all malfunctions of the overcurrent protection function.

本発明は、前記の点に留意してなされ、瞬低発生時に、
過電流保護機能が誤動作することを確実に防止し、サイ
リスタスイッチをオフしてインバータを駆動し、電圧補
償を確実に行えるようにすることを目的とする。
The present invention has been made with the above points in mind, and when an instantaneous voltage sag occurs,
The purpose is to reliably prevent the overcurrent protection function from malfunctioning, turn off the thyristor switch and drive the inverter, and ensure voltage compensation.

〔課題を解決するための手段〕[Means to solve the problem]

前記目的を達成するために、交流電源と負荷との間にサ
イリスタスイッチと注入トランスの2次コイルとの並列
回路を設け、前記注入トランスの1次コイルにインバー
タの出方端子・全接続し、制御部により前記電源の電圧
を監視し、前記電圧の正常時に前記制御部により前記イ
ンバータを停止すると共に、サイリスタスイッチをオン
し、前記サイリスタスイッチを介して前記電源の出力を
前記負荷に供給し、前記電圧の瞬低時に前記制御部によ
り前記インバータを駆動すると共に、前記サイリスタス
イッチをオフし、前記注入トランスを介し前記インバー
タの出力を前記電源の出力に合成して前記負荷に供給す
る一時を圧低下補償装置において、本発明では、 前記インバータに流れる過電流を検出して検出信号を出
力する過電流検出手段と、前記検出信号の入力にLり所
定時間動作して前記インバータ全体止させる休止手段と
、前記休止手段の停止後前記サイリスタスイッチに強制
消弧パルス全出力する強制消弧手段と、前記休止手段の
動作回数上カウントするカウンタと、前記カウンタのカ
ウント値が所定値のときに前記インバータを強制停止さ
せる保護手段とを備え比こと全特徴としている。
In order to achieve the above object, a parallel circuit of a thyristor switch and a secondary coil of an injection transformer is provided between the AC power supply and the load, and the output terminals of the inverter are fully connected to the primary coil of the injection transformer. A control unit monitors the voltage of the power supply, and when the voltage is normal, the control unit stops the inverter, turns on a thyristor switch, and supplies the output of the power supply to the load via the thyristor switch; When the voltage drops instantaneously, the control unit drives the inverter, turns off the thyristor switch, combines the output of the inverter with the output of the power supply via the injection transformer, and generates a voltage that is supplied to the load. In the drop compensation device, the present invention includes: overcurrent detection means for detecting overcurrent flowing through the inverter and outputting a detection signal; and stop means for operating for a predetermined period of time in response to input of the detection signal to stop the entire inverter. a forced arc-extinguishing means for outputting all forced arc-extinguishing pulses to the thyristor switch after the halting means is stopped; a counter for counting the number of times the halting means operates; and a counter for counting the number of operations of the halting means; It is equipped with a protective means to forcibly stop the operation.

〔作用〕[Effect]

以上のような構成において、瞬低の発生によってインバ
ータが駆動されたときに、何らかの原因でインバータに
過電流が流れると、過電流検出手段からの検出信号の入
力により休止手段が所定時間動作し、この休止手段が動
作を停止した後、強制消弧手段によりサイリスタスイッ
チに強制消弧パルスが出力され、この後も過電流が流れ
続ける場合には、休止手段が貴び動作し、強制消弧手段
により強制消弧パルスが出力され、以後これが繰り返さ
れ、カウンタによって休止手段の動作回数がカウントさ
れる。
In the above configuration, when the inverter is driven due to the occurrence of an instantaneous voltage sag, if an overcurrent flows to the inverter for some reason, the pause means operates for a predetermined period of time in response to the input of a detection signal from the overcurrent detection means. After this stopping means stops operating, the forced arc-extinguishing means outputs a forced arc-extinguishing pulse to the thyristor switch, and if the overcurrent continues to flow even after this, the stopping means is activated and the forced arc-extinguishing means A forced arc extinguishing pulse is output, and this is repeated thereafter, and the counter counts the number of times the pause means operates.

このトキ、過電流がサイリスタスイッチ、インバータ間
の短絡による場合には、何口自かの強制消弧パルスによ
りサイリスタスイッチがオフするため、カウンタ、のカ
ウント値が所定値に達する迄に短絡が解除され、インバ
ータには過電流が流れな(なり、サイリスタスイッチが
オフでインバータが駆動の状態、即ち補償動作状態に保
持され、従来のような過′成流保護機能が誤動作するこ
とがなく、瞬低時の電圧補償が確実に行われる。
If this overcurrent is caused by a short circuit between the thyristor switch and the inverter, the thyristor switch will be turned off by several forced extinguishing pulses, and the short circuit will be released by the time the count value of the counter reaches a predetermined value. As a result, no overcurrent flows to the inverter, and the thyristor switch is off and the inverter is kept in the driving state, that is, in the compensation operation state, and the conventional overcurrent protection function does not malfunction, and the inverter can be operated instantly. Voltage compensation at low times is ensured.

一方、過電流が負荷側或いはインバータの入力側の異常
による場合には、強制消弧パルスによりサイリスタスイ
ッチがオフしてもインバータに過電流が流れ続けるため
、休止手段が禰り返し動作し、カウンタのカウント値が
所定値になったときに、保護手段によってインバータが
強制停止され、過電流保護機能が正常に働く。
On the other hand, if the overcurrent is due to an abnormality on the load side or the input side of the inverter, the overcurrent will continue to flow to the inverter even if the thyristor switch is turned off by the forced extinguishing pulse, so the stop means will operate repeatedly and the counter will When the count value reaches a predetermined value, the inverter is forcibly stopped by the protection means, and the overcurrent protection function works normally.

〔実施例〕〔Example〕

実施例について第1図ないし第3図を参照して説明する
An embodiment will be described with reference to FIGS. 1 to 3.

く構成〉 まず、全体の構成を示す第1図において、第4図と同一
記号は同一のものを示し、θl1ll:制御回路であり
、第4図の制御部と同様の機能を有し、しかも第2図に
示す回路を備えており、以下にその構成について説明す
る。
Configuration> First, in FIG. 1 showing the overall configuration, the same symbols as in FIG. It is equipped with the circuit shown in FIG. 2, and its configuration will be explained below.

第2図において、fll+は変流器(8)の出力に基づ
きインバータ(5)に流れる過電流全検出して検出信号
を出力する図外の過電流検出手段の出力端子、Q21は
電源電圧の瞬低時にインバータ(5)のオン信号全出力
する図外のインバータ制御手段の出力端子、03は検出
信号の入力により所定時間動作するタイマである。
In Fig. 2, fll+ is the output terminal of overcurrent detection means (not shown) that detects all overcurrent flowing in the inverter (5) based on the output of the current transformer (8) and outputs a detection signal, and Q21 is the output terminal of the overcurrent detection means (not shown) that outputs a detection signal. The output terminal 03 of an inverter control means (not shown) which outputs all on signals of the inverter (5) at the time of momentary sag is a timer which operates for a predetermined period of time upon input of a detection signal.

1141、+151は入力端子がそれぞれタイマθ3の
入力。
The input terminals of 1141 and +151 are the inputs of timer θ3.

出力端子に接続された反転回路、o61は両入力端子が
インバータ制御手段の出力端子Ilz及び反転回路04
の出力端子に接続されたアンドゲート、αηは両入力1
子が反転回路(151及びアンドゲートo61の出方端
子に接続されたアンドゲートであり、タイマ(13゜両
反転回路0411051及び両アンドゲートt+61.
[I71により、休止手段081が構成されている。
The inverting circuit o61 connected to the output terminal has both input terminals connected to the output terminal Ilz of the inverter control means and the inverting circuit 04.
AND gate connected to the output terminal of , αη has both inputs 1
The child is an inverting circuit (151) and an AND gate connected to the output terminal of AND gate o61, and a timer (13° both inverting circuit 0411051 and both AND gates t+61.
[I71 constitutes a pause means 081.

そして、タイマ03が停止しているときには、出力端子
+121のオン信号がアンドゲートo71からそのまま
出力され、タイマ03が動作している間、出方端子O2
のオン信号に拘らずアンドゲートαηの出力は停止され
、その間インバータ(5)は休止状態となる。
When the timer 03 is stopped, the ON signal of the output terminal +121 is output as is from the AND gate o71, and while the timer 03 is operating, the ON signal of the output terminal +121 is outputted as is from the output terminal O2.
The output of the AND gate αη is stopped regardless of the ON signal of the inverter (5), and the inverter (5) is in a dormant state during that time.

さらに第2図において、(I91はタイマ(131の停
止後にサイリスタスイッチ(3)に強制消弧パルスを出
力する強制消弧手段としてのパルス発生回路、翰はカウ
ンタであり、リセット端子(rlが反転回路ant介し
て出力端子021に接続され、クロック入力端子+C+
がタイマ(131の出力端子に接続されており、出力端
子α2のオン信号の停止によってリセットされ、タイマ
031の動作回数、eρち休止手段Q81の動作回数を
カウントする。
Furthermore, in FIG. 2, (I91 is a pulse generation circuit as a forced arc-extinguishing means that outputs a forced arc-extinguishing pulse to the thyristor switch (3) after the timer (131) stops, the wire is a counter, and the reset terminal (rl is inverted). Connected to output terminal 021 via circuit ant, clock input terminal +C+
is connected to the output terminal of the timer (131), which is reset by the stop of the ON signal of the output terminal α2, and counts the number of times the timer 031 operates, eρ, the number of times the pause means Q81 operates.

りは保護手段としてのラッチ回路であり、カウンターの
カウント値が所゛足値のときにカウンタ嶽の出力をラッ
チして故障信号を出力し、このラッチ回路22からの故
障信号に基づき、インバータ(5)の強制停止、故障表
示等が行われ、装置全体の動作が停止される。
This is a latch circuit as a protection means, which latches the output of the counter and outputs a fault signal when the count value of the counter reaches the required value. Based on the fault signal from this latch circuit 22, the inverter ( 5), the forced stop, failure display, etc. are performed, and the operation of the entire device is stopped.

なお、第1図及び第2図は1相分の構成を示しているが
、例えば3相の場合には、第1図におけるサイリスタス
イッチ(3) 、 ’注入トランス(4)、インバータ
(5)が3相分設けられると共に、第2図と同じ構成の
回路が制御回路(It)に3相分設けられ、第2図の回
路が各相ごとに動作する。
Note that although Figures 1 and 2 show the configuration for one phase, for example, in the case of three phases, the thyristor switch (3), injection transformer (4), and inverter (5) in Figure 1 are used. are provided for three phases, and a circuit having the same configuration as that in FIG. 2 is provided for three phases in the control circuit (It), and the circuit in FIG. 2 operates for each phase.

く動作〉 つぎに、前記実施例の動作について説明する。〉 Next, the operation of the embodiment will be explained.

まず、電源(11の電圧が正常の場合、制御回路α1に
よりインバータ(5)がオフされると共に、サイリスタ
スイッチ(3)がオンされ、オン状態のサイリスタスイ
ッチ(3)を介して電源(1)の出力が負荷(2)に供
給される。
First, when the voltage of the power supply (11) is normal, the inverter (5) is turned off by the control circuit α1, and the thyristor switch (3) is turned on. The output of is supplied to the load (2).

そして、電源filの電圧の一低が発生すると、インバ
ータ制御手段から第3図(alに示すようなHのオン信
号が出力され、このときタイマ03は動作していないた
め、アンドゲート(I71の出力がHとなり、イ゛ンバ
ータ(5)にBのオン信号が入力されてインバータ(5
)が駆動されると共に、サイリスタスイッチ(3)がオ
フされる。
Then, when a drop in the voltage of the power supply fil occurs, the inverter control means outputs an H ON signal as shown in FIG. The output becomes H, the B on signal is input to the inverter (5), and the inverter (5)
) is driven, and the thyristor switch (3) is turned off.

ところで、インバータ(5)の駆動後、インバータ(5
)に過電流が流れない場合には、タイマ(131が動作
することがなく、ll1l低期間中アンドゲート(1η
刀1らはインバータ制御手段のHのオン信号がそのまま
出力され続け、注入トランス(4)r介しインバータ(
5)の出力が′電源(1)の出力に直列合成されて負荷
(2)に供給される。
By the way, after driving the inverter (5), the inverter (5)
), the timer (131 does not operate and the AND gate (1η
The H ON signal of the inverter control means continues to be output as it is, and the inverter (1) continues to be output via the injection transformer (4)
The output of 5) is serially combined with the output of power supply (1) and supplied to load (2).

一方、インバータ(5)の駆動後、何らかの原因によっ
てインバータ(5)に過電流が流れた場合、過電流検出
手段刀為ら第3図fblに示すようなHの検出信号が出
力され、この検出信号の入力によってタイマ03が動作
し、同図(C1に示すように、タイマ03の動作期間中
その出力がHとなり、アンドゲートαηの出力がタイマ
03の動作中りとなり、このような休止手段Hの動作に
よりインバータ(5)が休止する。
On the other hand, if an overcurrent flows through the inverter (5) for some reason after the inverter (5) is driven, the overcurrent detection means outputs an H detection signal as shown in Figure 3fbl, and this detection The timer 03 is activated by the input of the signal, and as shown in FIG. The inverter (5) is stopped by the operation of H.

このとき、タイマQ3+の動作回数、即ち休止手段賭の
動作回数として“1”がカウンタ□□□によりカウント
される。
At this time, "1" is counted by the counter □□□ as the number of operations of the timer Q3+, that is, the number of operations of the pause means bet.

つぎに、タイマ03が停止してその出力がLに反転する
と、パルス発生回路α91EThら第3図(dlに示す
ようなHの強制消弧パルスが出力され、このパルスによ
ってサイリスタスイッチ(3)の強制消弧が行われ、一
方タイマα3の停止にLす、アンドゲート071の出力
が同図[elに示すように再びHとなり、インバータ(
5)にHのオン信号が入力され、インバータ(5)が駆
動される。
Next, when the timer 03 stops and its output is reversed to L, the pulse generating circuit α91ETh outputs a forced extinguishing pulse of H as shown in FIG. Forced extinguishing is performed, and on the other hand, the timer α3 is stopped and the output of the AND gate 071 becomes H again as shown in [el] in the same figure, and the inverter (
5), an H ON signal is input to drive the inverter (5).

そしてその後も過電流が流れ続ける場合には、過電流検
出手段の検出信号に工ってタイマ03が再び動作し、ア
ンドゲートαηの出力がLとなってインバータ(5)が
休止し、タイマ+131の停止後パルス発生回路Q91
からHの強制消弧パルスが出力され、サイリスタスイッ
チ(3)が1回目の強制消弧パルスによってオフしてい
ると否とに関係なく、サイリスタスイッチ(3)の強制
消弧が行われ、以後これらの動作が繰り返され、カウン
タ■により休止手段(I81の動作口数がカウントされ
る。
If the overcurrent continues to flow after that, the timer 03 operates again based on the detection signal of the overcurrent detection means, the output of the AND gate αη becomes L, the inverter (5) stops, and the timer +131 Pulse generation circuit Q91 after stopping
A forced extinguishing pulse of H is output, and whether or not the thyristor switch (3) is turned off by the first forced extinguishing pulse, the thyristor switch (3) is forcibly extinguished, and from then on. These operations are repeated, and the counter (2) counts the number of operations of the pause means (I81).

ところで、過電流が、従来の技術で説明したように負荷
電流の極性の誤判定の結果生じるサイリスタスイッチ(
3)I インバータ(5)間の短絡による場合には、何
回目かの強制消弧パルスによりサイリスタスイッチ(3
)がオフし、カウンタ四のカウント値が所定値に達する
迄に短絡が解除され、インバータ(5)には過′颯流が
流れなくなるため、サイリスタスイッチ(3)がオフで
インバータ(5)が駆動の状態。
By the way, as explained in the conventional technology, overcurrent occurs in thyristor switches (
3) In the case of a short circuit between the I inverter (5), the thyristor switch (3
) is turned off, and the short circuit is released until the count value of counter 4 reaches a predetermined value, and no excess current flows to the inverter (5), so the thyristor switch (3) is turned off and the inverter (5) is driven. state.

即ち補償動作状態に珠持され、このような短絡による過
電流により、従来のように過電流保護機能が誤って働き
、インバータ(5)が停止することが防止され、瞬低時
の電圧補償が確実に行われる。
In other words, the overcurrent caused by such a short circuit prevents the inverter (5) from erroneously operating and stopping the inverter (5) due to the overcurrent caused by such a short circuit. It will definitely be done.

また、過電流が負荷側或いはインバータ(5)の入力側
の異常による場合には、強制消弧パルスによりサイリス
タスイッチ(3)がオフしてもインバータ(5)に過電
流が流れ続けるため、休止手段α□□□が繰り返し動作
し、カウンタ■のカウント値が所定値になったときに、
ラッチ回路四によりカウンタ■の出力がラッチされ、ラ
ッチ回路りから第3図げ)に示すようなHの故障信号が
出力され、インバータ(5)の強制停止、故障表示等が
行われ、過電流保護機能が正常に働く。
In addition, if the overcurrent is caused by an abnormality on the load side or the input side of the inverter (5), the overcurrent will continue to flow through the inverter (5) even if the thyristor switch (3) is turned off by the forced extinguishing pulse, so the inverter (5) will be stopped. When the means α□□□ operates repeatedly and the count value of the counter ■ reaches a predetermined value,
The output of the counter ■ is latched by the latch circuit 4, and an H failure signal as shown in Figure 3 is output from the latch circuit, forcing the inverter (5) to stop, indicating a failure, etc., and causing an overcurrent. The protection function works properly.

なお、例えば3相構成の場合には、過′wL流の流れる
相において前記し九過電流検出動作が行われ、過電流の
流れない健全相では通常の電圧補償動作が行われ、過電
流保護機能が働いたときに全体が停止する。
For example, in the case of a three-phase configuration, the above-mentioned overcurrent detection operation is performed in the phase where the overcurrent flows, and the normal voltage compensation operation is performed in the healthy phase where no overcurrent flows, and the overcurrent protection is performed. When a function works, the whole thing stops.

このように、前記実施例によると、瞬低発生時に、従来
のように負?1lili″fIL流極性の誤判定の結果
生じるサイリスタスイッチ(3)、インバータ(5)間
の短絡によって過電流保護機能が働き、インバータ(5
)が強制停止されることを容易かつ確実に防止でき、こ
のような誤判定の生じ易い負荷電流の零点付近で瞬低が
発生した場合であっても、サイリスタスイッチ(3)ヲ
オフしてインバータ(51f!:駆動し、補償動作状態
を保持して電圧補償を確実に行うことが可能となる。
In this way, according to the embodiment, when an instantaneous voltage sag occurs, it is possible to generate a negative voltage as in the conventional case. The overcurrent protection function is activated due to a short circuit between the thyristor switch (3) and the inverter (5) that occurs as a result of incorrect determination of the polarity of the inverter (5).
) can easily and reliably prevent the inverter ( 51f!: It is possible to drive, maintain the compensation operation state, and perform voltage compensation reliably.

なお、制御回路α〔における各手段の構成は、前記した
ものに限らないのは勿論である。
Note that, of course, the configuration of each means in the control circuit [alpha] is not limited to that described above.

[発明の効果〕 本発明は、以上説明したように構成されているので、以
下に記載する効果を奏する。
[Effects of the Invention] Since the present invention is configured as described above, it produces the effects described below.

・舜低発生によってインバータが駆動されたときに、イ
ンバータに過電流が流れた場合、休止手段によってイン
バータが休止されると共に、強制消弧手段によりサイリ
スタスイッチに強制消弧パルスが出力され、これが繰り
返し行われるため、従来のように負荷電流極性の誤判定
の債果生じるサイリスタスイッチ、インバータ間の短絡
による過電流が原因で、インバータが強制停止されるこ
とを容易かつ確実に防止でき、この種の誤判定の生じ易
い負荷電流の零点付近で瞬低が発生しても、補償動作状
態を保持して電圧補償を確実に行うことが可能となり、
異常による過電流の場合にはインバータを強制停止して
装置を保護することができる。
・If an overcurrent flows through the inverter when the inverter is driven due to a low shunt occurrence, the inverter is stopped by the stop means, and a forced turn-off pulse is output to the thyristor switch by the forced turn-off means, and this process is repeated. Therefore, it is possible to easily and reliably prevent the inverter from being forced to stop due to an overcurrent caused by a short circuit between the thyristor switch and the inverter, which would result in misjudgment of the load current polarity as in the past. Even if an instantaneous drop occurs near the zero point of the load current, which can easily cause false judgments, it is possible to maintain the compensation operating state and perform voltage compensation reliably.
In the case of overcurrent due to an abnormality, the inverter can be forcibly stopped to protect the device.

【図面の簡単な説明】[Brief explanation of drawings]

第1図ないし第3図は本発明の、g特電圧低下補償装置
の1実施例全示し、第1図は結線図、第2図は一部のブ
ロック結線図、第3図ta+〜げ)は動作説明用のタイ
ミングチャート、第4図は従来例の結線図、第5図及び
第6図は第4図の動作説明図であり、第5図[al、 
tb)iある状態の信号波形図、第6図は異なる状態の
信号波形図である。 (1)・・・又流′電源、(2)・・・負荷、(3)・
・サイリスタスイッチ、(4)・・・注入トランス、(
5)・・・インバータ、α1・・・制御回路、←四・・
・休止手段、α(至)・・・パルス発生手段、■・・カ
ウンタ、(社)・・・ラッチ回路。 代理人 弁理士 藤 1)龍太部 第1図 1−−− シ≧i5ノに;嘴!;ミ♂デ;2−−− *
何 3−−−vイソズタスイツナ 4−−5主人トランス 4a、4b−−−1尤、2次コイル 5−m−インバーク 10−−−Ml)!tF回外 第 図 第 図
Figures 1 to 3 show an entire embodiment of the g special voltage drop compensator of the present invention, Figure 1 is a wiring diagram, Figure 2 is a partial block wiring diagram, and Figure 3 is a partial block wiring diagram. is a timing chart for explaining the operation, FIG. 4 is a wiring diagram of a conventional example, FIGS. 5 and 6 are diagrams for explaining the operation of FIG. 4, and FIG. 5 [al,
tb) i A signal waveform diagram in a certain state; FIG. 6 is a signal waveform diagram in a different state. (1)...Further current power supply, (2)...Load, (3)...
・Thyristor switch, (4)...Injection transformer, (
5)...Inverter, α1...Control circuit, ←4...
- Pausing means, α (to)...Pulse generating means, ■...Counter, Ltd....Latch circuit. Agent Patent Attorney Fuji 1) Ryutabe Figure 1 1 --- Shi≧i5ノ;Beak! ;M♂de;2---- *
What 3--v isozuta suitsuna 4--5 main transformer 4a, 4b---1, secondary coil 5-m-invert 10--Ml)! tF supination diagram

Claims (1)

【特許請求の範囲】[Claims] (1)交流電源と負荷との間にサイリスタスイッチと注
入トランスの2次コイルとの並列回路を設け、前記注入
トランスの1次コイルにインバータの出力端子を接続し
、制御部により前記電源の電圧を監視し、前記電圧の正
常時に前記制御部により前記インバータを停止すると共
に、サイリスタスイッチをオンし、前記サイリスタスイ
ッチを介して前記電源の出力を前記負荷に供給し、前記
電圧の瞬低時に前記制御部により前記インバータを駆動
すると共に、前記サイリスタスイツチをオフし、前記注
入トランスを介し前記インバータの出力を前記電源の出
力に合成して前記負荷に供給する瞬時電圧低下補償装置
において、 前記インバータに流れる過電流を検出して検出信号を出
力する過電流検出手段と、 前記検出信号の入力により所定時間動作して前記インバ
ータを休止させる休止手段と、 前記休止手段の停止後前記サイリスタスイッチに強制消
弧パルスを出力する強制消弧手段と、前記休止手段の動
作回数をカウントするカウンタと、 前記カウンタのカウント値が所定値のときに前記インバ
ータを強制停止させる保護手段と を備えたことを特徴とする瞬時電圧低下補償装置。
(1) A parallel circuit consisting of a thyristor switch and a secondary coil of an injection transformer is provided between an AC power supply and a load, an output terminal of an inverter is connected to the primary coil of the injection transformer, and the control unit controls the voltage of the power supply. is monitored, and when the voltage is normal, the control section stops the inverter, turns on the thyristor switch, supplies the output of the power source to the load via the thyristor switch, and when the voltage drops, In the instantaneous voltage drop compensator, a control unit drives the inverter, turns off the thyristor switch, combines the output of the inverter with the output of the power supply via the injection transformer, and supplies the combined output to the load, comprising: overcurrent detection means that detects a flowing overcurrent and outputs a detection signal; a suspension means that operates for a predetermined time to suspend the inverter upon input of the detection signal; and after the suspension means has stopped, the thyristor switch is forced to turn off the inverter. The inverter is characterized by comprising forced arc extinguishing means for outputting an arc pulse, a counter for counting the number of times the stopping means operates, and a protection means for forcibly stopping the inverter when the count value of the counter is a predetermined value. instantaneous voltage drop compensator.
JP1085607A 1989-04-03 1989-04-03 Instantaneous voltage drop compensator Expired - Fee Related JP2773214B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1085607A JP2773214B2 (en) 1989-04-03 1989-04-03 Instantaneous voltage drop compensator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1085607A JP2773214B2 (en) 1989-04-03 1989-04-03 Instantaneous voltage drop compensator

Publications (2)

Publication Number Publication Date
JPH02266839A true JPH02266839A (en) 1990-10-31
JP2773214B2 JP2773214B2 (en) 1998-07-09

Family

ID=13863516

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1085607A Expired - Fee Related JP2773214B2 (en) 1989-04-03 1989-04-03 Instantaneous voltage drop compensator

Country Status (1)

Country Link
JP (1) JP2773214B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007244195A (en) * 2001-03-07 2007-09-20 Matsushita Ecology Systems Co Ltd Power-saving device and its operation method
JP2010206899A (en) * 2009-03-02 2010-09-16 Toshiba Mitsubishi-Electric Industrial System Corp Uninterruptible power supply unit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007244195A (en) * 2001-03-07 2007-09-20 Matsushita Ecology Systems Co Ltd Power-saving device and its operation method
JP2010206899A (en) * 2009-03-02 2010-09-16 Toshiba Mitsubishi-Electric Industrial System Corp Uninterruptible power supply unit

Also Published As

Publication number Publication date
JP2773214B2 (en) 1998-07-09

Similar Documents

Publication Publication Date Title
US9209718B2 (en) Fail safe circuit
EP2426803B1 (en) Protection circuit for a power conversion apparatus
JPH0340517A (en) Driving/protecting circuit for power device
KR910006950B1 (en) Short-circuit protection system for power failure free power source unit
JPH02266839A (en) Instantaneous voltage drop compensator
JP2726506B2 (en) Uninterruptible power supply system
JP3365808B2 (en) Motor drive control circuit, device provided with motor drive control circuit, and motor drive control method
JP2024044801A (en) Microcontrollers and Electronic Circuits
JP2794453B2 (en) Voltage supply device for supplying voltage to X-ray CT system
SU1555708A1 (en) Generator of reference voltage for gas-discharge indicator panel
JPS6227628B2 (en)
JPH07106027B2 (en) Inverter device protection circuit
SU1259384A1 (en) Device for automatic reclosing of high-loltage circuit breaker
RU2009566C1 (en) Device for indication and test of working order of relay protection
JPH02230814A (en) Current zero point interrupting/controlling circuit for ac switch
JPH07322643A (en) Power-supply instantaneous interruption detector for power regenerator
JPH09172782A (en) Main circuit protection device for inverter
JPH0744789A (en) Line abnormality monitoring device
KR970010609B1 (en) Apparatus for detection and alarm of overload of transformer
SU922942A1 (en) Device for testing thyristor state
JPH0263248A (en) Infinite loop fault detection system for task program
JPH11355958A (en) Load control device
JPS62272391A (en) Malfunctioning prevention circuit for disconnection monitor
JPH01274620A (en) Feeder circuit
JPS59127579A (en) Parallel redundancy type power source

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees