JPH02260283A - Method and device for recording and reproducing video signal - Google Patents

Method and device for recording and reproducing video signal

Info

Publication number
JPH02260283A
JPH02260283A JP1081717A JP8171789A JPH02260283A JP H02260283 A JPH02260283 A JP H02260283A JP 1081717 A JP1081717 A JP 1081717A JP 8171789 A JP8171789 A JP 8171789A JP H02260283 A JPH02260283 A JP H02260283A
Authority
JP
Japan
Prior art keywords
data
video signal
time series
reproduced
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1081717A
Other languages
Japanese (ja)
Other versions
JPH0828040B2 (en
Inventor
Yoshimasa Maezawa
吉賢 前澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP1081717A priority Critical patent/JPH0828040B2/en
Publication of JPH02260283A publication Critical patent/JPH02260283A/en
Publication of JPH0828040B2 publication Critical patent/JPH0828040B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

PURPOSE:To easily and inexpensively record and reproduce a highly accurate video signal by an existing apparatus by dividing a video signal digitized by A/D conversion into plural time series data by means of time division. CONSTITUTION:The video signal recording/reproducing device is provided with an A/D converter 2 for converting an inputted video signal 1 into digital data, a time division circuit 3 for dividing the converted digital data into plural time series data by time division, plural modulating circuits 4 to 6 for converting the separated time series data into respective analog data by means of modulation, recording and reproducing devices 7 to 9, plural demodulating circuits 10 to 12 for converting respective reproduced analog data into reproduced time series data by demodulation, and a synthesizing circuit 13. Consequently, the massive quantity of video signals due to high thinning can be processed by time series division to be executed by the existing apparatus.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、映像信号の記録・再生方式及び装置に関腰詳
しくは、現存機器を使用して、容易に、かつ、安価に高
精細な映像信号を記録再生できる映像信号の記録・再生
方式及びその装置に関するものである。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention relates to a video signal recording/reproducing method and device. The present invention relates to a video signal recording/reproducing method and an apparatus for recording and reproducing video signals.

(従来の技術〕 従来、例えばアナログ記録方式の家庭用ビデオテープレ
コーダにおいては、記録波長の短縮、すなわち、記録時
の変調周波数を高める方式、いわゆるハイバンド方式を
採用することにより、解像度を高めることが知られてい
る。また、記録の忠実度を高めるために、ディジタル記
録方式も採用されている。
(Prior Art) Conventionally, for example, in home video tape recorders using an analog recording method, resolution has been increased by shortening the recording wavelength, that is, by adopting a method of increasing the modulation frequency during recording, a so-called high-band method. Digital recording methods have also been adopted to increase the fidelity of recording.

しかし、高精細な映像信号を容易に、かつ、経済的に記
録する方式についてはまだ開発されていない。
However, a method for easily and economically recording high-definition video signals has not yet been developed.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

従来のハイバンド方式においては、実用的な記録波長に
は限度があるので、解像度を高めるうえでおのずと限界
が生じている。
In the conventional high-band method, there is a limit to the practical recording wavelength, so there is a natural limit to increasing the resolution.

一方、ディジタル方式の記録では、映像信号をそのまま
ディジタル信号に変換した場合、記録する情報量が膨大
になり、現存の機器では受容できない程度に記録密度が
高くなり、新たに大容量の機器を開発する必要が生じる
ので、経済的ではない。ディジタルデータは、圧縮して
記録することが可能であるが、この場合にはデータ圧縮
、伸長のための回路の回路規模がかなり大規模なものと
なり、なお経済性に不満が残される。
On the other hand, in digital recording, if the video signal is converted directly into a digital signal, the amount of information to be recorded becomes enormous, and the recording density becomes too high to be accepted by existing equipment, so new high-capacity equipment is needed. It is not economical as it requires Digital data can be compressed and recorded, but in this case, the scale of the circuit for data compression and decompression becomes quite large, and the economic efficiency remains unsatisfactory.

本発明は、上記の事情を考慮してなされたものであり、
現存機器を使用して、容易に、かつ、安価に高精細な映
像信号を記録再生できる映像信号の記録・再生方式及び
装置の提供を目的とするものである。
The present invention has been made in consideration of the above circumstances,
The object of the present invention is to provide a video signal recording/reproducing method and apparatus that can easily and inexpensively record and reproduce high-definition video signals using existing equipment.

〔課題を解決するための手段〕[Means to solve the problem]

本発明は、上記の目的を達成するため、記録及び再生す
る映像信号を時系列的に分割して記録及び再生するもの
である。
In order to achieve the above object, the present invention divides a video signal to be recorded and reproduced in time series and records and reproduces the video signal.

すなわち、本発明に係る映像信号の記録・、再生方式は
、入力された映像信号をディジタルデータに変換するA
/D変換段階と、変換されたディジタルデータを時分割
して複数の時系列データに分割する時分割段階と、分離
された時系列データをそれぞれ変調してアナログデータ
に変換する変調段階と、複数に分離されたアナログデー
タをそれぞれ記録する記録段階と、記録されたアナログ
データをそれぞれ再生する再生段階と、再生された各ア
ナログデータを復調により再生時系列データに変換する
復調段階と、再生時系列データを時系列順に並べて合成
し、一連の再生映像信号に復元する復元段階とを含むも
のである。
That is, the video signal recording/reproducing method according to the present invention is an A method for converting an input video signal into digital data.
/D conversion stage, a time division stage in which the converted digital data is time-divided and divided into a plurality of time series data, a modulation stage in which each of the separated time series data is modulated and converted into analog data, and a plurality of a recording stage in which the analog data separated into the data is recorded respectively; a reproduction stage in which each of the recorded analog data is reproduced; a demodulation stage in which each reproduced analog data is converted into reproduction time series data by demodulation; The method includes a restoration step of arranging and synthesizing the data in chronological order and restoring the data into a series of reproduced video signals.

また、本発明に係る映像信号の記録・再生装置は、入力
された映像信号をディジタルデータに変換するA/D変
換回路と、変換されたディジタルデータを時分割して複
数の時系列データに分割する時分割回路と、分離された
時系列データをそれぞれ変調してアナログデータに変換
する複数の変調回路と、各変調回路が出力するアナログ
データを記録媒体に記録するとともに記録媒体に記録さ
れたアナログデータを再生する記録再生装置と、再生さ
れた各アナログデータを復調により再生時系列データに
変換する複数の復調回路と、再生時系列データを時系列
順に並べて合成し、一連の再生映像信号に復元する合成
回路とを備えたものである。
Further, the video signal recording/reproducing device according to the present invention includes an A/D conversion circuit that converts an input video signal into digital data, and a time-division circuit that divides the converted digital data into a plurality of time-series data. A time division circuit that modulates the separated time series data and converts it into analog data, and a time division circuit that modulates the separated time series data and converts it into analog data, and records the analog data output by each modulation circuit on a recording medium, and converts the analog A recording and reproducing device that reproduces data, multiple demodulation circuits that demodulate each reproduced analog data into reproduced time series data, and synthesize the reproduced time series data in chronological order to restore it to a series of reproduced video signals. It is equipped with a synthesis circuit that performs the following steps.

〔作 用〕[For production]

上記の構成によれば、高精細化により膨大な量になった
映像信号を時系列的に分割することにより、記録及び再
生に使用する機器が処理する情報量を現存機器の受容限
度内に納めることができ、現存機器を使用して膨大な量
の映像信号を処理できるようになる。
According to the above configuration, the amount of information processed by the equipment used for recording and playback can be kept within the acceptance limit of existing equipment by dividing the video signal, which has increased in huge amount due to high definition, in chronological order. This makes it possible to process huge amounts of video signals using existing equipment.

〔実施例〕〔Example〕

本発明の一実施例を、第1図ないし第7図に基づいて説
明すれば、以下の通りである。
An embodiment of the present invention will be described below based on FIGS. 1 to 7.

映像信号の記録・再生装置は、第1図に示すように、映
像信号lを入力してディジタルデータに変換するA/D
変換回路2と、変換されたディジタルデータを時分割し
て3つの時系列データ104・105・106に分割す
る時分割回路3と、分割された時系列データ104・1
05・106をそれぞれ変調してアナログデータに変換
する3つの変調器4・5・6と、変換された各アナログ
データを記録媒体に記録する一方、記録媒体からそのア
ナログデータを再生する3つの記録再生装置7・8・9
と、再生された各アナログデータを復調により再生時系
列データ204・205・206に変換する3つの復調
器10−11・12と、再生時系列データを元の列順に
並べて合成し、一連の再生映像信号14に復元する合成
回路13とを備えている。
As shown in Fig. 1, the video signal recording/reproducing device is an A/D that inputs the video signal l and converts it into digital data.
A conversion circuit 2, a time division circuit 3 that time-divides the converted digital data into three time series data 104, 105, and 106, and divided time series data 104, 1.
Three modulators 4, 5, and 6 that respectively modulate and convert 05 and 106 into analog data, and three recording units that record each converted analog data on a recording medium and reproduce the analog data from the recording medium. Playback device 7, 8, 9
and three demodulators 10-11 and 12 that convert each reproduced analog data into reproduced time series data 204, 205, and 206 by demodulation, and synthesize the reproduced time series data by arranging them in the original column order to generate a series of reproduced data. A synthesis circuit 13 for restoring to a video signal 14 is provided.

上記A/D変換回路2は、公知の構成のものが使用され
ている。
The A/D conversion circuit 2 has a known configuration.

上記時分割回路3は、ディジタルデータを時系列的に3
つに分“割できるように構成してあればよいが、ここで
は、一種のインターリーブにより隣接するデータが分散
して記録再生されるようにするため、3つのタイムスロ
ットが設けられ、第2図に示すように、A/D変換器2
の出力102の各量子化ビットbit 0−bit T
内の各ビクセル(表示画面上の1ドツトに対応するデー
タ)■・■・■・・・・が順に異なるタイムスロットに
振り分けられ、3つの変調器4・5・6に個別的に入力
される3つの時系列データ104・105・106に分
割するように構成される。
The time division circuit 3 divides the digital data into three
However, in this case, three time slots are provided so that adjacent data can be recorded and reproduced in a distributed manner through a type of interleaving. As shown in A/D converter 2
Each quantized bit of the output 102 bit 0-bit T
Each pixel (data corresponding to one dot on the display screen) ■, ■, ■, etc. within is sequentially distributed to different time slots and individually input to three modulators 4, 5, and 6. It is configured to be divided into three time series data 104, 105, and 106.

なお、第2図に示した実施例では、A/D変換回路2の
量子化ビットbit 0=bit 7を8ビツトとしで
あるが、この量子化ビット数は必要に応じて増減するこ
とができる。また、表示画面は、量子化ビットbit 
0=bit T数に対応するプレーンを持つように構成
しである。男に、各ビクセル■・■・■・・・・の数字
の順番は時系列の順番を示している。
In the embodiment shown in FIG. 2, the quantization bit bit 0 = bit 7 of the A/D conversion circuit 2 is set to 8 bits, but the number of quantization bits can be increased or decreased as necessary. . In addition, the display screen shows the quantization bit
It is configured to have a plane corresponding to the number of 0=bit T. To the man, the order of the numbers in each pixel ■, ■, ■, etc. indicates the chronological order.

変調器4・5・6は、それぞれ入力した時系列データ1
04・105・106を変調してアナログデータに変換
するように構成され、使用する記録媒体の特性に応じた
公知のものが適宜使用される。ここでは、一般のビデオ
テープレコーダで記録再生ができるようにするため、第
3図(a)に示すように、複合映像信号にデータを多重
記録する方式に適合できるようになっている。第3図(
a)のデータは、同図(b)に示す振幅情報を有する輝
度信号成分と、同図(d)に示す振幅情報を有する同図
(C)の色信号成分とを多重化したものであり、記録密
度を高めるために、輝度信号の振幅情報、色信号の振幅
情報、及び位相情報を組み合わせたデVりとして記録さ
れ、再生される。すなわち、輝度信号の振幅を16段階
に分離可能であるとすれば、4ビツトの情報が輝度信号
の振幅の変化によって記録再生され、色信号の振幅情報
と位相情報とによって、第3図(e)の信号空間ダイア
グラムに示すように32通り、すなわち、5ドツト分の
情報が1回の変調で記録されるようになっている。
Modulators 4, 5, and 6 each receive input time series data 1.
04, 105, and 106 to convert it into analog data, and a known one is used as appropriate depending on the characteristics of the recording medium used. In order to enable recording and reproduction with a general video tape recorder, the system is adapted to multiplex recording of data on a composite video signal, as shown in FIG. 3(a). Figure 3 (
The data in a) is obtained by multiplexing the luminance signal component having the amplitude information shown in FIG. 3(b) and the color signal component in FIG. In order to increase the recording density, the information is recorded and reproduced as a digital signal that combines the amplitude information of the luminance signal, the amplitude information of the color signal, and the phase information. That is, if the amplitude of the luminance signal can be separated into 16 steps, 4-bit information is recorded and reproduced by changes in the amplitude of the luminance signal, and the amplitude information and phase information of the chrominance signal are used as shown in Fig. 3 (e). ), 32 types of information, that is, 5 dots of information, are recorded in one modulation.

なお、第3図(e)の信号空間ダイアグラムは、色信号
の振幅情報と位相情報とがどのような情報を現すかを示
したものであり、ここでは32点が平面上に配置され、
1回の変調で32通りの情報が記録されるようにしであ
るが、必要に応じて更に多くの情報を現す点を設けるこ
とが可能である。
The signal space diagram in FIG. 3(e) shows what kind of information is expressed by the amplitude information and phase information of the color signal. Here, 32 points are arranged on a plane,
Although 32 types of information are recorded in one modulation, it is possible to provide points that express more information as necessary.

復調器10・1工・12は、変調器4・5・6と逆の動
作をして、再生された各アナログデータを復調して各変
調器4・5・6に人力された時系列データ104・10
5・106に対応する再生時系列データに変換するよう
になっている。
Demodulators 10, 1, and 12 operate in the opposite manner to modulators 4, 5, and 6, and demodulate each reproduced analog data to input time series data to each modulator 4, 5, and 6 manually. 104.10
The data is converted into playback time series data corresponding to 5.106.

合成回路13は、再生時系列データ204・205・2
06を元の映像信号のデータの順に並べて合成し、一連
の再生映像信号14に復元するようになっている。ここ
では、第4図ないし第7図に示すように、合成回路13
は、各再生時系列データ204・205・206を格納
するバッファメモリからなるフレームメモリ244・2
45・246と、補間回路250と、マルチプレクサ2
51と、図示しないD/A変換器とを備えている。
The synthesis circuit 13 reproduces the reproduced time series data 204, 205, 2.
06 are arranged in the order of the original video signal data and synthesized to restore a series of reproduced video signals 14. Here, as shown in FIGS. 4 to 7, the synthesis circuit 13
are frame memories 244 and 2 consisting of buffer memories that store each reproduction time series data 204, 205, and 206.
45, 246, interpolation circuit 250, and multiplexer 2
51 and a D/A converter (not shown).

補間回路250は、各フレームメモリ244・245・
246の状態に対応してH−L切換えされる各制御人力
C4・C5・C6を入力し、マルチプレクサ251の各
入力端子に各再生時系列データ204・205・206
あるいはその補間データを出力するように構成されてい
る。上記制御入力C4は、フレームメモリ244にデー
タが格納されているときにはHに切換えられ、フレーム
メモリ244が空の場合にはLに切換えられる。
The interpolation circuit 250 connects each frame memory 244, 245,
246, and each input terminal of the multiplexer 251 receives each playback time series data 204, 205, 206.
Alternatively, it is configured to output the interpolated data. The control input C4 is switched to H when data is stored in the frame memory 244, and switched to L when the frame memory 244 is empty.

他の制御人力C5・C6は、それぞれフレームメモリ2
45・246の状態に対応して、同様にH・L切換えさ
れる。補間回路250は、各フレームメモリ244・2
45・246とそれに対応する制御人力C4・C5・C
6とを入力する3つのアンド回路254a・255a・
256aと、これらアンド回路254a・255a・2
56aの出力を個別的に入力し、マルチプレクサ251
の各入力端a−b−cに出力する3つのオア回路254
b・255b・256bと、時系列的に出力が先行する
オア回路254b・255b・256bの出力と制御人
力C4・C5・C6の反転出力とを入力し、時系列的に
同期するオア回路254b・255b・256bに出力
する3つのアンド回路254c・255c・256cと
を備えている。
Other control human power C5 and C6 are respectively frame memory 2
In response to the states of 45 and 246, H and L are similarly switched. The interpolation circuit 250 connects each frame memory 244.2
45/246 and corresponding control human power C4/C5/C
6 and three AND circuits 254a, 255a, and
256a, and these AND circuits 254a, 255a, 2
56a are individually input to the multiplexer 251.
Three OR circuits 254 output to each input terminal a-b-c of
255b, 256b, the outputs of the OR circuits 254b, 255b, 256b whose outputs precede each other in time series, and the inverted outputs of the control human power C4, C5, and C6 are input, and the OR circuits 254b and 256b are synchronized in time series. It includes three AND circuits 254c, 255c, and 256c that output to 255b and 256b.

上記マルチプレクサ251は、各入力端a−b・C−a
・b・Cの順に操作して3つのフレームメモリ244・
245・246の時系列的関係を復元するように構成さ
れている。
The multiplexer 251 has input terminals a-b and C-a.
・By operating in the order of b and c, the three frame memories 244 ・
It is configured to restore the chronological relationship of H.245 and H.246.

なお、第4図は、各フレームメモリ244・245・2
46に完全に再生時系列データ204・205・206
が格納されている場合を示している。第5図は、第1の
フレームメモリ244のみに再生時系列データ204が
格納され、他のフレームメモリ245・246が空であ
る場合を示しテイル。第6図は、第1及び第2のフレー
ムメモリ244・245に再生時系列データ204・2
05が格納され、第3のフレームメモリ246が空の場
合を示している。第7図は、第1及び第3のフレームメ
モリ244・246に再生時系列データ204・206
が格納され、第2のフレームメモリ245が空である場
合を示している。
In addition, FIG. 4 shows each frame memory 244, 245, 2.
46 completely reproduced time series data 204, 205, 206
is stored. FIG. 5 shows a case where the reproduced time series data 204 is stored only in the first frame memory 244 and the other frame memories 245 and 246 are empty. FIG. 6 shows reproduction time series data 204 and 2 stored in the first and second frame memories 244 and 245.
05 is stored, and the third frame memory 246 is empty. FIG. 7 shows reproduction time series data 204 and 206 stored in the first and third frame memories 244 and 246.
is stored, and the second frame memory 245 is empty.

上記した映像信号の記録・再生装置を用いて実施する映
像信号の記録・再生方式においては、A/D変換回路2
によって、映像信号1がディジタルデータ102に変換
するA/D変換段階が実行される。そして、このディジ
タルデータ102の各量子化ピッ)bit O〜bit
 7内の各ピクセル■・■・■・・・・が順に3つタイ
ムスロットに振り分けられ、各変調器4・5・6に個別
的に入力される3つの時系列データ104・105・1
06に分割される時分割段階が実行される。
In the video signal recording/playback method implemented using the video signal recording/playback device described above, the A/D conversion circuit 2
Accordingly, an A/D conversion step is performed in which the video signal 1 is converted into digital data 102. Then, each quantization bit of this digital data 102 bit O~bit
Each pixel ■, ■, ■, etc. in 7 is sequentially allocated to three time slots, and three time series data 104, 105, 1 are individually input to each modulator 4, 5, 6.
06 time division steps are performed.

各時系列データ104・105・106を入力する各変
調器4・5・6では、各時系列データ104・105・
106が、複合映像信号に輝度信号成分と色信号成分と
を多重化させたアナログデータからなる複合映像信号に
変調される。そして、変調された各複合映像信号を記録
再生装置7・8・9により記録媒体に記録する記録段階
が実行され、また、記録再生装置7・8・9により当該
記録媒体から各複合映像信号を再生する再生段階が実行
される。次に、復調器10・11・12において再生さ
れた各複合映像信号が、ディジタルデータからなる各再
生時系列データに復調する復調段階が実行される。そし
て、復調された各再生時系列データが合成回路13にお
いて元の映像信号に対応する順序に並べ変える復元段階
が実行される。
Each modulator 4, 5, 6 inputs each time series data 104, 105, 106, each time series data 104, 105,
106 is modulated into a composite video signal consisting of analog data obtained by multiplexing a luminance signal component and a color signal component into a composite video signal. Then, a recording step is executed in which each modulated composite video signal is recorded on a recording medium by the recording and reproducing devices 7, 8, and 9, and each composite video signal is recorded from the recording medium by the recording and reproducing devices 7, 8, and 9. A regeneration step is performed to regenerate. Next, a demodulation step is performed in which each of the composite video signals reproduced by the demodulators 10, 11, and 12 is demodulated into each reproduced time series data consisting of digital data. Then, a restoration step is performed in which the demodulated reproduced time-series data are rearranged in the combining circuit 13 in an order corresponding to the original video signal.

以上のように構成された映像信号の記録・再生方式及び
装置によれば、上記時分割回路3によって実行される時
分割段階においては、データの分割により、以後のデー
タ処理回路に伝達される情報量が入力された映像信号の
1/3となるので、現存の機器の許容情報量以下に納め
ることができる。また、ディジタルデータ102の各量
子化ビットbit 0=bit T内の各ピクセル■・
■・■・・・・が順に3つタイムスロットに振り分けら
れるので、一種のインターリーブにより隣接する各ピク
セル■・■・■・・・・が3つの時系列データ104・
105・106に分散され、データの破損が連続するこ
とを防止されてデータの再生時の補間を容易にできる利
点が得られる。
According to the video signal recording/reproducing method and apparatus configured as described above, in the time division stage executed by the time division circuit 3, the information transmitted to the subsequent data processing circuit is divided by data division. Since the amount of information is 1/3 of the input video signal, the information amount can be kept within the permissible information amount of existing equipment. Also, each pixel in each quantized bit bit 0 = bit T of the digital data 102
Since ■, ■, etc. are sequentially distributed to three time slots, each adjacent pixel ■, ■, ■, etc. is divided into three time series data 104, by a kind of interleaving.
105 and 106, it is possible to prevent data from being corrupted continuously and to facilitate interpolation during data reproduction.

また、変調器4・5・6によって実行される変調段階で
は、輝度信号の振幅情報、色信号の振幅情報及び位相情
報を組み合わせて使用され、特に、色情報については信
号空間ダイアグラム上の32点によって1回の変調で5
ビット分の情報を記録できるようにしであるので、現存
の機器の許容情報量内に高密度化に情報を記録すること
ができる。また、このような手法は、従来のモデム(変
調・復調装置)においても、いわゆるAPSK方式とし
て採用されているが、従来のモデムでは、基準位相を確
保するため映像信号から色情報を分離する技術を応用で
きなかったのに対して、本発明の方式では、複合映像信
号のバースト領域を利用して確保できるので、映像信号
から色情報を分離する技術を応用できるようになる。
In addition, in the modulation stage performed by the modulators 4, 5, and 6, the amplitude information of the luminance signal, the amplitude information and the phase information of the chrominance signal are used in combination, and in particular, for the chrominance information, 32 points on the signal space diagram are used. 5 in one modulation by
Since it is possible to record information corresponding to bits, it is possible to record information at a high density within the allowable information amount of existing equipment. In addition, this method is also used in conventional modems (modulation/demodulation equipment) as the so-called APSK method, but conventional modems do not use technology to separate color information from the video signal in order to ensure a reference phase. However, in the method of the present invention, the burst area of the composite video signal can be used to secure the color information, so it becomes possible to apply the technique of separating color information from the video signal.

更に、変調器4・5・6から出力される各複合映像信号
は、タイムスロットで分割されたディジタルデータ10
4・105・106をアナログ化した信号で構成されて
いるので、複合映像信号の映像部分に各時系列データを
変調して得たアナログ信号を重畳することにより、高精
細化が図られていない通常のビデオテープレコーダに入
力して磁気テープに記録することができる。また、その
磁気テープから再生した各複合映像信号を変調器10・
11・12に入力し、合成回路13でデータの順序をも
との時系列順に並べかえて再生映像信号14を得ること
もできる。
Furthermore, each composite video signal output from the modulators 4, 5, and 6 is divided into digital data 10 divided by time slots.
Since it is composed of analog signals of 4, 105, and 106, high definition cannot be achieved by superimposing analog signals obtained by modulating each time series data on the video part of the composite video signal. It can be input to an ordinary video tape recorder and recorded on magnetic tape. In addition, each composite video signal reproduced from the magnetic tape is transmitted to the modulator 10.
It is also possible to obtain the reproduced video signal 14 by inputting the data to 11 and 12 and rearranging the data in the original chronological order in the combining circuit 13.

上記合成回路13は、マルチプレクサ251によって3
つタイムスロットに振り分けられた各ピクセル ■・■
・■・・・・がもとの順序に並べ変えて出力される。
The above-mentioned combining circuit 13 is connected to three
Each pixel divided into two time slots ■・■
・■... are rearranged and output in their original order.

本実施例では、第4図に示すように、合成回路13の各
フレームメモリ244・245・246に完全に再生時
系列データ204・205・2゜6が格納されている場
合には、マルチプレクサ251の走査順に各ピクセル■
・■・■・・・・が完全に元の順序に並べ変えられた再
生映像信号14が出力される。
In this embodiment, as shown in FIG. Each pixel in the scanning order of ■
A reproduced video signal 14 in which ■, ■, etc. are completely rearranged to the original order is output.

また、例えば第5図に示すように、2つのタイムスロッ
トに属する各複合映像信号が合成回路13への入力タイ
ミングの不一致によって欠落し、第2及び第3のフレー
ムメモリ245・246が空になった場合には、マルチ
プレクサ251が入力端aを走査する時にフレームメモ
リ244のピクセル■のデータがアンド回路254aに
入力されるとともに該アンド回路254aに制御人力C
4(=H)が入力されるので、ピクセル■のデータがア
ンド回路254a、オア回路254b、および入力端a
を介してマルチプレクサ251から出力される。入力端
すを走査するとき°には、フレームメモリ244のピク
セル■のデータが、アンド回路254a、オア回路25
4bを介してアンド回路255Cに人力されるとともに
、制御人力C5(−L)の反転出力(−H)がアンド回
路254cに人力され、オア回路255bからフレーム
メモリ244のピクセル■のデータがマルチプレクサ2
51を経て出力され、欠落した第2のピクセル■に対応
するデータがピクセル■のデータによって補間されるこ
とになる。マルチプレクサ251が入力端Cを走査する
時には、フレームメモリ244のピクセル■のデータが
アンド回路254a、オア回路254b、アンド回路2
55c及びオア回路255bを経てアンド回路256c
に入力される一方、制御人力C6(=L)の反転出力(
=H)がアンド回路256Cに入力され、フレームメモ
リ244のピクセル■のデータが更にアンド回路256
C、オア回路256b及びマルチプレクサ251を経て
出力され、ピクセル■に対応するデータがピクセル■の
データによって補間されることになる。
Furthermore, as shown in FIG. 5, for example, each composite video signal belonging to two time slots is dropped due to a mismatch in the input timing to the synthesis circuit 13, and the second and third frame memories 245 and 246 become empty. In this case, when the multiplexer 251 scans the input terminal a, the data of the pixel 2 of the frame memory 244 is input to the AND circuit 254a, and the control manual C is input to the AND circuit 254a.
4 (=H) is input, the data of pixel ■ is sent to the AND circuit 254a, the OR circuit 254b, and the input terminal a.
is output from multiplexer 251 via. When scanning the input terminal, the data of the pixel 2 of the frame memory 244 is sent to the AND circuit 254a and the OR circuit 25.
4b to the AND circuit 255C, the inverted output (-H) of the control input C5 (-L) is input to the AND circuit 254c, and the data of pixel 2 of the frame memory 244 is input from the OR circuit 255b to the multiplexer 2.
51, and the data corresponding to the missing second pixel (2) is interpolated with the data of the pixel (2). When the multiplexer 251 scans the input terminal C, the data of the pixel 2 of the frame memory 244 is sent to the AND circuit 254a, the OR circuit 254b, and the AND circuit 2.
55c and the AND circuit 256c via the OR circuit 255b.
On the other hand, the inverted output of control human power C6 (=L) (
=H) is input to the AND circuit 256C, and the data of pixel ■ of the frame memory 244 is further input to the AND circuit 256C.
C, is outputted via the OR circuit 256b and the multiplexer 251, and the data corresponding to the pixel (2) is interpolated by the data of the pixel (2).

なお、オア回路256bの出力は、マルチプレクサ25
1に出力されると同時にアンド回路254Cに入力され
るが、制御信号C4(=H)の反転信号はLとなるので
、アンド回路254cは出力しない。その結果、マルチ
プレクサ251の出力は■■■■■■■■・・・と補間
される。ここでは、第1のフレームメモリ244のピク
セル■が入力された時に欠落している他のフレームメモ
リ244のピクセル■・■が補間される場合を説明した
が、第1及び第3のフレームメモリ244・246のデ
ータが欠落している場合には同様にして第2のフレーム
メモリ245に記憶されたピクセル■によって欠落した
ピクセル■・■のデータが補間され、また、第1及び第
2のフレームメモリ244・245のデータが欠落して
いる場合には同様にして第3のフレームメモリ246に
記憶されたビクセル■によって欠落したビクセル■・■
のデータが補間されることになる。
Note that the output of the OR circuit 256b is sent to the multiplexer 25
1 and simultaneously input to the AND circuit 254C, but since the inverted signal of the control signal C4 (=H) becomes L, the AND circuit 254c does not output. As a result, the output of the multiplexer 251 is interpolated as ■■■■■■■■... Here, we have explained the case where when the pixel ■ of the first frame memory 244 is input, the missing pixels ■ and ■ of the other frame memories 244 are interpolated, but the first and third frame memories 244・If the data of 246 is missing, the data of the missing pixels ■ and ■ is similarly interpolated by the pixel ■ stored in the second frame memory 245, and the data of the missing pixels ■ and If the data of 244 and 245 is missing, the missing pixels ■ and ■ are stored in the third frame memory 246 in the same way.
data will be interpolated.

このように、いずれか1つの再生時系列データ204・
205・206が入力された時に他の再生時系列データ
204・205・206のデータを自動的に補間するこ
とにより、記録された各複合映像信号あるいは再生され
復調された再生時系列データ204・205・206の
データ数が入力された映像信号のデータ数に満たなくて
も、入力された映像信号のデータ数同数のデータ数の再
生映像信号14を得ることができる。
In this way, any one of the playback time series data 204.
By automatically interpolating the data of other reproduction time series data 204, 205, 206 when 205, 206 is input, each recorded composite video signal or reproduced and demodulated reproduction time series data 204, 205 is generated. - Even if the number of data 206 is less than the number of data of the input video signal, it is possible to obtain the reproduced video signal 14 having the same number of data as the number of data of the input video signal.

また、第6図あるいは第7図に示すように1つのタイム
スロットに属する複合映像信号が欠落した場合には、同
様にデータが欠落しているフレームメモリ244のビク
セル■・■・■・・・・に対応するデータは、時系列的
にそのタイムスロットに先行するタイムスロットのデー
タによって補間される。後行のタイムスロットのデータ
がある場合には、この後行のタイムスロットのデータが
出力されるとともに、このデータでこの後行のタイムス
ロットに更に後行し、データが欠落しているタイムスロ
ットの補間データが更新されることになる。
Furthermore, as shown in FIG. 6 or 7, when the composite video signal belonging to one time slot is missing, the pixels in the frame memory 244 where the data is missing also include pixels ■, ■, ■, etc. The data corresponding to * is interpolated by the data of the time slot that chronologically precedes that time slot. If there is data for a subsequent timeslot, the data for this subsequent timeslot is output, and this data is used to further follow this subsequent timeslot, and the timeslot for which data is missing is output. The interpolated data will be updated.

すなわち、マルチプレクサ251の出力は、第6図の場
合には■■■■■■■■・・・と補間され、第7図の場
合には■■■■■■■■・・・と補間される。このよう
に、再生時系列データ204・205・206が人力さ
れるごとに補間の状態を更新する場合には、より原画の
映像信号に近い再生映像信号14を得ることができ、記
録時に入力された映像信号の信号数の入力を受けた時に
最終的に完全な再生を完了することができる。
That is, the output of the multiplexer 251 is interpolated as ■■■■■■■■... in the case of FIG. 6, and as ■■■■■■■■... in the case of FIG. be done. In this way, if the interpolation state is updated every time the reproduced time series data 204, 205, and 206 are input manually, it is possible to obtain the reproduced video signal 14 that is closer to the original video signal, and the reproduced video signal 14 that is inputted at the time of recording can be obtained. Complete playback can be completed when the number of video signals input is received.

〔発明の効果〕〔Effect of the invention〕

本発明に係る映像信号の記録・再生方式は、以上のよう
に、入力された映像信号をディジタルデータに変換する
A/D変換段階と、変換されたディジタルデータを時分
割して複数の時系列データに分割する時分割段階と、分
離された時系列データをそれぞれ変調してアナログデー
タに変換する変調段階と、複数に分離されたアナログデ
ータをそれぞれ記録する記録段階と、記録されたアナロ
グデータをそれぞれ再生する再生段階と、再生された各
アナログデータを復調により、再生時系列データに変換
する復調段階と、再生時系列データを元の映像信号のデ
ータの順に並べて合成し、一連の再生映像信号に復元す
る復元段階とを含む構成からなっている。
As described above, the video signal recording/reproducing method according to the present invention includes an A/D conversion stage for converting an input video signal into digital data, and a time-division process for converting the converted digital data into multiple time series data. A time division stage in which the data is divided into data, a modulation stage in which each of the separated time series data is modulated and converted into analog data, a recording stage in which each of the separated analog data is recorded, and the recorded analog data is There is a reproduction stage in which each reproduced analog data is reproduced, a demodulation stage in which each reproduced analog data is converted into reproduced time series data by demodulation, and a series of reproduced video signals is obtained by arranging and combining the reproduced time series data in the order of the original video signal data. and a restoration stage for restoring the data.

また、本発明に係る映像信号の記録・再生装置は、以上
のように、入力された映像信号をディジタルデータに変
換するA/D変換回路と、変換されたディジタルデータ
を時分割して複数の時系列データに分割する時分割回路
と、分離された時系列データをそれぞれ変調してアナロ
グデータに変換する複数の変調回路と、各変調回路が出
力するアナログデータを記録媒体に記録するとともに記
録媒体に記録されたアナログデータを再生する記録再生
装置と、再生された各アナログデータを復調により再生
時系列データに変換する複数の復調回路と、再生時系列
データを時系列順に並べて合成し、一連の再生映像信号
に復元する合成回路とを備えた構成である。
Further, as described above, the video signal recording/reproducing device according to the present invention includes an A/D conversion circuit that converts an input video signal into digital data, and a plurality of A time division circuit that divides the time series data into time series data, a plurality of modulation circuits that respectively modulate the separated time series data and convert it into analog data, and record the analog data output by each modulation circuit on a recording medium. A recording and reproducing device that reproduces analog data recorded in This configuration includes a synthesis circuit that restores the reproduced video signal.

これにより、A/D変換によりディジタル化された映像
信号を時分割して複数の時系列データに分割するので、
以後のデータ処理回路に伝達される情報量を現存の機器
の許容情報量以下に納めることができ、現存機器を使用
して使用して、容易に、かつ、安価に高精細な映像信号
を記録再生できる。
As a result, the video signal digitized by A/D conversion is time-divided and divided into multiple time series data.
The amount of information transmitted to subsequent data processing circuits can be kept below the allowable information amount of existing equipment, and high-definition video signals can be easily and inexpensively recorded using existing equipment. Can be played.

特に、本発明において、時分割段階で時分割回路によっ
てタイムスロットで分割したディジタルデータを、変調
段階で変調回路によってアナログ信号に変換記録するの
で、現存機器によって容易に記録し、再生することがで
きるとともに、データの破損に対して再生後に破損デー
タが連続するのを防止でき、データ破損により高精細化
が損なわれるのを防止できるといった効果を奏する。
In particular, in the present invention, digital data divided into time slots by a time division circuit in the time division stage is converted and recorded into an analog signal by a modulation circuit in the modulation stage, so that it can be easily recorded and played back by existing equipment. At the same time, it is possible to prevent data corruption from continuing after reproduction, and it is possible to prevent high definition from being impaired due to data corruption.

【図面の簡単な説明】[Brief explanation of drawings]

第1図ないし第7図は本発明の一実施例を示すものであ
る。 第1図は、映像信号の記録・再生方式およびその装置の
全体構成を示すブロック図である。 第2図は、時分割回路の動作を説明する説明図である。 第3図(a)は変調回路出力の構成を示す波形図、第3
図(b)は輝度信号成分の波形図、第3図(C)は色信
号成分の波形図、第3図(d)は色信号成分の振幅情報
の波形図、第3図(e)は色信号の振幅情報と位相情報
が現す情報を示す信号空間ダイヤグラムである。 第4図ないし第7図は、それぞれ、合成回路の+浸酸及
び再生時系列データの合成回路への入力状態が異なる場
合の作用状態を説明する説明図である。 1は映像信号、2はA/D変換回路、3は時分割回路、
4は変調器、5は変調器、6は変調器、7は記録再生装
置、8は記録再生装置、9は記録再生装置、10は復調
器、11は復調器、12は復調器、13は合成回路、1
4は再生映像信号、104は時系列データ、105は時
系列データ、106は時系列データ、204は再生時系
列データ、205は再生時系列データ、206は再生時
系列データ、250は補間回路である。 築 図 (e) (R−Y)
1 to 7 show one embodiment of the present invention. FIG. 1 is a block diagram showing a video signal recording/reproducing method and the overall configuration of the device. FIG. 2 is an explanatory diagram illustrating the operation of the time division circuit. Figure 3(a) is a waveform diagram showing the configuration of the modulation circuit output;
Figure (b) is a waveform diagram of the luminance signal component, Figure 3 (C) is a waveform diagram of the color signal component, Figure 3 (d) is a waveform diagram of the amplitude information of the color signal component, and Figure 3 (e) is a waveform diagram of the amplitude information of the color signal component. 3 is a signal space diagram showing information represented by amplitude information and phase information of a color signal. FIGS. 4 to 7 are explanatory diagrams each illustrating the operation state when the input state of the +acidification and reproduction time series data to the synthesis circuit of the synthesis circuit is different. 1 is a video signal, 2 is an A/D conversion circuit, 3 is a time division circuit,
4 is a modulator, 5 is a modulator, 6 is a modulator, 7 is a recording and reproducing device, 8 is a recording and reproducing device, 9 is a recording and reproducing device, 10 is a demodulator, 11 is a demodulator, 12 is a demodulator, 13 is a demodulator Synthesis circuit, 1
4 is a reproduced video signal, 104 is time series data, 105 is time series data, 106 is time series data, 204 is reproduced time series data, 205 is reproduced time series data, 206 is reproduced time series data, 250 is an interpolation circuit. be. Construction plan (e) (RY)

Claims (1)

【特許請求の範囲】 1、入力された映像信号をディジタルデータに変換する
A/D変換段階と、 変換されたディジタルデータを時分割して複数の時系列
データに分割する時分割段階と、 分離された時系列データをそれぞれ変調してアナログデ
ータに変換する変調段階と、 複数に分離されたアナログデータをそれぞれ記録する記
録段階と、 記録されたアナログデータをそれぞれ再生する再生段階
と、 再生された各アナログデータを復調により再生時系列デ
ータに変換する復調段階と、 再生時系列データを元の映像信号のデータの順に並べて
合成し、一連の再生映像信号に復元する復元段階と、 を含むことを特徴とする映像信号の記録・再生方式。 2、入力された映像信号をディジタルデータに変換する
A/D変換回路と、変換されたディジタルデータを時分
割して複数の時系列データに分割する時分割回路と、分
離された時系列データをそれぞれ変調してアナログデー
タに変換する複数の変調回路と、各変調回路が出力する
アナログデータを記録媒体に記録するとともに記録媒体
に記録されたアナログデータを再生する記録再生装置と
、再生された各アナログデータを復調により再生時系列
データに変換する複数の復調回路と、再生時系列データ
を時系列順に並べて合成し、一連の再生映像信号に復元
する合成回路とを備えていることを特徴とする映像信号
の記録・再生装置。
[Claims] 1. Separation of an A/D conversion stage for converting an input video signal into digital data, and a time division stage for time-divisionally dividing the converted digital data into a plurality of time-series data. a modulation stage in which each of the recorded time series data is modulated and converted into analog data; a recording stage in which each of the separated analog data is recorded; a reproduction stage in which each of the recorded analog data is reproduced; A demodulation stage in which each analog data is converted into reproduced time series data by demodulation, and a restoration stage in which the reproduced time series data are arranged and synthesized in the order of the original video signal data and restored to a series of reproduced video signals. Features video signal recording and playback method. 2. An A/D conversion circuit that converts the input video signal into digital data, a time division circuit that time-divides the converted digital data and divides it into multiple time series data, and a time division circuit that converts the separated time series data into multiple pieces of time series data. A plurality of modulation circuits that each modulate and convert into analog data, a recording and reproducing device that records the analog data output from each modulation circuit on a recording medium and reproduces the analog data recorded on the recording medium, and It is characterized by comprising a plurality of demodulation circuits that convert analog data into reproduced time series data through demodulation, and a synthesis circuit that arranges and synthesizes the reproduced time series data in chronological order and restores it to a series of reproduced video signals. Video signal recording/playback device.
JP1081717A 1989-03-31 1989-03-31 Video signal recording / reproducing device Expired - Lifetime JPH0828040B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1081717A JPH0828040B2 (en) 1989-03-31 1989-03-31 Video signal recording / reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1081717A JPH0828040B2 (en) 1989-03-31 1989-03-31 Video signal recording / reproducing device

Publications (2)

Publication Number Publication Date
JPH02260283A true JPH02260283A (en) 1990-10-23
JPH0828040B2 JPH0828040B2 (en) 1996-03-21

Family

ID=13754161

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1081717A Expired - Lifetime JPH0828040B2 (en) 1989-03-31 1989-03-31 Video signal recording / reproducing device

Country Status (1)

Country Link
JP (1) JPH0828040B2 (en)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5434215A (en) * 1977-08-22 1979-03-13 Nippon Hoso Kyokai <Nhk> Television signal recording-reproducing system
JPS5797281A (en) * 1980-12-09 1982-06-16 Sony Corp Magnetic reproducing device for video signal
JPS57184382A (en) * 1981-03-09 1982-11-13 Rca Corp Method of recording digital video information
JPS61137479A (en) * 1984-12-10 1986-06-25 Sony Corp Recording and reproducing device
JPS61196406A (en) * 1985-02-26 1986-08-30 Sony Corp Recording device of broad band signal
JPS62208473A (en) * 1986-03-07 1987-09-12 Ricoh Co Ltd Image recording and reproducing system

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5434215A (en) * 1977-08-22 1979-03-13 Nippon Hoso Kyokai <Nhk> Television signal recording-reproducing system
JPS5797281A (en) * 1980-12-09 1982-06-16 Sony Corp Magnetic reproducing device for video signal
JPS57184382A (en) * 1981-03-09 1982-11-13 Rca Corp Method of recording digital video information
JPS61137479A (en) * 1984-12-10 1986-06-25 Sony Corp Recording and reproducing device
JPS61196406A (en) * 1985-02-26 1986-08-30 Sony Corp Recording device of broad band signal
JPS62208473A (en) * 1986-03-07 1987-09-12 Ricoh Co Ltd Image recording and reproducing system

Also Published As

Publication number Publication date
JPH0828040B2 (en) 1996-03-21

Similar Documents

Publication Publication Date Title
JP2805095B2 (en) Video signal recording device
US5198940A (en) Image signal recording system
EP0701764A1 (en) Video signal processing and recording system
JPH02260283A (en) Method and device for recording and reproducing video signal
JPH04275794A (en) Muse signal digital recorder/reproducer
US5754727A (en) Image signal recording system having plural compression encoding modes
JP2656601B2 (en) Magnetic recording / reproducing device
JPS61181286A (en) Digital recorder of picture signal
JP2550298B2 (en) Video signal recording apparatus and recording / reproducing apparatus
JPH01209891A (en) Video recording and reproducing system
JP2550299B2 (en) Video signal playback device
JPS60170393A (en) Recorder/reproducer of video signal
JPS6126381A (en) Video tape recorder
JP3282200B2 (en) Recording and playback device
JPS628693A (en) Recording system for compressed information signal
JP2830996B2 (en) Image transmission device
JP3049835B2 (en) Video signal recording and playback device
JPH0530355B2 (en)
JPH02254682A (en) Digital signal recorder
JPS628694A (en) Recording system for compressed information signal
JPS60214179A (en) Video signal recording and reproducing device
JPH03228485A (en) Magnetic recording and reproducing device
JPS61172496A (en) Field memory device
JPH0144075B2 (en)
JPS62239698A (en) Method and apparatus for recording and reproducing