JPH0225134A - Cell sequence storage type self-routing channel device - Google Patents

Cell sequence storage type self-routing channel device

Info

Publication number
JPH0225134A
JPH0225134A JP63174769A JP17476988A JPH0225134A JP H0225134 A JPH0225134 A JP H0225134A JP 63174769 A JP63174769 A JP 63174769A JP 17476988 A JP17476988 A JP 17476988A JP H0225134 A JPH0225134 A JP H0225134A
Authority
JP
Japan
Prior art keywords
information
path
cell
last cell
routing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63174769A
Other languages
Japanese (ja)
Other versions
JP2770908B2 (en
Inventor
Kazuo Hajikano
初鹿野 一雄
Shunji Abe
俊二 阿部
Shichiro Hayami
七郎 早見
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP17476988A priority Critical patent/JP2770908B2/en
Publication of JPH0225134A publication Critical patent/JPH0225134A/en
Application granted granted Critical
Publication of JP2770908B2 publication Critical patent/JP2770908B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE:To prevent a cell after channel path revision from getting ahead of a cell before channel path revision by giving information passing through the new path to a channel after the sending of the last cell before the switching to an outgoing highway at the channel path switching. CONSTITUTION:In the case of revising a channel path during talking because of the occurrence of congestion or the like in a self-routing channel 1. prior to the change is channel path information by a channel path information change means 3, a last cell information addition means 4 adds last cell information to be switched according to a path based on the channel path information before the change by the change means 3. Then the change means 3 changes the channel path information and all cells are stored in a temporary storage means 5 via a switch 6 according to the path. Then the cells in the storage means 5 are sent sequentially by the operation of a last cell information detection means 9-i and a cell sequence storage control means 8.

Description

【発明の詳細な説明】 [目 次] 概要 産業上の利用分野 従来の技術(第5〜7図) 発明が解決しようとする課題 課題を解決するための手段(第1図) 作 用(第1図) 実施例(第2〜4図) 発明の効果 [概 要] 入力情報に付加された制御情報に基づき自律的にスイッ
チングしてこの制御情報により指示された出側端子へ入
力情報を送出する自己ルーティング通話路装置に関し、 通話中に通話路パスを変更した場合でも、変更後のセル
が変更前のセルを追い越すことがないようにすることを
目的とし。
[Detailed description of the invention] [Table of contents] Overview Industrial application field Prior art (Figures 5 to 7) Means for solving the problem to be solved by the invention (Figure 1) Effect (Figure 1) Figure 1) Embodiment (Figures 2 to 4) Effects of the invention [Summary] Autonomous switching based on control information added to input information and sending input information to the output terminal specified by this control information The purpose of this invention is to prevent a cell after the change from overtaking a cell before the change, even if the path is changed during a call, regarding a self-routing call path device.

通話中に通話路パス情報を変更して入力情報に付加する
手段と、変更される前の通話路パス情報に基づくパスに
従いスイッチングされる最後のセルにラストセル情報を
付加する手段と、変更された通話路パス情報に基づくパ
スに従いスイッチングされるセルを一時的に蓄積する手
段とをそれぞれ通話路の入側にそなえ、ラストセル情報
を検出する手段を通話路の出側にそなえ、ラストセル情
報検出手段によってパス変更前の最後のセルが通話路を
通過したことが検出されると、セル一時蓄積手段に蓄積
されたセルを順次送出するセル順序保存用制御手段をそ
なえるように構成する。
A means for changing channel path information during a call and adding it to input information; a means for adding last cell information to the last cell to be switched according to a path based on the channel path information before being changed; Means for temporarily accumulating cells to be switched according to a path based on the communication path path information is provided on the input side of each communication path, and means for detecting last cell information is provided on the output side of the communication path, and the last cell information detection means When it is detected that the last cell before the path change has passed through the communication path, the cell order storage control means is configured to sequentially send out the cells stored in the cell temporary storage means.

[産業上の利用分野] 本発明は、入力情報に付加された制御情報に基づき自律
的にスイッチングしてこの制御情報により指示された出
側端子へ入力情報を送出する自己ルーティング通話路装
置に関する。
[Industrial Application Field] The present invention relates to a self-routing channel device that autonomously switches based on control information added to input information and sends input information to an output terminal designated by this control information.

自己ルーティング通話路装置は、非同期転送モード(A
TM:^5ynchronous Transfer 
Mode)交換のように、セル(非同期転送用ブロック
)毎に異なる出線へ高速にスイッチングする場合にそし
て通話路を外部から集中的にソフトウ・エアで制御する
ことが望ましくない場合に、好適である。かかる自己ル
ーティング通話路装置では、各呼の識別信号とその出線
の番号の対応テーブルをつくり、ある識別番号の呼がく
ると、対応テーブルを引いて出線番号を知り、この呼を
該当する出線へ送り出すという方法で交換を行なう。
Self-routing channel equipment supports asynchronous transfer mode (A
TM:^5ynchronous Transfer
This mode is suitable for high-speed switching to different outgoing lines for each cell (block for asynchronous transfer), such as in mode) switching, and when it is not desirable to centrally control the communication path from outside using software. be. In such a self-routing communication path device, a correspondence table is created between the identification signal of each call and the number of its outgoing line, and when a call with a certain identification number arrives, the correspondence table is checked to find out the outgoing line number, and this call is assigned to the corresponding call. The exchange is carried out by sending it to the outgoing line.

[従来の技術] 例えば、自己ルーティング通話路装置としては、第5図
に示すような構成のものが提案されている。
[Prior Art] For example, as a self-routing channel device, one having a configuration as shown in FIG. 5 has been proposed.

この第5図に示す回路では、例えば3×3単位自己ルー
ティングスイッチSijが入線側、中間、出線側に各3
個あり、1次リンクL□Ig LX!# L12は入線
側スイッチSえ、の3個の出力端を中間スイッチ821
〜S 23の各1番目の入力端へ接続し、1次リンクL
2□〜L、、、 L、、〜L3.もこれに準する。
In the circuit shown in FIG. 5, for example, there are 3 x 3 unit self-routing switches Sij on the input side, intermediate side, and output side.
Available, primary link L□Ig LX! # L12 connects the three output terminals of the input side switch S to the intermediate switch 821
~S Connect to each first input end of 23, and connect to the primary link L
2□~L, , L, , ~L3. This also applies.

2次リンクM11〜M1.は、中間スイッチs2□の3
つの出力端を出線側の3個のスイッチs1、〜S 33
の各1番目の入力端へ接続し、2次リンクM2□〜M 
z 31 M 3、〜M 32もこれに準する。
Secondary links M11 to M1. is intermediate switch s2□3
three output terminals on the outgoing line side s1, ~S33
Connect to each first input end of the secondary link M2□~M
This also applies to z 31 M 3 and M 32 .

この自己ルーティング通話路1では、最初にs□、、s
2、〜s2..s、、taat、ておくと、s、。
In this self-routing channel 1, first s□,,s
2, ~s2. .. s,, taat, s,.

とS 321 S 13とS 33の設置は成膜部分を
何ら変更することなく、単にL2□〜Litas ta
x〜L 33を図示のごとく結線するだけで行なうこと
ができる。
and S 321 S 13 and S 33 are installed by simply installing L2□~Litasta without changing the film forming part at all.
This can be done by simply connecting x to L 33 as shown.

また、自己ルーティング通話路1の入側には。Also, on the ingress side of self-routing channel 1.

各呼の論理チャネル番号VCNをこの自己ルーティング
通話路用の論理チャネル番号VCN ’に変換し、この
論理チャネル番号VCN ’に対応する通話路パス情報
としてのルーティング情報RHを付加して出力する付加
回路100−iが設けられており、各付加回路100−
iは、第6図に示すようなテーブル100aをもった呼
処理部101に接続されている。
An additional circuit that converts the logical channel number VCN of each call into a logical channel number VCN' for this self-routing channel, adds routing information RH as channel path information corresponding to this logical channel number VCN', and outputs it. 100-i is provided, and each additional circuit 100-i is provided.
i is connected to a call processing section 101 having a table 100a as shown in FIG.

なお、各付加回路100−iは、第6図に示すごとく、
バッファ100a−i、セレクタ100b−iを有して
おり、呼処理部101はテーブル101aをアクセスす
る等の制御を行なうマイクロプロセッサ101bを有し
ている。
Note that each additional circuit 100-i has the following configuration as shown in FIG.
It has a buffer 100a-i and a selector 100b-i, and the call processing section 101 has a microprocessor 101b that performs control such as accessing a table 101a.

したがって、ある論理チャネル番号VCNの呼がくると
、対応テーブルを引いて出線番号を知り、この出線番号
へ至る最適なルーティング情報RHを選び、更には論理
チャネル番号VCNを適宜変換して、その後はセレクタ
100−bを用Uλてノベッファ1ooa−iに一時的
番こ保存されてし\る入力情報に上記の論理チャネル番
号VCN’、/レーティング情報RHを付加して自己ル
−ティング通話路1内へ送出するようになってし)る。
Therefore, when a call with a certain logical channel number VCN comes, the correspondence table is retrieved to find out the outgoing line number, the optimal routing information RH leading to this outgoing line number is selected, and furthermore, the logical channel number VCN is converted as appropriate. After that, the selector 100-b is used to add the above logical channel number VCN' and rating information RH to the input information temporarily stored in the novel buffer 1ooa-i to create a self-routing channel. 1).

ここで、例えば入線#9を出線#3へ導くノ々スを考え
ると、このパスとしては、S、3とS2□とS3□、S
 tiとS 22とsat、S 13とS23とS f
fiの3バスがあるので、S1iと831間のトラヒッ
クを82□〜523へ分散させることができ、さら番こ
S2□にトラヒックが集中していて遅れ力1でるような
場合は、S2□またはS 23経由のノ(スに変更すれ
1fよい。このような制御は呼処理部101で適宜ル−
ティング情報RHを変更することしこよ番)?テなわれ
る。
For example, if we consider a path that leads incoming line #9 to outgoing line #3, this path would be S, 3, S2□, S3□, S
ti and S 22 and sat, S 13 and S23 and S f
Since there are 3 fi buses, the traffic between S1i and 831 can be distributed to 82□ to 523. If the traffic is concentrated on Sarabanko S2□ and the delay force is 1, it is possible to distribute the traffic between S1i and 831 to S2□ or It is sufficient to change to the node (via S23).Such control is performed by the call processing unit 101 as appropriate.
Is it time to change the setting information RH? Te is called.

第7図は第5図の3×3単位自己ルーティングスイッチ
の構成例を示す。Iiは制御情報検:B回路、Diは情
報遅延回路、DMiはデマルチプレクサ、DECiは制
御情報デコード回路、 FijLまFIFOメモリ(バ
ッファメモリ)、5LiL±セレクタ、DSiはFIF
OメモリFijのリクエスト信号Kijを受けてセレク
タSLiの制御を行なう回路である。
FIG. 7 shows a configuration example of the 3×3 unit self-routing switch of FIG. Ii is control information detection: B circuit, Di is information delay circuit, DMi is demultiplexer, DECi is control information decoding circuit, FijL is FIFO memory (buffer memory), 5LiL± selector, DSi is FIF
This circuit receives the request signal Kij of the O memory Fij and controls the selector SLi.

入力端#1〜#3に入る信号は前述の入力情報子制御情
報の形をしており、検出回路Iiはこの制御情報を抽出
してデコード回路DECiへ送る。
The signals entering the input terminals #1 to #3 are in the form of the input information element control information described above, and the detection circuit Ii extracts this control information and sends it to the decoding circuit DECi.

制御情報は、自己ルーティング通話路1が3段構成であ
れば1段目用RHよ、2段目用RH2,3段目用RH,
の3種あるから、検出回路Iiは当該自己ルーティング
スイッチが第何段目かにより該当する制御情報+RHを
抽出する。
If the self-routing channel 1 has a three-stage configuration, the control information includes the RH for the first stage, RH2 for the second stage, RH for the third stage,
Since there are three types, the detection circuit Ii extracts the corresponding control information +RH depending on the stage of the self-routing switch.

デコード回路DECiは入力された制御情報が出力端j
を示すものであれば、デマルチプレクサを操作して当該
FIFOメモリFijに情報を送る。
The decoding circuit DECi outputs the input control information to the output terminal j.
If so, the demultiplexer is operated to send the information to the FIFO memory Fij.

例えば、入力#1の制御情報が出力端#2を示すもので
あれば、デコード回路DEC1はデマルチプレクサDM
工を操作して入力#1をF2□に入力する。
For example, if the control information of input #1 indicates output terminal #2, the decoding circuit DEC1 is connected to the demultiplexer DM.
Operate the machine to input input #1 to F2□.

制御回路DS工はFIFOメモリF1□〜F’ziに情
報が入ると、セレクタSLよを操作して該情報を出力#
1へ送出する。他も同様である。
When the control circuit DS engineer receives information in the FIFO memory F1□~F'zi, it outputs the information by operating the selector SL.
Send to 1. The same applies to others.

制御回路DS□は例えばFIFOメモリFjjからのリ
クエスト信号Kjjを常時走査しており、リクエスト信
号Kijが検出されると当該FIFOメモリの内容をセ
レクタSLiを通して出力させるように動作する。ある
いはリクエスト信号Kijは割込みとして制御回路DS
iに入力し、割込みが入ると制御回路DSiは当該FI
FOメモリの内容をセレクタを通して出力させる。
The control circuit DS□ constantly scans the request signal Kjj from the FIFO memory Fjj, for example, and operates to output the contents of the FIFO memory through the selector SLi when the request signal Kij is detected. Alternatively, the request signal Kij is sent to the control circuit DS as an interrupt.
i, and when an interrupt occurs, the control circuit DSi
The contents of the FO memory are output through the selector.

このようにして、入力情報に付加された制御情報(ルー
ティング情報RH等)に基づき例えば3段(1カ成の各
自己ルーディングスイッチSijで自律的にスイッチン
グしてこの制御情報により指示された出側端子へ入力情
報を送出することかできるのである。
In this way, based on the control information (routing information RH, etc.) added to the input information, for example, each self-routing switch Sij in three stages (one configuration) autonomously switches the outputs instructed by this control information. It is only possible to send input information to the side terminal.

[発明が解決しようとする課題] ところで、このような従来の自己ルーティング通話略装
置では、通話中にバースト性トラヒック等により幅轢が
生じた場合などは、ルーティング情報RHを書き換えて
、通話路パスを変更することが可能であるが、この場合
、自己ルーティング通話路内に依然として情報の蓄積が
あるため、パス切替直後の情報がパス切替直前の情報よ
りも先に出側端子(出側ハイウェイ)へ出力されるおそ
れがある。これでは、情報のシーケンスが逆転してしま
うおそれがあり、好ましくない。
[Problems to be Solved by the Invention] By the way, in such a conventional self-routing call arrangement device, when a traffic jam occurs due to burst traffic or the like during a call, the routing information RH is rewritten to change the call route path. However, in this case, since information is still accumulated in the self-routing channel, the information immediately after the path switch is transferred to the outgoing terminal (outgoing highway) before the information immediately before the path switch. There is a risk that it will be output to. This is undesirable because there is a risk that the information sequence will be reversed.

本発明は、このような問題点を解決しようとするもので
、通話中に通話路パスを変更した場合でも、変更後のセ
ルが変更前のセルを追い越すことがないようにしたセル
順序保存型自己ルーティング通話路装置を堤供すること
を目的としている。
The present invention is an attempt to solve such problems, and aims to provide a cell order preserving type that prevents the cell after the change from overtaking the cell before the change even if the call path is changed during a call. The purpose is to provide a self-routing channel device.

[課題を解決するための手段] 第1図は本発明の原理ブロック図を示す。[Means to solve the problem] FIG. 1 shows a block diagram of the principle of the present invention.

この第1図において、】は自己ルーティング通話路で、
この自己ルーティング通話路1は複数の単位自己ルーテ
ィングスイッチをマトリックス配置し、これらの単位自
己ルーティングスイッチをリンクを介し相互に接続して
なる。
In this Figure 1, ] is a self-routing channel,
This self-routing communication path 1 is formed by arranging a plurality of unit self-routing switches in a matrix and connecting these unit self-routing switches to each other via links.

2−iはセル順序保存処理回路で、このセル順序保存処
理回路2−iは自己ルーティング通話路lの入側におい
て入線(入ハイウェイ)の数だけ設けられ、各セル順序
保存処理回路2−iは、通話路パス情報変更手段3.ラ
ストセル情報付加手段4.セル一時蓄積手段5.スイッ
チ6.7.セル順序保存用制御手段8を有している。
2-i is a cell order preservation processing circuit, and the cell order preservation processing circuits 2-i are provided as many as the number of incoming lines (incoming highways) on the ingress side of the self-routing communication path l, and each cell order preservation processing circuit 2-i 3. is the communication route path information changing means 3. Last cell information adding means 4. Cell temporary storage means 5. Switch 6.7. It has a control means 8 for preserving cell order.

ここで、通話路パス情報変更手段3は通話路パス情報を
入力情報に付加するもので、ラストセル情報付加手段4
は通話路パス情報変更手段3によって変更される前の通
話路パス情報に基づくパスに従いスイッチングされる最
後のセルにラストセル情報を付加するものである。
Here, the call route path information changing means 3 adds the call route path information to the input information, and the last cell information adding means 4
The last cell information is added to the last cell to be switched according to the path based on the channel path information before being changed by the channel path information changing means 3.

セル一時蓄積手段5は通話路パス情報変更手段3によっ
て通話中に変更された通話路パス情報に基づくパスに従
いスイッチングされるセルをスイッチ6を経由して一時
的に蓄積するもので、そのセル送出はスイッチ7を経由
して行なわれる。
The cell temporary storage means 5 temporarily stores cells that are switched via the switch 6 according to the path based on the communication path information changed by the communication path information changing means 3 during a call, and transmits the cells. is performed via switch 7.

セル順序保存用制御手段8は、ラストセル情報検出手段
9−1 (後述)によってパス変更前の最後のセルが自
己ルーティング通話路1を通過したことが検出されると
、セル一時菩積手段5およびスイッチ6.7へ制御信号
を出して、セル一時蓄積手段5に蓄積されたセルを順次
送出させるものである。
When the last cell information detection means 9-1 (described later) detects that the last cell before path change has passed through the self-routing communication path 1, the cell order preservation control means 8 controls the cell temporary storage means 5 and A control signal is sent to the switch 6.7 to sequentially send out the cells stored in the cell temporary storage means 5.

また、自己ルーティング通話路1の出側には、ラストセ
ル情報付加手段4によって付加されたラストセル情報を
検出するラストセル情報検出手段9−iが自己ルーティ
ング通話路1の出線(出ハイウェイ)の数だけ設けられ
ている。
Further, on the outgoing side of the self-routing communication path 1, last cell information detection means 9-i for detecting the last cell information added by the last cell information addition means 4 are installed as many as the number of outgoing lines (outgoing highways) of the self-routing communication path 1. It is provided.

10は呼処理部で、この呼処理部10はセル順序保存処
理回路2−iへ書替ための制御情報や通話路パス情報を
供給するものである。
Reference numeral 10 denotes a call processing section, and this call processing section 10 supplies control information for rewriting and communication path information to the cell order preservation processing circuit 2-i.

[作 用] このような構成により、例えば自己ルーティング通話路
1に輻輪等が生じたため、通話路パスを通話中に変更す
るに際しては1通話路パス情報変更手段3による通話路
パス情報の変更に先行して、ラストセル情報付加手段4
により、通話路パス情報変更手段3によって変更される
前の通話路パス情報に基づくパスに従いスイッチングさ
れる最後のセルにラストセル情報を付加することが行わ
れる。
[Function] With such a configuration, for example, since convergence or the like has occurred in the self-routing communication path 1, when changing the communication path path during a call, the communication path information changing means 3 must change the communication path information. Prior to this, last cell information adding means 4
Accordingly, the last cell information is added to the last cell to be switched according to the path based on the channel path information before being changed by the channel path information changing means 3.

その後は、通話路パス情報変更手段3により通話路パス
情報を変更し、この変更された通話路パス情報に基づく
パスに従いスイッチングされるセルを全てスイッチ6を
経由させてセル一時蓄積手段5に一時的に蓄積する。
Thereafter, the channel path information is changed by the channel path information changing means 3, and all cells to be switched according to the path based on the changed channel path information are temporarily stored in the cell temporary storage section 5 via the switch 6. to accumulate.

その後、ラストセル情報検出手段9−iにより、ラスト
セル情報が検出されると、この検出情報がセル順序保存
用制御手段8へ入力され、このセル順序保存用制御手段
8が、セル一時蓄積手段5およびスイッチ6.7へ制御
信号を出して、セル一時蓄積手段5に蓄積されたセルを
順次送出していくことが行われる。
Thereafter, when the last cell information is detected by the last cell information detection means 9-i, this detection information is input to the cell order storage control means 8, which controls the cell temporary storage means 5 and the cell order storage control means 8. A control signal is issued to the switch 6.7 to sequentially send out the cells stored in the cell temporary storage means 5.

[実施例] 以下、図面を参照して本発明の詳細な説明する。[Example] Hereinafter, the present invention will be described in detail with reference to the drawings.

第2図は本発明の一実施例を示すブロック図であるが、
この第2図に示す自己ルーティング通話路1は、3×3
個の単位自己ルーティングスイッチSijをマトリック
ス配置し、これらの単位自己ルーティングスイッチを一
次すンクLijおよび二次リンクMijを介し相互に接
続してなる。そして、各単位自己ルーティングスイッチ
Sijの構成は第7図に示すようになっている。
FIG. 2 is a block diagram showing one embodiment of the present invention.
The self-routing channel 1 shown in FIG. 2 is 3×3
The unit self-routing switches Sij are arranged in a matrix, and these unit self-routing switches are interconnected through primary links Lij and secondary links Mij. The configuration of each unit self-routing switch Sij is as shown in FIG.

また、自己ルーティング通話路1の入側には、入線(入
ハイウェイ)の数(この例では9個)だけセル順序保存
処理回路2−iが設けられている。
Further, on the ingress side of the self-routing communication path 1, as many cell order preservation processing circuits 2-i as there are incoming lines (incoming highways) (nine in this example) are provided.

ところで、各セル順序保存処理回路2−iは、第3図に
示すごとく、論理チャネル番号変換・通話路パス付加回
路11.セル一時蓄積手段としてのFIFOメモリ5.
スイッチ6.7.セル順序保存用制御回路8を有してい
る。
By the way, as shown in FIG. 3, each cell order preservation processing circuit 2-i includes a logical channel number conversion/communication path addition circuit 11. FIFO memory as cell temporary storage means5.
Switch 6.7. It has a control circuit 8 for preserving cell order.

ここで、論理チャネル番号変換・通話路パス付加回路1
1は、通話路パス情報変更手段とラストセル情報付加手
段との機能を有するもので、vCNCN分路回路12換
テーブル13.遅延回路14、VCN’・RH・ラスト
セル表示付加回路15.レジスタ16.ゲート回路17
.テーブル更新制御部18をそなえている。
Here, logical channel number conversion/communication path addition circuit 1
1 has the functions of a communication channel path information changing means and a last cell information adding means, and includes a vCNCN branch circuit 12 conversion table 13.1. Delay circuit 14, VCN'/RH/last cell display addition circuit 15. Register 16. Gate circuit 17
.. A table update control section 18 is provided.

VCN分離回路12は入ハイウェイからの統計多重され
た情報(この情報は入力情報INF十論理チャネル番号
VCNというかたちをとる)を入力情報丁NFと論理チ
ャネル番号VCNとに分離するもので、分離された入力
情報INFは遅延回路14へ入力され、論理チャネル番
号VCNは変換テーブル13へ入力される。
The VCN separation circuit 12 separates statistically multiplexed information from the input highway (this information takes the form of input information INF + logical channel number VCN) into input information NF and logical channel number VCN. The input information INF is input to the delay circuit 14, and the logical channel number VCN is input to the conversion table 13.

変換テーブル13は出ハイウエイ上の論理チャネル番号
VCN ’と自己ルーティング通話路1用の論理チャネ
ル番号VCN’に対応する通話路パス情報としてのルー
ティング情報RHとが書き込まれ、論理チャネル番号V
CNをVCN ’に変換してVCN’・RH・ラストセ
ル表示付加回路15へ出力するとともに、ルーティング
情報RHをVCN ’・RH・ラストセル表示付加回路
15へ出力するものである。
In the conversion table 13, the logical channel number VCN' on the outgoing highway and the routing information RH as the communication route path information corresponding to the logical channel number VCN' for the self-routing communication route 1 are written, and the logical channel number VCN' is written.
It converts CN into VCN' and outputs it to VCN'/RH/last cell display addition circuit 15, and outputs routing information RH to VCN'/RH/last cell display addition circuit 15.

遅延回路14は入力情報INFを変換テーブル13での
変換に要する時間だけ遅延させるものである。
The delay circuit 14 delays the input information INF by the time required for conversion in the conversion table 13.

VCN ’・RH・ラストセル表示付加回路15は、入
力情報INFに変換後の論理チャネル番号VCN’、ル
ーティング情報RHおよびラストセル表示りを付加する
もので、論理チャネル番号VCN’、ルーティング情報
RHは変換テーブル13から入力され、ラストセル表示
しはテーブル更新制御部18から入力される。
The VCN'/RH/last cell display addition circuit 15 adds the converted logical channel number VCN', routing information RH, and last cell display to the input information INF, and the logical channel number VCN' and routing information RH are stored in a conversion table. 13, and the last cell display is input from the table update control section 18.

16は呼処理部10で決定されたルーティング情報RH
を一旦保持するレジスタで、このレジスタ16からのル
ーティング情報RHはテーブル更新制御部18からのイ
ネーブル信号を受けて開くゲート回路17を介して変換
テーブル13へ入力される。
16 is the routing information RH determined by the call processing unit 10
Routing information RH from this register 16 is input to the conversion table 13 via a gate circuit 17 that opens upon receiving an enable signal from the table update control section 18.

テーブル更新制御部18は、ルーティング情報RHの変
更時に変換テーブル13の更新制御をするもので、上記
のように変更時にゲート回路17の開閉制御を行ったり
、ラストセル表示りを出力したりするほか、セル順序保
存用制御回路8の蓄積制御部19へ蓄積要求制御信号を
出力するものである。
The table update control unit 18 controls the update of the conversion table 13 when the routing information RH is changed, and in addition to controlling the opening and closing of the gate circuit 17 when changing the routing information RH as described above, and outputting the last cell display. It outputs an accumulation request control signal to the accumulation control section 19 of the cell order preservation control circuit 8.

また、FIFOメモリ5は通話路パス情報変更手段機能
を有する論理チャネル番号変換・通話路パス付加回路1
1によって変更されたルーティング情報RHに基づくパ
スに従いスイッチングされるセルをスイッチ6を経由し
て一時的に蓄積するもので、そのセル送出はスイッチ7
を経由して行なわれる。
The FIFO memory 5 also includes a logical channel number conversion/communication path addition circuit 1 having a function of changing communication path information.
Cells that are switched according to the path based on the routing information RH changed by 1 are temporarily stored via switch 6, and the cells are sent out by switch 7.
It is done via.

さらに、セル順序保存用制御回路8は蓄積制御部19を
有しており、この蓄積制御部19は、テーブル更新制御
部18からの更新要求制御信号を受けた状態で、ラスト
セル情報検出回路9−iによってパス変更前の最後のセ
ルが自己ルーティング通話路1を通過したことが検出さ
れると、FI[”Oメモリ5およびスイッチ6.7へ制
御信号を出して、FIFOメモリ5に蓄積されたセルを
順次送出させるものである。
Further, the cell order preservation control circuit 8 has an accumulation control section 19, and this accumulation control section 19 receives the update request control signal from the table update control section 18, and the last cell information detection circuit 9- When i detects that the last cell before path change has passed through the self-routing channel 1, it issues a control signal to the FI["O memory 5 and the switch 6.7 to store the data stored in the FIFO memory 5. The cells are sent out sequentially.

また、自己ルーティング通話路1の出側には、ラストセ
ル表示りを検出するラストセル情報検出回路9−iが自
己ルーティング通話路1の出線(出ハイウェイ)の数(
この例では9個)だけ設けられている。
Further, on the outgoing side of the self-routing communication path 1, a last cell information detection circuit 9-i that detects the last cell display is connected to the number of outgoing lines (outgoing highways) of the self-routing communication path 1 (
In this example, only 9 pieces are provided.

10は呼処理部で、この呼処理部10はセル順序保存処
理回路2−iへ書替だめの論理チャネル番号VCN ’
やルーティング情報RHを供給するものである。
10 is a call processing unit, and this call processing unit 10 inputs the logical channel number VCN' to be rewritten to the cell order preservation processing circuit 2-i.
and routing information RH.

上述の構成により、例えば自己ルーティング通話路1に
輻轢等が生じたため1通話中に例えば第4図に太い実線
で示す通話路パス(S4、→S2□→S3□)から第4
図に太い点線で示す通話路パス(S11→S zz→S
、1)へ変更するに際しては、ルーティング情報の変更
に先行して、変更される前のルーティング情報(S工□
→S2□→S、1)に基づくパスに従いスイッチングさ
れる最後のセルにラストセル表示りを付加することが行
われる。
With the above configuration, for example, when congestion or the like occurs in the self-routing communication path 1, the communication path path (S4, →S2□→S3□) shown by the thick solid line in FIG.
The communication channel path (S11→Szz→S
, 1), prior to changing the routing information, the previous routing information (S engineering
→S2□→S, a last cell indication is added to the last cell to be switched according to the path based on 1).

その後は、ルーティング情報を変更し、この変更された
ルーティング情報RHに基づくパス(S4、→S2□→
531)に従いスイッチングされるセルを全てスイッチ
6を経由させてFIFOメモリ5に一時的に蓄積するこ
とが行なりれる。
After that, the routing information is changed and the path (S4, →S2□→
531), all the cells to be switched are passed through the switch 6 and temporarily stored in the FIFO memory 5.

その後、ラストセル情報検出回路9−1 (この例では
9−1)により、ラストセル表示りが検出されると、こ
の検出情報がセル順序保存用制御回路8の蓄積・制御部
19八入力され、この蓄積制御部19が、FIFOメモ
リ5およびスイッチ6゜7へ制御信号を出して、FIF
Oメモリ5にIIされたセルを順次送出していくことが
行われる。
Thereafter, when the last cell display is detected by the last cell information detection circuit 9-1 (9-1 in this example), this detection information is input to the storage/control unit 198 of the cell order preservation control circuit 8, The accumulation control unit 19 outputs a control signal to the FIFO memory 5 and the switch 6.
The cells stored in the O memory 5 are sequentially sent out.

このとき、FIFOメモリ5からの読み出しの開始と同
時に、ルーティング情報変更後の入ハイウェイからの情
報は全てFIFOメモリ5に書き込まれるが、FIFO
メモリ5が空の状態になると、FIFOメモリ5から空
になったという旨の情報が蓄積制御部19へ入力され、
これにより全ての情報がFIFOメモリ5をバイパスす
るよう。
At this time, simultaneously with the start of reading from the FIFO memory 5, all information from the input highway after the routing information has been changed is written to the FIFO memory 5;
When the memory 5 becomes empty, information indicating that the FIFO memory 5 is empty is input to the storage control unit 19,
This allows all information to bypass the FIFO memory 5.

スイッチ6.7が切り替わる。Switch 6.7 is switched.

従って、その後の情報はFIFOメモリ5を経由するこ
となく自己ルーティング通話路1へ入力される。
Therefore, subsequent information is input to the self-routing channel 1 without passing through the FIFO memory 5.

このように通話路パス切替時に切替前における最後のセ
ルが出ハイウェイに送出されたことを確認してから、新
しいパスを通る情報が通話路に入るため、通話中に通話
路パスを変更しても、セル順序保存することができ、即
ちセルの順番が逆転することがなく、これにより通話路
パス変更後のセルが変更前のセルを追い越すことを確実
に防止することができるものである。
In this way, when switching the communication route path, it is confirmed that the last cell before switching has been sent to the outgoing highway, and then the information passing through the new path enters the communication route, so the communication route path cannot be changed during the call. Also, the cell order can be preserved, that is, the order of the cells will not be reversed, thereby reliably preventing the cell after the channel path change from overtaking the cell before the change.

[発明の効果] 以上詳述したように、本発明のセル順序保存型自己ルー
ティング通話路装置によれば1通話路パス切替時に切替
前における最後のセルが出ハイウェイに送出されたこと
を確認してから、新しいパスを通る情報が通話路に入る
ように構成されているので、通話中に通話路パスを変更
しても、セル順序保存することができ、これにより通話
路パス変更後のセルが変更前のセルを追い越すことを確
実に防止できる利点がある。
[Effects of the Invention] As detailed above, according to the cell order preservation type self-routing channel device of the present invention, when switching one channel path, it is confirmed that the last cell before switching has been sent to the outgoing highway. The configuration is such that the information that passes through the new path enters the communication path after the communication path has been changed, so even if the communication path path is changed during a call, the cell order can be preserved. This has the advantage of reliably preventing the cell from overtaking the cell before the change.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の原理ブロック図、 第2図は本発明の一実施例を示すブロック図、第3図は
本発明の一実施例の要部を詳細に示すブロック図。 第4図は輻輪等により通話路パスを変更した場合のブロ
ック図、 第5図は従来例を示すブロック図。 第6図は付加回路および呼処理部のブロック図。 第7図は単位スイッチの構成を示すブロック図である。 図において。 1は自己ルーティング通話路。 2−iはセル順序保存処理回路。 3は通話路パス情報変更手段。 4はラストセル情報付加手段、 5はFIFOメモリ(セル一時蓄積手段)。 6.7はスイッチ、 8はセル順序保存用制御回路(セル順序保存用制御手段
)。 9−iはラストセル情報検出回路(ラストセル情報検出
手段)、 10は呼処理部、 11は論理チャネル番号変換・通話路パス付加回路、 12はVCN分離回路、 13は変換テーブル、 14は遅延回路、 15はVCN ’・RH・ラストセル表示付加回路。 16はレジスタ。 17はゲート回路、 18はテーブル更新制御部。 19は蓄積制御部である。 io+ −−一呼処理をP イ1刀ロ回外お・よきパ呼父11甲音yめブロックレ]
第6図 5ij−一〜華イ立B己ルー狐〉グ°スイー/+車種ス
イッチω債6を承Tプロアク図 篤7図
FIG. 1 is a block diagram of the principle of the present invention, FIG. 2 is a block diagram showing one embodiment of the present invention, and FIG. 3 is a block diagram showing in detail the main parts of one embodiment of the present invention. FIG. 4 is a block diagram when the communication path is changed due to convergence, etc., and FIG. 5 is a block diagram showing a conventional example. FIG. 6 is a block diagram of an additional circuit and a call processing section. FIG. 7 is a block diagram showing the configuration of the unit switch. In fig. 1 is a self-routing call path. 2-i is a cell order preservation processing circuit. 3 is a communication route path information changing means. 4 is a last cell information addition means, and 5 is a FIFO memory (cell temporary storage means). 6.7 is a switch; 8 is a cell order preservation control circuit (cell order preservation control means); 9-i is a last cell information detection circuit (last cell information detection means), 10 is a call processing unit, 11 is a logical channel number conversion/call path addition circuit, 12 is a VCN separation circuit, 13 is a conversion table, 14 is a delay circuit, 15 is a VCN'/RH/last cell display additional circuit. 16 is a register. 17 is a gate circuit; 18 is a table update control unit. 19 is an accumulation control section. io+ ---One call processing P 1 sword ro supination o yoki pa call father 11 high pitch y me block ure]
Fig. 6 5ij-1 ~ Hanai standing B self-lu fox> Gu ° sweet / + car type switch ω bond 6 accepted T proac figure Atsushi 7 figure

Claims (1)

【特許請求の範囲】 入力情報に付加された制御情報から通話路パス情報を選
択し、該通話路パス情報を該入力情報に付加して、該通
話路パス情報で規定されるパスに従い該入力情報を自律
的にスイッチングして所要の出側端子へ出力する自己ル
ーティング通話路装置において、 通話中に該通話路パス情報を変更して該入力情報に付加
する通話路パス情報変更手段(3)と、該通話路パス情
報変更手段(3)によって変更される前の該通話路パス
情報に基づくパスに従いスイッチングされる最後のセル
にラストセル情報を付加するラストセル情報付加手段(
4)と、該通話路パス情報変更手段(3)によって変更
された該通話路パス情報に基づくパスに従いスイッチン
グされるセルを一時的に蓄積するセル一時蓄積手段(4
)とがそれぞれ通話路(1)の入側に設けられるととも
に、 該ラストセル情報付加手段(4)によって付加された該
ラストセル情報を検出するラストセル情報検出手段(9
−i)が該通話路(1)の出側に設けられて、該ラスト
セル情報検出手段(9−i)によってパス変更前の最後
のセルが該通話路(1)を通過したことが検出されると
、該セル一時蓄積手段(5)に蓄積されたセルを順次送
出するセル順序保存用制御手段(8)が設けられたこと
を 特徴とする、セル順序保存型自己ルーティング通話路装
置。
[Claims] Select call path information from control information added to input information, add the call path information to the input information, and input the call path according to the path defined by the call path information. In a self-routing channel device that autonomously switches information and outputs it to a required output terminal, the channel path information changing means (3) changes the channel path information and adds it to the input information during a call. and last cell information addition means (3) for adding last cell information to the last cell to be switched according to the path based on the communication path information before being changed by the communication path information changing means (3).
4), and cell temporary storage means (4) for temporarily storing cells to be switched according to the path based on the communication path information changed by the communication path information changing means (3).
) are respectively provided on the input side of the communication path (1), and a last cell information detection means (9) for detecting the last cell information added by the last cell information addition means (4).
-i) is provided on the output side of the communication path (1), and the last cell information detection means (9-i) detects that the last cell before path change has passed through the communication path (1). A cell order preservation type self-routing communication path device, characterized in that a cell order preservation control means (8) is provided for sequentially transmitting the cells stored in the cell temporary storage means (5).
JP17476988A 1988-07-13 1988-07-13 Cell order preserving type channel device Expired - Fee Related JP2770908B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17476988A JP2770908B2 (en) 1988-07-13 1988-07-13 Cell order preserving type channel device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17476988A JP2770908B2 (en) 1988-07-13 1988-07-13 Cell order preserving type channel device

Publications (2)

Publication Number Publication Date
JPH0225134A true JPH0225134A (en) 1990-01-26
JP2770908B2 JP2770908B2 (en) 1998-07-02

Family

ID=15984348

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17476988A Expired - Fee Related JP2770908B2 (en) 1988-07-13 1988-07-13 Cell order preserving type channel device

Country Status (1)

Country Link
JP (1) JP2770908B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02206258A (en) * 1989-02-03 1990-08-16 Fujitsu Ltd Cell sequence preservation control system for atm exchange network

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61131940A (en) * 1984-11-30 1986-06-19 Toshiba Corp Packet transfer system
JPS63135039A (en) * 1986-11-26 1988-06-07 Nippon Telegr & Teleph Corp <Ntt> Path selection control method for waiting type switching network

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61131940A (en) * 1984-11-30 1986-06-19 Toshiba Corp Packet transfer system
JPS63135039A (en) * 1986-11-26 1988-06-07 Nippon Telegr & Teleph Corp <Ntt> Path selection control method for waiting type switching network

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02206258A (en) * 1989-02-03 1990-08-16 Fujitsu Ltd Cell sequence preservation control system for atm exchange network

Also Published As

Publication number Publication date
JP2770908B2 (en) 1998-07-02

Similar Documents

Publication Publication Date Title
US5239537A (en) Packet-switched network having alternate virtual paths
US6647429B1 (en) Method and apparatus for interconnecting token ring lans operating in ATM
US20120224473A1 (en) Header conversion technique
JPH03104451A (en) Route changeover system for multi-stage link exchange system
JPH07202942A (en) Packet switchboard
JPH04176230A (en) Path changeover system in communication network
JPH0746254A (en) Atm cell exchange system
US6418115B1 (en) Exchange for changing a route of a transmission path to bypass a malfunctioning switch
EP0613273B1 (en) Packet switching system
EP0888027B1 (en) Method and apparatus for controlling the switching over of an ATM link
JP2910770B2 (en) Self-routing switching system and current / standby switching method for self-routing switching system
JPH0225134A (en) Cell sequence storage type self-routing channel device
EP1158733A2 (en) Switchboard having a dual switching system
JP3881716B2 (en) Communication network for communication signal transmission
JP2770909B2 (en) Cell order preservation control device in ATM exchange
JPH0234060A (en) Exchange distribution connection system for asynchronous transfer mode
JP2747305B2 (en) ATM switch
JP2763073B2 (en) Self-routing channel control method
US6400718B1 (en) Cell switching device capable of effecting hit-less switching between an active system and a standby system
JPH01148000A (en) Hybrid exchange system
JP2614904B2 (en) Congestion control device in self-routing channel device
JPH04337935A (en) Data switching system
JPH02224547A (en) Atm/stm hybrid switch constitution system
JPS63287294A (en) Line packet composite switch system
JPH104411A (en) Buffer fault avoidance control circuit and exchange

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees