JPH02194373A - Method for displaying simulation result - Google Patents
Method for displaying simulation resultInfo
- Publication number
- JPH02194373A JPH02194373A JP1013647A JP1364789A JPH02194373A JP H02194373 A JPH02194373 A JP H02194373A JP 1013647 A JP1013647 A JP 1013647A JP 1364789 A JP1364789 A JP 1364789A JP H02194373 A JPH02194373 A JP H02194373A
- Authority
- JP
- Japan
- Prior art keywords
- circuit diagram
- simulation
- information
- simulation results
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004088 simulation Methods 0.000 title claims abstract description 35
- 238000000034 method Methods 0.000 title claims description 8
- 238000010586 diagram Methods 0.000 claims abstract description 41
- 238000007796 conventional method Methods 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
- Indicating Measured Values (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、回路図のシミュレーション結果を表示する方
法に関する。DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a method for displaying simulation results of circuit diagrams.
従来の技術
従来、回路図のシミュレーション結果を表示する方法と
して、各部の波形をグラフィック装置に出力したり、プ
ロッターに出力していた。第3図に従来例としての回路
図(イ)と波形図(ロ)を示す。回路図(イ)において
、18はインバータ、19はNorでゲート、20はN
ΔN I)グー]・、21はインバータをボす。BACKGROUND ART Conventionally, as a method for displaying simulation results of circuit diagrams, the waveforms of various parts were output to a graphic device or to a plotter. FIG. 3 shows a circuit diagram (a) and a waveform diagram (b) as a conventional example. In the circuit diagram (A), 18 is an inverter, 19 is a Nor gate, and 20 is an N
ΔN I) Goo]・, 21 blows the inverter.
この回路図(イ)に、入力化シー;22.23.24を
入力したシミュレーション結果を、波形図(ロ)に示し
ている。22〜24は入力信号の波形図、25〜28は
出力信号の波形図を示す。The waveform diagram (B) shows the simulation results obtained by inputting the input signals C; 22, 23, and 24 into this circuit diagram (A). 22 to 24 are waveform diagrams of input signals, and 25 to 28 are waveform diagrams of output signals.
発明が解決しようとする課題
しかしながら、上記のような従来の方法では、回路図(
イ)と波形図(ロ)とが別々に表示されているので、両
者の対応に手間がかかったり、回で表示する波形の数に
限度があるため、回路図の全ての信号線のシミュレーシ
ョン結果を一度に得られないという問題点があった。Problems to be Solved by the Invention However, in the conventional method as described above, the circuit diagram (
Since the waveform diagram (a) and waveform diagram (b) are displayed separately, it takes time and effort to correspond to both, and there is a limit to the number of waveforms that can be displayed at a time. There was a problem in that it was not possible to obtain the following at once.
本発明の目的は、−に記従来の問題点を解決するもので
、シミュレーション結果と回路図とを即座に対応させ、
また、−度に回路図の全ての信じ線のシミュレーション
結果を得ることのできる方法を提供しようとするもので
ある。An object of the present invention is to solve the problems of the conventional art described in - by immediately correlating simulation results and circuit diagrams;
It is also an attempt to provide a method that can obtain simulation results for all belief lines in a circuit diagram at once.
課題を解決するための手段
本発明は」1記目的を達成するために、回路図情報の記
憶装置とシミュレーションの人力情報の記憶装置からの
信号を計算機に入力して回路図の全ての信じ線のシミュ
レーション結果を出力情報の記憶装置に記憶させ、表示
制御装置を介して指定する時刻のシミュレーション結果
を回路図と結合してグラフィックディスプレー」二に表
示するようにしたシミュレーション結果の表示方法とし
た。Means for Solving the Problems In order to achieve the object described in item 1, the present invention inputs signals from a circuit diagram information storage device and a simulation human input information storage device into a computer to input all the belief lines of the circuit diagram. The simulation result is stored in an output information storage device, and the simulation result at a specified time is combined with a circuit diagram via a display control device and displayed on a graphic display.
作用
」−記のように本発明では回路線の各部の情報をa1算
機に入力して、シミュレーションさせ、このシミュレー
ション結果と回路図とを結合させることにより、両者の
対応が即座に可能となり、回路図の全ての信号線のシミ
ュレーション結果を一度に得ることができるようになっ
た。In the present invention, information on each part of the circuit line is input into the A1 computer and simulated, and by combining the simulation results with the circuit diagram, it is possible to immediately correspond to the circuit diagram. Simulation results for all signal lines in a circuit diagram can now be obtained at once.
実施例
以下、本発明の詳細な説明する。第1図において、lは
回路図情報を記憶している記憶装置、2はシミュレーシ
ョンの入力情報を記憶している記憶装を五で、これら記
憶装置1.2からの情報な言−1算機3に入力して、シ
ミュレーションをさせる。4は出力情報の記憶装置で、
1iiJ記回路図の全ての信号線のシミュレーション結
果を記憶させる。さらに、記憶装置1からの回路図情報
と記憶装置4からのシミュレーション結果を表示制御装
置5で結合させて、回路図とシミュレーション結果を一
度に同時にグラフィックディスプレー6に表示するよう
にした。EXAMPLES The present invention will be described in detail below. In FIG. 1, l is a storage device that stores circuit diagram information, 2 is a storage device that stores simulation input information, and 5 is a storage device that stores simulation input information. 3 and run the simulation. 4 is a storage device for output information;
1ii Store the simulation results of all signal lines in the circuit diagram. Furthermore, the circuit diagram information from the storage device 1 and the simulation results from the storage device 4 are combined by the display control device 5, so that the circuit diagram and the simulation results are simultaneously displayed on the graphic display 6.
第2図はグラフィックディスプレー6による表示例を示
すもので、ディジタル回路と、その指定した時刻の全信
号線のシミュレーション結果とを同時に表示している。FIG. 2 shows an example of a display on the graphic display 6, in which a digital circuit and the simulation results of all signal lines at a specified time are displayed simultaneously.
7はインバータ、8はN。7 is an inverter, 8 is N.
Rゲート、9はNANDゲート、10はインバータであ
り、11〜17は各部の信号線を示す。9 is a NAND gate, 10 is an inverter, and 11 to 17 are signal lines of each part.
信号Fj+l+、12.15.17はシミュレーション
結果がハイレベルであるので、太線として表示し、同様
に信号線13、I4.16はシミュレーション結果がロ
ーレベルであるので細線として表示している。Signals Fj+l+ and 12.15.17 are displayed as thick lines because their simulation results are at a high level, and similarly, signal lines 13 and I4.16 are displayed as thin lines because their simulation results are at a low level.
本実施例で示したシミュレーション結果の表示方法をと
れば、回路図」二の全ての信号線のハイレベル、ローレ
ベルが即座に且つ一度に得ることができる。By using the simulation result display method shown in this embodiment, the high level and low level of all the signal lines in circuit diagram 2 can be obtained instantly and at once.
発明の効果
本発明は」二記のような表示方法を用いることにより、
シミュレーション結果の情報を回路図に付加して表示さ
れ、回路図の信号線とシミュレーション結果との対応が
即座にとれ、また−度に全ての信号線のシミュレーショ
ン結果を得ることができるようになった。Effects of the Invention The present invention uses the display method as described in 2.
Simulation result information is added to the circuit diagram and displayed, allowing immediate correspondence between signal lines in the circuit diagram and simulation results, and also making it possible to obtain simulation results for all signal lines at once. .
第1図は本発明方法を実行する構成図、第2図は本発明
によるシミュレーション結果の表示図、第3図(イ)、
(ロ)は従来例の表示図で、(イ)は回路図、(ロ)は
波形図である。
l、2.4・・・記憶装置 3・・・計算機5・・・
表示制御装置
6・・・グラフィックデイスプレFig. 1 is a block diagram for executing the method of the present invention, Fig. 2 is a display diagram of simulation results according to the present invention, Fig. 3 (a),
(B) is a display diagram of a conventional example, (A) is a circuit diagram, and (B) is a waveform diagram. l, 2.4...Storage device 3...Computer 5...
Display control device 6...Graphic display
Claims (1)
情報の記憶装置からの信号を計算機に入力して回路図の
全ての信号線のシミュレーション結果を出力情報の記憶
装置に記憶させ、表示制御装置を介して指定する時刻の
シミュレーション結果を回路図と結合してグラフィック
ディスプレー上に表示するようにしたことを特徴とする
シミュレーション結果の表示方法。(1) Input the signals from the circuit diagram information storage device and the simulation input information storage device into the computer, store the simulation results of all signal lines of the circuit diagram in the output information storage device, and start the display control device. A method for displaying simulation results, characterized in that the simulation results at a time specified through the interface are combined with a circuit diagram and displayed on a graphic display.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1013647A JPH02194373A (en) | 1989-01-23 | 1989-01-23 | Method for displaying simulation result |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1013647A JPH02194373A (en) | 1989-01-23 | 1989-01-23 | Method for displaying simulation result |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02194373A true JPH02194373A (en) | 1990-07-31 |
Family
ID=11839022
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1013647A Pending JPH02194373A (en) | 1989-01-23 | 1989-01-23 | Method for displaying simulation result |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02194373A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0498430A (en) * | 1990-08-10 | 1992-03-31 | Sony Tektronix Corp | Simulator for electric circuit |
-
1989
- 1989-01-23 JP JP1013647A patent/JPH02194373A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0498430A (en) * | 1990-08-10 | 1992-03-31 | Sony Tektronix Corp | Simulator for electric circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH02194373A (en) | Method for displaying simulation result | |
JPS5472909A (en) | Recording method for program passing trace of electronic switchboard | |
JPS5576406A (en) | Operation monitor control board | |
JPS63157185A (en) | Plant noise simulator | |
JPS5831192Y2 (en) | Display device for information processing equipment | |
JPH01253666A (en) | Tester for lsi containing arithmetic circuit | |
JPS62177637A (en) | Display system for simulation result | |
JP2969746B2 (en) | Grid display method | |
JPH01177585A (en) | Operation training support device | |
JPS58224371A (en) | Plant operation training simulator | |
JPS62137665A (en) | Circuit diagram generating device | |
JPH01230088A (en) | Training simulator | |
JPH01282679A (en) | Cad system | |
JPH0148972B2 (en) | ||
JPS61282878A (en) | Plant simulator | |
JPS63250765A (en) | Display system simultaneous with simulation execution | |
JPS57132026A (en) | Simulation signal generator | |
KR840003075A (en) | Control method of display device | |
JPS6084662A (en) | Simulator for training | |
JPH03105471A (en) | Display system for logical simulation result | |
JPS62236069A (en) | Sentence processor | |
JPH05233745A (en) | Simulation result display device for asic | |
JPS6051903A (en) | Generating method of process control program | |
JPH021578A (en) | Test item generating device | |
JPH03136172A (en) | System and device for processing input of time chart |