JPH02159183A - Video reproducing system - Google Patents

Video reproducing system

Info

Publication number
JPH02159183A
JPH02159183A JP63312855A JP31285588A JPH02159183A JP H02159183 A JPH02159183 A JP H02159183A JP 63312855 A JP63312855 A JP 63312855A JP 31285588 A JP31285588 A JP 31285588A JP H02159183 A JPH02159183 A JP H02159183A
Authority
JP
Japan
Prior art keywords
video signal
signal
playback
video
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63312855A
Other languages
Japanese (ja)
Inventor
Takashi Okano
岡野 高
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP63312855A priority Critical patent/JPH02159183A/en
Priority to DE19893941166 priority patent/DE3941166A1/en
Publication of JPH02159183A publication Critical patent/JPH02159183A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/937Regeneration of the television signal or of selected parts thereof by assembling picture element blocks in an intermediate store
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/88Signal drop-out compensation
    • H04N9/882Signal drop-out compensation the signal being a composite colour television signal
    • H04N9/885Signal drop-out compensation the signal being a composite colour television signal using a digital intermediate memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To execute a video reproducing system having a multiple function at low costs by using a picture memory used for synchronizm converting processing at the time of special reproduction for the other video signal processing at the time of normal reproduction. CONSTITUTION:When the special reproduction such as still picture reproduction and double speed reproduction, switching circuits 11, 12 and 13 are switched on a fixed terminal (a) side, and the synchronization converting processing is used with the use of a picture memory 9. Thus, a video signal, whose synchronizing signal is discontinuous due to a track jump operation, can be converted into that whose synchronizing signal is continuous. When the normal reproduction is executed, the switching circuits 11, 12 and 13 are switched on a fixed terminal (b) side, the picture memory 9 is connected to a noise decreasing circuit 14, and used for the delay memory of a circular type noise decreasing circuit. Consequently, without using the special memory, the video reproducing system having the multiple function can be formed at the low costs.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディスク状の記録媒体に記録されている映像
信号を再生する映像再生方式に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a video reproduction method for reproducing video signals recorded on a disk-shaped recording medium.

〔従来の技術〕[Conventional technology]

ディスク状の記録媒体に記録されている映像信号を再生
する映像再生方式では、記録ディスクを回転駆動するデ
ィスクモータの回転速度を制御して記録ディスクとピッ
クアンプとの相対速度を制御すると同時に、ピックアン
プから得た再生信号をラインメモリに入力し、ディスク
の偏心や回転ムラによる時間軸の変動を補正する時間軸
補正処理を施すようにしている。
In a video playback method that plays back video signals recorded on a disk-shaped recording medium, the relative speed between the recording disk and a pick amplifier is controlled by controlling the rotational speed of a disk motor that rotates the recording disk. The playback signal obtained from the amplifier is input to the line memory, and time axis correction processing is performed to correct time axis fluctuations due to disc eccentricity or uneven rotation.

また、ビデオディスクプレーヤのようにCLV方式(定
線速度回転方式)による映像再生装置では、いわゆるト
ラックジャンプ動作による特殊再生を可能にするため、
少なくとも1フィールド分の映像信号を画像メモリに記
憶し、この記憶した映像信号を基準同期信号(水平およ
び垂直同期信号)に同期した信号で読み出すことにより
、同期信号が不連続な映像信号を同期信号が連続する映
像信号に変換して特殊再生を可能にしている。
In addition, in video playback devices using the CLV method (constant linear velocity rotation method), such as video disc players, in order to enable special playback using so-called track jump operations,
By storing at least one field worth of video signal in an image memory and reading out the stored video signal with a signal synchronized with a reference synchronization signal (horizontal and vertical synchronization signal), the video signal with discontinuous synchronization signals can be converted into a synchronization signal. is converted into a continuous video signal to enable special playback.

第7図は、このような従来の映像再生方式の構成を示す
ブロック図である。
FIG. 7 is a block diagram showing the configuration of such a conventional video playback system.

同図において、記録ディスク1はディスクモータ2によ
って回転駆動され、光ピツクアップ3によってRF信号
S1が読み取られる。光ピツクアップ3はサーボ回路4
によって制御され、ディスクlが而振れしても常にその
反射面にピントを合わせるフォーカスサーボ、所定のト
ラックを追跡するトラッキングサーボ、光ピックアップ
3全体をディスク1の半径方向に移動させる光学系送り
サーボ等の制御がなされ、静止画再生9倍速再生等の特
殊再生時にはジャンプ指令によりディスクの半径方向に
ジャンプ(トランク飛び越し)するように制御される。
In the figure, a recording disk 1 is rotationally driven by a disk motor 2, and an RF signal S1 is read by an optical pickup 3. Optical pickup 3 is servo circuit 4
A focus servo that always focuses on the reflective surface of the disk l even if it shakes, a tracking servo that tracks a predetermined track, an optical system feed servo that moves the entire optical pickup 3 in the radial direction of the disk 1, etc. During special playback such as still image playback at 9x speed, control is performed to jump in the radial direction of the disc (trunk jump) in response to a jump command.

FMI調回路等からなる復調回路5は、記録ディスク1
から光ピツクアップ3によって読み取られたRF信号S
1を映像信号S2に復調し、AD変換回路6および制御
回路7に供給する。AD変換回路6では、制御回路7か
ら供給されるクロック信号CKによって映像信号S2を
ディジタルビデオ信号S3に変換しラインメモリ8に入
力する。
A demodulation circuit 5 consisting of an FMI modulation circuit etc.
RF signal S read by optical pickup 3 from
1 into a video signal S2, which is supplied to the AD conversion circuit 6 and the control circuit 7. The AD conversion circuit 6 converts the video signal S2 into a digital video signal S3 using the clock signal CK supplied from the control circuit 7, and inputs the digital video signal S3 to the line memory 8.

ラインメモリ8では、制御回路7から供給される書込ア
ドレス信号WDIによってディジタルビデオ信号S3を
1〜数ライン分記憶し、同じく制御回路7から供給され
る続出アドレス信号RDIによって記憶した信号をディ
ジタルビデオ信号S4として読み出し画像メモリ9に出
力する。
In the line memory 8, one to several lines of the digital video signal S3 are stored in response to the write address signal WDI supplied from the control circuit 7, and the stored signal is stored in the digital video signal S3 in response to the successive address signal RDI also supplied from the control circuit 7. It is read out and output to the image memory 9 as a signal S4.

この場合、制御回路7からAD変換回路6に供給される
クロック信号CKは、復調回路5で復調された映像信号
S2の水平同期信号に同期する信号であり、ラインメモ
リ8に供給される書込アドレス信号WDIはこのクロッ
ク信号CKによって計数され順次出力の変化する書込ア
ドレスカウンタの出力である。また、続出アドレス信号
RDIは固定発振器の出力によって計数される続出アド
レスカウンタの出力である。この固定発振器は周波数の
安定性が必要なため通常クリスタル発振器が使用されて
いる。
In this case, the clock signal CK supplied from the control circuit 7 to the AD conversion circuit 6 is a signal synchronized with the horizontal synchronization signal of the video signal S2 demodulated by the demodulation circuit 5, and The address signal WDI is the output of a write address counter whose output is counted in response to this clock signal CK and changes sequentially. Further, the successive address signal RDI is the output of a successive address counter counted by the output of a fixed oscillator. This fixed oscillator requires frequency stability, so a crystal oscillator is usually used.

このため、ラインメモリ8へ書き込まれるビデオ信号S
3は、周波数の安定した続出アドレス信号RDIによっ
て読み出されるので、時間軸の変動が補正されたシフタ
のないビデオ信号S4に変換される(時間軸補正処理)
Therefore, the video signal S written to the line memory 8
3 is read out by the successive address signal RDI with a stable frequency, so it is converted into a video signal S4 without a shifter with time axis fluctuations corrected (time axis correction processing).
.

また、画像メモリ9は1フィールド分のビデオ信号を記
憶できる記憶容量を有し、ラインメモリ8からビデオ信
号S4が読み出される毎に順次書き込み、書き込む毎に
順次読み出すように制御回路7からの書込アドレス信号
WD2および続出アドレス信号RD2によって制御され
る。この場合、続出アドレス信号RD2は基準同期信号
に位相同期する信号であるため、特殊再生によるトラッ
クジャンプ動作により同期信号が不連続なビデオ信号が
画像メモリ9に書き込まれても、基準同期信号に同期し
たアドレス信号RD2で読み出すことにより水平および
垂直同期信号に同期したビデオ信号S5に変換できる(
同期変換処理))。
Further, the image memory 9 has a storage capacity capable of storing one field worth of video signals, and is written in sequentially every time the video signal S4 is read out from the line memory 8. It is controlled by address signal WD2 and successive address signal RD2. In this case, since the successive address signal RD2 is a signal that is phase-synchronized with the reference synchronization signal, even if a video signal with discontinuous synchronization signals is written to the image memory 9 due to a track jump operation by special playback, it will be synchronized with the reference synchronization signal. By reading with the address signal RD2, it can be converted into a video signal S5 synchronized with the horizontal and vertical synchronizing signals (
Synchronous conversion processing)).

画像メモリ9から読み出されたビデオ信号S5はDA変
換回路10に供給され、アナログ信号に変換されたのち
再生映像信号S6として出力される。
The video signal S5 read from the image memory 9 is supplied to the DA conversion circuit 10, converted into an analog signal, and then output as a reproduced video signal S6.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

ところで、画像メモリ9を用いた同期変換処理を必要と
するのは、トラックジャンプ動作の行われる特殊再生時
であり、トラックを順次連続して再生する通常再生時に
は映像信号の水平および垂直同期信号が連続して再生さ
れるので同期変換処理は特に必要としない、このため、
通常再生時には画像メモリ9は不要となる。
By the way, synchronization conversion processing using the image memory 9 is required during special playback when a track jump operation is performed, and during normal playback when tracks are played back one after another, the horizontal and vertical synchronization signals of the video signal are Since it is played continuously, there is no need for synchronous conversion processing.
The image memory 9 is not required during normal playback.

本発明は、特殊再生時に同期変換処理に使用する画像メ
モリを通常再生時には他の映像信号処理に使用すること
により、低コストで多機能な映像再生方式を提供するこ
とを目的とする。
SUMMARY OF THE INVENTION An object of the present invention is to provide a low-cost, multifunctional video playback system by using the image memory used for synchronous conversion processing during special playback for other video signal processing during normal playback.

〔課題を解決するための手段〕[Means to solve the problem]

本発明の映像再生方式は、記録媒体から読み出した映像
信号を少なくとも1フィールド分記憶する画像記憶手段
を、特殊再生時には記憶した上記映像信号を基準同期信
号に同期する位相で読み出し同期信号の連続する映像信
号に変換する同期変換手段として使用し、通常再生時に
は他の映像処理手段、例えば上記映像信号のSN比を改
善する巡回形ノイズ低減回路の遅延手段、上記映像信号
のドロップアウトを補償する補償手段または静止画像再
生用の記憶手段として使用するようにする。
The video playback system of the present invention includes an image storage means for storing at least one field of video signals read from a recording medium, and during special playback, the stored video signal is read out at a phase synchronized with a reference synchronization signal and the synchronization signal is successively read out. Used as a synchronization conversion means for converting into a video signal, and during normal playback, other video processing means, such as delay means for a cyclic noise reduction circuit that improves the S/N ratio of the video signal, and compensation for compensating for dropouts of the video signal. or as a storage means for still image reproduction.

〔作 用〕[For production]

静止画再生、倍速再生等の特殊再生を行う場合は、記録
媒体から読み出した映像信号を画像記憶手段に書き込み
、この書き込んだ映像信号を基準同期信号(水平および
垂直同期信号)に位相同期する信号で読み出すことによ
り、同期信号が不連続な映像信号を同期信号が連続する
映像信号に変換する同期変換処理を行い特殊再生を可能
にしている。
When performing special playback such as still image playback or double-speed playback, the video signal read from the recording medium is written into the image storage means, and this written video signal is synchronized in phase with the reference synchronization signal (horizontal and vertical synchronization signal). By reading it out, a synchronization conversion process is performed to convert a video signal with discontinuous synchronization signals into a video signal with continuous synchronization signals, making special playback possible.

また、記録媒体から同期信号が連続する状態で映像信号
を読み出す通常再生時には、このような同期変換処理を
必要としないので、画像記憶手段を他の映像処理手段と
して使用する。例えば、ノイズ低減回路と組み合わせて
巡回型ノイズ低減回路の映像信号遅延手段として使用し
たり、または再生する映像信号を順次記憶しておきドロ
ップアウトが発生したときに補償する補償手段として使
用したり、さらには静止画再生用の記憶手段として使用
したりする。このようにして画像記憶手段に多機能性を
持たせることにより、低コストで多機能な映像再生方式
を実現している。
Further, during normal playback in which video signals are read out from a recording medium in a state in which synchronization signals are continuous, such synchronization conversion processing is not required, so the image storage means is used as other video processing means. For example, it can be used as a video signal delay means of a cyclic noise reduction circuit in combination with a noise reduction circuit, or it can be used as a compensation means to sequentially store video signals to be reproduced and compensate for dropouts when they occur. Furthermore, it can be used as a storage means for still image reproduction. By imparting multifunctionality to the image storage means in this way, a low-cost, multifunctional video reproduction system is realized.

〔実施例〕〔Example〕

第1図は本発明による映像再生方式の一実施例を示すブ
ロック図で、第4図と同一部分には同一符号を付して説
明する。
FIG. 1 is a block diagram showing an embodiment of the video reproduction system according to the present invention, and the same parts as in FIG. 4 are given the same reference numerals and will be explained.

第1図において、記録ディスク1、ディスクモータ2、
光ピツクアップ3、サーボ回路4、復調回路5、AD変
換回路6、制御回路7およびラインメモリ8は第4図と
同様に接続されており、さらにラインメモリ8の出力は
切換回路11を介して画像メモリ9に接続され、画像メ
モリ9の出力は切換回路12および13を介してDA変
換回路10に接続されている。
In FIG. 1, a recording disk 1, a disk motor 2,
The optical pickup 3, servo circuit 4, demodulation circuit 5, AD conversion circuit 6, control circuit 7 and line memory 8 are connected in the same way as shown in FIG. The output of the image memory 9 is connected to a DA conversion circuit 10 via switching circuits 12 and 13.

また、画像メモリ9と並列にノイズ低減回路14が設け
られ、このノイズ低減回路14の入力にはラインメモリ
8の出力および切換回路12を介して画像メモリ9の出
力がそれぞれ供給されている。また、ノイズ低減回路1
4の出力は切換回路11を介して画像メモリ9の入力お
よび切換回路13を介してDA変換回路10の入力にそ
れぞれ供給されている。
Further, a noise reduction circuit 14 is provided in parallel with the image memory 9, and inputs of the noise reduction circuit 14 are supplied with the output of the line memory 8 and the output of the image memory 9 via the switching circuit 12, respectively. In addition, the noise reduction circuit 1
The output of 4 is supplied to the input of the image memory 9 via the switching circuit 11 and to the input of the DA conversion circuit 10 via the switching circuit 13, respectively.

切換回路11.12および13は特殊再生時にはそれぞ
れ図示のように固定端子a側に切り換えられ、通常再生
時には固定端子す側に切り換えられる。
The switching circuits 11, 12 and 13 are respectively switched to the fixed terminal a side as shown in the figure during special playback, and are switched to the fixed terminal A side during normal playback.

第2図は、ノイズ低減回路14の構成を示すブロック図
で、このノイズ低減回路14は、画像メモリ9から読み
出される映像信号の色搬送波の位相を反転させるクロマ
インバータ20、このクロマインバータ20からの映像
信号とラインメモリ8から読み出される映像信号との差
分を検出する減算回路21、減算回路21からの差分信
号に対し画像の動きに応じた係数を掛ける係数回路22
およびラインメモリ8からの映像信号と係数回路22か
らの出力とを加算する加算回路23から構成され、加算
回路23の出力は画像メモリ9の入力および切換回路1
3の固定端子すにそれぞれ接続されている。
FIG. 2 is a block diagram showing the configuration of the noise reduction circuit 14. This noise reduction circuit 14 includes a chroma inverter 20 that inverts the phase of the color carrier of the video signal read out from the image memory 9, A subtraction circuit 21 that detects the difference between the video signal and the video signal read from the line memory 8, and a coefficient circuit 22 that multiplies the difference signal from the subtraction circuit 21 by a coefficient according to the movement of the image.
and an addition circuit 23 that adds the video signal from the line memory 8 and the output from the coefficient circuit 22, and the output of the addition circuit 23 is connected to the input of the image memory 9 and the switching circuit
They are connected to the three fixed terminals.

次に、このような構成を有する本実施例の動作を説明す
る。
Next, the operation of this embodiment having such a configuration will be explained.

まず、静止画再生9倍速再生等の特殊再生を行う場合は
、切換回路11.12および13を固定端子a側に切り
換え、画像メモリ9を用いて同期変換処理を行う。
First, when performing special playback such as still image playback at 9x speed, the switching circuits 11, 12 and 13 are switched to the fixed terminal a side, and the image memory 9 is used to perform synchronous conversion processing.

この同期変換処理は、前述したように、ラインメモリ8
によってジッタの除去されたディジタルビデオ信号S4
を書込アドレス信号WD2によって画像メモリ9に書き
込み、この書き込んだビデオ信号を基準同期信号(水平
および垂直同期信号)に位相同期した続出アドレスRD
2で読み出すもので、これによりトラックジャンプ動作
によって同期信号が不連続になったビデオ信号を同期信
号の連続するビデオ信号に変換することができる。
This synchronous conversion process is performed by the line memory 8 as described above.
The digital video signal S4 from which jitter has been removed by
is written into the image memory 9 by the write address signal WD2, and the subsequent address RD is written in phase with the reference synchronization signal (horizontal and vertical synchronization signal) with this written video signal.
This allows a video signal in which the synchronizing signal is discontinuous due to the track jump operation to be converted into a video signal in which the synchronizing signal is continuous.

通常再生を行う場合は、切換回路11.12および13
を固定端子す側に切り換え、画像メモリ9をノイズ低減
回路14に接続して巡回形ノイズ低減回路の遅延メモリ
として使用する0巡回形ノイズ低減回路については、例
えば特公昭62−3639号公報等から公知であるので
、ここでの詳細説明は省略する。
When performing normal playback, switching circuits 11, 12 and 13
Regarding the 0-cyclic noise reduction circuit in which the image memory 9 is switched to the fixed terminal side and the image memory 9 is connected to the noise reduction circuit 14 to be used as a delay memory of the cyclic noise reduction circuit, see, for example, Japanese Patent Publication No. 62-3639. Since this is well known, detailed explanation will be omitted here.

第3図は、本発明による映像再生方式の他の実施例を示
すブロック図である。
FIG. 3 is a block diagram showing another embodiment of the video reproduction system according to the present invention.

本実施例においては、ラインメモリ8と画像メモリ9と
の間にノイズ低減回路14を設け、ラインメモリ8の出
力をノイズ低減回路14の加算回路23を介して直接画
像メモリ9の入力に供給するように構成すると共に、画
像メモリ9の出力を直接DA変換回路10に入力するよ
うにし、さらに、ノイズ低減回路14の減算回路21お
よび係数回路220間に切換回路24を設ける点を除い
ては、第1図と同様の構成を有している。
In this embodiment, a noise reduction circuit 14 is provided between the line memory 8 and the image memory 9, and the output of the line memory 8 is directly supplied to the input of the image memory 9 via the addition circuit 23 of the noise reduction circuit 14. Except that the output of the image memory 9 is directly input to the DA conversion circuit 10, and a switching circuit 24 is provided between the subtraction circuit 21 and the coefficient circuit 220 of the noise reduction circuit 14. It has the same configuration as that in FIG.

このような構成において、特殊再生時には切換回路24
を固定端子a側に開き、減算回路21の出力を係数回路
22に供給しないようにしてノイズ低減回路14の動作
を停止させ、画像メモリ9を用いた同期変換処理を行う
。また、通常再生時には切換回路24を固定端子す側に
閉じてノイズ低減回路14を動作させ、巡回形ノイズ低
減回路として動作させる。
In such a configuration, during special playback, the switching circuit 24
is opened to the fixed terminal a side, the output of the subtraction circuit 21 is not supplied to the coefficient circuit 22, the operation of the noise reduction circuit 14 is stopped, and synchronous conversion processing using the image memory 9 is performed. Further, during normal reproduction, the switching circuit 24 is closed to the fixed terminal side to operate the noise reduction circuit 14, thereby operating as a cyclic noise reduction circuit.

また、第3図の実施例において、通常再生時の出力を画
像メモリ9の出力からではなく、画像メモリ9の入力側
から取り出すようにしてもよい。
Furthermore, in the embodiment shown in FIG. 3, the output during normal reproduction may be taken out from the input side of the image memory 9 instead of from the output of the image memory 9.

その場合には、第4図に示すように、画像メモリ9とD
A変換回路10との間に切換回路15を設け、特殊再生
時には切換回路15を固定端子a側に切り換え、通常再
生時には切換回路15を固定端子す側に切り換えるよう
にしてもよい。
In that case, as shown in FIG.
A switching circuit 15 may be provided between the A conversion circuit 10, and the switching circuit 15 may be switched to the fixed terminal a side during special playback, and switched to the fixed terminal a side during normal playback.

また、画像メモリ9としてフィールドメモリを使用しノ
イズ低減動作をさせる場合は、画像メモリ9の遅延量を
1フィールド期間毎に262Hと263Hとに交互に切
り換える必要があるため、画像メモリ9の出力から通常
再生時の出力を取り出すと1フィールド期間毎に映像が
上下に振動する現象が出てしまう。そこで、フィールド
メモリを画像メモリとして使用する場合は、第4図に示
す構成とすることが望ましい。
In addition, when using a field memory as the image memory 9 for noise reduction operation, it is necessary to alternately switch the delay amount of the image memory 9 between 262H and 263H for each field period. When the output during normal playback is taken out, a phenomenon occurs in which the image vibrates up and down every field period. Therefore, when using the field memory as an image memory, it is desirable to use the configuration shown in FIG. 4.

また、メモリ上の異なるアドレスを同時に読み出すこと
の出来るデバイスを画像メモリとして使用する場合は、
第5図に示すように、一方の出力をノイズ低減回路14
へのフィードバックとし、他方の出力をDA変換回路1
0への出力とすることにより、切換回路15を必要とし
ない構成とすることが出来る。
Also, when using a device that can read different addresses on the memory at the same time as image memory,
As shown in FIG. 5, one output is sent to the noise reduction circuit 14.
and the other output as feedback to the DA converter circuit 1.
By outputting to 0, it is possible to create a configuration that does not require the switching circuit 15.

第6図は、本発明による映像再生方式のさらに他の実施
例を示すブロック図で、本実施例においては、画像メモ
リ9とDA変換回路10との間に切換回路15を設け、
この切換回路15によってラインメモリ8の出力または
画像メモリ9の出力の一方を選択してDA変換回路10
に供給するように構成した点を除いては第4図と同様の
構成を有している。
FIG. 6 is a block diagram showing still another embodiment of the video reproduction system according to the present invention. In this embodiment, a switching circuit 15 is provided between the image memory 9 and the DA conversion circuit 10,
This switching circuit 15 selects either the output of the line memory 8 or the output of the image memory 9, and the DA conversion circuit 10
It has the same structure as that shown in FIG. 4 except that it is configured to supply the same.

このような構成において、特殊再生時には切換回路15
を図示のように固定端子す側に切り換えて画像メモリ9
を用いた同期変換処理を行う、また、通常再生時には切
換回路15を固定端子a側に切り換え、ラインメモリ8
の出力ビデオ信号S4を画像メモリ9を介さずに直接D
A変換回路10に供給する。このとき画像メモリ9はビ
デオ信号S4を順次記憶し、1フィールド分のビデオ信
号を記憶し終わると記憶した先のビデオ信号を消去しな
がら次のフィールドのビデオ信号を記憶して行くという
動作を繰り返す。
In such a configuration, during special playback, the switching circuit 15
Switch the image memory 9 to the fixed terminal side as shown in the figure.
In addition, during normal playback, the switching circuit 15 is switched to the fixed terminal a side, and the line memory 8
output video signal S4 directly to D without going through the image memory 9.
It is supplied to the A conversion circuit 10. At this time, the image memory 9 sequentially stores the video signal S4, and when it finishes storing one field's worth of video signals, it repeats the operation of storing the next field's video signal while erasing the previously stored video signal. .

このような状況において、ビデオ信号s4中にドロップ
アウトが発生すると、その期間切換回路15を固定端子
す側に切り換え、他の水平走査線の信号に置換すること
によってドロップアウトを補償する。NTSC信号では
、カラーサブキャリアの位相が同相で最寄りの走査線と
置換することにより輝度信号とカラー信号とを補償する
ことが出来る。その条件を満たす走査線としては、ドロ
ップアウトの発生した走査線の2水平期間前後の走査線
が適当である。また、1フイールド前の下側の走査線で
もよい。どの走査線と置換するかは制御回路7によって
画像メモリ9の続出アドレスを制御することによって選
択できる。
In such a situation, if a dropout occurs in the video signal s4, the period switching circuit 15 is switched to the fixed terminal side, and the dropout is compensated for by replacing the signal with another horizontal scanning line signal. In the NTSC signal, the luminance signal and color signal can be compensated by replacing the color subcarriers with the same phase and nearest scanning line. As a scanning line that satisfies this condition, a scanning line two horizontal periods before and after the scanning line in which dropout occurs is suitable. Alternatively, it may be the lower scanning line one field before. Which scanning line should be replaced can be selected by controlling successive addresses in the image memory 9 using the control circuit 7.

また、第6図の構成において、切換回路15を固定端子
a側に切り換えて通常再生を行っている際に、画像メモ
リ9に静止画を記憶し、必要に応じて切換回路15を固
定端子す側に切り換えることにより、DA変換回路IO
から静止画像を再生することができる。この場合、再生
画像全体を静止画像にしてもよいし、動画像の一部に静
止画像を挿入してもよく、高速に画像を切り換えことが
出来るので種々の応用が可能となる。静止画として画像
メモリ9に記憶する画像は、ピックアップ3が記録ディ
スクlの所定区間を再生する際にそノ期間ラインメモリ
8の出力信号を画像メモリ9に書き込んでおけばよい。
In addition, in the configuration shown in FIG. 6, when normal playback is performed with the switching circuit 15 switched to the fixed terminal a side, a still image is stored in the image memory 9, and the switching circuit 15 is switched to the fixed terminal a side as necessary. By switching to the side, the DA conversion circuit IO
Still images can be played back. In this case, the entire reproduced image may be a still image, or a still image may be inserted into a part of a moving image, and since images can be switched at high speed, various applications are possible. An image to be stored in the image memory 9 as a still image can be obtained by writing the output signal of the line memory 8 into the image memory 9 for a period when the pickup 3 reproduces a predetermined section of the recording disk 1.

なお、本発明は適用する映像信号の方式をNTSC方式
に限定するものではなく、PAL、SECAM等の各放
送方式、色信号と輝度信号とを時分割伝送するコンポー
ネント方式、さらにはHDTV方式等にも適用すること
が出来る。また、アナログ記録方式に限らずディジタル
記録された映像信号にも適用することが出来る。
Note that the present invention is not limited to the NTSC system as the applicable video signal system, and may be applied to various broadcasting systems such as PAL and SECAM, component systems that time-divisionally transmit color signals and luminance signals, and even HDTV systems. can also be applied. Further, the present invention can be applied not only to analog recording methods but also to digitally recorded video signals.

〔発明の効果〕〔Effect of the invention〕

本発明によれば、特殊再生時に映像信号の同期変換処理
に用いる画像メモリを、通常再生時には他の映像処理、
例えばノイズ低減、ドロップアウト補償、静止画像再生
等に使用することにより、専用メモリを用いることなく
低コストで多機能な映像再生方式を提供することが出来
る。
According to the present invention, the image memory used for synchronous conversion processing of video signals during special playback can be used for other video processing during normal playback.
For example, by using it for noise reduction, dropout compensation, still image reproduction, etc., it is possible to provide a low-cost, multifunctional video reproduction method without using a dedicated memory.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明による映像再生方式の一実施例を示すブ
ロック図、 第2図は第1図に示すノイズ低減回路の構成図、第3図
乃至第6図は本発明の他の実施例を示すブロック図、 第7図は従来の映像再生方式を示すブロック図である。
FIG. 1 is a block diagram showing one embodiment of the video reproduction system according to the present invention, FIG. 2 is a block diagram of the noise reduction circuit shown in FIG. 1, and FIGS. 3 to 6 are other embodiments of the present invention. FIG. 7 is a block diagram showing a conventional video playback system.

Claims (3)

【特許請求の範囲】[Claims] (1)記録媒体から読み出した映像信号を少なくとも1
フィールド分記憶する画像記憶手段を、特殊再生時には
記憶した上記映像信号を基準同期信号に同期する位相で
読み出し同期信号の連続する映像信号に変換する同期変
換手段として使用し、通常再生時には上記映像信号のS
N比を改善する巡回形ノイズ低減回路の遅延手段として
使用することを特徴とする映像再生方式。
(1) At least one video signal read from the recording medium
The image storage means for storing fields is used as a synchronization conversion means for converting the stored video signal into a continuous video signal of read synchronization signals with a phase synchronized with the reference synchronization signal during special playback, and converts the video signal into a continuous video signal during normal playback. S of
A video reproduction method characterized in that it is used as a delay means of a cyclic noise reduction circuit that improves the N ratio.
(2)記録媒体から読み出した映像信号を少なくとも1
フィールド分記憶する画像記憶手段を、特殊再生時には
記憶した上記映像信号を基準同期信号に同期する位相で
読み出し同期信号の連続する映像信号に変換する同期変
換手段として使用し、通常再生時には上記映像信号のド
ロップアウトを補償する補償手段として使用することを
特徴とする映像再生方式。
(2) At least one video signal read from the recording medium
The image storage means for storing fields is used as a synchronization conversion means for converting the stored video signal into a continuous video signal of read synchronization signals with a phase synchronized with the reference synchronization signal during special playback, and converts the video signal into a continuous video signal during normal playback. A video playback method characterized in that it is used as a compensation means for compensating for dropouts.
(3)記録媒体から読み出した映像信号を少なくとも1
フィールド分記憶する画像記憶手段を、特殊再生時には
記憶した上記映像信号を基準同期信号に同期する位相で
読み出し同期信号の連続する映像信号に変換する同期変
換手段として使用し、通常再生時には静止画像再生用の
記憶手段として使用することを特徴とする映像再生方式
(3) At least one video signal read from the recording medium
The image storage means that stores fields is used as a synchronization conversion means that reads out the stored video signal at a phase synchronized with the reference synchronization signal and converts it into a continuous video signal of the synchronization signal during special playback, and still image playback during normal playback. A video playback method characterized in that it is used as a storage means for.
JP63312855A 1988-12-13 1988-12-13 Video reproducing system Pending JPH02159183A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP63312855A JPH02159183A (en) 1988-12-13 1988-12-13 Video reproducing system
DE19893941166 DE3941166A1 (en) 1988-12-13 1989-12-13 Video disc player with line memory selectively - uses memory as noise suppressor or sync. converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63312855A JPH02159183A (en) 1988-12-13 1988-12-13 Video reproducing system

Publications (1)

Publication Number Publication Date
JPH02159183A true JPH02159183A (en) 1990-06-19

Family

ID=18034246

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63312855A Pending JPH02159183A (en) 1988-12-13 1988-12-13 Video reproducing system

Country Status (2)

Country Link
JP (1) JPH02159183A (en)
DE (1) DE3941166A1 (en)

Also Published As

Publication number Publication date
DE3941166A1 (en) 1990-06-21

Similar Documents

Publication Publication Date Title
US4864428A (en) Disk player having variable spindle speed for continuous audio in fast and slow reproduction modes
JPS61232786A (en) Image reproducer
JPH02159183A (en) Video reproducing system
US5119209A (en) Picture image reproducing apparatus having a sampling circuit for sampling an output of the time base error correcting circuit
JP2661025B2 (en) Double-sided playback video disc player
JPH09182029A (en) Jitter reduction circuit
JPH0583035B2 (en)
US4878131A (en) Reproducing apparatus
US5084766A (en) Video signal reproducing apparatus having page rolling prevention
JPS6184182A (en) Generating device for repetitive sound signal synchronized with video signal system
JP2708176B2 (en) Video signal playback device
JPH05167970A (en) Video signal reproducing device
JPH04284795A (en) Disk reproducing device
JPS6356082A (en) Preproducing device for clv video disk
JPS6352588A (en) Reproducing circuit for video disk player
JPH0232834B2 (en)
JPS62125786A (en) Variable speed reproducing device for video signal
JPS63179682A (en) Information reproducing device
JP2606558B2 (en) Playback device
JPS6359194A (en) Signal processing circuit for video reproducing device
JPS62263789A (en) Video disk player with picture memory
JPS6359284A (en) Still picture reproducing system in information reproducing device
JPS6354082A (en) System for reroducing still picture with sound
JPH0536219A (en) Recording and reproducing device
JPH0449792A (en) Recording medium playing device