JPH02139609A - 情報処理装置 - Google Patents
情報処理装置Info
- Publication number
- JPH02139609A JPH02139609A JP63294006A JP29400688A JPH02139609A JP H02139609 A JPH02139609 A JP H02139609A JP 63294006 A JP63294006 A JP 63294006A JP 29400688 A JP29400688 A JP 29400688A JP H02139609 A JPH02139609 A JP H02139609A
- Authority
- JP
- Japan
- Prior art keywords
- connector
- package
- packages
- information processing
- male
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010365 information processing Effects 0.000 claims description 24
- 238000000034 method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 235000012771 pancakes Nutrition 0.000 description 1
Landscapes
- Mounting Of Printed Circuit Boards And The Like (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、情報処理用パッケージが複数並設された情報
処理装置に関する。
処理装置に関する。
従来のこの種の情報処理装置は、情報処理装置本体の奥
側にバックボードが取付けられ、情報処理用パッケージ
が主面を互いに対向させて前記バックボードに対して垂
直に複数枚実装されている。
側にバックボードが取付けられ、情報処理用パッケージ
が主面を互いに対向させて前記バックボードに対して垂
直に複数枚実装されている。
このバックボードとパッケージとの接続部には雄雌一対
のコネクタが使用され、両者の接続はバックボード上に
実装された雌型コネクタにパッケージの側端部に取付け
られた雄型コネクタを装着させて行われている。また、
前記バックボードは、バンクボード上に搭載された各パ
ッケージの信号がそれぞれ決められた他のパッケージに
接続されるように配線され、各パッケージ間で信号の授
受を行うことができるように構成されている。
のコネクタが使用され、両者の接続はバックボード上に
実装された雌型コネクタにパッケージの側端部に取付け
られた雄型コネクタを装着させて行われている。また、
前記バックボードは、バンクボード上に搭載された各パ
ッケージの信号がそれぞれ決められた他のパッケージに
接続されるように配線され、各パッケージ間で信号の授
受を行うことができるように構成されている。
しかるに、従来の情報処理装置においては、パッケージ
がバックボードに対して垂直に実装され各パッケージの
厚み方向に並べられているために、コネクタの幅寸法は
パッケージの実装効率の点からパッケージ上に搭載され
た電子部品の高さより小さく形成しなければならない、
このため、コネクタのピン数を増、やしバックボードと
接続される信号線数を増やすには限度があワた。このよ
うな不具合を解消し接続信号線数を増大させるために従
来においては、パッケージにおけるバックボードと反対
側の部位に第二のコネクタを取付け、各パッケージの第
二のコネクタどうしをケーブル等により接続することに
よってパッケージ間を接続するという方法が採られてい
た。ところが、ケーブルを使用して各パッケージを接続
した場合には、バックボードを介して各パッケージを接
続する場合よりも信号の遅延時間が長くなり、しかも、
第二のコネクタに対して容易に挿脱できるようにケーブ
ル自体も長いものを使用しなければならない。
がバックボードに対して垂直に実装され各パッケージの
厚み方向に並べられているために、コネクタの幅寸法は
パッケージの実装効率の点からパッケージ上に搭載され
た電子部品の高さより小さく形成しなければならない、
このため、コネクタのピン数を増、やしバックボードと
接続される信号線数を増やすには限度があワた。このよ
うな不具合を解消し接続信号線数を増大させるために従
来においては、パッケージにおけるバックボードと反対
側の部位に第二のコネクタを取付け、各パッケージの第
二のコネクタどうしをケーブル等により接続することに
よってパッケージ間を接続するという方法が採られてい
た。ところが、ケーブルを使用して各パッケージを接続
した場合には、バックボードを介して各パッケージを接
続する場合よりも信号の遅延時間が長くなり、しかも、
第二のコネクタに対して容易に挿脱できるようにケーブ
ル自体も長いものを使用しなければならない。
このため、バックボードを介して接続する部会に較べて
性能およびコスト面において劣るため、接続信号数を増
やす方法としては実用的ではなかった。
性能およびコスト面において劣るため、接続信号数を増
やす方法としては実用的ではなかった。
また、従来の情報処理装置においては基本構成が同じ処
理装置であってもモデルの違いにより実装されるパッケ
ージの枚数9種類が異なるため、バックボードはそのモ
デル毎に別に設計しなければならずコストが嵩むという
問題もあった。
理装置であってもモデルの違いにより実装されるパッケ
ージの枚数9種類が異なるため、バックボードはそのモ
デル毎に別に設計しなければならずコストが嵩むという
問題もあった。
本発明に係る情報処理装置は、各パッケージの一方の主
面に、接続方向がパッケージの厚み方向と平行な雄型コ
ネクタをそれぞれ配設し、かつこの雄型コネクタと接続
される雌型コネクタを各パッケージの他方の主面に配設
し、前記雄型コネクタおよび雌型コネクタを介して各パ
ッケージ間を接続したものである。
面に、接続方向がパッケージの厚み方向と平行な雄型コ
ネクタをそれぞれ配設し、かつこの雄型コネクタと接続
される雌型コネクタを各パッケージの他方の主面に配設
し、前記雄型コネクタおよび雌型コネクタを介して各パ
ッケージ間を接続したものである。
パッケージ間の間隔を拡げることなく各コネクタのピン
数を増やすことができ、しかも、バックボードが不要に
なる。
数を増やすことができ、しかも、バックボードが不要に
なる。
以下、本発明の一実施例を第1図および第2図によって
詳細に説明する。
詳細に説明する。
第1図は本発明に係る情報処理装置の要部を示す斜視図
、第2図は本発明の情報処理装置に使用されるパンケー
ジを示す側面図である。これらの図において、1は情報
処理装置本体のケージ、2は情報処理用パッケージで、
このパッケージ2上には情報処理回路を構成する電子部
品(図示せず)が実装されている。前記ケージ1はパッ
ケージ2の角部と係合されパッケージ2をガイドする四
本の枠部1aと、これらの枠部1aを連結する支持部1
bとから構成されており、このケージ1内には後述する
電源装置が取付けられている。前記パッケージ2は前記
ケージ1の枠部1aに角部を係合させることによりケー
ジ1に対して位置決めされ、ケージ1内において厚み方
向へ平行移動自在に設けられている。すなわち、このパ
ッケージ2を前記ケージl内に順次挿入することによっ
て、第1図に示すようにパッケージ2は主面を互いに対
向させて立てた状態でケージ1内に複数枚並設されるこ
とになる。3は各パッケージ2を接続するためのコネク
タで、このコネクタ3はパッケージ2の一方の主面に実
装された雄コネクタ3aと、パッケージ2の他方の主面
における前記雄コネクタ3aと対応する位置に実装され
た雌コネクタ3bとがらなり、この雄コネクタ3aの各
接続ピン3cと雌コネクタ3bの各接触子(図示せず)
とは互いに対応するものどうしが導通され、雌コネクタ
3bで受けた信号は、信号が入力された雌コネクタ3b
の接触子と対応する雄コネクタ3aの接続ピン3cから
出力されるように構成されている。また、前記雄雌両コ
ネクタ3a。
、第2図は本発明の情報処理装置に使用されるパンケー
ジを示す側面図である。これらの図において、1は情報
処理装置本体のケージ、2は情報処理用パッケージで、
このパッケージ2上には情報処理回路を構成する電子部
品(図示せず)が実装されている。前記ケージ1はパッ
ケージ2の角部と係合されパッケージ2をガイドする四
本の枠部1aと、これらの枠部1aを連結する支持部1
bとから構成されており、このケージ1内には後述する
電源装置が取付けられている。前記パッケージ2は前記
ケージ1の枠部1aに角部を係合させることによりケー
ジ1に対して位置決めされ、ケージ1内において厚み方
向へ平行移動自在に設けられている。すなわち、このパ
ッケージ2を前記ケージl内に順次挿入することによっ
て、第1図に示すようにパッケージ2は主面を互いに対
向させて立てた状態でケージ1内に複数枚並設されるこ
とになる。3は各パッケージ2を接続するためのコネク
タで、このコネクタ3はパッケージ2の一方の主面に実
装された雄コネクタ3aと、パッケージ2の他方の主面
における前記雄コネクタ3aと対応する位置に実装され
た雌コネクタ3bとがらなり、この雄コネクタ3aの各
接続ピン3cと雌コネクタ3bの各接触子(図示せず)
とは互いに対応するものどうしが導通され、雌コネクタ
3bで受けた信号は、信号が入力された雌コネクタ3b
の接触子と対応する雄コネクタ3aの接続ピン3cから
出力されるように構成されている。また、前記雄雌両コ
ネクタ3a。
3bはパッケージ2の電子部品にそれぞれ接続され、パ
ッケージ2への信号の授受はコネクタ3を介して行われ
る。また、前記コネクタ3は全てのパッケージ2に同じ
位置に配設されており、ケージ1内にパッケージ2を順
次挿入することによって各パッケージ2がコネクタ3を
介して互いに接続されることになる。4は各パッケージ
2へ電源を供給するための電源装置で、この電源装置4
は前記ケージ1内におけるパッケージ2の挿入方向奥側
に取付けられており、この電源装置4のパッケージ対向
面4aにも雌コネクタ3bが配設されている。
ッケージ2への信号の授受はコネクタ3を介して行われ
る。また、前記コネクタ3は全てのパッケージ2に同じ
位置に配設されており、ケージ1内にパッケージ2を順
次挿入することによって各パッケージ2がコネクタ3を
介して互いに接続されることになる。4は各パッケージ
2へ電源を供給するための電源装置で、この電源装置4
は前記ケージ1内におけるパッケージ2の挿入方向奥側
に取付けられており、この電源装置4のパッケージ対向
面4aにも雌コネクタ3bが配設されている。
すなわち、ケージ1内に挿入される最初のパッケージ2
の雄コネクタ3aと電源装置4の雌コネクタ3bとが接
続されることになり、全てのパッケージ2に電源が供給
されることになる。なお、5は必要に応じて他のケージ
のパッケージ(図示せず)にこのパッケージ2を接続す
るためのコネクタで、このコネクタ5はパッケージ2の
側部に実装され、他のケージのパッケージに接続された
補助ケーブル6と接続されている。
の雄コネクタ3aと電源装置4の雌コネクタ3bとが接
続されることになり、全てのパッケージ2に電源が供給
されることになる。なお、5は必要に応じて他のケージ
のパッケージ(図示せず)にこのパッケージ2を接続す
るためのコネクタで、このコネクタ5はパッケージ2の
側部に実装され、他のケージのパッケージに接続された
補助ケーブル6と接続されている。
このように構成された情報処理装置においては、各パッ
ケージ2がコネクタ3によって接続されるため同じ信号
を複数枚のパッケージ2で受は取ることができ、バス形
式のインターフェースをもつ処理装置となり、各パッケ
ージ2はコネクタ3を通る信号のうち必要な信号を取り
込み、または出力し、処理することになる。そして、各
パッケージ2を接続するバックボードが不要になるため
に、モデル毎にパッケージ2の枚数9種類が異なる場合
でもパッケージ2を必要な枚数だけ実装することによっ
て装置が完成される。
ケージ2がコネクタ3によって接続されるため同じ信号
を複数枚のパッケージ2で受は取ることができ、バス形
式のインターフェースをもつ処理装置となり、各パッケ
ージ2はコネクタ3を通る信号のうち必要な信号を取り
込み、または出力し、処理することになる。そして、各
パッケージ2を接続するバックボードが不要になるため
に、モデル毎にパッケージ2の枚数9種類が異なる場合
でもパッケージ2を必要な枚数だけ実装することによっ
て装置が完成される。
したがって、本発明に係る情報処理装置においては、ビ
ン数の多いコネクタを使用しても各パッケージ2間の間
隔が拡がるようなことはないため、パッケージ2の実装
効率を下げることなく信号線数を増加させることができ
る。また、コネクタはパッケージ2上の実装可能な範囲
に許す限り大きく形成されたものを使用したり、実装可
能な範囲に許す限り多(実装させたりすることができる
。
ン数の多いコネクタを使用しても各パッケージ2間の間
隔が拡がるようなことはないため、パッケージ2の実装
効率を下げることなく信号線数を増加させることができ
る。また、コネクタはパッケージ2上の実装可能な範囲
に許す限り大きく形成されたものを使用したり、実装可
能な範囲に許す限り多(実装させたりすることができる
。
なお、本実施例ではコネクタ3の雄コネクタ3aと雌コ
ネクタ3bとをパッケージ2における互いに対応する部
位に配置させた例を示したが、本発明においてはこのよ
うな限定にとられれることな(、少なくとも互いに対を
なす雄雌両コネクタ3a、 3bが隣り合うパッケージ
2,2にそれぞれ対応するように配設されてさえいれば
前記実施例と同等の効果が得られる。また、本実施例で
はバス形式のインターフェースをもつ処理装置について
説明したが、雄コネクタ3aの各接続ピン3cと雌コネ
クタ3bの各接触子とを直接的に接続せず、雄コネクタ
3aと雌コネクタ3bとで信号を変えることもできるた
め、バス形式のインターフェースをもたない処理装置に
も実施することができる。
ネクタ3bとをパッケージ2における互いに対応する部
位に配置させた例を示したが、本発明においてはこのよ
うな限定にとられれることな(、少なくとも互いに対を
なす雄雌両コネクタ3a、 3bが隣り合うパッケージ
2,2にそれぞれ対応するように配設されてさえいれば
前記実施例と同等の効果が得られる。また、本実施例で
はバス形式のインターフェースをもつ処理装置について
説明したが、雄コネクタ3aの各接続ピン3cと雌コネ
クタ3bの各接触子とを直接的に接続せず、雄コネクタ
3aと雌コネクタ3bとで信号を変えることもできるた
め、バス形式のインターフェースをもたない処理装置に
も実施することができる。
以上説明したように本発明によれば、各パッケージの一
方の主面に、接続方向がパッケージの厚み方向と平行な
雄型コネクタをそれぞれ配設し、かつこの雄型コネクタ
と接続される雌型コネクタを各パッケージの他方の主面
に配設し、前記雄型コネクタおよび雌型コネクタを介し
て各パッケージ間を接続したため、パッケージ間の間隔
を拡げることなく各コネクタのピン数を増やすことがで
きる。したがって、本発明に係る情報処理装置において
は、パッケージの実装効率を下げることなく各パッケー
ジを接続する信号線数を増加させることができ、しかも
、バックボードが不要になるから、高性能の情報処理装
置を安価に製造することができる。
方の主面に、接続方向がパッケージの厚み方向と平行な
雄型コネクタをそれぞれ配設し、かつこの雄型コネクタ
と接続される雌型コネクタを各パッケージの他方の主面
に配設し、前記雄型コネクタおよび雌型コネクタを介し
て各パッケージ間を接続したため、パッケージ間の間隔
を拡げることなく各コネクタのピン数を増やすことがで
きる。したがって、本発明に係る情報処理装置において
は、パッケージの実装効率を下げることなく各パッケー
ジを接続する信号線数を増加させることができ、しかも
、バックボードが不要になるから、高性能の情報処理装
置を安価に製造することができる。
第1図は本発明に係る情報処理装置の要部を示す斜視図
、第2図は本発明の情報処理装置に使用されるパッケー
ジを示す側面図である。 1・・・・ケージ、2・・・・パンケージ、3・・・・
コネクタ、3a・・・・雄コネクタ、3b・・・・雌コ
ネクタ。 特許出願人 日本電気株式会社代 理 人
山川政樹(他2名)第1図 第2図
、第2図は本発明の情報処理装置に使用されるパッケー
ジを示す側面図である。 1・・・・ケージ、2・・・・パンケージ、3・・・・
コネクタ、3a・・・・雄コネクタ、3b・・・・雌コ
ネクタ。 特許出願人 日本電気株式会社代 理 人
山川政樹(他2名)第1図 第2図
Claims (1)
- 情報処理装置本体内に情報処理用パッケージが主面を互
いに対向させて複数並設された情報処理装置において、
前記各パッケージの一方の主面に、接続方向がパッケー
ジの厚み方向と平行な雄型コネクタをそれぞれ配設し、
かつこの雄型コネクタと接続される雌型コネクタを各パ
ッケージの他方の主面に配設し、前記雄型コネクタおよ
び雌型コネクタを介して各パッケージ間を接続したこと
を特徴とする情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63294006A JPH02139609A (ja) | 1988-11-21 | 1988-11-21 | 情報処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63294006A JPH02139609A (ja) | 1988-11-21 | 1988-11-21 | 情報処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02139609A true JPH02139609A (ja) | 1990-05-29 |
Family
ID=17802026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63294006A Pending JPH02139609A (ja) | 1988-11-21 | 1988-11-21 | 情報処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02139609A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004503323A (ja) * | 2000-07-19 | 2004-02-05 | セ 2 セ エス ア | 人体、特に、心臓から発生する電気信号を取り出すための装置 |
-
1988
- 1988-11-21 JP JP63294006A patent/JPH02139609A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004503323A (ja) * | 2000-07-19 | 2004-02-05 | セ 2 セ エス ア | 人体、特に、心臓から発生する電気信号を取り出すための装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6717825B2 (en) | Electrical connection system for two printed circuit boards mounted on opposite sides of a mid-plane printed circuit board at angles to each other | |
US3591834A (en) | Circuit board connecting means | |
JP2739608B2 (ja) | 信号伝送用マルチコンタクト型コネクタ | |
JPH02177277A (ja) | 多接点コネクタの案内構造 | |
JPH11297435A (ja) | コネクタ装置、コネクタ装置を有する回路モジュールおよび回路モジュールを搭載した電子機器 | |
JPH02139609A (ja) | 情報処理装置 | |
JPS6313666Y2 (ja) | ||
US5378159A (en) | Electronic apparatus including a pair of assemblies having a zero insertion force therebetween | |
JPH10162914A (ja) | プリント基板間の回路接続装置及び接続方法 | |
US20060094265A1 (en) | Self-balanced land grid array socket | |
JP2921708B2 (ja) | 表面実装用電子部品 | |
JPH05226800A (ja) | シーケンスコントローラ用基板およびシーケンスコントローラ | |
JPH07161415A (ja) | 電気コネクタ及びそれに使用する電気コンタクト | |
JPH01208891A (ja) | 電子機器用パッケージの接続構造 | |
JPH02144986A (ja) | 高密度パッケージ | |
JPH0210890A (ja) | 集積回路の高密度実装構造 | |
JP3407670B2 (ja) | テーピング式コネクタ | |
JPS5843828Y2 (ja) | 電子回路の実装構造 | |
JPH0539670Y2 (ja) | ||
JPS581977Y2 (ja) | コネクタ付端子台 | |
US4538209A (en) | Double file printed wiring board module | |
JPH0388289A (ja) | プリント配線板用コネクタ | |
JP2792540B2 (ja) | 電子機器の実装構造 | |
JPH07211411A (ja) | 電気コネクタ | |
JPH0418234Y2 (ja) |