JPH0212738Y2 - - Google Patents

Info

Publication number
JPH0212738Y2
JPH0212738Y2 JP1986169936U JP16993686U JPH0212738Y2 JP H0212738 Y2 JPH0212738 Y2 JP H0212738Y2 JP 1986169936 U JP1986169936 U JP 1986169936U JP 16993686 U JP16993686 U JP 16993686U JP H0212738 Y2 JPH0212738 Y2 JP H0212738Y2
Authority
JP
Japan
Prior art keywords
transistor
power switch
switch
turned
muting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1986169936U
Other languages
Japanese (ja)
Other versions
JPS6275622U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1986169936U priority Critical patent/JPH0212738Y2/ja
Publication of JPS6275622U publication Critical patent/JPS6275622U/ja
Application granted granted Critical
Publication of JPH0212738Y2 publication Critical patent/JPH0212738Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【考案の詳細な説明】 本考案は、電源オンオフ時のミユーテイング回
路に関する。
[Detailed Description of the Invention] The present invention relates to a muting circuit when power is turned on and off.

一般的なミユーテイング回路は外部から制御信
号を受けることにより一定期間信号ラインを強制
的に接地する等のミユーテイング動作を行うが、
本発明では電源スイツチのオフからオンへの変化
(投入)およびオンからオフへの変化(開放)を
自ら検出してミユーテイングを行うと共に、電源
電圧の変動にかかわらず一定のミユート時間を確
保するようにしたものである。
A typical muting circuit performs a muting operation such as forcibly grounding a signal line for a certain period of time by receiving a control signal from the outside.
In the present invention, muting is performed by detecting the change from off to on (on) and change from on to off (opening) of the power switch, and a constant muting time is ensured regardless of fluctuations in the power supply voltage. This is what I did.

本考案のミユーテイング回路は、電源スイツチ
ラインに挿入された電源スイツチのオンオフ時に
一時的な期間だけミユート用トランジスタを導通
させて信号ラインを強制的に接地する車載用電子
機器のミユーテイング回路であつて、前記電源ス
イツチの入力側から給電され、該スイツチがオフ
のとき導通して該スイツチのオンオフを検出する
検出用トランジスタと、前記電源スイツチの出力
側に一端が接続され、他端が前記ミユート用トラ
ンジスタのベースに接続されて、該電源スイツチ
のオン時に該ミユート用トランジスタを導通させ
る第1の回路と、前記検出用トランジスタの出力
側に一端が接続され、他端が前記ミユート用トラ
ンジスタのベースに接続されて、該電源スイツチ
のオフ時に該ミユート用トランジスタを導通させ
る第2の回路とからなり、該第1及び第2の回路
は、それぞれ個別に設けられた定電圧ダイオー
ド、該定電圧ダイオードで定電圧化された電圧に
より充電されるコンデンサ、及び該コンデンサの
出力側に設けられた放電用のダイオード、並びに
該放電用ダイオードの後段に設けられ前記各コン
デンサと共同してそれぞれ前記電源スイツチのオ
ンオフ時に前記ミユート用トランジスタを導通さ
せる一時的な期間を決定する共通の時定数用抵抗
を備えることを特徴とするが、以下図示の実施例
を参照しながらこれを詳細に説明する。
The muting circuit of the present invention is a muting circuit for in-vehicle electronic equipment that forcibly grounds a signal line by making a muting transistor conductive only for a temporary period when a power switch inserted into a power switch line is turned on or off. a detection transistor that is supplied with power from the input side of the power switch and conducts when the switch is off to detect whether the switch is on or off; one end is connected to the output side of the power switch, and the other end is connected to the mute transistor. a first circuit that is connected to the base of the switch and makes the mute transistor conductive when the power switch is turned on; one end is connected to the output side of the detection transistor, and the other end is connected to the base of the mute transistor. and a second circuit that makes the mute transistor conductive when the power switch is off, and the first and second circuits each have a constant voltage diode provided individually, and a constant voltage diode that conducts the mute transistor. A capacitor charged by a voltage, a discharging diode provided on the output side of the capacitor, and a discharging diode provided after the discharging diode in collaboration with each of the capacitors when the power switch is turned on and off. The present invention is characterized in that it includes a common time constant resistor that determines the temporary period during which the mute transistors are made conductive, and this will be described in detail below with reference to the illustrated embodiment.

図は本考案の一実施例を示す回路図で、破線内
がミユーテイング回路1である。2は信号ライ
ン、3は電源スイツチラインであり、本例ではラ
イン3に挿入された電源スイツチS1の投入時また
は開放時に信号ライン2に発生するパルス性雑音
を、該ライン2を強制的に接地して除去する。つ
まり、信号ライン2が例えばスピーカに接続され
ているとすれば、該スピーカの入力を一時的に遮
断して衝撃雑音の発生を防止する。ミユーテイン
グ回路1は抵抗R1〜R6、コンデンサC1,C2、ダ
イオードD1〜D6(D1,D3はツエナー)およびト
ランジスタTr1,Tr2から構成される。
The figure is a circuit diagram showing an embodiment of the present invention, in which the muting circuit 1 is shown within the broken line. 2 is a signal line, and 3 is a power switch line. In this example, the pulse noise generated in signal line 2 when the power switch S1 inserted in line 3 is turned on or opened is forcibly connected to line 2. Ground and remove. That is, if the signal line 2 is connected to a speaker, for example, the input of the speaker is temporarily cut off to prevent the generation of impact noise. The muting circuit 1 is composed of resistors R 1 to R 6 , capacitors C 1 and C 2 , diodes D 1 to D 6 (D 1 and D 3 are Zener), and transistors Tr 1 and Tr 2 .

npnトランジスタTr1はミユート用で、信号ラ
イン2とアース間に接続される。このトランジス
タTr1は、電源スイツチS1のオン時に第1のコン
デンサC1を充電する電流が逆流阻止用ダイオー
ドD6および時定数用抵抗R3を通してベースに流
入する一時的な期間(時定数R3C1で決まる)、ま
たは電源スイツチのオフ時に第2のコンデンサ
C2を充電する電流が逆流阻止用ダイオードD5
よび抵抗R3を通してベースに流入する一時的な
期間(時定数R3C2で決まる)だけ導通状態とな
る。コンデンサC1は第1のツエナーダイオード
D1によつて定電圧化された電圧(ツエナー電圧)
により充電される。これは電源+Bが変動しても
R3C1によるトランジスタTr1の導通期間を一定化
するためのもので、特に車載用機器のように電源
変動が±20%も許容されている場合には有効であ
る。同趣旨の措置はコンデンサC2側にも施こさ
れ、該コンデンサは第2のツエナーダイオード
D3で定電圧化された電圧(ツエナー電圧)によ
り充電される。pnpトランジスタTr2はコレクタ
が出力端で、そのエミツタはスイツチS1の入力側
つまり電源+Bに直結されている。トランジスタ
Tr2のコレクタは抵抗R5を介して接地されている
が、そのベースは抵抗R4を介してスイツチS1
出力側に接地されているので、スイツチS1がオン
である期間はベース、エミツタ間は同電位で非導
通状態にある。尚、ダイオードD2,D4はそれぞ
れコンデンサC1,C2の放電用であり、スイツチ
S1の頻繁なオンオフにも対処できるようにしたも
のである。
The npn transistor Tr 1 is for mute and is connected between the signal line 2 and ground. This transistor Tr 1 operates during a temporary period (time constant R 3 C 1 ) or the second capacitor when the power switch is turned off.
It remains conductive for a temporary period (determined by the time constant R 3 C 2 ) during which the current charging C 2 flows into the base through the reverse blocking diode D 5 and the resistor R 3 . Capacitor C 1 is the first Zener diode
Voltage regulated by D 1 (Zener voltage)
is charged by This is true even if the power supply +B fluctuates.
This is to stabilize the conduction period of transistor Tr 1 due to R 3 C 1 , and is particularly effective in cases where power supply fluctuations of ±20% are allowed, such as in automotive equipment. Similar measures were taken on the capacitor C2 side, which was connected to the second Zener diode.
It is charged with a constant voltage (Zener voltage) at D3 . The collector of the pnp transistor Tr2 is the output terminal, and its emitter is directly connected to the input side of the switch S1 , that is, to the power supply +B. transistor
The collector of Tr 2 is grounded via resistor R 5 , but its base is grounded via resistor R 4 to the output side of switch S 1 , so during the period when switch S 1 is on, the base, The emitters are at the same potential and are non-conductive. Note that diodes D 2 and D 4 are for discharging capacitors C 1 and C 2 , respectively, and are used for discharging capacitors C 1 and C 2, respectively.
This makes it possible to deal with frequent on/off of S1 .

次に動作を説明する。先ずスイツチS1の投入時
である。この場合には電源+BからスイツチS1
抵抗R2を通してツエナーダイオードD1に電流が
流れ、ここで定電圧化された電圧によりコンデン
サC1が充電される。この時の充電電流はダイオ
ードD6、抵抗R3を通してトランジスタTr1のベー
スに流入し、トランジスタTr1をオンにする。従
つてスイツチS1をオンにする時に電源スイツチラ
イン2の急激な電位変動で、相対的に信号ライン
2に発生するパルス性雑音は、トランジスタTr1
を通してアースに吸収される。そしてコンデンサ
C1への充電が完了するとトランジスタTr1のベー
ス電流は消失するのでトランジスタTr1は非導通
となり、信号ライン2の信号はスピーカ等に伝達
される。
Next, the operation will be explained. First, when switch S1 is turned on. In this case, switch S 1 from power supply +B,
Current flows to the Zener diode D1 through the resistor R2 , and the capacitor C1 is charged by the constant voltage. The charging current at this time flows into the base of the transistor Tr 1 through the diode D 6 and the resistor R 3 and turns on the transistor Tr 1 . Therefore, when the switch S1 is turned on, the pulse noise relatively generated in the signal line 2 due to the rapid potential fluctuation of the power switch line 2 is caused by the transistor Tr1 .
is absorbed into the ground through the and capacitor
When charging of C 1 is completed, the base current of transistor Tr 1 disappears, so transistor Tr 1 becomes non-conductive, and the signal on signal line 2 is transmitted to a speaker or the like.

逆にスイツチS1を開放すると、それまでエミツ
タと同電位(+B)であつたトランジスタTr2
ベースが抵抗R4,R1を通して接地されるのでト
ランジスタTr2が導通する。この結果、スイツチ
S1を通さずに直接電源+Bからトランジスタ
Tr2、抵抗R6を通してツエナーダイオードD3に電
流が流れる。そして、ここで定電圧化された電圧
によりコンデンサC2が充電される。この時の充
電電流はダイオードD5、抵抗R3を通してトラン
ジスタTr1のベースに流れ、スイツチS1投入時と
同様にトランジスタTr1を一時的にオンする。従
つて、信号ライン2は一時的に接地されてスイツ
チS1開放時のパルス性雑音が除去される。
Conversely, when the switch S1 is opened, the base of the transistor Tr2 , which had been at the same potential (+B) as the emitter, is grounded through the resistors R4 and R1 , so that the transistor Tr2 becomes conductive. As a result, the switch
Transistor directly from power supply +B without passing through S1
Current flows to Zener diode D 3 through Tr 2 and resistor R 6 . Then, the capacitor C2 is charged by the constant voltage. The charging current at this time flows through the diode D 5 and the resistor R 3 to the base of the transistor Tr 1 and temporarily turns on the transistor Tr 1 in the same way as when the switch S 1 is turned on. Therefore, the signal line 2 is temporarily grounded to eliminate pulse noise when the switch S1 is opened.

尚、トランジスタTr1をオンにしておく時間は
通常0.5秒程度と予測されるが、スイツチS1は電
子式だけでなく機械式の場合もあり、特に後者の
場合にチヤタリングが生ずるときは時定数C1R3
C2R3の設定でミユーテイング期間を延長すれば
よい。
Note that the time to keep transistor Tr 1 on is normally expected to be about 0.5 seconds, but switch S 1 can be mechanical as well as electronic, and especially in the latter case, when chattering occurs, the time constant C 1 R 3 ,
The muting period can be extended by setting C 2 R 3 .

以上述べたように本考案によれば、電源投入時
は電源スイツチの出力側から一定時間ミユート用
トランジスタに電流を供給し、電源遮断時は電源
スイツチの入力側から一定時間ミユート用トラン
ジスタに電流を供給するようにしているため、電
源スイツチのオンオフを検出するトランジスタ1
つで電源スイツチのオンまたはオフ時に発生する
パルス性雑音を除去でき、回路も極めて簡単であ
る。また、定電圧ダイオードを介して各コンデン
サを充電しているため、電源電圧の変動にかかわ
らず常に所定のミユート時間を確保でき、車載用
のように電源電圧が変動する機器に対するミユー
テイング回路として極めて有効である。
As described above, according to the present invention, when the power is turned on, current is supplied from the output side of the power switch to the muting transistor for a certain period of time, and when the power is turned off, current is supplied from the input side of the power switch to the muting transistor for a certain period of time. Transistor 1 detects whether the power switch is on or off.
The pulse noise generated when the power switch is turned on or off can be eliminated, and the circuit is extremely simple. In addition, since each capacitor is charged via a constant voltage diode, the specified muting time can always be secured regardless of fluctuations in the power supply voltage, making it extremely effective as a muting circuit for equipment whose power supply voltage fluctuates, such as those used in automobiles. It is.

【図面の簡単な説明】[Brief explanation of the drawing]

図面は本考案の一実施例を示す回路図である。 図中、1はミユーテイング回路、2は信号ライ
ン、3は電源スイツチライン、S1は電源スイツ
チ、D1,D3は第1および第2のツエナーダイオ
ード、C1,C2は第1および第2のコンデンサ、
R3は時定数用抵抗、Tr1はミユート用トランジス
タ、Tr2は検出用トランジスタである。
The drawing is a circuit diagram showing an embodiment of the present invention. In the figure, 1 is a muting circuit, 2 is a signal line, 3 is a power switch line, S 1 is a power switch, D 1 and D 3 are first and second Zener diodes, and C 1 and C 2 are first and second Zener diodes. 2 capacitors,
R3 is a time constant resistor, Tr1 is a miute transistor, and Tr2 is a detection transistor.

Claims (1)

【実用新案登録請求の範囲】 電源スイツチラインに挿入された電源スイツチ
のオンオフ時に一時的な期間だけミユート用トラ
ンジスタを導通させて信号ラインを強制的に接地
する車載用電子機器のミユーテイング回路であつ
て、 前記電源スイツチの入力側から給電され、該ス
イツチがオフのとき導通して該スイツチのオンオ
フを検出する検出用トランジスタと、 前記電源スイツチの出力側に一端が接続され、
他端が前記ミユート用トランジスタのベースに接
続されて、該電源スイツチのオン時に該ミユート
用トランジスタを導通させる第1の回路と、 前記検出用トランジスタの出力側に一端が接続
され、他端が前記ミユート用トランジスタのベー
スに接続されて、該電源スイツチのオフ時に該ミ
ユート用トランジスタを導通させる第2の回路と
からなり、 該第1及び第2の回路は、それぞれ個別に設け
られた定電圧ダイオード、該定電圧ダイオードで
定電圧化された電圧により充電されるコンデン
サ、及び該コンデンサの出力側に設けられた放電
用のダイオード、並びに該放電用ダイオードの後
段に設けられ前記各コンデンサと共同してそれぞ
れ前記電源スイツチのオンオフ時に前記ミユート
用トランジスタを導通させる一時的な期間を決定
する共通の時定数用抵抗を備えることを特徴とす
る車載用電子機器のミユーテイング回路。
[Scope of Claim for Utility Model Registration] A mutating circuit for in-vehicle electronic equipment that forcibly grounds a signal line by turning on a muting transistor for a temporary period when a power switch inserted in a power switch line is turned on or off. , a detection transistor that is supplied with power from the input side of the power switch and conducts when the switch is off to detect whether the switch is on or off; one end is connected to the output side of the power switch;
a first circuit whose other end is connected to the base of the mute transistor and makes the mute transistor conductive when the power switch is turned on; one end is connected to the output side of the detection transistor, and the other end is connected to the a second circuit that is connected to the base of the mute transistor and makes the mute transistor conductive when the power switch is turned off, and the first and second circuits are each individually provided with a constant voltage diode. , a capacitor charged by the voltage regulated by the constant voltage diode, a discharging diode provided on the output side of the capacitor, and a discharging diode provided downstream of the discharging diode in collaboration with each of the capacitors. A muting circuit for an in-vehicle electronic device, comprising a common time constant resistor that determines a temporary period during which the muting transistor is made conductive when the power switch is turned on and off.
JP1986169936U 1986-11-05 1986-11-05 Expired JPH0212738Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1986169936U JPH0212738Y2 (en) 1986-11-05 1986-11-05

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1986169936U JPH0212738Y2 (en) 1986-11-05 1986-11-05

Publications (2)

Publication Number Publication Date
JPS6275622U JPS6275622U (en) 1987-05-14
JPH0212738Y2 true JPH0212738Y2 (en) 1990-04-10

Family

ID=31104199

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1986169936U Expired JPH0212738Y2 (en) 1986-11-05 1986-11-05

Country Status (1)

Country Link
JP (1) JPH0212738Y2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52102716U (en) * 1976-01-30 1977-08-04

Also Published As

Publication number Publication date
JPS6275622U (en) 1987-05-14

Similar Documents

Publication Publication Date Title
EP0281117B1 (en) Pop noise suppression circuit for audio amplifier
JP2830847B2 (en) Semiconductor integrated circuit
JP2609723B2 (en) Amplifier circuit
JPH0212738Y2 (en)
US6046623A (en) Signal detecting circuit
JPH0210683Y2 (en)
JPS60229507A (en) Muting circuit
JP2587527B2 (en) Switch / receiver circuit
JPH0115217Y2 (en)
JPH04273705A (en) Pop noise reduction circuit
JPH07141583A (en) Disconnection detection device
JPH0516725Y2 (en)
JPS59230306A (en) Muting circuit
JP3440482B2 (en) Switching circuit
JPH0611624Y2 (en) Muting circuit
JPS5924225Y2 (en) Muting circuit of television receiver
JP2590977B2 (en) Overcurrent detection circuit
JPH0132412Y2 (en)
JPH024500Y2 (en)
JPH06112792A (en) Reset circuit
JPH0230906Y2 (en)
JPH04276925A (en) Press detection circuit
JPH0311996Y2 (en)
JPS6042497Y2 (en) muting circuit
JPH0316111Y2 (en)