JPH02119471A - Video camera - Google Patents

Video camera

Info

Publication number
JPH02119471A
JPH02119471A JP63272293A JP27229388A JPH02119471A JP H02119471 A JPH02119471 A JP H02119471A JP 63272293 A JP63272293 A JP 63272293A JP 27229388 A JP27229388 A JP 27229388A JP H02119471 A JPH02119471 A JP H02119471A
Authority
JP
Japan
Prior art keywords
sensor
vertical
vertical transfer
period
multiple exposure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63272293A
Other languages
Japanese (ja)
Other versions
JP2864504B2 (en
Inventor
Toshiaki Isogawa
五十川 俊明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP63272293A priority Critical patent/JP2864504B2/en
Publication of JPH02119471A publication Critical patent/JPH02119471A/en
Application granted granted Critical
Publication of JP2864504B2 publication Critical patent/JP2864504B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

PURPOSE:To easily realize a strobo reproduction function due to multiple exposure by applying multiple exposure to an image pickup element in the vertical blanking period and synthesizing signals subject to multiple exposure in a vertical transfer register of an image pickup element. CONSTITUTION:An element enabling an electronic shutter to be operated at a fast speed is used as a CCD image pickup element 1, the electronic shutter is intermittently operated in the vertical blanking period and the operation of a vertical transfer register 3 is stopped during this period. Thus, the electronic shutter is switched for plural number of times intermittently in the vertical blanking period and the pattern at that time is synthesized by the vertical transfer register 5, then multiple exposure is attained. Then the signal subject to multiple exposure is transferred during the video period. Thus, the strobo reproduction by multiple exposure is realized simply.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ビデオカメラに関するもので、特に、ビデ
オカメラの多重露光によるストロボ再生機能に係わる。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a video camera, and particularly to a strobe playback function using multiple exposure of the video camera.

(発明の概要) この発明は、ビデオカメラにおいて、垂直ブランキング
期間において撮像素子を多重露光させ、この多重露光さ
せた信号を撮像素子の垂直転送レジスタ上で合成するよ
うに制御することにより、ビデオカメラの多重露光によ
るストロボ再生機能〔従来の技術〕 高速で運動している物体の状態変化を観察したい場合に
、多重露光によるストロボ撮影が行われている。このよ
うな多重露光によるストロボ撮影は、従来、スチルカメ
ラを使って行われている。
(Summary of the Invention) The present invention provides a video camera in which the image sensor is subjected to multiple exposures during the vertical blanking period, and the signals resulting from the multiple exposures are controlled to be combined on the vertical transfer register of the image sensor. Strobe playback function using multiple exposures of a camera [Prior art] When it is desired to observe changes in the state of an object that is moving at high speed, strobe photography using multiple exposures is performed. Such multiple exposure strobe photography has conventionally been performed using a still camera.

このような多重露光によるストロボ撮影を、ビデオカメ
ラで実現したいという要望がある。この場合、第7図に
示すように、CCD撮像素子101の前面に、スリット
103を有する回転自在のスリット板102を配設し、
このスリット板102を回転させ、スリット板102の
スリット103を介して間歇的に得られる被写体像をC
CD撮像素子101で撮像し、サンプルホールド回路1
04から得られるC C073j像素子101の撮像出
力をメモリ105及び加算回路106で加算していくよ
うにすることが考えられる。
There is a desire to realize strobe photography using multiple exposures using a video camera. In this case, as shown in FIG. 7, a rotatable slit plate 102 having a slit 103 is arranged in front of the CCD image sensor 101,
This slit plate 102 is rotated, and the subject image obtained intermittently through the slit 103 of the slit plate 102 is
The CD image sensor 101 captures an image, and the sample hold circuit 1
It is conceivable that the image pickup outputs of the C C073j image element 101 obtained from 04 are added together in the memory 105 and the adder circuit 106.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

ところが、上述のようにCCD撮像素子101の前面に
スリット103を有するスリット板102を配設すると
、カメラが大型化し、コストアップになるという問題が
生じる。また、このようにスリット板102を回転させ
て間歇露光を行わせる場合には、スリット板102の回
転速度を所定の速度に設定するのが困難である。
However, when the slit plate 102 having the slits 103 is disposed in front of the CCD image sensor 101 as described above, the problem arises that the camera becomes larger and the cost increases. Further, when rotating the slit plate 102 to perform intermittent exposure in this manner, it is difficult to set the rotation speed of the slit plate 102 to a predetermined speed.

したがってこの発明の目的は、電子シャッターを利用す
ることにより、形状が大型化したりコストアップになら
ずに、所望の設定値で多重露光によるストロボ盪影が行
えるビデオカメラを提供することにある。
SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide a video camera that can produce strobe shadows by multiple exposure at desired setting values without increasing the size or cost by using an electronic shutter.

〔課題を解決するための手段〕[Means to solve the problem]

この発明は、垂直ブランキング期間において撮像素子を
多重露光させ、この多重露光させた信号を撮像素子の垂
直転送レジスタ上で合成するように制御するようにした
ビデオカメラである。
The present invention is a video camera in which control is performed such that an image sensor is subjected to multiple exposures during a vertical blanking period, and signals resulting from the multiple exposures are combined on a vertical transfer register of the image sensor.

〔作用〕[Effect]

CCDm像素子1として、インターライントランスファ
一方式で、オーバーフロードレインがチップの深さ方向
に設けられる縦型オーバーフロードレイン構造のものが
用いられる。このようなCCD撮像素子1は、高速で電
子シャッターを切ることができる。垂直ブランキング期
間では、複数回電子シャッターが間歇的に動作される。
As the CCDm image element 1, one having an interline transfer type and a vertical overflow drain structure in which an overflow drain is provided in the depth direction of the chip is used. Such a CCD image sensor 1 can release an electronic shutter at high speed. During the vertical blanking period, the electronic shutter is operated intermittently multiple times.

そして、この間、垂直転送レジスタ3の動作が停止され
る。
During this period, the operation of the vertical transfer register 3 is stopped.

このようにすると、垂直ブランキング期間において複数
回間歇的に電子シャッターが切られ、その時の画面が垂
直転送レジスタ5で合成されるので、多重露光が可能と
なる。映像期間では垂直レジスタ3が動作され、この多
重露光された信号が転送される。このような制御を行う
ことにより、多重露光によるストロボ再生が実現できる
In this way, the electronic shutter is intermittently activated a plurality of times during the vertical blanking period, and the images at that time are combined in the vertical transfer register 5, making multiple exposure possible. During the video period, the vertical register 3 is operated and this multiple exposure signal is transferred. By performing such control, strobe playback using multiple exposures can be realized.

〔実施例〕〔Example〕

以下、この発明の一実施例について図面を参照して説明
する。
An embodiment of the present invention will be described below with reference to the drawings.

この発明の一実施例では、CCD撮像素子1として、イ
ンターライントランスファ一方式で、オーバーフロード
レインがチップの深さ方向に設けられる縦型オーバーフ
ロードレイン構造のものが用いられる。
In one embodiment of the present invention, the CCD image sensor 1 is of an interline transfer type and has a vertical overflow drain structure in which an overflow drain is provided in the depth direction of the chip.

インターライントランスファ一方式のCCD撮像素子1
は、第2図に示すように、マトリクス状に配設されたセ
ンサー2と、このセンサー2の垂直ライン毎に配設され
た垂直転送レジスタ3と、垂直レジスタ3の終端側に設
けられた水平転送レジスタ4とから構成される。水平転
送レジスタ4から出力端子5が導出される。
Interline transfer type CCD image sensor 1
As shown in FIG. 2, the sensor 2 is arranged in a matrix, the vertical transfer register 3 is arranged for each vertical line of the sensor 2, and the horizontal transfer register 3 is arranged at the end of the vertical register 3. It consists of a transfer register 4. An output terminal 5 is derived from the horizontal transfer register 4.

CCD撮像素子1からは、第1図に示すように、センサ
ーゲートパルスSGPの入力端子8及び垂直転送りロッ
クVcKの入力端子9、シャッターパルスSHPの入力
端子10が導出される。入力端子8からのセンサーゲー
トパルスSGPにより、センサー2の電荷が垂直転送レ
ジスタ3に移される。そして、入力端子9からの垂直転
送りロックVCKにより、垂直転送レジスタ3を電荷が
伝送される。また、入力端子10からのシャッターパル
スSHPにより、センサー2の電荷の蓄積、掃き出しの
タイミングが制御される。
As shown in FIG. 1, from the CCD image sensor 1, an input terminal 8 for a sensor gate pulse SGP, an input terminal 9 for a vertical transfer lock VcK, and an input terminal 10 for a shutter pulse SHP are led out. The sensor gate pulse SGP from the input terminal 8 causes the charge of the sensor 2 to be transferred to the vertical transfer register 3. Then, charges are transmitted through the vertical transfer register 3 by the vertical transfer lock VCK from the input terminal 9. Further, the timing of accumulating and discharging charges in the sensor 2 is controlled by the shutter pulse SHP from the input terminal 10.

なお、上述の例では、説明を簡単とするために、センサ
ーゲートパルスSGP及び垂直転送りロックv0をCC
D撮像素子1にそれぞれ別々に・人力させているが、実
際には、CCD 7i%像素子1の垂直転送レジスタ3
は3値駆動されている。すなわち、センサーゲートパル
スSGPは、第3図に示すように、垂直転送りロック■
。に重畳されている。センサーゲートパルスSGPが与
えられると、第3図においてtl+1で示すように、垂
直転送りロックVCKが最も高いレベルVIOになる。
Note that in the above example, to simplify the explanation, the sensor gate pulse SGP and vertical transfer lock v0 are
Each D image sensor 1 is manually operated separately, but in reality, the vertical transfer register 3 of the CCD 7i% image sensor 1 is
is driven by three values. That is, as shown in FIG. 3, the sensor gate pulse SGP
. is superimposed on. When the sensor gate pulse SGP is applied, the vertical transfer lock VCK becomes the highest level VIO, as shown by tl+1 in FIG.

このような状態では、センサー2と垂直転送レジスタ3
との間にあるリードアウトプットゲート5(第4図)が
崩され、センサー2の電荷が垂直転送レジスタ3に移動
される。また、上述の例では、垂直転送りロックvcl
lを1相で示しているが、実際には、垂直転送レジスタ
3は例えば4相のクロックで転送される。
In this state, sensor 2 and vertical transfer register 3
The read output gate 5 (FIG. 4) located between the sensor 2 and the sensor 2 is collapsed, and the charge in the sensor 2 is transferred to the vertical transfer register 3. In addition, in the above example, vertical transfer lock vcl
Although l is shown as one phase, in reality, the vertical transfer register 3 is transferred using, for example, four-phase clocks.

第4図に示す樅型オーバーフロードレイン構造のCCD
撮像素子1は、N型基板7に与えられるDCバイアスに
より、電荷の蓄積、掃き出しを制御できる。すなわち、
N型基板7に与えられるDCバイアスが高い時にはセン
サー2に電荷が掃き出される。このDCバイアスが低い
時には、センサー2の電荷が蓄積される。このN型基板
7には、端子10からシャッターパルスSHPが与えら
れ、このシャッターパルスSHPにより、N型基板7の
バイアスが制御される。したがって、このシャッターパ
ルスSHPにより、センサー2の電荷の蓄積、掃き出し
が制御できる。
CCD with fir-shaped overflow drain structure shown in Figure 4
The image sensor 1 can control charge accumulation and discharge by DC bias applied to the N-type substrate 7. That is,
When the DC bias applied to the N-type substrate 7 is high, charges are swept out to the sensor 2. When this DC bias is low, charge on sensor 2 is accumulated. A shutter pulse SHP is applied to this N-type substrate 7 from a terminal 10, and the bias of the N-type substrate 7 is controlled by this shutter pulse SHP. Therefore, this shutter pulse SHP can control the accumulation and discharge of charges in the sensor 2.

このように、この発明の一実施例では、CCD撮像素子
1として、インターライントランスファ一方式で、オー
バーフロードレインがチップの深さ方向に設けられる縦
型オーバーフロードレイン構造のものが用いられる。こ
のようなc CD ti像素子1は、センサーゲートパ
ルスSGPによりセンサー2の電荷を垂直転送レジスタ
3に転送するタイミングが制御できるとともに、シャッ
ターパルスSHPによりセンサー2の電荷を高速で掃き
捨てることができる。したがって、このようなCCD撮
像素子1は、高速で電子シャッターを切ることができる
As described above, in one embodiment of the present invention, the CCD image sensor 1 is one of interline transfer type and has a vertical overflow drain structure in which the overflow drain is provided in the depth direction of the chip. In such a cCD ti image element 1, the timing of transferring the charge of the sensor 2 to the vertical transfer register 3 can be controlled by the sensor gate pulse SGP, and the charge of the sensor 2 can be swept away at high speed by the shutter pulse SHP. . Therefore, such a CCD image sensor 1 can release an electronic shutter at high speed.

第1図は、この発明の一実施例を示すものである。第1
図において、端子11には、垂直ブランキングパルスB
LKが供給される。端子12には、垂直転送りロックV
C□が供給される。端子13には、水平同期パルスHD
が供給される。端子14には、シャッターパルスSHP
、が供給される。
FIG. 1 shows an embodiment of the present invention. 1st
In the figure, the vertical blanking pulse B is connected to the terminal 11.
LK is supplied. Terminal 12 has a vertical transfer lock V.
C□ is supplied. Terminal 13 has a horizontal synchronizing pulse HD
is supplied. Terminal 14 has a shutter pulse SHP.
, is supplied.

端子11からの垂直ブランキングパルスBLKは、第5
図Aに示すように、垂直ブランキング期間T BLKで
ローレベルとされ、映像期間ではハイレベルとされる。
The vertical blanking pulse BLK from the terminal 11 is the fifth
As shown in FIG. A, it is set to low level during the vertical blanking period T BLK, and set to high level during the video period.

この垂直ブランキングパルスBLKがANDゲート17
の一方の入力端に供給されるとともに、インバータ18
を介して反転され、ANDゲート19及びANDゲート
23の一方の入力端子に供給される。
This vertical blanking pulse BLK is the AND gate 17
is supplied to one input terminal of the inverter 18.
and is supplied to one input terminal of AND gate 19 and AND gate 23.

端子12からの垂直転送りロック■。、がANDゲート
17の他方の入力端子に供給される。ANDケート17
の出力がインバータ27を介してCCDCD撮像素子端
子9に供給される。
Vertical transfer lock from terminal 12 ■. , is supplied to the other input terminal of the AND gate 17. AND Kate 17
The output is supplied to the CCDCD image sensor terminal 9 via the inverter 27.

端子13からの水平同期パルスHDが周期設定回路21
に供給される。周期、設定回路21で、シャッター間隔
を制御するシャッター間隔制御信号STが形成される。
The horizontal synchronizing pulse HD from the terminal 13 is sent to the period setting circuit 21.
supplied to A period setting circuit 21 generates a shutter interval control signal ST for controlling the shutter interval.

この周期設定回路21は、例えば水平同期パルスHDを
カウントするカウンターを用いて構成される。
This cycle setting circuit 21 is configured using, for example, a counter that counts horizontal synchronizing pulses HD.

周期設定回路21からのシャッター間隔制御信号STが
センサーゲートパルス発生回路22に供給される。セン
サーゲートパルス発生回路22は、例えば周期設定回路
21からのシャッター間隔制御信号STの立上がりでト
リガーされ、所定の露光時間を設定する。このセンサー
ゲートパルス発生回路22は、例えばモノステーブルマ
ルチバイブレータから構成されている。センサーゲート
パルス発生回路22で、CCD撮像素子1のセンサーゲ
ートパルスSGP、が形成される。このセンサーゲート
パルスSOP、がANDゲート19の他方の入力端子に
供給される。ANDゲート19の出力がCCD撮像素子
1のセンサーゲートパルスの入力端子8に供給される。
A shutter interval control signal ST from the period setting circuit 21 is supplied to the sensor gate pulse generation circuit 22. The sensor gate pulse generation circuit 22 is triggered, for example, by the rise of the shutter interval control signal ST from the period setting circuit 21, and sets a predetermined exposure time. This sensor gate pulse generation circuit 22 is composed of, for example, a monostable multivibrator. A sensor gate pulse SGP for the CCD image sensor 1 is generated by the sensor gate pulse generation circuit 22 . This sensor gate pulse SOP is supplied to the other input terminal of the AND gate 19. The output of the AND gate 19 is supplied to the sensor gate pulse input terminal 8 of the CCD image sensor 1.

また、周期設定回路21からのシャッター間隔制御信号
STが垂直転送りロックのマスキング信号としてAND
ゲート23の他方の入力端子に供給される。ANDゲー
ト23の出力がORゲート24の他方の入力端子に供給
される。ORゲート24の出力がインバータ25を介し
てCCD撮像素子1のシャッターパルスの入力端子10
に供給される。
Also, the shutter interval control signal ST from the cycle setting circuit 21 is ANDed as a masking signal for vertical transfer lock.
It is supplied to the other input terminal of gate 23. The output of AND gate 23 is supplied to the other input terminal of OR gate 24. The output of the OR gate 24 is connected to the shutter pulse input terminal 10 of the CCD image sensor 1 via the inverter 25.
supplied to

第5図Aに示すように、垂直ブランキング期間TILK
では、垂直ブランキングパルスBLKがローレベルとさ
れている。このため、垂直ブランキング期間T 、L、
では、ANDゲート17の出力はローレベルになり、第
5図Bに示すように、CCD撮像素子1の垂直転送りロ
ックの入力端子9には垂直転送りロックVeKが供給さ
れなくなる。
As shown in FIG. 5A, the vertical blanking period TILK
In this example, the vertical blanking pulse BLK is at a low level. For this reason, the vertical blanking periods T, L,
Then, the output of the AND gate 17 becomes low level, and the vertical transfer lock VeK is no longer supplied to the input terminal 9 of the vertical transfer lock of the CCD image sensor 1, as shown in FIG. 5B.

周期設定回路21からは、第5図Cに示すようなシャッ
ター間隔制御信号STが出力される。センサーゲートパ
ルス発生回路22で、このシャッター間隔制御信号ST
を基準として所定のタイミングでセンサーゲートパルス
SGP、が形成される。垂直ブランキング期間T IL
Kでは、垂直ブランキングパルスBLKがローレベルと
されているので、インバータ18の出力がハイレベルに
なる。
The cycle setting circuit 21 outputs a shutter interval control signal ST as shown in FIG. 5C. The sensor gate pulse generation circuit 22 generates this shutter interval control signal ST.
A sensor gate pulse SGP is formed at a predetermined timing with reference to SGP. Vertical blanking period TIL
At K, since the vertical blanking pulse BLK is at a low level, the output of the inverter 18 is at a high level.

したがって、垂直ブランキング期間T1□では、センサ
ーゲートパルス発生回路22からのセンサーゲートパル
スSGP、がANDゲート19を介される。これにより
、CCD撮像素子1のセンサーゲートパルスの入力端子
8には、第5図Eに示すタイミングで、センサーゲート
パルスSOPが供給される。
Therefore, during the vertical blanking period T1□, the sensor gate pulse SGP from the sensor gate pulse generation circuit 22 is passed through the AND gate 19. As a result, the sensor gate pulse SOP is supplied to the sensor gate pulse input terminal 8 of the CCD image sensor 1 at the timing shown in FIG. 5E.

また、垂直ブランキング期間T ILKでは、周期設定
回路21からのシャッター間隔制御信号ST(第5図C
)がANDゲート23を介してORゲート24に供給さ
れる。シャッター間隔制御信号STがハイレベルの間で
は、ORゲート24の出力がハイレベルになり、インバ
ータ25の出力がローレベルになる。したがって、第5
図りに示すように、垂直ブランキング期間TILKでは
、シャッター間隔制御信号STがハイレベルの期間T。
Further, during the vertical blanking period TILK, the shutter interval control signal ST (FIG. 5C) from the cycle setting circuit 21 is
) is supplied to the OR gate 24 via the AND gate 23. While the shutter interval control signal ST is at a high level, the output of the OR gate 24 is at a high level, and the output of the inverter 25 is at a low level. Therefore, the fifth
As shown in the figure, the vertical blanking period TILK is a period T in which the shutter interval control signal ST is at a high level.

でCCD撮像素子1のシャッターパルス入力端子10に
供給されるシャッターパルスSHPがローレベルに維持
される。この間、センサー2に電荷が蓄えられる。そし
て、シャッターパルスSHPが与えられている期間Tt
では、センサー2の電荷が掃き捨てられる。シャッター
パルスSHPが停止されてからセンサーゲートパルスS
GPが現れるまでの期間T3が蓄積時間となる。センサ
ーゲートパルスSGPが現れる時点t、で、センサー2
の電荷が垂直転送レジスタ3に転送される。
The shutter pulse SHP supplied to the shutter pulse input terminal 10 of the CCD image sensor 1 is maintained at a low level. During this time, charge is stored in the sensor 2. Then, the period Tt during which the shutter pulse SHP is applied
Then, the charge on sensor 2 is swept away. After the shutter pulse SHP is stopped, the sensor gate pulse S
The period T3 until GP appears is the accumulation time. At the time t when the sensor gate pulse SGP appears, the sensor 2
is transferred to the vertical transfer register 3.

垂直ブランキング期間T ILXでは、第5図Bに示す
ように、垂直転送りロックVCKが停止されているので
、時点t9で垂直転送レジスタ3に転送された信号が垂
直転送レジスタ3上で合成される。
During the vertical blanking period TILX, as shown in FIG. 5B, the vertical transfer lock VCK is stopped, so the signals transferred to the vertical transfer register 3 at time t9 are synthesized on the vertical transfer register 3. Ru.

映像期間では、第5図Bに示すように、垂直ブランキン
グパルスBLKがハイレベルとされている。このため、
端子12からの垂直転送りロックVCKIがANDゲー
ト17、インバータ27を介される。したがって、映像
期間では、CCD撮像素子1の垂直転送りロックの入力
端子9に、第5図Bに示すように、垂直転送りロックV
CKが供給される。これにより、垂直ブランキング期間
T、L8において多重露光された信号が転送される。
During the video period, as shown in FIG. 5B, the vertical blanking pulse BLK is at a high level. For this reason,
Vertical transfer lock VCKI from terminal 12 is passed through AND gate 17 and inverter 27. Therefore, during the video period, the vertical transfer lock input terminal 9 of the CCD image sensor 1 is connected to the vertical transfer lock V as shown in FIG. 5B.
CK is supplied. As a result, signals subjected to multiple exposure during the vertical blanking periods T and L8 are transferred.

なお、映像期間では、フィールド切り換え信号がハイレ
ベルとされているので、インバータ18の出力がローレ
ベルになる。このため、第5図已に示すように、AND
ゲート19の出力が常にローレベルになり、CCD撮像
素子1のセンサーゲートパルス入力端子8には、センサ
ーゲートパルスSGPが与えられない。
Note that during the video period, the field switching signal is at high level, so the output of the inverter 18 is at low level. Therefore, as shown in Figure 5, AND
The output of the gate 19 is always at a low level, and the sensor gate pulse SGP is not applied to the sensor gate pulse input terminal 8 of the CCD image sensor 1.

また、映像期間では、フィールド切り換え信号がハイレ
ベルとされているので、インバータ18の出力がローレ
ベルになり、ANDゲート23の出力が常にローレベル
になる。このため、端子15からのシャッターパルスS
HP、がORゲート24、インバータ25を介される。
Furthermore, in the video period, the field switching signal is at high level, so the output of inverter 18 is at low level, and the output of AND gate 23 is always at low level. Therefore, the shutter pulse S from terminal 15
HP is passed through an OR gate 24 and an inverter 25.

したがって、CCD撮像素子1のシャッターパルス入力
端子10にシャッターパルスSHPが常に供給される。
Therefore, the shutter pulse SHP is always supplied to the shutter pulse input terminal 10 of the CCD image sensor 1.

このため、映像期間では、露光は行われない。Therefore, no exposure is performed during the video period.

このように、垂直ブランキング期間では、垂直転送りロ
ックをとめて多重露光を行い、映像期間では転送だけを
行うように制御すると、第6図に示すように、高速で運
動している物体51をVTRで撮影し、これをスチル再
生成いはスロー再生すると、多重露光によるストロボ再
生を行うことができる。
In this way, if the vertical transfer is locked during the vertical blanking period and multiple exposure is performed, and during the video period only transfer is performed, as shown in FIG. If the image is photographed with a VTR and reproduced as a still image or as a slow motion image, strobe reproduction using multiple exposures can be performed.

〔発明の効果〕〔Effect of the invention〕

この発明によれば、CCD撮像素子1として、高速で電
子シャッターを切ることができるものが用いられ、垂直
ブランキング期間では、複数回電子シャッターが間歇的
に動作され、この間、垂直転送レジスタ3の動作が停止
される。このようにすると、垂直ブランキング期間にお
いて複数回間歇的に電子シャッターが切られ、その時の
画面が垂直転送レジスタ5で合成されるので、多重露光
が可能となる。この多重露光された信号が映像期間に転
送される。このような制御を行うことにより、多重露光
によるストロボ再生が実現できる。
According to the present invention, a CCD image sensor 1 capable of releasing an electronic shutter at high speed is used, and during the vertical blanking period, the electronic shutter is operated intermittently a plurality of times, and during this period, the vertical transfer register 3 is Operation is stopped. In this way, the electronic shutter is intermittently activated a plurality of times during the vertical blanking period, and the images at that time are combined in the vertical transfer register 5, making multiple exposure possible. This multiple exposed signal is transferred during the video period. By performing such control, strobe playback using multiple exposures can be realized.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明の一実施例のブロック図、第2図はこ
の発明の一実施例におけるCCD撮像素子の一例のブロ
ック図、第3図はこの発明の一実施例におけるCCD撮
像素子の一例の説明に用いる波形図、第4図はこの発明
の一実施例におけるC CD 71%像素子の一例の説
明に用いる断面図、第5図はこの発明の一実施例の説明
に用いるタイミングチャート、第6図はこの発明の一実
施例の説明に用いる路線図、第7図は従来のビデオカメ
ラのストロボ機能の説明に用いるブロック図である。 図面における収容な符号の説明 1:CCD撮像素子、8:センサーゲートパルスの入力
端子、9:垂直転送りロックの入力端子。 10:シャッターパルスの入力端子。
FIG. 1 is a block diagram of an embodiment of the present invention, FIG. 2 is a block diagram of an example of a CCD image sensor in an embodiment of the invention, and FIG. 3 is an example of a CCD image sensor in an embodiment of the invention. FIG. 4 is a cross-sectional view used to explain an example of a CCD 71% image element in an embodiment of the present invention, and FIG. 5 is a timing chart used to explain an embodiment of the present invention. FIG. 6 is a route map used to explain one embodiment of the present invention, and FIG. 7 is a block diagram used to explain the strobe function of a conventional video camera. Explanation of symbols included in the drawings 1: CCD image sensor, 8: Sensor gate pulse input terminal, 9: Vertical transfer lock input terminal. 10: Shutter pulse input terminal.

Claims (1)

【特許請求の範囲】[Claims] 垂直ブランキング期間において撮像素子を多重露光させ
、上記多重露光させた信号を上記撮像素子の垂直転送レ
ジスタ上で合成するように制御するようにしたビデオカ
メラ。
A video camera configured to perform control such that an image sensor is subjected to multiple exposures during a vertical blanking period, and signals resulting from the multiple exposures are combined on a vertical transfer register of the image sensor.
JP63272293A 1988-10-28 1988-10-28 Video camera Expired - Lifetime JP2864504B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63272293A JP2864504B2 (en) 1988-10-28 1988-10-28 Video camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63272293A JP2864504B2 (en) 1988-10-28 1988-10-28 Video camera

Publications (2)

Publication Number Publication Date
JPH02119471A true JPH02119471A (en) 1990-05-07
JP2864504B2 JP2864504B2 (en) 1999-03-03

Family

ID=17511844

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63272293A Expired - Lifetime JP2864504B2 (en) 1988-10-28 1988-10-28 Video camera

Country Status (1)

Country Link
JP (1) JP2864504B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6622276B2 (en) 1992-09-28 2003-09-16 Olympus Optical Co., Ltd. Recording medium, information reproducing apparatus and information reproducing method
JP2008105793A (en) * 2006-10-25 2008-05-08 Canon Inc Sheet stacking device and image forming device furnished with it

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63263201A (en) * 1987-04-20 1988-10-31 Mazda Motor Corp Eccentric shaft structure of multi-cylinder rotary piston engine

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63263201A (en) * 1987-04-20 1988-10-31 Mazda Motor Corp Eccentric shaft structure of multi-cylinder rotary piston engine

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6622276B2 (en) 1992-09-28 2003-09-16 Olympus Optical Co., Ltd. Recording medium, information reproducing apparatus and information reproducing method
JP2008105793A (en) * 2006-10-25 2008-05-08 Canon Inc Sheet stacking device and image forming device furnished with it

Also Published As

Publication number Publication date
JP2864504B2 (en) 1999-03-03

Similar Documents

Publication Publication Date Title
JPH08336076A (en) Solid-state image pickup device and video camera using it
JP2754392B2 (en) Electronic still camera
JPH07114470B2 (en) Solid-state imaging device
JP3284583B2 (en) Multiple exposure camera
JPH02119471A (en) Video camera
JP3022130B2 (en) High-speed shooting device
JP3917379B2 (en) Timing signal generation apparatus and generation method thereof
JPH06189187A (en) Image pickup device, photometric method therefor, focus control method therefor and image pickup method
JP2864505B2 (en) Recording and playback device
JP2002199266A (en) Digital camera and its operation control method
JP3609655B2 (en) Digital camera
JPH05316402A (en) High speed video camera
JP3077148B2 (en) Electronic still camera
JP3312381B2 (en) Imaging device and imaging method
JPH11187296A (en) Video camera and its control method
JP2003163831A (en) Imaging apparatus
JPH10322630A (en) Still camera
JPH11177888A (en) Smear correction system
JPS60187186A (en) Smear removing device of electronic still camera
JPS5839172A (en) Image pickup system
JP3101390B2 (en) Imaging device
JPH01117577A (en) Electronic still camera
JPH02249375A (en) Video camera
JPS60142681A (en) Shutter device for electronic camera
JPH08186242A (en) Solid image pickup element, and image pickup device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071218

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081218

Year of fee payment: 10

EXPY Cancellation because of completion of term