JPH02110440A - Interchangeable lens having data transmitting function - Google Patents

Interchangeable lens having data transmitting function

Info

Publication number
JPH02110440A
JPH02110440A JP31889488A JP31889488A JPH02110440A JP H02110440 A JPH02110440 A JP H02110440A JP 31889488 A JP31889488 A JP 31889488A JP 31889488 A JP31889488 A JP 31889488A JP H02110440 A JPH02110440 A JP H02110440A
Authority
JP
Japan
Prior art keywords
data
output
address
lens
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP31889488A
Other languages
Japanese (ja)
Inventor
Masaaki Nakai
政昭 中井
Masayoshi Sawara
佐原 正義
Nobuyuki Taniguchi
信行 谷口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Minolta Co Ltd
Original Assignee
Minolta Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Minolta Co Ltd filed Critical Minolta Co Ltd
Priority to JP31889488A priority Critical patent/JPH02110440A/en
Publication of JPH02110440A publication Critical patent/JPH02110440A/en
Pending legal-status Critical Current

Links

Landscapes

  • Exposure Control For Cameras (AREA)

Abstract

PURPOSE:To apply an interchangeable lens having a different constant and to freely expand a camera system by previously storing photographing distance data corresponding to each moving amount of a focusing member in the ROM at every lens. CONSTITUTION:Self photographing distance data corresponding to the moving amount of the focusing member such as a range ring are previously stored in a ROM 50 at every interchangeable lens 5. Further, the photographing distance data can be obtained at the side of the interchangeable lens 5 by designating the address of the ROM 50 with the data accordant with the moving amount of the focusing member, and the data are sent to the side of a camera body 1. Thus, simple composition can be obtained, it becomes possible to correspond even to the interchangeable lens 5 of a new type, and the camera system can be freely expanded.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、予めROMに記憶されていた種々のデータを
カメラ本体に電気的に送出する機能を有する交換レンズ
に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an interchangeable lens having a function of electrically transmitting various data previously stored in a ROM to a camera body.

従来の技術 無限遠位置から設定距離位置までのレンズの距離リング
の回動量Xと設定距離yとの間にy x B/Xなる近
似式が成立し、aはレンズの種類に応じて一義的に決定
されることに着目して、aとXをレンズ側から読取りa
をXで割算することによりカメラ本体側で撮影距離を求
めるようにしたカメラが、例えば特開昭54−1086
24号で提案されている。このカメラでは、距離リング
の動きをカメラ本体側に機構的に伝達することにより情
報Xを検出し、情報aをレンズのROMに予め記憶して
おきカメラとレンズ間のデータ交信により情報aを読取
り、a / xをCPUで演算により、又はaとXのデ
ータでROMテーブルのアドレスを指定することにより
、対応する撮影距離を求めるようにしている。
Conventional technology The approximate expression y x B/X is established between the rotation amount X of the lens distance ring from the infinity position to the set distance position and the set distance y, where a is unique depending on the type of lens. Focusing on the fact that it is determined by , read a and X from the lens side and
For example, there is a camera that calculates the shooting distance on the camera body side by dividing by X.
It is proposed in No. 24. In this camera, information , a/x by the CPU, or by specifying an address in the ROM table using the data of a and X, the corresponding shooting distance is determined.

発明が解決しようとする課題 しかし、上記カメラではa / Xという複雑な演算を
行うか、或いはカメラ本体に装着される全ての交換レン
ズに対処しうるROMテーブルをカメラ本体に備えてお
く必要がある。このとき、前者では演算にかなりの時間
を要し、又、後者ではレンズの種類が増えるにつれてR
OMテーブルが膨大なものとなると共に、カメラ本体の
ROMテーブルに設定されたものと同じ情報aを有する
交換レンズにしか対応できず、結果として新規な種類の
交換レンズのカメラシステムへの追加が不可能となると
いう不都合がある。
Problems to be Solved by the Invention However, in the above camera, it is necessary to perform complex calculations such as a/x, or to equip the camera body with a ROM table that can handle all the interchangeable lenses attached to the camera body. . At this time, the former requires a considerable amount of time to calculate, and the latter requires an increase in R as the number of lens types increases.
The OM table becomes enormous and can only support interchangeable lenses that have the same information a as that set in the ROM table of the camera body, and as a result, it becomes impossible to add new types of interchangeable lenses to the camera system. The disadvantage is that it is possible.

本発明は、上記不都合を解消し、構成が簡単で、しかも
新規な種類の交換レンズにも対応できカメラシステムの
拡張が自由に行えるようにすることを目的とする。
SUMMARY OF THE INVENTION It is an object of the present invention to solve the above-mentioned disadvantages, to have a simple configuration, to be compatible with new types of interchangeable lenses, and to be able to freely expand the camera system.

課題を解決するための手段 本発明は、焦点調節部材の各移動量に対応した撮影距離
データを各アドレスに記憶したROMと、焦点調節部材
の移動量に応じたデータを出力するデータ出力手段と、
該出力手段のデータに基づいて上記ROMのアドレスを
指定するアドレス指定手段と、該指定手段により指定さ
れたアドレスに記憶されているデータをカメラ本体に送
出するデータ送出手段とを交換レンズ側に備えたことを
特徴とする。
Means for Solving the Problems The present invention includes a ROM that stores photographing distance data corresponding to each movement amount of a focus adjustment member in each address, and a data output means that outputs data corresponding to the movement amount of the focus adjustment member. ,
The interchangeable lens side includes address designating means for designating the address of the ROM based on the data of the output means, and data sending means for transmitting data stored at the address designated by the designating means to the camera body. It is characterized by:

作     用 上記構成によれば、距離リング等の焦点調節部材の移動
量に対応した自身の撮影距離データが各交換レンズ毎に
ROMに記憶されており、焦点調節部材の移動量に応じ
たデータで上記ROMのアドレスを指定することにより
、撮影距離データが交換レンズ側で得られ、このデータ
はカメラ本体側に送出される。
Function According to the above configuration, each interchangeable lens stores its own photographing distance data corresponding to the amount of movement of the focus adjustment member such as the distance ring in the ROM, and the data corresponding to the amount of movement of the focus adjustment member such as the distance ring is stored in the ROM. By specifying the address of the ROM, photographing distance data is obtained on the interchangeable lens side, and this data is sent to the camera body side.

実  施  例 第1図は、この発明を用いた写真撮影システム全体を示
すブロック図である。(1)はカメラ本体であり、この
内部には、該カメラ本体に装着または連結されるアクセ
サリ−に対してアドレスデータを出力し、アクセサリ−
からのデータを入力する中央制御回路(10)が設けら
れている。
Embodiment FIG. 1 is a block diagram showing the entire photographic system using the present invention. (1) is a camera body, inside which outputs address data for accessories attached to or connected to the camera body, and outputs address data for accessories attached or connected to the camera body.
A central control circuit (10) is provided which inputs data from.

(2)は電動駆動用アクセサリ−(モータードライブ)
であり、この内部にはモータードライブ固有のデータを
出力するデータ出力装置(20)が設けられている。(
3)はフラッシュ撮影用のアクセサリ−(ストロボ)で
あり、この内部にはストロボ固有のデータを出力するデ
ータ出力装置(30)が設けられている。(4)は中間
リング、ベローズ等のレンズアクセサリ−であり、この
内部にはレンズアクセサリ−固有のデータを出力するデ
ータ出力装置(40)が設けられている。(5)は交換
レンズであり、この内部には交換レンズ固有のデータを
出力するデータ出力装置(50)が設けられている。カ
メラ本体(1)と各アクセサリ−(2)、(3)、(4
)との間およびアクセサリ−(4)と(5)との間は、
それぞれ端子(a)〜(f)によって電気的に接続され
ている。ここで後述するように、端子(a)、(b)、
(C)、(d)を介してカメラ本体(1)から各アクセ
サリ−のデータ出力装置に対して、それぞれ電力、基準
クロックパルス、アドレスデータ、リセット信号が供給
される。また端子(e)を介して各アクセサリ−のデー
タ出力装置からカメラ本体(1)に対して、各アクセサ
リ−固有のデータが供給される。端子(f)はアース端
子である。
(2) is an electric drive accessory (motor drive)
A data output device (20) for outputting data specific to the motor drive is provided inside the motor drive. (
3) is an accessory (strobe) for flash photography, and a data output device (30) for outputting data specific to the strobe is provided inside. (4) is a lens accessory such as an intermediate ring or a bellows, and a data output device (40) for outputting data specific to the lens accessory is provided inside this lens accessory. (5) is an interchangeable lens, and a data output device (50) for outputting data specific to the interchangeable lens is provided inside this lens. Camera body (1) and accessories - (2), (3), (4)
) and between accessories (4) and (5),
They are electrically connected through terminals (a) to (f), respectively. Here, as described later, terminals (a), (b),
Electric power, reference clock pulses, address data, and reset signals are supplied from the camera body (1) to the data output device of each accessory via (C) and (d), respectively. Further, data specific to each accessory is supplied to the camera body (1) from the data output device of each accessory via the terminal (e). Terminal (f) is a ground terminal.

第2図はカメラ本体(1)の中央制御回路(10)のブ
ロック図である。(l l)は電源制御回路であり、端
子(a)からアクセサリ−例えば交換レンズ(5)のデ
ータ出力装置(50)へ電力を供給する。(SWI)は
レンズ(5・)がカメラ本体(1)に装着されると閉成
されるスイッチである。(SW2)は露出制御動作開始
用のレリーズスイッチ、(SW3)は測光動作開始用の
測光スイッチであり、例えば、レリーズボタンの押下の
第1段目で測光スイッチ(SW3)が、続く第2段目で
レリーズ・スイッチ(SW2)が閉成される。測光スイ
ッチ(SW3)は、使用者の指がレリーズボタンに触れ
るとその指を通じて流れる電流又は七の指の圧力によっ
て発生する感圧素子の抵抗変化に応答して閉じるもので
もよい。(12)はタイミング回路であり、スイッチ(
SWI)、(SW2)、(SW3)の閉成信号に基づい
てアドレス出力装置(13) 、データ入力装置(14
)にタイミング信号を与えて、それぞれアドレスデータ
の出力、データの取り込みのタイミングを制御するとと
もに、端子(b)に基準タロツクパルスを、端子(d)
にリセット信号を供給する。アドレス出力装置(13)
は、タイミング回路(12)によって制御されて、アド
レスデータを端子(C)から1ビツトごと順次直列に出
力する。データ入力装置(14)は、端子(e)から1
ビツトごと順次直列に入力される各アクセサリ−固有の
データを読み取って、並列データに変換して演算回路(
15)へ送出する。演算回路(15)は、上記データに
基づいて露出制御用等のデータを算出して、それぞれ絞
り制御装置(16)、シャッター制御装置(17)、表
示装置(18)に送出する。
FIG. 2 is a block diagram of the central control circuit (10) of the camera body (1). (l l) is a power supply control circuit which supplies power from a terminal (a) to a data output device (50) of an accessory such as an interchangeable lens (5). (SWI) is a switch that is closed when the lens (5) is attached to the camera body (1). (SW2) is a release switch for starting exposure control operation, and (SW3) is a photometry switch for starting photometry operation. For example, when the release button is pressed in the first step, the photometry switch (SW3) is activated in the second step. The eye closes the release switch (SW2). The photometric switch (SW3) may be closed in response to a change in resistance of a pressure-sensitive element generated by the current flowing through the user's finger or the pressure of the finger when the user's finger touches the release button. (12) is a timing circuit, and the switch (
Based on the closing signals of SWI), (SW2), and (SW3), the address output device (13) and the data input device (14)
) to control the output of address data and the timing of data capture, respectively, and a reference tallock pulse to terminal (b) and a reference tallock pulse to terminal (d).
Supply a reset signal to Address output device (13)
is controlled by a timing circuit (12) and sequentially outputs address data bit by bit from a terminal (C) in series. The data input device (14) is connected to one terminal (e).
Each accessory-specific data that is input serially bit by bit is read, converted to parallel data, and then processed by the arithmetic circuit (
15). The arithmetic circuit (15) calculates data for exposure control and the like based on the above data, and sends the data to the aperture control device (16), shutter control device (17), and display device (18), respectively.

表1は、各アクセサリ−のデータ出力装置ごとに設けら
れており、各アクセサリ−固有のデータを記憶している
ROMの内容例を示す表である。
Table 1 is a table showing an example of the contents of a ROM that is provided for each data output device of each accessory and stores data unique to each accessory.

また表2はROMから出力される上記データと該データ
の示す意味との関係を示す表である。表1において、ア
ドレスデータの上位2ビツト(aO)、(a5)は、ど
のアクセサリ−即ちどのROMを選択するかを示すデー
タであり、選択されたアクセサリ−が交換レンズの場合
″lO゛′ ストロボの場合“01”  レンズアクセ
サリ−の場合” 11”となっている。また、表1には
示されてないが、モータードライブであれば00″′で
ある。
Table 2 is a table showing the relationship between the above data output from the ROM and the meaning of the data. In Table 1, the upper two bits (aO) and (a5) of the address data are data indicating which accessory, that is, which ROM to select.If the selected accessory is an interchangeable lens, "lO" is the strobe. In the case of a lens accessory, it is "01", and in the case of a lens accessory, it is "11".Although not shown in Table 1, in the case of a motor drive, it is 00'''.

アドレスデータの下位5ビツト(a4)〜(aO)はR
OMのアドレスを指定するものである。 次に表1、表
2に基づいて各種アクセサリ−が装着された場合の入力
データを説明する。焦点距離50mm、開放絞り値F1
.4、最小絞り値F16の他に、レンズのくり出し量に
対応した距離情報を出力可能なレンズが装着される場合
を説明する。
The lower 5 bits (a4) to (aO) of the address data are R
This specifies the address of OM. Next, input data when various accessories are installed will be explained based on Tables 1 and 2. Focal length 50mm, open aperture F1
.. 4. A case will be explained in which, in addition to the minimum aperture value F16, a lens capable of outputting distance information corresponding to the amount of lens extension is attached.

まず、前述のように、レンズから該レンズ固有のデータ
が出力されるのはアドレスデータの上位2ビツト(aO
)、(a5)が“10”のときである。
First, as mentioned above, data unique to the lens is output from the lens by using the upper two bits of the address data (aO
), (a5) are "10".

下位5ビツト(a4) 〜(ao)が’ooooo”と
なると、交換レンズからは該レンズがカメラ本体(1)
に装着されていることを示すチエツク用コード“111
00’″のデータが出力される。従って、カメラ本体か
らアドレス“l O00000”を指定したとき’11
100”のデータがカメラ本体(1)に入力されれば交
換レンズが装着されていることが確認できる。同様に、
表1に示しであるように、“0100000 ”を指定
したときに11100”のデータがカメラ本体に入力さ
れればストロボが装着されていることになり、+100
000”t−指定したときに、“11100”のデータ
がカメラ本体に入力されればレンズアクセサリ−が装着
されていることになる。
When the lower 5 bits (a4) to (ao) become 'ooooo', the lens is recognized as the camera body (1) by the interchangeable lens.
The check code “111” indicates that the
00''' data is output. Therefore, when specifying the address "l O00000" from the camera body, '11' is output.
100” is input into the camera body (1), it can be confirmed that the interchangeable lens is attached.Similarly,
As shown in Table 1, if "11100" is input to the camera body when "0100000" is specified, it means that a strobe is attached, and +1000000 is specified.
If data of "11100" is input to the camera body when "000"t- is specified, it means that the lens accessory is attached.

次に、”1000001″のアドレスが指定されると、
開放絞りAvoのデータが記憶されているROMのアド
レスが指定されていることになり、F l 、4のデー
タ″00010”がカメラ本体に送られる。次に’10
00010”のアドレスが指定されると最小絞りA v
max例えばF1aのデータ″01111’が送られる
。このデータは表2に示すようにF1aに相当する。1
000011″のアドレスが指定されると装着されたレ
ンズが距離情報を出力する構成のレンズがどうかの信号
が出力される。例えば表1の50mmF 1.4のレン
ズの場合距離情報を出力するレンズなので“o o o
 o o ”のデータが出方され、一方28mmF2の
レンズの場合には距離情報が出力されないので、“00
001”のデータが出力される。
Next, when the address "1000001" is specified,
This means that the address of the ROM in which the data of the open aperture Avo is stored is specified, and the data "00010" of F l , 4 is sent to the camera body. Next '10
If the address “00010” is specified, the minimum aperture A v
For example, data "01111" of F1a is sent.This data corresponds to F1a as shown in Table 2.1
When the address 000011'' is specified, a signal is output indicating whether the attached lens is configured to output distance information.For example, in the case of the 50mmF 1.4 lens in Table 1, it is a lens that outputs distance information. “o o o
o o” data is output, while in the case of a 28mm F2 lens, distance information is not output, so “00
001" data is output.

次にアドレス°’1000100”が指定されると、焦
点距離のデータが記録されているROMのアドレスが指
定されたことになり、50mmF1.4のレンズの場合
焦点距離は50nonなので、40〜60mmの範囲内
の焦点距離であることを示すデータ“00110”が出
力される。また、後述するレンズのくり出し量のデータ
がレンズのROMのアドレスデータとして用いられて、
このアドレスデータに基づいて前記距離情報が出力され
る。くり出し量データが°’ l 0000 ”であれ
ば、“1010000”のアドレスノく指定されて距離
ωに対応したデータ“’11111”が出力され、くり
出し量データが“11111″であればアドレス”10
11111’が指定されて、距離1.4mに対応したデ
ータ“00111”が出力される。
Next, when the address °'1000100'' is specified, it means that the address of the ROM where the focal length data is recorded is specified.For a 50mm F1.4 lens, the focal length is 50non, so from 40 to 60 mm. Data "00110" indicating that the focal length is within the range is output.Furthermore, data on the amount of lens protrusion, which will be described later, is used as address data of the lens ROM.
The distance information is output based on this address data. If the extension amount data is "°' l 0000", the address "1010000" is specified and the data "'11111" corresponding to the distance ω is output, and if the extension amount data is "11111", the address "10" is output.
11111' is specified, and data "00111" corresponding to a distance of 1.4 m is output.

次にストロボが装着されている場合、レンズの場合と同
様に、”0100000”のアドレスが指定されるとチ
エツク用コード“11100”がカメラ本体に入力され
てストロボが装着されていることが確認される。次に、
“0100001”のアドレスが指定される。このアド
レスには最小ガイドナンバーのデータが記憶されており
、例えばガイドナンバー1.4のデータ″00010”
が出力される。次に、”0100010″のアドレスが
指定されると、このアドレスには最大ガイドナンバーの
データが記憶されており、例えばガイドナンバー28の
データ″10010”が出力される。次に、01000
11”のアドレスが指定されると、このアドレスには配
光特性のデータが記憶されていて、この例では“OO0
01”のデータが出力される。このデータは縦方向45
゜横方向が60°であることを示している。
Next, if a strobe is attached, as with the lens, when the address "0100000" is specified, a check code "11100" is entered into the camera body, confirming that the strobe is attached. Ru. next,
The address “0100001” is specified. This address stores the data of the minimum guide number, for example, the data "00010" for guide number 1.4.
is output. Next, when the address "0100010" is specified, data of the maximum guide number is stored in this address, and for example, data "10010" for guide number 28 is output. Next, 01000
When the address "11" is specified, the data of the light distribution characteristics is stored in this address, and in this example, "OO00" is specified.
01" data is output. This data is 45" in the vertical direction.
゜It shows that the horizontal direction is 60°.

レンズアクセサリ−が装着されている場合、11000
00”のアドレスが指定されると“11100″のチエ
ツク用コードがカメラ本体に入力されてレンズアクセサ
リ−が装着されていることが確認され、”110000
1”のアドレスが指定されたときに、“00011”の
データが入力されれば、テレコンバータが装着されてい
ることが確認される。尚、表2に示すように、データが
’00001”であればベローズ、データが“0001
0″′であればリバースアダプター 00100”であ
れば中間リングが装着されたことが確認される。
11000 if lens accessory is attached
When the address "00" is specified, the check code "11100" is input into the camera body, confirming that the lens accessory is attached, and "110000" is input.
If the data "00011" is input when the address "1" is specified, it is confirmed that the teleconverter is installed.As shown in Table 2, if the data is "00001", it is confirmed that the teleconverter is installed. If there is a bellows, the data is “0001”
If it is 0'', it is confirmed that the reverse adapter is installed.If it is 00100'', it is confirmed that the intermediate ring is installed.

表1では例示してないが、ワインダ−(モータードライ
ブ)を装着した場合、ワインデーは上位2ビツト(B6
)、(B5)が“00゛′であればワインデー固有のデ
ータをカメラ本体に入力する。
Although not shown as an example in Table 1, when a winder (motor drive) is installed, the upper 2 bits (B6
), (B5) is “00゛′”, data unique to Wine Day is input to the camera body.

そして、他のアクセサリ−と同様に、“0000ooo
”のアドレスを指定するとチエツク用コード゛’111
00”がカメラ本体に入力され、0000001”のア
ドレスが指定されると、1秒あたりの撮影可能枚数(駒
速)のデータが入力される。表2に示すように、データ
が“oooo。
And like other accessories, “0000ooo
If you specify the address of ``, the check code ``'111'' will be displayed.
00'' is input into the camera body and the address 0000001'' is specified, data on the number of images that can be taken per second (frame speed) is input. As shown in Table 2, the data is “oooo.

′であれば1コマ/秒、”01100”であれば7コマ
/秒となっている。
' means 1 frame/second, and "01100" means 7 frames/second.

第3図は、カメラ本体(1)側のアドレス出力装置(1
3)の一部回路、データ入力装置(14)の一部回路お
よび各アクセサリ−側のデータ出力装置の具体例を示し
た回路図である。尚、アクセサリ−としては交換レンズ
を例に示しである。また第4図は第3図のタイムチャー
トである。第3図において(OSC)は基準クロックパ
ルス出力回路である。この回路(OSC)からのクロッ
クパルス(第4図CP)は端子(b)を介してレンズ(
5)にも送出される。(CNTI)はクロックパルス(
c p)をカウントするカウンタであり、(DECI)
I;Lカウンタ(CNTI)(7)出力(CBO)、(
CBI)、(CB2)のデータをデコードするデコーダ
であり、このデコーダの出力は第4図の(TBO)〜(
TB7)に示すタイミング信号となっている。まt;、
レンズ(5)側に設けであるカウンタ(CNT2)とデ
コーダ(DEC2)はカメラ本体(1)側のカウンタ(
CNTI)とデコーダ(DECI)と同じ構成で、この
デコーダ(DEC2)の出力は第4図の(TLO)〜(
TL7)に示すタイミング信号となっている。
Figure 3 shows the address output device (1) on the camera body (1) side.
3) is a circuit diagram showing a specific example of a partial circuit of the data input device (14) and a data output device of each accessory. FIG. Note that an interchangeable lens is shown as an example of an accessory. Further, FIG. 4 is a time chart of FIG. 3. In FIG. 3, (OSC) is a reference clock pulse output circuit. The clock pulse (CP in Figure 4) from this circuit (OSC) is sent to the lens (CP) via the terminal (b).
5) is also sent. (CNTI) is the clock pulse (
It is a counter that counts c p), and (DECI)
I; L counter (CNTI) (7) output (CBO), (
This is a decoder that decodes the data of (CBI) and (CB2), and the output of this decoder is (TBO) to (
The timing signal is shown in TB7). Mat;,
The counter (CNT2) and decoder (DEC2) provided on the lens (5) side are the counter (CNT2) and decoder (DEC2) provided on the camera body (1) side.
CNTI) and decoder (DECI) have the same configuration, and the output of this decoder (DEC2) is (TLO) to ( in Figure 4).
The timing signal is shown in TL7).

二ツノデコーダ(DECI)、(DEC2)の出力は同
じクロックパルス(CP)をカウントするカウンタ(C
NTI)(CNT2)の出力をデコードしているので、
同じタイミング信号が出力されて、カメラ本体(1)側
とレンズ(5)側との回路の同期がとられる。表3にカ
ウンタ(CNT1)、(CNT2)とデコーダ(DEC
I)、(DEC2)の出力の関係を示しておく。
The output of the Nitsuno decoder (DECI) and (DEC2) is a counter (C) that counts the same clock pulse (CP).
Since the output of NTI) (CNT2) is decoded,
The same timing signal is output, and the circuits on the camera body (1) side and the lens (5) side are synchronized. Table 3 shows the counter (CNT1), (CNT2) and decoder (DEC
The relationship between the outputs of I) and (DEC2) will be shown below.

カメラ本体で読込開始信号が出力されると、フリップ・
70ツブ(Fl)がセットされ(第4図FIQ)、カウ
ンタ(CNTI)のリセット状態が解除される。
When the camera body outputs a reading start signal, the flip
The value 70 (Fl) is set (FIQ in FIG. 4), and the reset state of the counter (CNTI) is released.

これによって、カウンタ(CNTI)はクロックパルス
のカウントを開始し、デコーダ(DECl)はタイミン
グ信号(TBO)〜(TB7)の出力を開始する。なお
、カウンタ(CNTI)。
As a result, the counter (CNTI) starts counting clock pulses, and the decoder (DECl) starts outputting timing signals (TBO) to (TB7). In addition, the counter (CNTI).

(CNT2)の出力が”ooo”のときデコーダ(DE
CI)、(DEC2)のアンド回路(AN2)、(AN
6)への出力が“High”になっているので、アンド
回路(AN2)及び(AN6)は、カウンタ(CNT 
l)、(CNT2)がカウントを開始してはじめて、“
High”レベルのタイミング信号(TBO)、(TL
O)が出力されるように設けである。
When the output of (CNT2) is “ooo”, the decoder (DE
CI), (DEC2) AND circuit (AN2), (AN
6) is “High”, the AND circuits (AN2) and (AN6) output the counter (CNT
l), (CNT2) starts counting, “
High level timing signal (TBO), (TL
O) is provided so that it is output.

まず、第4図の(SO)のステップ(読込開始信号が出
力されてから1回目の(TB7)のタイミング信号が出
力されるまで)では、(TBI)が“High”に立上
るタイミングでレジスタ(REG l)にアドレスデー
タ゛’ l OOO000”がラッチされ、さらに(T
B7)のタイミング信号が出力されていてアンド回路(
ANII)の出力が“Low″゛に立下るタイミングで
このデータがシフトレジスタ(SRI)にラッチされる
。このステップ(SO)の期間においては、フリップ・
フロップ(F2)のQ出力(第4図F2Q)が“′Lo
、11なので、他の回路は動作しない。(SO)から(
SI)のステップに移行するとき、即ち9個目のクロッ
クパルス(cp)がカウントされると、カウンタ(CN
TI)の出力(CR2)がHigh′″に立上る(第4
図CB3)ことで7リツプ・70ツブ(F2)のD入力
が取込まれて、そのQ出力が“High”になる(第4
図F2Q)。これによって、アンド回路(ANI)のゲ
ートが開かれてクロックパルスがシフトレジスタに供給
されるとともに、端子(d)を介してレンズ(5)側の
回路のリセット状態が解除される。シフトレジスタ(S
RI)はクロックパルスの立上りに同期してラッチされ
た前記アドレスデータ“1000000′″を、端子(
C)から1ビツトごとに順次直列に出力する。この出力
されたデータはクロックパルスの立下がりに同期して交
換レンズ(5)側のシフトレジスタ(SR3)に順次取
込まれて、端子(Lad)〜(La4)に出力されてい
く(第4図(Lad)−(La4))、そして端子(T
L5)が”High”になるタイミングでは、端子(L
a4)、(La3)の出力が’ i o ”になって、
アンド回路(AN5)の出力が”High”になり、こ
の出力をD入力に受けるフリップ・フロップ(F3)の
Q出力が“High”になる(第4図F3Q)。
First, in the step (SO) in FIG. 4 (from when the read start signal is output until the first timing signal (TB7) is output), the register Address data ``' l OOO000'' is latched in (REG l), and further (T
The timing signal of B7) is output and the AND circuit (
This data is latched into the shift register (SRI) at the timing when the output of ANII) falls to "Low". During this step (SO), the flip
The Q output (F2Q in Figure 4) of the flop (F2) is “'Lo
, 11, other circuits do not operate. (SO) to (
When moving to step SI), that is, when the ninth clock pulse (cp) is counted, the counter (CN
TI) output (CR2) rises to High'' (4th
(Fig. CB3), the D input of 7 lips and 70 tubes (F2) is taken in, and its Q output becomes “High” (the 4th
Figure F2Q). As a result, the gate of the AND circuit (ANI) is opened and a clock pulse is supplied to the shift register, and the reset state of the circuit on the lens (5) side is released via the terminal (d). Shift register (S
RI) transfers the address data "1000000'" latched in synchronization with the rising edge of the clock pulse to the terminal (
C) is serially output one bit at a time. This output data is sequentially taken into the shift register (SR3) on the interchangeable lens (5) side in synchronization with the falling edge of the clock pulse, and is output to the terminals (Lad) to (La4) (4th (Lad)-(La4)), and the terminal (T
At the timing when L5) becomes “High”, the terminal (L5) becomes “High”.
The output of a4) and (La3) becomes 'i o',
The output of the AND circuit (AN5) becomes "High", and the Q output of the flip-flop (F3) which receives this output at its D input becomes "High" (FIG. 4, F3Q).

レンズ(5)側のデコーダ(′DEC2)の端子(TL
7)が立上るタイミングでは、シフトレジスタ(S R
3)の出力端子(La4) 〜(Lad)のデータはア
ドレスデータの下位5ビツトのデータ(Stのステップ
の場合“’o o o o o’″)になっていて、R
OM(51)のアドレス゛o o o o o ”が指
定される。このアドレス指定によりROM(51)から
は前述のチエツク用コード゛’1it00″のデータが
出力される。
Terminal (TL) of the decoder ('DEC2) on the lens (5) side
7) rises, the shift register (SR
The data of the output terminals (La4) to (Lad) of 3) is the lower 5 bits of the address data (“'o o o o o’” in the case of the step of St), and R
The address "o o o o o" of the OM (51) is designated. By this address designation, the data of the aforementioned check code "1it00" is output from the ROM (51).

このROM (51)からの上記データは端子(TL7
)の立上りでシフトレジスタ(SR4)にラッチされる
The above data from this ROM (51) is transferred to the terminal (TL7).
) is latched into the shift register (SR4) at the rising edge of the signal.

7リツプ・70ツブ(F3)のQ出力がタイミングパル
ス(TL5)の時点で“High”になっているので、
次のタイミングパルス(TLO)がHigh”に立上る
ときフリップ・フロップ(F4)はフリップ・70ツブ
(F3)のQ出力を取込んでそのQ出力を“High”
とする(第4図F4Q)。これにより、スイッチ回路(
GS)は導通して上記データ゛’11100°′を端子
(e)に出力可能な状態となる。
Since the Q output of the 7-lip/70-tub (F3) is “High” at the time of the timing pulse (TL5),
When the next timing pulse (TLO) rises to High, the flip-flop (F4) takes in the Q output of the flip-70 tube (F3) and sets the Q output to High.
(Figure 4 F4Q). This allows the switch circuit (
GS) becomes conductive and becomes capable of outputting the data ``11100°'' to the terminal (e).

シフトレジスタ(SR4)に取り込まれたデータはクロ
ックパルスに同期してスイッチ回路(GS)を介して端
子(e)に“11100’″の順に出力され、カメラ本
体(1)側ではクロックパルスの立下がりに同期してシ
フトレジスタ(SR2)にこのデータが取込まれる(第
4図BbO〜Bb4)。
The data taken into the shift register (SR4) is output in the order of "11100'" to the terminal (e) via the switch circuit (GS) in synchronization with the clock pulse, and on the camera body (1) side, the clock pulse is This data is taken into the shift register (SR2) in synchronization with the falling edge (BbO to Bb4 in FIG. 4).

このとき、フリップ・フロップ(F5)は、フリップ・
70ツグ(F2)のQ出力が’High”になっている
ので、次のタイミングパルス(TBO)が“High”
に立上ったとき(S2ステツプでのTBOの立上り)、
そのQ出力が“High”になっている。従って、アン
ド回路(AN3)、(AN4)のゲートはS2ステツプ
以後は開かれている。
At this time, the flip-flop (F5)
Since the Q output of 70 Tsug (F2) is 'High', the next timing pulse (TBO) is 'High'.
When it rises (TBO rises at S2 step),
Its Q output is "High". Therefore, the gates of AND circuits (AN3) and (AN4) are open after step S2.

そして、タイミングパルス(TBS)の立上りで、シフ
トレジスタ(SR2)の出力はレジスタ(REG2)に
ラッチされる。
Then, at the rising edge of the timing pulse (TBS), the output of the shift register (SR2) is latched into the register (REG2).

S2のステップでは、上述のデータ“lil。In step S2, the above-mentioned data “lil.

O″の取込みを行うとともに、次のアドレスデータ゛’
1000001’のレンズ(5)への転送を行い、S3
のステップではこのアドレス指定によるレンズのデータ
゛’00010”のカメラ本体への転送を行うとともに
、次のアドレスデータ“1000010°′のレンズ(
5)への転送を行い、以下同様にしてアドレスとデータ
の転送を行っていく。
At the same time as reading O'', the next address data
1000001' is transferred to lens (5), and S3
In step , the lens data ``00010'' based on this address specification is transferred to the camera body, and the next lens data ``1000010°'' is transferred to the camera body.
5), and thereafter addresses and data are transferred in the same manner.

表1に示したように、レンズの上位アドレスは“10”
であるので、このことをレンズ(5)のデータ出力装置
(50)で判別しスイッチ回路(GS)を導通させてい
るが、ストロボ、レンズアクセサリ−、モータードライ
ブ等の他のアクセサリ−の場合は、第5図に示すように
、各アクセサリ−に対応してアンド回路(AN5)の入
力端子の入力電圧レベルが変形される。即ち、ストロボ
の場合、上位アドレスデータは“01”なのでこの信号
が入力されるとアンド回路(AN5−1)の出力が“H
igh″′になり、レンズアクセサリ−の場合″11″
なのでアンド回路(AN5−2)が“High”、モー
タードライブの場合“00”なのでアンド回路(AN5
−3)の出力が’High”になるように回路構成する
。これらアクセサリ−における他の回路構成はレンズ(
5)の内部の回路構成と同様である。
As shown in Table 1, the upper address of the lens is “10”
Therefore, this is determined by the data output device (50) of the lens (5) and the switch circuit (GS) is turned on, but in the case of other accessories such as strobes, lens accessories, motor drives, etc. , as shown in FIG. 5, the input voltage level of the input terminal of the AND circuit (AN5) is changed corresponding to each accessory. That is, in the case of a strobe, the upper address data is "01", so when this signal is input, the output of the AND circuit (AN5-1) becomes "H".
igh"' and "11" for lens accessories.
Therefore, the AND circuit (AN5-2) is "High", and in the case of motor drive it is "00", so the AND circuit (AN5-2) is "High".
Configure the circuit so that the output of -3) becomes 'High'.The other circuit configuration of these accessories is the lens (
The internal circuit configuration is similar to 5).

なお、第3図の回路において、カメラ本体(1)側で電
源投入時にパワーオンリセット信号によってリセットす
る必要があることはもちろんである。
In the circuit shown in FIG. 3, it is needless to say that the camera body (1) needs to be reset by a power-on reset signal when the power is turned on.

また、各アクセサリ−内にもパワーオンリセット信号発
生回路を設け、アクセサリ−がカメラ本体(1)に連結
され、アクセサリ−のデータ出力装置に給電が開始され
たときにパワーオンリセット信号を発生させるようにし
て、アクセサリ−内部の回路をリセットすることも必要
である。
In addition, a power-on reset signal generation circuit is provided inside each accessory, and a power-on reset signal is generated when the accessory is connected to the camera body (1) and power supply starts to the data output device of the accessory. In this way, it is also necessary to reset the circuitry inside the accessory.

また、レンズアクセサリ−のように、固定記憶しておく
データの種類が少なく、さらに生産個数の少ないアクセ
サリ−の場合には、その内部に設けるROMとしては少
量生産に適したプログラマブルROM、ヒユーズROM
等を用いてもよい。
In addition, in the case of accessories such as lens accessories, which have only a small number of types of data to be fixedly stored and which are produced in small quantities, the ROM installed inside the accessory may be a programmable ROM or a fuse ROM suitable for small-volume production.
etc. may also be used.

また、プリント基板の配線パターンやハンダ付による配
線等で行ってもよい。
Alternatively, the wiring may be performed using a wiring pattern on a printed circuit board or wiring by soldering.

第6図は、アドレス出力装置(13)において、第3図
のレジスタ(REGI)にアドレスデータを送る部分、
およびデータ入力装置(14)においてレジスタ(RE
G2)からのデータを読込む部分の回路図である。測光
スイッチ(SW3)が閉成されると、給電用トランジス
タ(B、Tl)が導通し、コンデンサ(CI)と抵抗(
R1)とで構成されたパワーオンリセット回路からのリ
セット用の信号(パワーオンリセット信号FOR)が出
力され、フリ7プ・70ツブ(F41)、(F42)、
(F 43)及びカウンタ(CNT5)がリセットされ
る。また、測光スイッチ(SW3)が閉成されることで
インバータ(夏NI)の出力が” High” ニナッ
て、アンド回路(AN40)のゲートが開かれて、分周
器(DI)にクロックパルス(c p)が入力されて、
分周器(DI)からは上記クロックパルスを分周した一
定周期のパルスが出力され、ワンショット回路(O3I
)から一定周期ごとに読込開始信号が出力される。従っ
て、この実施例では測光スイッチが閉成されている間は
、周期的にアクセサリ−からのデータを自動的に読込む
構成になっているので、第2図のスイッチ(Sl)のよ
うなアクセサリ−が装着されたことを検出するスイッチ
が不要となる。
FIG. 6 shows a part of the address output device (13) that sends address data to the register (REGI) in FIG.
and a register (RE) in the data input device (14).
FIG. 2 is a circuit diagram of a portion that reads data from G2). When the photometric switch (SW3) is closed, the power supply transistor (B, Tl) becomes conductive, and the capacitor (CI) and resistor (
A reset signal (power-on reset signal FOR) is output from the power-on reset circuit consisting of R1), and flip 7/70 knobs (F41), (F42),
(F43) and the counter (CNT5) are reset. In addition, when the photometric switch (SW3) is closed, the output of the inverter (Natsu NI) becomes "High", the gate of the AND circuit (AN40) is opened, and a clock pulse ( c p) is input,
The frequency divider (DI) outputs a pulse with a constant period obtained by dividing the above clock pulse, and the one-shot circuit (O3I
) outputs a reading start signal at regular intervals. Therefore, in this embodiment, while the photometry switch is closed, the data from the accessory is automatically read periodically. - No need for a switch to detect that the device is attached.

まず、読込開始信号に応じてアドレスデータをレジスタ
(REGI)へ送る動作について説明する。読込開始信
号が出力されると、7リツプ・70ツブ(F2O)、(
F41)がセットされてアンド回路(AN 41) 、
 (AN 42)のゲートが開かれるとともに、カウン
タ(CNT6)、(CNT7)、(CNT8)がリセッ
トされる。そして、(SO)ステップにおいて、(TB
O)のタイミングパルスでカウンタ(CNT5)の出力
がO1″′になり、このタイミングパルス(TBO)の
立下りでフリップ・70ツブ(F 40)がリセットさ
れて、以後カウンタ(CNT5)にはタイミングパルス
(TBO)が入力されなくなる。そして、前述のように
、タイミングパルス(TBI)の立上りでレジスタ(R
EGI)は、カウンタ(CNT5)とマルチプレクサ(
MP2)の出力をアドレスデータとしてラッチするが、
このときは、カウンタ(CNT5)の出力は“’01”
、マルチプレクサ(MP2)の出力は’o o o o
 o″゛なので、レジスタ(REGI)にラッチされる
アドレスデータが’1000000°゛となり、レンズ
の先頭アドレスになっている。尚、カウンタ(CNT5
)の出力は、その出力ビットの前後が逆の状態でレジス
タ(REGI)に入力されている。ここで、マルチプレ
クサ(MP2)は、カウンタ(CNT5)が“01″の
ときは該マルチプレクサ(MP2)への入力データ(α
)を、” 10 ”のときは(β)を、“11”のとき
は(γ)をそれぞれ出力するようになっている。
First, the operation of sending address data to the register (REGI) in response to a read start signal will be described. When the reading start signal is output, 7 rip, 70 rip (F2O), (
F41) is set and the AND circuit (AN41),
The gate of (AN42) is opened and the counters (CNT6), (CNT7), and (CNT8) are reset. Then, in the (SO) step, (TB
The output of the counter (CNT5) becomes O1'' with the timing pulse of O), and the flip 70 tube (F40) is reset at the falling edge of this timing pulse (TBO), and from then on, the counter (CNT5) has no timing. The pulse (TBO) is no longer input.Then, as mentioned above, at the rising edge of the timing pulse (TBI), the register (R
EGI) is a counter (CNT5) and a multiplexer (
The output of MP2) is latched as address data, but
At this time, the output of the counter (CNT5) is “'01”
, the output of the multiplexer (MP2) is 'o o o o
o''゛, the address data latched in the register (REGI) is '1000000°'', which is the first address of the lens.In addition, the counter (CNT5
) is input to the register (REGI) with the output bits reversed. Here, when the counter (CNT5) is "01", the multiplexer (MP2) inputs the input data (α
), when it is "10", (β) is output, and when it is "11", (γ) is output, respectively.

(TB2)の立上りでアンド回路(AN42)を介して
カウンタ(CNT6)が1つカウントアツプして“00
1”となる。そして、次のステップ(S l)において
、(TBl)の立上りでレジスタ(REGI)には°“
1000001”のアドレスデータがラッチされ、(T
B2)の立上りでカウンタ(CNT6)の出力は010
″′となる。
At the rising edge of (TB2), the counter (CNT6) counts up by one via the AND circuit (AN42) and becomes “00”.
1". Then, in the next step (Sl), at the rising edge of (TBl), the register (REGI) is filled with °".
1000001” address data is latched and (T
At the rising edge of B2), the output of the counter (CNT6) is 010.
″′.

以下、同様の動作を繰返して、レジスタ(REGl)に
はレンズのアドレスデータが順次取込まれていく。そし
て(S4)ステップにおいて、(TBl)の立上りのタ
イミングで“’1000100′′のアドレスデータ(
レンズの最終アドレス)がレジスタ(REGI)にラッ
チされ、(TB2)の立上りでカウンタ(CNT6)の
出力が“101″′になると、アンド回路(AN56)
の出力が”High”に立上って、ワンショット回路(
O82)からパルスが出力される。このパルスにより、
オア回路(OR6)を介してフリップ・フロップ(F4
1)がリセットされ、オア回路(OR5)を介してフリ
ップ・フロップ(F2O)がセットされ、さらにフリッ
プ・フロップ(F 42)が直接セットきれる。
Thereafter, the same operation is repeated, and the address data of the lens is sequentially fetched into the register (REGl). Then, in step (S4), at the rising edge of (TBl), address data of ``'1000100'' (
The final address of the lens) is latched in the register (REGI), and when the output of the counter (CNT6) becomes "101'' at the rising edge of (TB2), the AND circuit (AN56)
The output of the one-shot circuit (
A pulse is output from O82). This pulse causes
Flip-flop (F4) via OR circuit (OR6)
1) is reset, the flip-flop (F2O) is set via the OR circuit (OR5), and the flip-flop (F42) can be directly set.

(S5)ステップにおいて、(TBO)の立上りでカウ
ンタ(CNT5)の出力は“lO″になり、マルチプレ
クサ(MP2)からは(β)のデータが出力される。従
って、次の(TBI)の立上りでレジスタ(REGI)
にラッチされるアドレスデータは’0100000”と
なってストロボの先頭アドレスとなる。そして、(TB
2)のタイミングパルスがアンド回路(AN43)を介
してカウンタ(CNT7)に送られて、その出力がOO
l ”となる。以下、同様の動作を繰返して、(S8)
ステップにおいて、(TBI)の立上りで’01000
11“のアドレスデータ(ストロボの最終アドレス)が
レジスタ(REGI)にラッチされ、次の(TB2)の
立上りでカウンタ(CNT7)の最上位の出力ビットが
“High″になると(出力が“100”)、ワンショ
ット回路(O33)から”High″′のパルスが出力
される。このパルスにより、オア回路(OR7)を介し
てフリップ・70ツブ(F 42)がリセットされ、オ
ア回路(OR5)を介してフリップ・70ツブ(F 4
0)がセットされ、さらにフリップ・フロップ(F43
)が直接セットされる。これによって、アンド回路(A
N43)のゲートが閉じられアンド回路(AN41)、
(AN44)のゲートが開かれる。
In step (S5), at the rising edge of (TBO), the output of the counter (CNT5) becomes "lO", and the data of (β) is output from the multiplexer (MP2). Therefore, at the next rising edge of (TBI), the register (REGI)
The address data latched into '0100000' becomes the strobe's first address.Then, (TB
The timing pulse of 2) is sent to the counter (CNT7) via the AND circuit (AN43), and its output is OO
l''.Then, repeat the same operation (S8)
In the step, at the rising edge of (TBI) '01000
11" address data (the final address of the strobe) is latched in the register (REGI), and at the next rising edge of (TB2), the most significant output bit of the counter (CNT7) becomes "High" (the output becomes "100"). ), a "High" pulse is output from the one-shot circuit (O33). This pulse resets the flip 70 tube (F42) via the OR circuit (OR7), and the OR circuit (OR5) is reset. Flip through 70 tubes (F 4
0) is set, and the flip-flop (F43
) is set directly. This creates an AND circuit (A
The gate of N43) is closed and the AND circuit (AN41),
(AN44) gate is opened.

(S9)ステップにおいて、(TBO)の立上りでカウ
ンタ(CNT5)の出力が” l l″°になり、マル
チプレクサ(MP2)からは(γ)のデータが出力され
るようになり、(TBI)の立上りで“’110000
0”のアドレスデータ(レンズアクセサリ−の先頭アド
レス)がレジスタ(REG l)にラッチされる。そし
て(TB2)の立上りでカウンタ(CNT8)の出力は
“’01”となり、(S l O)ステップにおいて、
(TBI)の立上りで”’110000ビのアドレスデ
ータがレジスタ(REGI)にラッチされる。そして、
(TB2)の立上りでカウンタ(CNT8)の上位ビッ
トが’ High”になると(出力は’to”)、ワン
ショット回路(O33)から“l Hi gh IIの
パルスが出力される。このパルスにより、フリップ・フ
ロップ(F 43)がリセットされてアンド回路(AN
44)のゲートが閉じられ、さらにオア回路(OR5)
を介してフリップ・70ツブ(F2O)がセットされて
アンド回路(AN40)のゲートが開かれる。そして、
ステップ(Sll)において、タイミングパルス(TB
O)でカウンタ(CNT5)は“11゛′から°“00
″に出力が変化し、タイミングパルス(TBO)の立下
りでフリップ・70ツブ(F40)がリセットされてア
ンド回路(AN40)のゲートが閉じられる。以上の動
作でアドレスデータを出力する動作が終了して次の読込
開始信号がワンショット回路(O5l)から出力される
のを待つ状態になる。
In step (S9), at the rising edge of (TBO), the output of the counter (CNT5) becomes "l l"°, the multiplexer (MP2) begins to output data of (γ), and the value of (TBI) “'110000” at the start
0" address data (first address of the lens accessory) is latched in the register (REG l). Then, at the rising edge of (TB2), the output of the counter (CNT8) becomes "'01", and the step (S l O) is started. In,
At the rising edge of (TBI), the address data of '110000 bits is latched into the register (REGI). Then,
When the upper bit of the counter (CNT8) becomes 'High' at the rising edge of (TB2) (output is 'to'), a pulse of "l High II" is output from the one-shot circuit (O33). With this pulse, The flip-flop (F43) is reset and the AND circuit (AN
44) is closed, and the OR circuit (OR5)
The flip 70 tube (F2O) is set through the gate and the gate of the AND circuit (AN40) is opened. and,
In step (Sll), timing pulse (TB
O), the counter (CNT5) changes from “11゛′ to °”00.
The output changes to '', and at the falling edge of the timing pulse (TBO), the flip 70 tube (F40) is reset and the gate of the AND circuit (AN40) is closed. With the above operation, the operation of outputting address data is completed. Then, it enters a state of waiting for the next read start signal to be output from the one-shot circuit (O5l).

次に、レジスタ(REC2)に読込まれたデータをレジ
スタ(REC3)〜(REC13)に読込む動作につい
て説明する。カウンタ(CNT9)は、読込開始信号に
よってリセットされタイミングパルス(TB2)をカウ
ントする。そして、カウンタ(CNT9)の出力は、デ
コーダ(DEC3)に入力され、表4に示すような出力
(dQ ”)〜(dlo)に変換されて、デコーダ(D
EC3)から出力される。
Next, the operation of reading the data read into the register (REC2) into the registers (REC3) to (REC13) will be described. The counter (CNT9) is reset by the read start signal and counts timing pulses (TB2). Then, the output of the counter (CNT9) is input to the decoder (DEC3), converted to outputs (dQ'') to (dlo) as shown in Table 4, and output to the decoder (DEC3).
EC3).

前述したように、(sO)、(sl)のステップでは、
レジスタ(REC2)にはまだアクセサリ−からのデー
タは読込れていないので(第4図)、デコーダ(DEC
3)の出力はすべて゛”LOW”になっている。従って
、アンド回路(AN45)〜(AN55)のゲートが閉
じられてレジスタ(REC3)〜(REGI3)にはデ
ータの取込み動作が行われない。(S2)ステップにお
いて、(TB5)の立上りで最初のデータがレジスタ(
REC,2)に取込まれる。ここで、端子(dO)が°
’High”になっていることでアンド回路(AN45
)のゲートが開かれており、次の(TB6)の立上りで
レジスタ(REC2)にラッチされたデータがレジスタ
(REC3)にラッチされる。
As mentioned above, in the steps (sO) and (sl),
Since data from the accessory has not yet been read into the register (REC2) (Figure 4), the decoder (DEC
All outputs of 3) are ``LOW''. Therefore, the gates of the AND circuits (AN45) to (AN55) are closed and no data is taken into the registers (REC3) to (REGI3). In step (S2), the first data is transferred to the register (
REC, 2). Here, the terminal (dO) is °
By setting it to 'High', the AND circuit (AN45
) is opened, and the data latched in the register (REC2) is latched in the register (REC3) at the next rising edge of (TB6).

以下同様にアンド回路(AN46)〜(AN55)を介
してタイミングパルス(TB6)の立上りでそれぞれ順
次レジスタ(REC4)〜(REC13)へレジスタ(
REC2)からのデータが取り込まれていく。そして、
(S12)ステップでアンド回路(AN55)を介する
(TB6)のタイミングパルスでレジスタ(REC13
)に最後のデータがラッチされると読込み動作が終了し
たことになるので、このアンド回路(AN55)からの
タイミングパルス(TB6)が同時に読込終了信号とし
て第3図の回路に送られて読込動作が終了する。このレ
ジスタ(REC3)〜(REC13)にラッチされたア
クセサリ−からの種々のデータが露出制御動作等に用い
られる。
Similarly, the registers (REC4) to (REC13) are sequentially transferred to the registers (REC4) to (REC13) at the rising edge of the timing pulse (TB6) via the AND circuits (AN46) to (AN55).
Data from REC2) is imported. and,
(S12) At the step, the timing pulse of (TB6) via the AND circuit (AN55) register (REC13)
) when the last data is latched, it means that the read operation has ended, so the timing pulse (TB6) from this AND circuit (AN55) is simultaneously sent to the circuit shown in Figure 3 as a read end signal to start the read operation. ends. Various data from the accessories latched in these registers (REC3) to (REC13) are used for exposure control operations and the like.

第7図は、交換レンズからのデータだけを読み取る場合
のアドレス出力装置とデータ入力装置の回路構成を示し
、さらには、交換レンズから距離情報も読み取るように
したカメラ本体(1)側の回路図である。レンズ(5)
が装着されて装着スイッチ(SW 1 )が閉成される
と、遅延回路(DL)できまる一定時間後に遅延回路(
DL)の出力がl Highjlになる。この遅延時間
は、後述するレンズとカメラ本体と間の信号ピンコンタ
クト部のチャタリングが収まって安定するのに要する時
間に設定されている。そして、測光スイッチ(SW3)
が閉成されてインバータ(INS)を介してアンド回路
(AN61)の出力が’High”になると、ワンショ
ット回路(055)からオア回路(ORII)を介して
読込開始信号が出力されて、読込動作が開始される。ま
た、アンド回路(AN61)が“High”になること
でアンド回路(AN60)のゲートが開かれクロックパ
ルス(c p)が分周器(DI)に入力され一定周期の
パルスが分周器(DI)から出力される。従って、第6
図と同様に、分周器(DI)からのパルスに基づいた一
定周期で読込開始用のパルスがワンショア)回路(O5
1)、オア回路(OR11)を介して出力される。
Fig. 7 shows the circuit configuration of the address output device and data input device when reading only data from the interchangeable lens, and is also a circuit diagram of the camera body (1) side in which distance information is also read from the interchangeable lens. It is. Lens (5)
is attached and the attachment switch (SW 1 ) is closed, the delay circuit (DL) switches on the delay circuit (DL) after a certain period of time.
DL) output becomes lHighjl. This delay time is set to the time required for the signal pin contact portion between the lens and the camera body, which will be described later, to stop chattering and become stable. And the photometry switch (SW3)
is closed and the output of the AND circuit (AN61) becomes 'High' via the inverter (INS), a reading start signal is output from the one-shot circuit (055) via the OR circuit (ORII), and the reading starts. The operation is started.Also, when the AND circuit (AN61) becomes “High”, the gate of the AND circuit (AN60) is opened and the clock pulse (cp) is input to the frequency divider (DI), and a constant cycle pulse is input. A pulse is output from the frequency divider (DI).Therefore, the sixth
As shown in the figure, the reading start pulse is sent at a constant cycle based on the pulse from the frequency divider (DI).
1) is output via the OR circuit (OR11).

測光スイッチ(SW3)が閉成されてコンデンサ(CI
) 、抵抗(R1)で構成されたパワーオンリセット回
路からパワーオンリセット信号(POR)が出力される
と、クリップ・70ツブ(F50)、(F51)がリセ
ットされる。マルチプレクサ(MP3)は、(S E)
端子への入力が“′Low”のとき(X)からのデータ
を、11 Highjlのときは(Y)からのデータを
出力するようになっているので、測光スイッチ(SW3
)が閉成されて読込動作が開始したときは、D7リツプ
・70ツブ(F 50)のQ出力は” L ow”にな
ってイテ、(X)からのデータが出力される。(SO)
ステップにおいて、第3図のDフリップ・70ツブ(F
2)のQ出力は“Low”のままなので、カウンタ(C
NTII)はリセット状態のままであり、その出力は’
ooo”になっている。従って、マルチプレクサ(MP
3)からは’1000000’″のデータが出力され、
レジスタ(REGI)にはタイミングパルス(TBI)
の立上りでこのデータがアドレスデータとしてラッチさ
れる。このデータが交換レンズ(5)の先頭アドレスに
なっている。
The photometry switch (SW3) is closed and the capacitor (CI
) When a power-on reset signal (POR) is output from a power-on reset circuit composed of a resistor (R1), the clip/70 tubes (F50) and (F51) are reset. Multiplexer (MP3) is (S E)
When the input to the terminal is "'Low", the data from (X) is output, and when it is 11 Highjl, the data from (Y) is output, so the photometry switch (SW3
) is closed and the read operation starts, the Q output of the D7 lip/70 tube (F50) becomes "Low" and the data from (X) is output. (SO)
In the step, D flip 70 knob (F
Since the Q output of 2) remains “Low”, the counter (C
NTII) remains in reset and its output is '
ooo". Therefore, the multiplexer (MP
3) outputs data of '1000000',
The register (REGI) has a timing pulse (TBI).
At the rising edge of , this data is latched as address data. This data is the leading address of the interchangeable lens (5).

(S l)ステップになると、第3図のDフリップ・フ
ロップ(F2)のQ出力がHigh”になり、カウンタ
(CNTII)のリセット状態が解除されて、タイミン
グパルス(TBO)で1つカウントアツプされ“001
”が出力され、マルチプレクサ(MP3)からは“l 
000001 ”が出力される。このデータは、(TB
l)の立上りでレジスタ(REGI)にラッチされる。
(S l) step, the Q output of the D flip-flop (F2) in Figure 3 becomes High, the reset state of the counter (CNTII) is released, and the timing pulse (TBO) counts up by one. and “001
” is output, and the multiplexer (MP3) outputs “l
000001” is output. This data is (TB
l) is latched into the register (REGI) at the rising edge.

(S2)ステップになると、カウンタ(CNTI l)
の出力は“010”となり、表5に示すようにデコーダ
(DEC5)の出力端子(eo )が°’High″°
になる。尚、表5は、カウンタ(CNTII)のカウン
ト内容をデコードするデコーダ(DEC5)の入出力関
係を示している。
(S2) When the step is reached, the counter (CNTI l)
The output becomes "010", and as shown in Table 5, the output terminal (eo) of the decoder (DEC5) becomes °'High"°.
become. Note that Table 5 shows the input/output relationship of the decoder (DEC5) that decodes the count contents of the counter (CNTII).

そして(TBI)の立上りでレジスタ(REGl)に“
’1000010”のデータがアドレスとしてラッチさ
れる。一方レジスタ(REG2)(第3図)には最初の
データ“11100”(チエツク用コード)が入力され
ており、(TB6)のタイミングパルスがアンド回路(
AN63)から出力され、このデータがレジスタ(RE
GI5)にラッチされる。(S3)ステップでは、(T
BO)の立上りでカウンタ(CNTII)の出力は“0
11″となり、デコーダ(DEC5)の端子(el)が
“High”となってアンド回路(AN64)のゲート
が開かれる。そして、(TBI)の立上りでレジスタ(
REGI)には“1000011”がアドレスデータと
してラッチされ、(TB6)の立上りで開放絞り値(A
 vo)のデータがレジスタ(RE G 2)を介して
レジスタ(REG l 6)にラッチされる。
Then, at the rising edge of (TBI), “
The data '1000010' is latched as an address. On the other hand, the first data '11100' (check code) is input to the register (REG2) (Figure 3), and the timing pulse of (TB6) is input to the AND circuit. (
This data is output from the register (RE
GI5). (S3) In step (S3), (T
At the rising edge of BO), the output of the counter (CNTII) becomes “0”.
11", the terminal (el) of the decoder (DEC5) becomes "High" and the gate of the AND circuit (AN64) is opened. Then, at the rising edge of (TBI), the register (
“1000011” is latched as address data in (REGI), and the open aperture value (A
The data of vo) is latched into the register (REG l 6) via the register (RE G 2).

(S4)のステップで、(TBO)の立上りでカウンタ
(CNTII)の出力は’100”となって、レジスタ
(REGI)には(TBI)の・立上りで’10001
00″′のデータがアドレスデータとしてラッチされる
。そして(TB2)の立上りのタイミングでDフリップ
・フロップ(F50)のQ出力が’High”になって
、マルチプレクサ(MP3)は以後(Y)のデータを出
力するようになる。
At step (S4), the output of the counter (CNTII) becomes '100' at the rising edge of (TBO), and '1000' is stored in the register (REGI) at the rising edge of (TBI).
The data of 00''' is latched as address data. Then, at the timing of the rising edge of (TB2), the Q output of the D flip-flop (F50) becomes 'High', and the multiplexer (MP3) thereafter outputs the data of (Y). Data will now be output.

この(Y)のデータは、交換レンズ(5)の繰り出し量
を示しており、後述の機構により上記繰り出し量がカメ
ラ本体(1)側で検出されるようになっている。ここで
、各交換レンズ(5)の繰り出し量と焦点調整された距
離との関係は各交換レンズごとに一定していることを利
用して、各交換レンズ(5)のROM内には、表1に示
すように、上記繰り出し量のデータに対応するように距
離のデータが固定記憶されている。従って、−旦、カメ
ラ本体(1)側で検出された繰り出し量のデータが、そ
のまま交換レンズ(5)内のROM (51)のアドレ
スとして指定されるど、そのアドレスに記憶された距離
データがカメラ本体(1)側へ取り込まれて、距離デー
タが得られるようになっている。
This (Y) data indicates the amount of extension of the interchangeable lens (5), and the amount of extension is detected on the camera body (1) side by a mechanism described later. Here, taking advantage of the fact that the relationship between the amount of extension of each interchangeable lens (5) and the distance at which the focus has been adjusted is constant for each interchangeable lens, the ROM of each interchangeable lens (5) contains a table. As shown in FIG. 1, distance data is fixedly stored in correspondence with the above-mentioned feed-out amount data. Therefore, if the data on the amount of extension detected on the camera body (1) side is specified as the address of the ROM (51) in the interchangeable lens (5), the distance data stored at that address will be The data is taken into the camera body (1) and distance data can be obtained.

(55)は交換レンズ(5)側に設けられた部材で、交
換レンズ(5)の焦点調整部材(不図示、例えば距離リ
ング)に連動して図の左右方向に移動する。(70)は
カメラ本体(1)側に設けられ、部材(55)にバネ(
71)のバネ力によって当接されており、部材(55)
の移動につれて左右方向に移動する。このカメラ本体(
1)側の部材(70)は、ガイドビン(72)、(73
)で支えられており、電気接点としてのブラシ(74)
、(75)、(76)、(77)、(78)が設けられ
すべての接点は導通されている。(80)はコード板で
、黒く塗りつぶした部分が電極となっていて、電極(8
1)はアースに接続され、(82)、(83)、(84
)、(85)はそれぞれ抵抗を介して電源(十E)に接
続されている。
Reference numeral (55) denotes a member provided on the side of the interchangeable lens (5), which moves in the left-right direction in the figure in conjunction with a focus adjustment member (not shown, for example, a distance ring) of the interchangeable lens (5). (70) is provided on the camera body (1) side, and the member (55) has a spring (
The member (55) is brought into contact with the spring force of the member (71).
It moves left and right as it moves. This camera body (
1) side member (70) includes guide bins (72) and (73).
) and a brush (74) as an electrical contact.
, (75), (76), (77), and (78) are provided, and all the contacts are electrically connected. (80) is a code board, the blacked out part is the electrode, and the electrode (80) is the code board.
1) is connected to ground, (82), (83), (84
) and (85) are each connected to the power supply (10E) via a resistor.

部材(70)に設けられた接点(74) 、(75)、
(76)、(77)、(78)が例えば(g)の位置に
なっていると、端子(f3)〜(fO)の出力は000
1’″となり、マルチプレクサの出力はl OI OO
01”となる。従って、装着された交換レンズが表1の
50mmF1.4のレンズであれば、4mのデータ゛’
01101”が、135mmF3.5のレンズであれば
19mのデータ゛’10110”が交換レンズから出力
されることになる。
Contacts (74), (75) provided on the member (70),
For example, when (76), (77), and (78) are in the position (g), the outputs of terminals (f3) to (fO) are 000.
1''', and the output of the multiplexer is l OI OO
01". Therefore, if the attached interchangeable lens is the 50mm F1.4 lens in Table 1, the data of 4m is "'".
If 01101'' is a 135mm F3.5 lens, 19m data ``10110'' will be output from the interchangeable lens.

また、(h)の位置に接点(74)〜(78)が<ルト
端子03) 〜(fo)を介して”1001”が検出さ
れ、マルチプレクサ(MP3)からは“”101100
1”のアドレスが出力されて、50mmF1.4であれ
ば0.6m″OO010”のデータが、135mmF3
.5であれば2.5m”0f010’のデータが出力さ
れることになる。
In addition, the contacts (74) to (78) at the position (h) detect "1001" through the root terminals 03 to (fo), and the multiplexer (MP3) outputs "101100".
1" address is output, and if it is 50mmF1.4, the data of 0.6m"OO010" will be output to 135mmF3.
.. 5, data of 2.5m"0f010' will be output.

(S4)ステップではデコーダ(DEC5)の端子(e
2)がII l(ighllになっていて(Ta2)の
タイミングパルスがアンド回路(AN 65)から出力
されて最小絞りのデータ(A vm)がレジスタ(RE
GI7)にラッチされる。以下(S5)ステップではレ
ンズタイプのデータがレジスタ(REG l 8)にラ
ッチされ、(S6)のステップでは焦点距離のデータが
レジスタ(REGI9)にラッチされる。(S7)のス
テップではカウンタ(CNTII)の出力が“’Ill
”となって、アンド回路(AN62)の出力が“H4g
h”に立上り、フリップ・70ツブ(F51)がセット
されて、アンド回路(A868)のゲートが開かれ、(
Ta2)の立上りでレジスタ(REG20)には距離デ
ータがラッチされ、同時にこのアンド回路(AN68)
からの(Ta2)のパルスが読込終了信号として第3図
の回路に送られる。
In step (S4), the terminal (e) of the decoder (DEC5)
2) is II l (ighll), the timing pulse (Ta2) is output from the AND circuit (AN 65), and the minimum aperture data (A vm) is stored in the register (RE
GI7). In the following step (S5), lens type data is latched in the register (REG18), and in step (S6), focal length data is latched in the register (REGI9). In step (S7), the output of the counter (CNTII) is “'Ill”.
”, and the output of the AND circuit (AN62) becomes “H4g
h” rises, the flip 70 knob (F51) is set, the gate of the AND circuit (A868) is opened, and (
At the rising edge of Ta2), the distance data is latched into the register (REG20), and at the same time, this AND circuit (AN68)
The pulse (Ta2) from 2 is sent to the circuit shown in FIG. 3 as a read end signal.

読込終了後も測光スイッチ(SW3)が閉成されたまま
になっていると、一定周期後にワンショット回路(05
1)から次の読込開始信号が出力される。このとき、フ
リップ・70ツブ(F 50)、(F51)のQ出力は
“’High’″のままなので、(SO)ステップでマ
ルチプレクサ(MP3)からレジスタ(REGI)には
繰り出し量によるデータのみが出力され、(S2)ステ
ップでレジスタ(REG20)に距離データがラッチさ
れて読込動作が終了する。即ち、測光スイッチ(SW3
)が閉成され続けているときは、距離情報だけを繰返し
読み取るように構成されている。従って、この実施例の
場合、交換レンズの最小絞り等の固定された情報は一度
だけ読み取られ、距離情報等(この他例えばズームレン
ズの焦点距離情報、設定絞り情報)の可変情報は繰り返
し読み取られるようになっている。
If the photometry switch (SW3) remains closed even after reading, the one-shot circuit (05
1) outputs the next reading start signal. At this time, the Q outputs of the flip 70 tubes (F50) and (F51) remain "'High'", so only the data according to the amount of feed is sent from the multiplexer (MP3) to the register (REGI) in the (SO) step. The distance data is output, and in step (S2), the distance data is latched in the register (REG20), and the reading operation is completed. That is, the photometry switch (SW3
) continues to be closed, only the distance information is read repeatedly. Therefore, in the case of this embodiment, fixed information such as the minimum aperture of the interchangeable lens is read only once, and variable information such as distance information (in addition, for example, focal length information and setting aperture information of the zoom lens) is read repeatedly. It looks like this.

尚、第3図において、アドレスデータ出力用のシフトレ
ジスタ(SRI)およびアクセサリ−データ出力用のシ
フトレジスタ(SR4)′は、7ビツト入力または8ビ
ツト入力のシフトレジスタとして構成されている。これ
らシフトレジスタは、例えば8ビツト入力の場合、タイ
ミング(Ta7)、(TL7)の立ち上がりで並列に入
力されているデータを読み込み、以後タイミング(TB
O)〜(Ta7)、(TLO)〜(TL7)の立ち上が
りで最上位ビットのデータから順次データを出力端子(
OUT)へ直列に出力する。このような動作を行うシフ
トレジスタは次のような回路構成になっている。まず並
列に入力される各ビットのデータがプリセントされるフ
リップ・70ツブを各ビットごとに8個設ける。そして
、下位ビットに対応する7リツプ・フロップの出力端子
が該下位ピントのすぐ上位のビットに対応する7リノプ
・70ツブの入力端子に接続される。こうすることで、
クロックパルスに同期して各フリップ・フロップにプリ
セットされたデータが下位ビットから上位ビットに順次
転送される。さらに、8個のうちの最上位ビットのデー
タがプリセットされるフリップ・70ツブの出力端子を
、もう1つ設けた9番目の7リツプ・フロップの入力端
子に接続する。
In FIG. 3, the shift register (SRI) for address data output and the shift register (SR4)' for accessory data output are configured as 7-bit or 8-bit input shift registers. For example, in the case of 8-bit input, these shift registers read the data input in parallel at the rising edge of timing (Ta7) and (TL7), and then read the data that is input in parallel at the rising edge of timing (Ta7) and (TL7).
At the rising edge of O) to (Ta7) and (TLO) to (TL7), data is sequentially output from the most significant bit to the output terminal (
output in series to OUT). A shift register that performs such an operation has the following circuit configuration. First, eight flips and 70-tubes are provided for each bit, on which the data of each bit input in parallel is precented. The output terminal of the 7 lip-flop corresponding to the lower bit is connected to the input terminal of the 7 lip-flop corresponding to the bit immediately above the lower bit. By doing this,
Data preset in each flip-flop is sequentially transferred from the lower bit to the upper bit in synchronization with the clock pulse. Furthermore, the output terminal of the 70 flip-flop to which the data of the most significant bit of the eight flip-flops is preset is connected to the input terminal of another ninth 7-bit flip-flop.

そして、この9番目の7リツプ・フロップの出力端子を
シフトレジスタの出力端子とする。こうすることで、9
番目の7リツプ・フロップはクロックパルスに同期して
最上位ビットのデータがプリセットされる7リツプ・7
0ツブの出力を取り込むことによって丁度lクロックパ
ルスだけ遅れてデータを出力するようになっている。
The output terminal of this ninth 7-lip-flop is used as the output terminal of the shift register. By doing this, 9
The 7th rip-flop is a 7-rip flop whose most significant bit data is preset in synchronization with the clock pulse.
By taking in the output of 0, data is output with a delay of exactly 1 clock pulse.

効   果 上述のように、本発明によれば、各レンズごとにそのR
OMに、焦点調節部材の各移動量に対応した撮影距離デ
ータを記憶しておき、焦点調節部材の移動量を示すデー
タでROMのアドレスをしていすることにより対応する
撮影距離データを交換レンズ側で得てカメラ本体側ら送
出するようにしたので、従来とは全く異なる定数を有す
る交換レンズにも適用できると共に、カメラシステムの
拡張が自由に行える。又、従来のように全ての交換レン
ズに対応しうるような膨大なROMテーブルをカメラ本
体側に設ける必要もなく、カメラ本体のコストを下げる
ことができる。
Effects As described above, according to the present invention, each lens has its R
The object distance data corresponding to each amount of movement of the focus adjustment member is stored in the OM, and the corresponding object distance data is transferred to the interchangeable lens by writing the address of the ROM with the data indicating the amount of movement of the focus adjustment member. Since the sensor is obtained from the camera body and sent out from the camera body side, it can be applied to interchangeable lenses having completely different constants from those of conventional lenses, and the camera system can be expanded freely. Further, there is no need to provide the camera body with a huge ROM table that can accommodate all interchangeable lenses as in the past, and the cost of the camera body can be reduced.

明細瞥の浄書(内容に変更なし) 明細書の浄書(内容に変更なし) 明細書の浄書(内容に変更なし) 2   ROM内容のデータ表 叩Ni書の浄書(内容に変更なし) 表 (つづき) 表 明細書の浄書(内容に変更なし) 表 表Detailed engraving (no changes in content) Engraving of the statement (no changes to the contents) Engraving of the statement (no changes to the contents) 2 ROM content data table Engraving of the book written by Toni (no changes to the content) table (continued) table Engraving of the statement (no changes to the contents) table table

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の原理を示すブロック図、第2図はその
カメラ本体側の回路構成を示すブロック図、第3図はカ
メラ本体側のデータ入出力部の一部とアクセサリ−側の
データ出力装置との回路を示す回路図、第4図はその作
動を示すタイムチャート図、第5図は他のアクセサリ−
への接続例を示す回路接続図、第6図は第3図のカメラ
本体側のデータ入出力部の他部分の回路を示す回路図、
第7図は第6図の他実施例を示す回路図である。 I:カメラ本体、2:交換レンズ、51:ROM。 55:データ出力手段、SR3ニアドレス指定手段、S
R4、GS:データ送出手段。 出願人  ミノルタカメラ株式会社 第5図 七−タードライブ゛ 手 続 補 正 泗 方 式 事件の表示 昭和63年手持願第318894号 発明の名称 データ送信8!能を有する交換レンズ 補正をする者 事件との関係  出願人 住所 大阪市中央区安土町二丁目3番13号大阪国際ビ
ル [平成元年2月13日行政区画の変更」名称 (607
)   ミノルタカメラ株式会社明細書の「発明の詳細
な説明」の欄 6、補正の内容
Figure 1 is a block diagram showing the principle of the present invention, Figure 2 is a block diagram showing the circuit configuration of the camera body, and Figure 3 is a part of the data input/output section on the camera body and data on the accessory side. A circuit diagram showing the circuit with the output device, Fig. 4 is a time chart showing its operation, and Fig. 5 shows other accessories.
6 is a circuit diagram showing an example of the connection to the camera main body side of FIG.
FIG. 7 is a circuit diagram showing another embodiment of FIG. 6. I: Camera body, 2: Interchangeable lens, 51: ROM. 55: Data output means, SR3 near address designation means, S
R4, GS: data sending means. Applicant: Minolta Camera Co., Ltd. Figure 5 7 - Indication of Turdrive procedure amendment method case 1985 Application No. 318894 Name of invention Data transmission 8! Relationship with the case of a person who corrects interchangeable lenses with the ability Applicant address: Osaka Kokusai Building, 2-3-13 Azuchi-cho, Chuo-ku, Osaka City [Administrative division change on February 13, 1989] Name (607)
) Column 6 of “Detailed Description of the Invention” of Minolta Camera Co., Ltd. Specification, Contents of Amendment

Claims (1)

【特許請求の範囲】[Claims] (1)焦点調節部材の各移動量に対応した撮影距離デー
タを各アドレスに記憶したROMと、焦点調節部材の移
動量に応じたデータを出力するデータ出力手段と、該出
力手段のデータに基づいて上記ROMのアドレスを指定
するアドレス指定手段と、該指定手段により指定された
アドレスに記憶されているデータをカメラ本体に送出す
るデータ送出手段とを備えた交換レンズ。
(1) A ROM that stores photographing distance data corresponding to each amount of movement of the focus adjustment member in each address, a data output means that outputs data corresponding to the amount of movement of the focus adjustment member, and a data output means based on the data of the output means. 1. An interchangeable lens comprising: address designating means for designating an address of the ROM; and data transmitting means for transmitting data stored at the address designated by the designating means to a camera body.
JP31889488A 1988-12-16 1988-12-16 Interchangeable lens having data transmitting function Pending JPH02110440A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31889488A JPH02110440A (en) 1988-12-16 1988-12-16 Interchangeable lens having data transmitting function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31889488A JPH02110440A (en) 1988-12-16 1988-12-16 Interchangeable lens having data transmitting function

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP56204972A Division JPS58105139A (en) 1981-12-17 1981-12-17 Data fetch system of photographic system

Publications (1)

Publication Number Publication Date
JPH02110440A true JPH02110440A (en) 1990-04-23

Family

ID=18104153

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31889488A Pending JPH02110440A (en) 1988-12-16 1988-12-16 Interchangeable lens having data transmitting function

Country Status (1)

Country Link
JP (1) JPH02110440A (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5067650A (en) * 1973-10-17 1975-06-06
JPS5246815A (en) * 1975-10-09 1977-04-14 Asahi Optical Co Ltd Camera controller
JPS54108628A (en) * 1978-02-13 1979-08-25 Minolta Camera Co Ltd Information transmission device of lenses
JPS5558194A (en) * 1978-10-26 1980-04-30 Janome Sewing Machine Co Ltd Pattern generator of electronic sewing machine

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5067650A (en) * 1973-10-17 1975-06-06
JPS5246815A (en) * 1975-10-09 1977-04-14 Asahi Optical Co Ltd Camera controller
JPS54108628A (en) * 1978-02-13 1979-08-25 Minolta Camera Co Ltd Information transmission device of lenses
JPS5558194A (en) * 1978-10-26 1980-04-30 Janome Sewing Machine Co Ltd Pattern generator of electronic sewing machine

Similar Documents

Publication Publication Date Title
US4477164A (en) Camera system operable in accordance with stored memory
US4560267A (en) Camera system operable by carrying data from a camera accessory to a camera body
US4931823A (en) Multimode cameras
US4699491A (en) Camera accessory with encoder adjusting device
JPH0159565B2 (en)
US5181062A (en) Information reading apparatus, camera capable of exchanging signals with the information reading apparatus, and memory medium
JPH02110440A (en) Interchangeable lens having data transmitting function
JPH0230A (en) Interchangeable lens with data transmitting function
JPH01295237A (en) Interchangeable lens camera
JPH0454211B2 (en)
JPH02110439A (en) Camera system having data communicating function
USRE33015E (en) Camera system operable in accordance with stored memory
JPH01302239A (en) Flash device having data transmitting function
JPS61238033A (en) Mode setting display device for camera
US4839681A (en) Camera accessory output information system
JPS6247287B2 (en)
JPH01201633A (en) Focus correcting device for camera with zoom lens
JPH02236534A (en) Lens interchangeable type camera system
JPH01295236A (en) Interchangeable lens camera
JPS63172136A (en) Stroboscope device with irradiation angle varying function
JPS592023A (en) Camera
KR950007032B1 (en) Picture recording apparatus for continuously photographing at setted zoom magnitute
JPS6227725A (en) Flashmatic control circuit
JPS62144147A (en) Setting device for information of camera
JPH0715558B2 (en) Camera display