JPH01289077A - Connector - Google Patents

Connector

Info

Publication number
JPH01289077A
JPH01289077A JP11817988A JP11817988A JPH01289077A JP H01289077 A JPH01289077 A JP H01289077A JP 11817988 A JP11817988 A JP 11817988A JP 11817988 A JP11817988 A JP 11817988A JP H01289077 A JPH01289077 A JP H01289077A
Authority
JP
Japan
Prior art keywords
terminal
terminals
receiving side
potential
pull
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11817988A
Other languages
Japanese (ja)
Inventor
Kazuyuki Sato
和志 佐藤
Eiichi Sato
栄一 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP11817988A priority Critical patent/JPH01289077A/en
Publication of JPH01289077A publication Critical patent/JPH01289077A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

PURPOSE:To make it possible to confirm a poor connection beforehand and to prevent such a poor connection by preventing the reverse current of a lead wire, and detecting the potential of a specific terminal by feeding the potential to the terminal. CONSTITUTION:Connectors 3 and 4 of the transmitting side and the receiving side are combined, terminals 2i (21A-2nB) and terminals 5i (51A-5nB) are connected respectively, and a constant voltage is applied to analog switches 10 and 13 through a control input terminal 14 to close the switches. As a result, a pull-up power source is applied to the terminals 5 through a terminal 8, a resistance 9, and the switch 10, while a pulldown power source is applied to the terminals 5 through a terminal 11, a resistance 12, and the switch 13 respectively. When the connection between the transmitting side terminals 2 and the receiving side terminals 5 is not good, high level of poor connection signals are formed to a logic sum circuit 18. As a result, a poor connection detecting signal is output to a terminal 19.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、0Alfi器等に使用されるコネクターに
関するものである。特に、コネクターの接続不良防止に
関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Field of Application] The present invention relates to a connector used in 0Alfi devices and the like. In particular, it relates to prevention of poor connection of connectors.

[従来の技術] 従来例の構成を第3図及び第4図を参照しながら説明す
る。第3図は従来のコネクターを示す接続図、第4図は
従来の他のコネクターを示す接続図である。
[Prior Art] The configuration of a conventional example will be explained with reference to FIGS. 3 and 4. FIG. 3 is a connection diagram showing a conventional connector, and FIG. 4 is a connection diagram showing another conventional connector.

第3図において、(11)、(1□)、・・・、(1n
)は送信側の信号線、(2,)、〈2.)、・・・、(
2n)は信号線(11)、(12)、・・・、(1n)
にそれぞれ接続された端子、(3)は端子(2,)、(
22)、・・・、(2n)を内蔵している送信側の結合
器である。
In Figure 3, (11), (1□), ..., (1n
) is the signal line on the transmitting side, (2,), <2. ),...,(
2n) are signal lines (11), (12), ..., (1n)
The terminals (3) and (3) are respectively connected to the terminals (2,) and (
22), . . . (2n).

また、(4)は受信側の結合器、(51)、(5り、・
・・、(5n)は結合器(4)に内蔵された端子、〈6
.)、(6□)、・・・、(6n)は端子(51)、(
52)、・・・、(5n)にそれぞれ接続された受信側
の信号線である。
In addition, (4) is a coupler on the receiving side, (51), (5ri, ・
..., (5n) is the terminal built into the coupler (4), <6
.. ), (6□), ..., (6n) are terminals (51), (
52), . . . , (5n) on the receiving side, respectively.

第4図において、(11)、(12)、・・・、(1n
)は第1の導線であって、この従来例では送信側の信号
線、(21A )、(2iA)、・・・、(2nA)及
び(2+e )、(ZiB)、・・・、(2ne )は
第1の端子及び第2の端子であって、この従来例では(
21A)及び(2+a )は信号線(11)に接続され
た端子、(22A )及び(21B )は信号線(12
)に接続された端子、(2nA)及び(2ne )は信
号線(1n)に接続された端子、(3)は端子(21A
)、(Ls)、(2zx )、(22B )、・・・、
(2nA)、(2ne )を内蔵している送信側の結合
器である。
In FIG. 4, (11), (12), ..., (1n
) is the first conducting wire, and in this conventional example, the signal wires on the transmitting side, (21A), (2iA), ..., (2nA) and (2+e), (ZiB), ..., (2ne ) are the first terminal and the second terminal, and in this conventional example, (
21A) and (2+a) are terminals connected to the signal line (11), (22A) and (21B) are terminals connected to the signal line (12)
), (2nA) and (2ne) are the terminals connected to the signal line (1n), (3) is the terminal (21A)
), (Ls), (2zx), (22B),...
This is a coupler on the transmitting side that incorporates (2nA) and (2ne).

また、(4)は受信側の結合器、(51A )、(52
A)、・・・、(5nA)及び(5+s)、(52B)
、・・・、(5ns )は第3の端子及び第4の端子で
あって、この従来例では(51A)、(5+e)、(5
2A )、(52B >、・・・、(5nA)、(5n
e )は結合器(4)に内蔵された端子、(6,)、(
62)、・・・、(6n)は第2の導線であって、この
従来例では(6I)は端子(51A)、(5+a)に接
続された受信側の信号線、(62)は端子(5tA)、
(5ze )に接続された受信側の信号線、(6n)は
端子(5nA)、(5nB )に接続された受信側の信
号線である。
In addition, (4) is a coupler on the receiving side, (51A), (52
A), ..., (5nA) and (5+s), (52B)
, ..., (5ns) are the third terminal and the fourth terminal, and in this conventional example, (51A), (5+e), (5
2A ), (52B >, ..., (5nA), (5n
e) are the terminals built into the coupler (4), (6,), (
62), ..., (6n) are the second conducting wires, and in this conventional example, (6I) is the receiving side signal line connected to the terminal (51A) and (5+a), and (62) is the terminal (5tA),
(5ze) is a signal line on the receiving side, and (6n) is a signal line on the receiving side connected to terminals (5nA) and (5nB).

つぎに、上述した従来例の動作を説明する。従来のコネ
クターは、送信側の結合器(3)と受信側の結合器(4
)とが結合される。つまり、送信側の端子(2,)、(
22)、・・・、(2n)と受信側の端子(51)、(
52)、・・・、(5n)とがそれぞれ接続される。
Next, the operation of the above-mentioned conventional example will be explained. A conventional connector consists of a coupler (3) on the sending side and a coupler (4) on the receiving side.
) are combined. In other words, the sending side terminals (2,), (
22), ..., (2n) and receiving side terminals (51), (
52), . . . , (5n) are connected to each other.

また、従来の他のコネクターは、上述した従来のコネク
ターでの接続不良を防止するために、信号線(11)、
(12)、・・・、(1n)、(61)、(62)、・
・・、(6n)毎に2つの端子(21A)と(2+e)
、(22A )と(22e )、・・・、(2nx )
と(2oe )、(51A)と(5,s)、<52A)
と(52B >、・・・、(5nA)と(5nn )が
設けられて、送信側の結合器(3)と受信側の結合器(
4)とが結合される。つまり、送信側の端子(21A)
、<2+s)、(2zA)、(22B )、・・・、(
2nA)、(2ne )と受信側の端子(51A)、(
51B)、(5□A)、(52B )、・・・、(5n
A)、(5n日)とがそれぞれ接続される。
In addition, other conventional connectors have a signal line (11),
(12),..., (1n), (61), (62),...
..., two terminals (21A) and (2+e) for every (6n)
, (22A) and (22e), ..., (2nx)
and (2oe), (51A) and (5,s), <52A)
and (52B >, ..., (5nA) and (5nn) are provided, and the coupler (3) on the transmitting side and the coupler (3) on the receiving side are provided.
4) are combined. In other words, the transmitting side terminal (21A)
, <2+s), (2zA), (22B), ..., (
2nA), (2ne) and receiving side terminal (51A), (
51B), (5□A), (52B), ..., (5n
A) and (5n days) are connected, respectively.

[発明が解決しようとする課題] 上述したような従来のコネクターでは、事前に接続不良
を確認できないので、接続不良を防止できないという問
題点があった。
[Problems to be Solved by the Invention] Conventional connectors as described above have a problem in that connection failures cannot be prevented because connection failures cannot be confirmed in advance.

この発明は、上述した問題点を解決するためになされた
もので、事前に接続不良を確認でき、接続不良を防止で
きるコネクターを得ることを目的とする。
The present invention was made to solve the above-mentioned problems, and an object of the present invention is to provide a connector that can confirm connection failures in advance and prevent connection failures.

[課題を解決するための手段] この発明に係るコネクターは、以下に述べるような構成
・手段を備えたものである。
[Means for Solving the Problems] A connector according to the present invention includes the configuration and means described below.

(ア)、第1の端子及び第2の端子に接続されている第
1の導線。
(A) A first conducting wire connected to a first terminal and a second terminal.

(イ)、この第1の導線に流れる電流の逆流を防止する
逆流防止手段。
(a) Backflow prevention means for preventing backflow of current flowing through the first conductor.

゛  (つ)4第3の端子及び第4の端子に接続されて
いる第2の導線。
(1) 4. A second conductor wire connected to the third terminal and the fourth terminal.

(工)、上記第3の端子及び上記第4の端子に電源を供
給する電源供給手段。
(Eng.), a power supply means for supplying power to the third terminal and the fourth terminal;

〈オ)、上記第3の端子及び上記第4の端子のいづれか
一方の電位を検出する電位検出手段。
(E) Potential detection means for detecting the potential of either the third terminal or the fourth terminal.

[作用コ この発明においては、逆流防止手段によって、接続不良
を検出するときに、第1の導線に流れる電流の逆流が防
止される。
[Function] In this invention, the backflow prevention means prevents the current flowing through the first conductor from backflowing when a connection failure is detected.

また、電源供給手段によって、接続不良を検出するとき
に、第3の端子及び第4の端子に電源が供給される。
Further, the power supply means supplies power to the third terminal and the fourth terminal when detecting a connection failure.

そして、電位検出手段によって、上記第3の端子及び上
記第4の、端子のいづれか一方の電位が検出される。
Then, the potential detection means detects the potential of either the third terminal or the fourth terminal.

「実施例コ 実施例の構成を第1図を参照しながら説明する。"Example code" The configuration of the embodiment will be explained with reference to FIG.

第1図は、この発明の一実施例を示す回路図であり、(
1+ )〜(in)、(21A )〜(2nB)、(3
)、(4)、(51A )〜(5nB)及び(6+)〜
(an)は上述した従来の他のコネクターのものと全く
同一である。
FIG. 1 is a circuit diagram showing an embodiment of the present invention.
1+ )~(in), (21A)~(2nB), (3
), (4), (51A) ~ (5nB) and (6+) ~
(an) is exactly the same as that of the other conventional connectors mentioned above.

第1図において、()、)、・・・、()n)は逆流防
止手段であって、この実施例では送信側の信号線(1,
)〜(1n)に挿入され、カソード端子がそれぞれ端子
(21A)と(2+s)、・・・、(2nA>と(2n
a )に接続されたダイオードである。
In FIG. 1, (), ), ..., ()n) are backflow prevention means, and in this embodiment, the signal lines (1,
) to (1n), and the cathode terminals are inserted into terminals (21A) and (2+s), ..., (2nA> and (2n), respectively).
a) is a diode connected to

(8)〜(14)は電源供給手段を構成し、この実施例
おいて(8)はプルアップ電源端子、(9)はこのプル
アップ電源端子(8〉に接続されたプルアップ抵抗、(
10)は入力側がプルアップ抵抗(9)に接続され、か
つ出力側が端子(51A)、・・・、(5nx )に接
続されたアナログスイッチ、(11)はプルダウン電源
端子、(12)はこのプルダウン電源端子(11)に接
続されたプルダウン抵抗、(13)は入力側がプルダラ
ン抵抗(12)に接続され、かつ出力側が端子(5+e
)、・・・、(5nB )に接続されたアナログスイッ
チ、(14)はアナログスイッチ(10)及び(13)
の制御端子に接続された制御入力端子である。
(8) to (14) constitute a power supply means, and in this embodiment, (8) is a pull-up power supply terminal, (9) is a pull-up resistor connected to this pull-up power supply terminal (8>), and (
10) is an analog switch whose input side is connected to the pull-up resistor (9) and whose output side is connected to the terminals (51A), ..., (5nx), (11) is the pull-down power supply terminal, and (12) is this The input side of the pull-down resistor (13) connected to the pull-down power supply terminal (11) is connected to the pull-down resistor (12), and the output side is connected to the terminal (5+e
), ..., (5nB), (14) is analog switch (10) and (13)
is a control input terminal connected to the control terminal of.

(15+ )〜(15n)、 (161)〜(16n)
、 (17,)〜(1)n)、(18)及び(19)は
電位検出手段を構成し、この実施例では(151)、・
・・、(15n)はアノード端子が受信側の端子(51
A)、・・・、(5nA)に接続されたダイオード、<
IL)、・・・、(16n)はアノード端子が受信側の
端子(5+e)、・・・、(5ne )に接続され、か
つカソード端子がダイオード(151)、・・・、(1
5n)のカソード端子に接続されたダイオード、(17
,)、・・・、(17n)は入力側が受信側の端子(5
+e )、・・・、(5nB)に接続されたウィンドウ
・コンパレータ、(18)はウィンドウ・コンパレータ
(1)、)、・・・、(17n)の出力側に接続された
論理和回路、(19)はこの論理和回路(18)に接続
された接続不良検出端子である。
(15+) ~ (15n), (161) ~ (16n)
, (17,) to (1)n), (18) and (19) constitute potential detection means, and in this embodiment, (151), .
..., (15n), the anode terminal is the receiving side terminal (51
A), ..., (5nA) diode connected to <
The anode terminals of IL), ..., (16n) are connected to the receiving side terminals (5+e), ..., (5ne), and the cathode terminals are connected to the diodes (151), ..., (1
diode connected to the cathode terminal of (5n), (17
, ), ..., (17n), the input side is the receiving side terminal (5
+e ), ..., (5nB) are connected to the window comparators, (18) is the OR circuit connected to the output side of the window comparators (1), ), ..., (17n), ( 19) is a connection failure detection terminal connected to this OR circuit (18).

つぎに、上述した実施例の動作を第2図を参照しながら
説明する。第2図は、ウィンドウ・コンパレータ(17
1)、・・・、(17n)の動作範囲を示す説明図であ
る。
Next, the operation of the above embodiment will be explained with reference to FIG. Figure 2 shows the window comparator (17
1), . . . , (17n) is an explanatory diagram showing the operating range.

まず、送信側の結合器(3)と受信側の結合器(4)と
が結合されて、端子(21A)、(2+e )、・・・
、(2nx )、(2nB)と端子(51A)、(51
B)、・・・、(5nA)、(5ns )とがそれぞれ
接続される。
First, the coupler (3) on the transmitting side and the coupler (4) on the receiving side are coupled, and the terminals (21A), (2+e),...
, (2nx), (2nB) and terminals (51A), (51
B), . . . , (5nA), and (5ns) are connected, respectively.

一定電圧が、制御入力端子(14)を介して、アナログ
スイッチ(10)及び(13)の制御端子に印加されて
アナログスイッチ(10)及び(13)が閉じられる。
A constant voltage is applied via the control input terminal (14) to the control terminals of the analog switches (10) and (13) to close the analog switches (10) and (13).

したがって、図示しないプルアップ電源が、プルアップ
電源端子(8)、プルアップ抵抗(9)及びアナログス
イッチ(10)を介して、端子(51A)、・・・、(
5nA)に印加される。同様に、図示しないプルダウン
電源が、プルダウン電源端子(11)、プルダウン抵抗
(12)及びアナログスイッチ(13)を介して、端子
(5+e)、・・・、(5na )に印加される。
Therefore, a pull-up power supply (not shown) connects the terminals (51A), . . . , (
5nA) is applied. Similarly, a pull-down power supply (not shown) is applied to the terminals (5+e), .

送信側の端子(21A)、<21B)、・・・、(2n
A)、(2ne )と受信側の端子(5,A)、(5+
s)、・・・、(5nA)、(5na )との接続が正
常であれば、受信側の端子(51A)と(LB)との間
及び端子(5nA)と(5ne )との問は、送信側の
端子(21A )と(ZIB)及び端子(2nA)と(
2na )を通じて、ショートされる。
Sending side terminal (21A), <21B), ..., (2n
A), (2ne) and receiving side terminals (5, A), (5+
s), ..., (5nA), (5na), if the connection between terminals (51A) and (LB) on the receiving side and between terminals (5nA) and (5ne) is correct. , terminals (21A) and (ZIB) on the transmitting side and terminals (2nA) and (
2na) is shorted through.

したがって、受信側の端子(51A)と(5+8>との
―及び端子(5nA>と(5nB )との間の電位VA
Bは、プルアップ電源及びプルダウン電源の電位が+■
1及び−■2、プルアップ抵抗及びプルダウン抵抗がR
1及びR7とすると、 VAB=(Vl−Vl)・Rt/(R++Rz)・・・
 0式 一方、送信側の端子(21A)、(2+a)、・・・、
(2nA)、(2ne )と受信側の端子(51A)、
(51B >、・・・、(5n^)、(5ns )との
接続が不良であれば、受信側の端子(51A)と(5+
a)との間及び端子(5nA)と(5na )との間の
電位VABは、プルダウン電源の電位と等しくなる。
Therefore, the potential VA between the terminals (51A) and (5+8> on the receiving side and between the terminals (5nA> and (5nB))
In B, the potential of the pull-up power supply and pull-down power supply is +■
1 and -■2, pull-up resistor and pull-down resistor are R
1 and R7, VAB=(Vl-Vl)・Rt/(R++Rz)...
Type 0 On the other hand, the transmitting side terminal (21A), (2+a),...
(2nA), (2ne) and receiving side terminal (51A),
If the connection with (51B >, ..., (5n^), (5ns) is bad, the receiving side terminal (51A) and (5+
The potential VAB between terminals (5nA) and (5na) is equal to the potential of the pull-down power supply.

VAB=−Vl ・・・ 0式 ウィンドウ・コンパレータ(171)、・・・、(17
n)において、上述した電位VABが、第2図に示すよ
うに、ウィジドウ・コンパレータ(1)、)、・・・、
(1)n)のスレッシオルト範囲内の場合、つまり0式
で示す値であれば、例えばローレベルの接続正常信号が
論理和回路(18)に出力される。また、電位VABが
、スレッシオルト範囲外の場合、っまり0式で示す値で
あれば、例えばハイレベルの接続不良信号が論理和回路
(18)に出力される。
VAB=-Vl ... 0-type window comparator (171), ..., (17
n), the above-mentioned potential VAB is applied to the wizard comparators (1), ), . . . , as shown in FIG.
If it is within the threshold range of (1)n), that is, if it is a value shown by equation 0, a low-level connection normal signal is output to the OR circuit (18), for example. Further, when the potential VAB is outside the threshold range, if it is exactly the value shown by the equation 0, a high-level connection failure signal is output to the OR circuit (18), for example.

論理和回路(18)において、ウィンドウ・コンパレー
タ(l)、)、・・・、(1)n)のうち、少なくとも
1つがハイレベルの接続不良信号を出力すると、接続不
良検出信号が接続不良検出端子(19)に出力される。
In the OR circuit (18), when at least one of the window comparators (l), ), ..., (1)n) outputs a high-level connection failure signal, the connection failure detection signal detects the connection failure. It is output to the terminal (19).

こうして、事前にコネクターの接続不良を検出すること
ができる。
In this way, poor connection of the connector can be detected in advance.

なお、上記実施例ではウィンドウ・コンパレータ(17
+)、・・・、(17n)の出力の論理和をとったが、
論理和をとらなければ、個々゛の端子の接続不良を検出
することができる。
Note that in the above embodiment, the window comparator (17
+), ..., (17n)'s outputs were logically summed, but
If the logical OR is not performed, it is possible to detect connection failures of individual terminals.

また、受信側に、数量の少ない例えばオプションで接続
する機器を使用すれば、コスト的にも問題にならない。
Furthermore, if a small number of optionally connected devices are used on the receiving side, there will be no problem in terms of cost.

[発明の効果] この発明は、以上説明したとおり、 第1の端子及び第2の端子に接続されている第1の導線
と、この第1の導線に流れる電流の逆流を防止する逆流
防止手段と、第3の端子及び第4の端子に接続されてい
る第2の導線と、上記第3の端子及び上記第4の端子に
電源を供給する電源供給手段と、上記第3の端子及び上
記第4の端子のいづれか一方の電位を検出する電位検出
手段とを備えたので、 事前に接続不良を確認でき、接続不良を防止できるとい
う効果を奏する。
[Effects of the Invention] As explained above, the present invention provides a first conducting wire connected to a first terminal and a second terminal, and a backflow prevention means for preventing backflow of current flowing through the first conducting wire. a second conducting wire connected to the third terminal and the fourth terminal; a power supply means for supplying power to the third terminal and the fourth terminal; and the third terminal and the fourth terminal. Since the fourth terminal is provided with a potential detecting means for detecting the potential of either one of the fourth terminals, it is possible to confirm a connection failure in advance, and it is possible to prevent a connection failure.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を示す回路図、第2図はこ
の発明の一実施例を構成するウィンドウ・コンパレータ
の動作範囲を示す説明図、第3図は従来のコネクターを
示す接続図、第4図は従来の他のコネクターを示す接続
図である。 図において、 (1,)〜(1n)    ・・・ 送信側の信号線、
(21A )〜(2na )  −送信側ノ端子、(5
1A)〜(5nB )  ・・・ 受信側の端子、(6
,)〜(6n)    ・・・ 受信側の信号線、(7
,)〜(7n)    ・・・ ダイオード、(8) 
     ・・・ プルアップ電源端子、(9)   
   ・・・ プルアップ抵抗、(10)      
 ・・・ アナログスイッチ、(11)       
・・・ プルダウン電源端子、(12)       
・・・ プルダウン抵抗、(13)       ・・
・ アナログスイッチ、(14)       ・・・
 制御入力端子、(IL )〜(L5n)   ・” 
 ダイオード、(16,)〜<16n)   ・・・ 
ダイオード、(171)〜(17n)   ・・・ ウ
ィンドウ・コンパレータである。 なお、各図中同一符号は同一または相当部分を1st−
−−、+5n  :  ターイオード+11i1.−.
16n  ダイ7−ド17+、・−、+7n :  ラ
イ−ドウ・コ;tfL−タW)2図
Fig. 1 is a circuit diagram showing an embodiment of the present invention, Fig. 2 is an explanatory diagram showing the operating range of a window comparator constituting an embodiment of the invention, and Fig. 3 is a connection diagram showing a conventional connector. , FIG. 4 is a connection diagram showing another conventional connector. In the figure, (1,) to (1n) ... signal line on the transmitting side,
(21A) ~ (2na) - Sending side terminal, (5
1A) ~ (5nB) ... Receiving side terminal, (6
, ) ~ (6n) ... Receiving side signal line, (7
, ) ~ (7n) ... Diode, (8)
... Pull-up power supply terminal, (9)
... Pull-up resistor, (10)
... Analog switch, (11)
... Pull-down power supply terminal, (12)
... Pull-down resistor, (13) ...
・ Analog switch, (14)...
Control input terminals, (IL) ~ (L5n) ・”
Diode, (16,) ~<16n)...
Diodes (171) to (17n) are window comparators. In addition, the same reference numerals in each figure indicate the same or corresponding parts.
--, +5n: teriode +11i1. −.
16n Die 7-de 17+, ・-, +7n: Rai-do-ko; tfL-ta W) 2 figure

Claims (1)

【特許請求の範囲】[Claims] 第1の端子及び第2の端子に接続されている第1の導線
、この第1の導線に流れる電流の逆流を防止する逆流防
止手段、第3の端子及び第4の端子に接続されている第
2の導線、上記第3の端子及び上記第4の端子に電源を
供給する電源供給手段、並びに上記第3の端子及び上記
第4の端子のいづれか一方の電位を検出する電位検出手
段を備え、接続不良を検出するときは上記第1の端子及
び上記第3の端子、上記第2の端子及び上記第4の端子
を接続することを特徴とするコネクタ
A first conducting wire connected to the first terminal and the second terminal, a backflow prevention means for preventing backflow of current flowing through the first conducting wire, and connected to the third terminal and the fourth terminal. A power supply means for supplying power to the second conducting wire, the third terminal and the fourth terminal, and a potential detection means for detecting the potential of either the third terminal or the fourth terminal. , a connector characterized in that when detecting a connection failure, the first terminal, the third terminal, the second terminal, and the fourth terminal are connected.
JP11817988A 1988-05-17 1988-05-17 Connector Pending JPH01289077A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11817988A JPH01289077A (en) 1988-05-17 1988-05-17 Connector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11817988A JPH01289077A (en) 1988-05-17 1988-05-17 Connector

Publications (1)

Publication Number Publication Date
JPH01289077A true JPH01289077A (en) 1989-11-21

Family

ID=14730097

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11817988A Pending JPH01289077A (en) 1988-05-17 1988-05-17 Connector

Country Status (1)

Country Link
JP (1) JPH01289077A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0964255A1 (en) * 1998-06-08 1999-12-15 Hewlett-Packard Company Method and circuit for detecting the presence of a connector in a socket

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0964255A1 (en) * 1998-06-08 1999-12-15 Hewlett-Packard Company Method and circuit for detecting the presence of a connector in a socket

Similar Documents

Publication Publication Date Title
US6498738B1 (en) Reverse level shift circuit and power semiconductor device
JP3469373B2 (en) Semiconductor power modules and composite power modules
JPH01289077A (en) Connector
US4550306A (en) Signal transmission system for fire alarm junction line
JPH11160370A (en) Abnormal voltage detection circuit
JP3396792B2 (en) Fail-safe logic circuit, fail-safe n-input AND gate circuit, and fail-safe self-holding circuit
US6355936B1 (en) Circuit for electrical insulation between a two-way bus and a peripheral circuit
JPS62169552A (en) Communication controller
CN220605601U (en) Double-circuit power supply protection circuit
US7151462B2 (en) Circuit arrangement and method for load diagnosis of a semiconductor switch
CN220528018U (en) IGBT drive detection protection circuit and IGBT drive device
CN116937767A (en) Double-circuit power supply protection circuit
JPS63265765A (en) Polarity detecting circuit
JPH0341842A (en) Transmission system
JP2635741B2 (en) Transmission circuit
CN117690366A (en) Display device
JP2859908B2 (en) Network controller
JPS62230114A (en) Open collector output circuit
JPH0241239B2 (en)
JPH081223U (en) Photoelectric switch
JPH0376712B2 (en)
JP2004234247A (en) Individual contact state monitoring device
JPS60177275A (en) Testing circuit for wiring continuity
JPS58125943A (en) Ring trip circuit
JPS59202740A (en) Transmitting circuit