JPH01137788A - Movement detection circuit - Google Patents

Movement detection circuit

Info

Publication number
JPH01137788A
JPH01137788A JP29566987A JP29566987A JPH01137788A JP H01137788 A JPH01137788 A JP H01137788A JP 29566987 A JP29566987 A JP 29566987A JP 29566987 A JP29566987 A JP 29566987A JP H01137788 A JPH01137788 A JP H01137788A
Authority
JP
Japan
Prior art keywords
frequency component
output
frequency
frame
delayed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29566987A
Other languages
Japanese (ja)
Inventor
Kiyoshi Hoshino
潔 星野
Seijirou Yasuki
成次郎 安木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP29566987A priority Critical patent/JPH01137788A/en
Publication of JPH01137788A publication Critical patent/JPH01137788A/en
Pending legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To reduce memory capacity by delaying a high frequency component from the composite video signal of a base band by one field, converting it to low frequency and delaying it in this state by one field more. CONSTITUTION:The high frequency component is extracted from the composite video signal delayed by one frame by an HPF 25. This extraction output is frequency-converted to the low frequency by a multiplication circuit 31 after being delayed by one field. This low frequency component is frequency- multiplexed with the high frequency component outputted by a line memory 26 and delayed by one field more. Thus, the high frequency component delayed by one field and the low frequency component delayed by one frame are outputted to the output terminal of a field memory 28 by the memory 28. Therefore, by taking the difference between both signals to a subtraction circuit 34, a differential signal between 2 frame of the high frequency component can be obtained.

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は、高品位テレビジョン受像機等で再生画像の
動き量の検出に用いられる動き検出回路に関する。
DETAILED DESCRIPTION OF THE INVENTION [Object of the Invention] (Industrial Application Field) The present invention relates to a motion detection circuit used for detecting the amount of motion of a reproduced image in a high-definition television receiver or the like.

(従来の技術) 近年、デジタル技術の発展に伴い、現行のテレビジョン
受像機の画質を改善するための研究・開発が盛んに行わ
れている。このような画質改善方法の1つにフレームメ
モリを使った輝度/色度分離(以下、Y/C分離と記す
)処理がある。このフレームメモリを使ったY/C分離
方法は、NTSC方式の色度信号の位相が所定周期で反
転していることを利用し、1フレーム分の位相差を有す
るベースバンドの複合ビデオ信号同士の和あるいは差を
とることで輝度信号と色度信号との分離を行なうもので
ある。
(Prior Art) In recent years, with the development of digital technology, research and development have been actively conducted to improve the image quality of current television receivers. One such image quality improvement method is luminance/chromaticity separation (hereinafter referred to as Y/C separation) processing using a frame memory. This Y/C separation method using frame memory takes advantage of the fact that the phase of the chromaticity signal of the NTSC system is inverted at a predetermined period, and separates baseband composite video signals that have a phase difference of one frame. The luminance signal and chromaticity signal are separated by taking the sum or difference.

ところで、1フレーム分の遅延差を有する2つの複合ビ
デオ信号を使ってY/C分離を行なう場合、再生画像が
静止画像の場合は完全なY/C分離を行なうことができ
るが、動画像の場合はフレーム間で再生画像にずれがあ
るため、完全なY/C分離を行なうことができない。し
たがって、動画像の場合に於いても、フレーム間でY/
C分離を行なうと、再生画像が二重になったり、クロス
トークによるドツト妨害が生じたりして画質が著しく悪
化する。そこで、再生画像が動画像である場合には、1
フレーム分の位相差をもつ複合ビデオ信号ではなく、1
ライン分の位相差をもつ2つの複合ビデオ信号を使って
Y/C分離を行なうようになっている。
By the way, when performing Y/C separation using two composite video signals that have a delay difference of one frame, complete Y/C separation can be performed if the reproduced image is a still image, but when a moving image In this case, complete Y/C separation cannot be performed because there is a shift in the reproduced image between frames. Therefore, even in the case of moving images, Y/
If C-separation is performed, the reproduced image will be duplicated or dot interference will occur due to crosstalk, resulting in a significant deterioration in image quality. Therefore, if the reproduced image is a moving image, 1
Rather than a composite video signal with a phase difference of one frame,
Y/C separation is performed using two composite video signals having a phase difference equivalent to a line.

以上述べたようにデジタル処理による高画質化を図った
テレビジョン受像機に於いては、Y/C分離を行なうの
に、静止画像の時だけ1フレーム分の遅延差を有する複
合ビデオ信号を使い、動画像の場合は、1ライン分の遅
延差を有する複合ビデオ信号を使うようになっている。
As mentioned above, in television receivers that achieve high image quality through digital processing, a composite video signal with a delay difference of one frame is used only for still images to perform Y/C separation. In the case of moving images, a composite video signal having a delay difference of one line is used.

したがって、このようなテレビジョン受像機に於いては
、再生画像が静止画像か動画像かを判別するためのいわ
ゆる動き検出回路が必要である。
Therefore, such a television receiver requires a so-called motion detection circuit for determining whether a reproduced image is a still image or a moving image.

Y/C分離のための再生画像の種類の判定に使われる従
来の動き検出回路の構成を第5図に示す。
FIG. 5 shows the configuration of a conventional motion detection circuit used to determine the type of reproduced image for Y/C separation.

この第5図に於いて、入力端子11にはベースバンドの
複合ビデオ信号が供給される。この複合ビデオ信号はフ
レームメモリ12により1フレーム(525H,IHは
1水平走査期II)分遅延される。このフレームメモリ
12の入力信号と出力信号とは、減算回路13に供給さ
れ、両者の差がとられる。この減算回路13の減算出力
はローパスフィルタ(以下LPFと記す)に供給され、
水平方向の低域成分が抽出される。
In FIG. 5, an input terminal 11 is supplied with a baseband composite video signal. This composite video signal is delayed by one frame (525H, IH is one horizontal scanning period II) by the frame memory 12. The input signal and output signal of the frame memory 12 are supplied to a subtraction circuit 13, and the difference between them is calculated. The subtraction output of this subtraction circuit 13 is supplied to a low-pass filter (hereinafter referred to as LPF),
Horizontal low frequency components are extracted.

上記フレームメモリ12の出力はざらにフレームメモリ
15に供給され、1フレーム分遅延される。そして、こ
の遅延出力と上記入力端子11に供給される複合ビデオ
信号との差が減算回路16によってとられる。この差出
力と上記LPF14の抽出出力とが動き検出回路17に
供給される。。
The output of the frame memory 12 is roughly supplied to the frame memory 15 and delayed by one frame. Then, the difference between this delayed output and the composite video signal supplied to the input terminal 11 is taken by a subtraction circuit 16. This difference output and the extracted output of the LPF 14 are supplied to the motion detection circuit 17. .

この動き検出回路17は再入力信号に従って画像の動き
量を検出し、この検出出力を出力端子18に出力する。
The motion detection circuit 17 detects the amount of motion of the image according to the re-input signal, and outputs this detection output to the output terminal 18.

この検出出力に従って上述した2種類のY/C分離のい
ずれか一方が選択される。
According to this detection output, one of the two types of Y/C separation described above is selected.

ここで、動き計を検出するのに、1フレーム間差分信号
と2フレーム間差分信号とを得ている理由を第6図を使
って説明する。この第6図は、複合ビデオ信号を垂直方
向と時間方向に見た図である。
Here, the reason why a one-frame difference signal and a two-frame difference signal are obtained to detect a motion meter will be explained using FIG. FIG. 6 is a vertical and temporal view of the composite video signal.

この第6図に於いて、縦線F1 、 F2 、・・・は
フィールドを示し、L1〜L7は各フィールドでの任意
のラインを示す。また、Yは輝度信号を示し、Cは色度
信号を示し、Y+Cは複合ビデオ信号を示す。
In FIG. 6, vertical lines F1, F2, . . . indicate fields, and L1 to L7 indicate arbitrary lines in each field. Further, Y indicates a luminance signal, C indicates a chromaticity signal, and Y+C indicates a composite video signal.

今、例えば、フィールドF3.F5のように1フレーム
分離れたフィールド間での差処理について考えてみる。
Now, for example, field F3. Let us consider difference processing between fields separated by one frame, such as F5.

このようなフィールド間では、色度信号Cは、互いに逆
の位相をもつ。したがって、このようなフィールド間で
差処理を行なうと、色度信号Cが加算される。上記フィ
ールドF3゜F5についていえば、走査タイミングが同
じラインL4とラインL7の色度信号−C2、C3が減
算処理されることにより、C2+03となる。その結果
、色度信号Cが存在しない低域成分の動き量を検出する
ことができるが、色度信号Cが存在する高域成分の動き
世を検出することはできない。
Between such fields, the chromaticity signals C have mutually opposite phases. Therefore, when such difference processing is performed between fields, the chromaticity signal C is added. Regarding the fields F3 and F5, the chromaticity signals -C2 and C3 of lines L4 and L7 having the same scanning timing are subjected to subtraction processing, resulting in C2+03. As a result, although it is possible to detect the amount of motion of the low frequency component where the chromaticity signal C does not exist, it is not possible to detect the amount of motion of the high frequency component where the chromaticity signal C exists.

したがって、このフィールドF3 、F5間の差処理で
は、複合ビデオ信@(Y+C)の低域成分の差を検出す
ることはできるものの高域成分の差をとることはできな
い。一方、フィールドFl。
Therefore, in the difference processing between fields F3 and F5, although it is possible to detect the difference in the low frequency components of the composite video signal @(Y+C), it is not possible to detect the difference in the high frequency components. On the other hand, field Fl.

F5のように2フレーム分離れたフィールドについて見
ると、このフィール間では、色度信号Cの位相がCI 
、C3のように同相である。したがってこのようなフィ
ールド間では、低域成分のみならず、高域成分の動き量
も検出することができる。
Looking at fields separated by two frames like F5, the phase of the chromaticity signal C is equal to CI between these fields.
, C3 are in phase. Therefore, between such fields, it is possible to detect not only the amount of movement of the low frequency component but also the amount of motion of the high frequency component.

そこで、従来の動き検出回路に於いては、低域成分の動
き量に関しては、1フレーム間差分信号をLPF14に
通しことにより得、高域成分の動き量に関しては、2フ
レーム間差分信号をとることにより補っているわけであ
る。
Therefore, in the conventional motion detection circuit, the amount of motion in the low frequency component is obtained by passing the difference signal between one frame through the LPF 14, and the amount of motion in the high frequency component is obtained by taking the difference signal between two frames. This compensates for this.

しかし、このような構成では、フレームメモリが2つ必
要なため、メモリ容」が増大するという問題があった。
However, in such a configuration, two frame memories are required, resulting in an increase in memory capacity.

例えば、NTSC方式のアナログビデオ信号を4 f 
sc (f scは搬送色信号周波数)でサンプリング
し、8ビツトのデジタルデータとして処理する場合、5
25x910x8ビツト(44Mピット)の容量のフレ
ームメモリが2つ必要なため、メモリ容量は全体で8M
ピットという膨大なものとなってしまう。
For example, if you convert an NTSC analog video signal to 4 f
sc (fsc is the carrier color signal frequency) and processed as 8-bit digital data, 5
Two frame memories with a capacity of 25x910x8 bits (44M pits) are required, so the total memory capacity is 8M.
It becomes a huge pit.

(発明が解決しようとする問題点) 以上述べたように従来の動き検出回路は、1フレーム間
差分信号では検出することができない高域成分の勤ぎ量
を2フレーム間差分信号で検出するようになっているた
め、2フレーム分のメモリ容量が必要となり、メモリ容
量が大きくなるという問題があった。
(Problems to be Solved by the Invention) As described above, the conventional motion detection circuit uses a two-frame difference signal to detect the amount of high-frequency component movement that cannot be detected with a one-frame difference signal. Therefore, a memory capacity for two frames is required, resulting in a problem that the memory capacity becomes large.

そこで、この発明は、小さなメモリ容量で高域及び低域
の動き検出回路を提供することを目的とする。
Therefore, it is an object of the present invention to provide a high-frequency and low-frequency motion detection circuit with a small memory capacity.

[発明の構成] (問題点を解決するための手段) 上記目的を達成するためにこの発明は、ベースバンドの
複合ビデオ信号を1フレーム分遅延して1フレーム間差
分信号を得る手段と、フレーム遅延出力から高域成分を
抽出して1フィールド分遅延する手段と、 この遅延出力を低域に周波数変換した後、上記高域成分
の抽出出力に周波数多重してさらに1フィールド分遅延
する手段と、 低域変換高域成分の遅延出力とフレーム遅延前の入力複
合ビデオ信号に含まれる高域成分の低域変換出力とから
2フレーム間差分信号を検出する手段と、 上記1フレーム間差分信号、2フレーム間差分信号とか
ら画像の動き量を検出する手段とを設けるようにしたも
のである。
[Structure of the Invention] (Means for Solving the Problems) In order to achieve the above object, the present invention provides means for delaying a baseband composite video signal by one frame to obtain a one-frame difference signal; means for extracting a high frequency component from the delayed output and delaying it by one field; and means for converting the frequency of this delayed output into a low frequency range, frequency multiplexing it on the extracted output of the high frequency component and further delaying it by one field. , means for detecting a two-frame difference signal from a delayed output of a low-frequency converted high-frequency component and a low-frequency converted output of a high-frequency component included in the input composite video signal before frame delay; and the one-frame difference signal; A means for detecting the amount of movement of an image from the difference signal between two frames is provided.

(作用) 上記構成に於いては、複合ビデオ信号の高域成分は低域
成分と共に、1フレーム分遅延された後、さらに単独で
1フィールド分遅延される。そして、この後、後続の高
域成分と重ならないように低域に周波数変換された後、
さらに、1フィールド分遅延されることにより、フレー
ム遅延前の高域成分に対して2フレーム分遅延される。
(Operation) In the above configuration, the high frequency component of the composite video signal is delayed by one frame together with the low frequency component, and then is further delayed by one field alone. After this, the frequency is converted to low frequency so as not to overlap with the subsequent high frequency components, and then,
Further, by being delayed by one field, the high frequency component before the frame delay is delayed by two frames.

そして、この遅延出力を使って高域成分の2フレーム間
差分信号が検出される。
Then, using this delayed output, a difference signal between two frames of high frequency components is detected.

このように、高域成分を1回1フイールド分遅延して低
域に変換し、この状態でさらに1フィールド分の遅延す
る構成によれば、1.5フレーム分のメモリ容量で高域
成分を2フレーム分遅延することができるので、高域成
分の動き量を2フレーム間差分信号によって検出する構
成でありながら、メモリ容量を従来の3/4にすること
ができる。
In this way, if the high frequency component is delayed by one field at a time and converted to low frequency, and then further delayed by one field in this state, the high frequency component can be converted with the memory capacity of 1.5 frames. Since it is possible to delay by two frames, the memory capacity can be reduced to 3/4 of that of the conventional method, even though the motion amount of the high frequency component is detected by the difference signal between two frames.

(実施例) 以下、図面を参照しながらこの発明の実施例を詳細に説
明する。
(Embodiments) Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.

第1図はこの発明の一実施例の構成を示す回路図である
FIG. 1 is a circuit diagram showing the configuration of an embodiment of the present invention.

この第1図に於いて、入力端子21にはベースバンドの
複合ビデオ信号が供給される。この複合ビデオ信号はフ
レームメモリ22によって1フレーム分遅延される。フ
レームメモリ22の入出力信号は減算回路23にて減算
処理される。これにより、複合ビデオ信号の1フレーム
間差分信号が得られる。この差分信号はLPF24に供
給され、低域成分の1フレーム間差分信号の検出がなさ
れる。
In FIG. 1, an input terminal 21 is supplied with a baseband composite video signal. This composite video signal is delayed by one frame by frame memory 22. The input/output signals of the frame memory 22 are subtracted by a subtraction circuit 23. As a result, a one-frame difference signal of the composite video signal is obtained. This difference signal is supplied to the LPF 24, and a low-frequency component one-frame difference signal is detected.

上記フレームメモリ22の遅延出力は、さらに、バイパ
スフィルタ(以下、HPFと記す)25に供給される。
The delayed output of the frame memory 22 is further supplied to a bypass filter (hereinafter referred to as HPF) 25.

このHPF25は入力信号から高域成分を抽出する。こ
の抽出出力はラインメモリ26に供給され、1ライン(
1H)分遅延される。
This HPF 25 extracts high frequency components from the input signal. This extracted output is supplied to the line memory 26, and one line (
1H) minute delay.

この遅延出力は加算回路27を介してフィールドメモリ
28に供給され、1フイールド(263H)分遅延され
る。この遅延出力はHPF29及びLPF30の供給さ
れる。1−(PF29は入力信号から高域成分の遅延出
力を抽出し、掛算回路31に供給する。この掛算回路3
1はキャリア発生回路32から出力されるキャリア信号
を使って入力信州を低域に周波数変換する。この低域変
換出力はL P F 33に供給される。このLPF3
3は入力信号から低域変換高域成分を抽出し、上記加算
回路27に供給する。この加算回路27は、低域変換高
域成分と上記ラインメモリ26から出力される高域成分
を周波数多重し、上記フィールドメモリ28に供給する
This delayed output is supplied to the field memory 28 via the adder circuit 27, and is delayed by one field (263H). This delayed output is supplied to the HPF 29 and LPF 30. 1-(PF29 extracts the delayed output of the high frequency component from the input signal and supplies it to the multiplication circuit 31.
1 uses the carrier signal output from the carrier generation circuit 32 to frequency-convert the input Shinshu to a low frequency band. This low frequency conversion output is supplied to L P F 33. This LPF3
3 extracts a low frequency converted high frequency component from the input signal and supplies it to the addition circuit 27. This adder circuit 27 frequency-multiplexes the low-frequency converted high-frequency component and the high-frequency component outputted from the line memory 26, and supplies the result to the field memory 28.

上記LPF30は、上記フィールドメモリ28の遅延出
力から低域変換高域成分を抽出し、減算回路34に供給
する。一方、上記フレームメモリ22に入力される複合
ビデオ信号はざらに、掛算回路35に供給される。この
掛算回路35は、上記キャリア発生回路32から出力さ
れるキャリア信号を使って入力信号を低域に周波数変換
した後LPF36に供給する。このLPF36は入力信
号から低域に周波数変化された高域成分を抽出し、減算
回路34に供給する。減算回路34は肉入力信号の差を
とることにより、高域成分の2フレーム間差分信号を得
る。
The LPF 30 extracts the low frequency converted high frequency component from the delayed output of the field memory 28 and supplies it to the subtraction circuit 34 . On the other hand, the composite video signal input to the frame memory 22 is roughly supplied to a multiplication circuit 35. This multiplication circuit 35 uses the carrier signal outputted from the carrier generation circuit 32 to frequency-convert the input signal to a low frequency band, and then supplies the signal to the LPF 36 . The LPF 36 extracts a high frequency component whose frequency has been changed to a low frequency from the input signal, and supplies it to the subtraction circuit 34. The subtraction circuit 34 obtains a two-frame difference signal of high frequency components by taking the difference between the meat input signals.

減算回路34の減算出力と上記LPF24の抽出出力は
動き量検出回路37に供給される。この動き量検出回路
37はLPF24の抽出出力を使って低域成分の動き間
を検出、減算回路34の減算出力を使って高域成分の動
き量を検出する。
The subtraction output of the subtraction circuit 34 and the extraction output of the LPF 24 are supplied to a motion amount detection circuit 37. The motion amount detection circuit 37 uses the extracted output of the LPF 24 to detect the motion of the low frequency component, and uses the subtraction output of the subtraction circuit 34 to detect the motion amount of the high frequency component.

上記構成に於いて第2図の周波数特性図を参照しながら
動作を説明する。
The operation of the above configuration will be explained with reference to the frequency characteristic diagram shown in FIG.

まず、第2図(a)はフレームメモリ22に入力される
複合ビデオ信号のスペクトルを示すものである。図示の
如く、輝度信号YはO〜4.2MHIの帯域を有し、色
度信号Cは2〜4.2MHzの帯域を有する。上記LP
F24は1フレーム間差分信号の内、2 M Hz以下
の低域成分の差分信号を抽出するようになっている。
First, FIG. 2(a) shows the spectrum of the composite video signal input to the frame memory 22. In FIG. As shown in the figure, the luminance signal Y has a band of 0 to 4.2 MHz, and the chromaticity signal C has a band of 2 to 4.2 MHz. The above LP
F24 extracts a difference signal of a low frequency component of 2 MHz or less from the difference signal between one frame.

上記HPF25は1フレーム分遅延された複合ビデオ信
号から第2図(b)に示すように、2MHz以上の高域
成分を抽出する。この抽出出力は1フィールド分遅延さ
れた後、掛算回路31にて第2図(C)に示すように2
M−以下の低域に周波数変換される。この低域変換高域
成分はラインメモリ26から出力される高域成分と周波
数多重され、さらに1フィールド分遅延される。これに
二より、フィールドメモリ27の出力端子には、第2図
(d)の示すように、このフィールドメモリ28により
1フィールド分遅延された高域成分と、1フレーム分遅
延された低域変換高域成分が出力される。この場合、低
域変換高域成分は上記の如<2MH2以下に周波数変換
されているので、高域成分と重なることはない。
The HPF 25 extracts high-frequency components of 2 MHz or more from the composite video signal delayed by one frame, as shown in FIG. 2(b). After this extracted output is delayed by one field, the multiplication circuit 31 outputs 2 as shown in FIG. 2(C).
The frequency is converted to a low frequency band below M-. This low frequency converted high frequency component is frequency multiplexed with the high frequency component output from the line memory 26, and is further delayed by one field. As a result, as shown in FIG. 2(d), the output terminal of the field memory 27 receives the high frequency component delayed by one field by the field memory 28, and the low frequency component delayed by one frame. High frequency components are output. In this case, the low-frequency converted high-frequency components are frequency-converted to <2 MH2 or less as described above, so they do not overlap with the high-frequency components.

フィールドメモリ28から出力される低域変換高域成分
は、上記フレームメモリ22の入力複合ビデオ信号から
みれば、2フレーム分遅延している。この低域変換高域
成分と上記入力複合ビデオ信号に含まれる高域成分の低
域変換出力を減算処理することにより、高域成分の2フ
レーム間差分信号を得ることができる。
The low frequency converted high frequency component outputted from the field memory 28 is delayed by two frames from the input composite video signal of the frame memory 22. By subtracting the low-frequency transformed high-frequency component and the low-frequency transform output of the high-frequency component included in the input composite video signal, a two-frame difference signal of the high frequency component can be obtained.

なお、上記周波数変換用のキャリア信号の周波数は、例
えば、4/7fscに設定される。これにより、2〜4
.2MHzの高域成分は、O〜2.2MHIの低域に周
波数変換される。
Note that the frequency of the carrier signal for frequency conversion is set to, for example, 4/7 fsc. This results in 2 to 4
.. The high frequency component of 2 MHz is frequency converted to the low frequency component of 0 to 2.2 MHz.

以上述べたようにこの実施例は、1フレーム間の差分処
理では動き量を検出することができない高域成分をフィ
ールドメモリ28により1フィールド分遅延した後、低
域に周波数変換し、この低域変換出力を上記高域成分に
周波数多重した後さらにフィールドメモリ28で1フィ
ールド分遅延することにより、フレームメモリ22の入
力位相に対して2フレーム分遅延した高域成分を得るよ
うにしたものである。
As described above, in this embodiment, the high-frequency component whose amount of motion cannot be detected by the difference processing between frames is delayed by one field in the field memory 28, and then frequency-converted to the low-frequency component. After the conversion output is frequency multiplexed to the above-mentioned high-frequency component, it is further delayed by one field in the field memory 28, thereby obtaining a high-frequency component delayed by two frames with respect to the input phase of the frame memory 22. .

このように周波数変換により1つのフィールドメモリ2
8を使って1フレーム分の分の遅延量を得る構成によれ
ば、2フレーム間差分信号を用いて高域成分の動き量を
検出する構成でありながら、メモリ容量は1.5フレー
ム分で済み、従来に比ベメモリ容量を3/4に削減する
ことができる。
In this way, by frequency conversion, one field memory 2
According to the configuration in which the amount of delay for one frame is obtained using 8, although the amount of motion of the high frequency component is detected using the difference signal between two frames, the memory capacity is only for 1.5 frames. The memory capacity can be reduced to 3/4 compared to conventional technology.

第3図はこの発明の他の実施例の要部を示す回路図であ
る。
FIG. 3 is a circuit diagram showing essential parts of another embodiment of the invention.

先の実施例では、複合ビデオ信号の高域成分を低域に周
波数変換するのに、掛算回路を用いる場合を説明したが
、この実施例は周波数シフト回路を用いるものである。
In the previous embodiment, a case was described in which a multiplication circuit was used to frequency convert the high frequency component of the composite video signal to a low frequency component, but this embodiment uses a frequency shift circuit.

第3図はこの周波数シフト回路の構成を示すものである
。以下、この周波数シフト回路の構成及び動作を第4図
を参照しながら説明する。
FIG. 3 shows the configuration of this frequency shift circuit. The configuration and operation of this frequency shift circuit will be explained below with reference to FIG.

4 / 7 f scの周波数を有するキャリア信号を
4fscの周波数を有するクロックでサンプリングした
場合、第6図に示すように、0,0.782゜0.97
5.0.434.−0.434゜−0,975,−0,
782の7つの値をとる。
When a carrier signal with a frequency of 4/7 fsc is sampled with a clock having a frequency of 4fsc, as shown in FIG.
5.0.434. -0.434゜-0,975,-0,
It takes 782 values.

この事実を基に、この実施例では、第1図!こ示す掛算
回路31.35の代わりに第3図に示す周波数シフト回
路を構成したものである。
Based on this fact, in this example, Figure 1! In place of the multiplication circuits 31 and 35 shown, a frequency shift circuit shown in FIG. 3 is constructed.

第3図に於いて、入力端子41には複合ビデオ信号の高
域成分が供給される。この高域成分は係数器42〜45
に供給され、それぞれで0゜0.782.0.975,
0.434の重付けをなされる。係数器42〜45の出
力は選択回路46に供給され、所定の順序で択一的に選
択される。この選択出力は選択回路47の一方の入力端
子に供給される。この選択回路47の他方の入力端子に
は、上記選択回路46の選択出力を符号反転回路48で
位相反転したしたものが供給される。
In FIG. 3, an input terminal 41 is supplied with high frequency components of a composite video signal. This high frequency component is
0°0.782.0.975, respectively.
It is weighted 0.434. The outputs of the coefficient multipliers 42 to 45 are supplied to a selection circuit 46 and are selectively selected in a predetermined order. This selection output is supplied to one input terminal of the selection circuit 47. The other input terminal of the selection circuit 47 is supplied with the selected output of the selection circuit 46 whose phase is inverted by a sign inversion circuit 48 .

選択回路47はこの2つの入力を所定の順序で択一的に
選択し出力端子49に供給する。
The selection circuit 47 selectively selects these two inputs in a predetermined order and supplies it to the output terminal 49.

入力端子50には周波数4fSCのクロックが供給され
る。このクロックは制御回路51に供給される。この制
御回路51はこの入力クロックに基準クロックとして選
択回路46.47の選択動作を制御する。この制御は、
出力端子49に0゜0.782.0.975.0.43
4゜−0,434,−0,975,−0,782の順序
で重付けされた高域成分が得られるようになされる。
A clock having a frequency of 4fSC is supplied to the input terminal 50. This clock is supplied to control circuit 51. The control circuit 51 uses this input clock as a reference clock to control the selection operations of the selection circuits 46 and 47. This control is
0°0.782.0.975.0.43 to output terminal 49
High frequency components weighted in the order of 4° -0,434, -0,975, -0,782 are obtained.

高域成分を低域の周波数変換するのにこのような周波数
シフト回路を用いても先の実施例と同様の効果を得るこ
とができることは勿論である。
Of course, even if such a frequency shift circuit is used to convert a high frequency component into a low frequency component, the same effect as in the previous embodiment can be obtained.

以上この発明の実施例を2つ説明したが、この発明はこ
のような実施例に限定されるものではなく、他にも発明
の要旨を逸脱しない範囲で種々様々変形実施可能なこと
は勿論である。
Although two embodiments of this invention have been described above, this invention is not limited to these embodiments, and it goes without saying that various other modifications can be made without departing from the gist of the invention. be.

[発明の効果] 以上述べたようにこの発明によれば、従来と同様の動き
量検出性能を従来の3/4のメモリ容量で得ることがで
きる。
[Effects of the Invention] As described above, according to the present invention, motion amount detection performance similar to that of the conventional technique can be obtained with 3/4 of the memory capacity of the conventional technique.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例の構成を示す回路図、第2
図は第1図の動作を説明するための周波数特性図、第3
図はこの発明の他の実施例の構成を示す回路図、第4図
は第3図の動作を説明するための信号波形図、第5図は
従来の動き検出回路の構成を示す回路図、第6図は第5
図の動作を説明するための図である。 21.41.50・・・入力端子、22・・・フレーム
メモリ、23.34・・・減算回路、24.30゜33
.36・・・LPF、25.29・・・HPF、26・
・・ラインメモリ、27・・・加算回路、28・・・フ
レームメモリ、31.35・・・掛算回路、32・・・
キャリア発生回路、37・・・動き量検出回路、38.
49・・・出力端子、42〜45・・・係数器、46.
47・・・選択回路、48・・・符号反転回路、51・
・・制御回路。 出願人代理人 弁理士 鈴江武彦 13el 第5図
FIG. 1 is a circuit diagram showing the configuration of an embodiment of the present invention, and FIG.
The figure is a frequency characteristic diagram to explain the operation of figure 1,
4 is a signal waveform diagram for explaining the operation of FIG. 3; FIG. 5 is a circuit diagram showing the configuration of a conventional motion detection circuit; Figure 6 is the 5th
FIG. 3 is a diagram for explaining the operation of the diagram. 21.41.50...Input terminal, 22...Frame memory, 23.34...Subtraction circuit, 24.30°33
.. 36...LPF, 25.29...HPF, 26.
... Line memory, 27... Addition circuit, 28... Frame memory, 31.35... Multiplication circuit, 32...
Carrier generation circuit, 37... Motion amount detection circuit, 38.
49... Output terminal, 42-45... Coefficient unit, 46.
47... Selection circuit, 48... Sign inversion circuit, 51.
...Control circuit. Applicant's agent Patent attorney Takehiko Suzue 13el Figure 5

Claims (1)

【特許請求の範囲】 ベースバンドの複合ビデオ信号を1フレーム分遅延する
フレーム遅延手段と、 このフレーム遅延手段の遅延出力に含まれる水平方向の
高域成分を1ライン分遅延するライン遅延手段と、 このライン遅延手段の遅延出力を1フィールド分遅延す
るフィールド遅延手段と、 このフィールド遅延手段の遅延出力に含まれる上記水平
方向の高域成分の遅延出力を低域に周波数変換する第1
の周波数変換手段と、 この第1の周波数変換手段の低域変換出力を上記ライン
遅延手段の遅延出力に周波数多重して上記フィールド遅
延手段に供給する周波数多重手段と、 上記フレーム遅延手段の入力信号と出力信号との水平方
向の低域成分の差を検出する第1の差検出手段と、 上記フレーム遅延手段の入力信号に含まれる上記水平方
向の高域成分を低域に周波数変換する第2の周波数変換
手段と、 この第2の周波数変換手段の低域変換出力と上記フィー
ルド遅延手段の遅延出力に含まれる上記第1の周波数変
換手段の低域変換出力との差を検出する第2の差検出手
段と、 上記第1、第2の差検出手段の差検出出力に従って上記
複合ビデオ信号による再生画像の動き量を検出する動き
検出手段とを具備したことを特徴とする動き検出回路。
[Scope of Claims] Frame delay means for delaying a baseband composite video signal by one frame; line delay means for delaying a horizontal high frequency component included in the delayed output of the frame delay means by one line; field delay means for delaying the delayed output of the line delay means by one field;
frequency converting means, frequency multiplexing means for frequency multiplexing the low frequency conversion output of the first frequency converting means onto the delayed output of the line delay means and supplying the same to the field delay means; and an input signal of the frame delay means. and an output signal, a first difference detection means for detecting a difference in a horizontal low frequency component between the output signal and the output signal, and a second difference detecting means for frequency converting the horizontal high frequency component included in the input signal of the frame delay means to a low frequency frequency. and a second frequency converting means for detecting the difference between the low frequency conversion output of the second frequency conversion means and the low frequency conversion output of the first frequency conversion means included in the delayed output of the field delay means. A motion detection circuit comprising: a difference detection means; and a motion detection means for detecting the amount of motion of a reproduced image based on the composite video signal in accordance with the difference detection outputs of the first and second difference detection means.
JP29566987A 1987-11-24 1987-11-24 Movement detection circuit Pending JPH01137788A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29566987A JPH01137788A (en) 1987-11-24 1987-11-24 Movement detection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29566987A JPH01137788A (en) 1987-11-24 1987-11-24 Movement detection circuit

Publications (1)

Publication Number Publication Date
JPH01137788A true JPH01137788A (en) 1989-05-30

Family

ID=17823649

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29566987A Pending JPH01137788A (en) 1987-11-24 1987-11-24 Movement detection circuit

Country Status (1)

Country Link
JP (1) JPH01137788A (en)

Similar Documents

Publication Publication Date Title
JPH0748862B2 (en) Recursive filtering method
JP3879692B2 (en) Video signal processing apparatus and television receiver using the same
KR930003178B1 (en) Y/c signal processing circuit
JP3231309B2 (en) Motion information signal detection circuit
JP2002027493A (en) Three line correlation detector
JPH04101579A (en) Television signal processor
JPS63116588A (en) Television receiver
JPH01137788A (en) Movement detection circuit
JPH1084499A (en) Adaptive filter
JPS6345988A (en) Circuit for separating luminance signal and chrominance signal
JPH01286691A (en) Comb filter for television signal
JPH062382Y2 (en) Adaptive contour enhancement Y / C separation circuit
JP2602854B2 (en) Motion detection circuit
JPS6057792A (en) Movement detecting circuit
JPH02265391A (en) Noise reduction circuit for chrominance signal
JP2740209B2 (en) Y / C separation circuit
KR940000581B1 (en) Brightness and chroma signal separating apparatus
JPH0338991A (en) Luminance signal/chrominance signal separating circuit
JP2548950B2 (en) Video signal processing circuit
JPS6019365A (en) Vertical profile circuit
JPH0294891A (en) Movement detection circuit
JPS6113891A (en) Yc separator circuit of television signal
JPH04632Y2 (en)
KR940002613B1 (en) Apparatus and method for luminance/chrominance separation using adaptive filter
JPH0496595A (en) Video signal processing circuit