JP7296558B2 - DC/DC converter - Google Patents

DC/DC converter Download PDF

Info

Publication number
JP7296558B2
JP7296558B2 JP2019143966A JP2019143966A JP7296558B2 JP 7296558 B2 JP7296558 B2 JP 7296558B2 JP 2019143966 A JP2019143966 A JP 2019143966A JP 2019143966 A JP2019143966 A JP 2019143966A JP 7296558 B2 JP7296558 B2 JP 7296558B2
Authority
JP
Japan
Prior art keywords
switching element
section
reactor
voltage side
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019143966A
Other languages
Japanese (ja)
Other versions
JP2021027699A (en
Inventor
悠生 高田
賢治 花村
向志 秋政
直章 藤居
周作 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Priority to JP2019143966A priority Critical patent/JP7296558B2/en
Priority to PCT/JP2020/018719 priority patent/WO2021024566A1/en
Publication of JP2021027699A publication Critical patent/JP2021027699A/en
Application granted granted Critical
Publication of JP7296558B2 publication Critical patent/JP7296558B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

本発明は、直流電力を別の電圧の直流電力に変換するDC/DC変換装置に関する。 The present invention relates to a DC/DC converter for converting DC power into DC power of another voltage.

太陽電池、蓄電池、燃料電池などに接続されるパワーコンディショナでは、DC/DCコンバータが使用される。一般的な昇圧チョッパや降圧チョッパでは、リアクトルはプラス側にしか設置されず、プラス側とマイナス側で非対称な回路構成となっている。 DC/DC converters are used in power conditioners connected to solar cells, storage batteries, fuel cells, and the like. In a general step-up chopper or step-down chopper, the reactor is installed only on the plus side, and the circuit configuration is asymmetric between the plus side and the minus side.

特開2011-10519号公報JP 2011-10519 A

プラス側とマイナス側で非対称な回路構成のDC/DCコンバータでは、入力側の中点の対地電圧が変動し、漏洩電流が流れることがあった。出力側の中点も同様に対地電圧が変動し、漏洩電流が流れることがあった。 In a DC/DC converter with an asymmetrical circuit configuration on the plus side and the minus side, the voltage to ground at the midpoint on the input side fluctuates, causing leakage current to flow. The voltage to ground similarly fluctuated at the midpoint on the output side, and leakage current sometimes flowed.

本開示はこうした状況に鑑みなされたものであり、その目的は、対地電圧の変動に起因する漏洩電流が低減されたDC/DC変換装置を提供することにある。 The present disclosure has been made in view of such circumstances, and an object thereof is to provide a DC/DC converter in which leakage current caused by variations in ground voltage is reduced.

上記課題を解決するために、本開示のある態様のDC/DC変換装置は、高圧側直流部と並列に直列接続された第1コンデンサ及び第2コンデンサと、前記高圧側直流部と並列に直列接続された第1スイッチ部及び第2スイッチ部と、低圧側直流部の正側端子と、前記第1スイッチ部の低圧側端子に接続された第1リアクトルと、前記低圧側直流部の負側端子と、前記第2スイッチ部の低圧側端子間に接続された第2リアクトルと、を備える。前記第1コンデンサと前記第2コンデンサとの間の接続点と、前記第1スイッチ部と前記第2スイッチ部との間の接続点が、前記高圧側直流部の中間電位で接続され、前記第1スイッチ部は、スイッチング素子と、コンデンサ及びリアクトルの少なくとも一方を含む。前記第2スイッチ部は、前記第1スイッチ部と同一構成であり、前記第1リアクトルと前記第2リアクトルが同一仕様のリアクトルである。 In order to solve the above problems, a DC/DC converter according to one aspect of the present disclosure includes: a first capacitor and a second capacitor connected in series in parallel with a high-voltage side DC section; a first switch unit and a second switch unit connected together; a positive terminal of a low-voltage DC unit; a first reactor connected to the low-voltage terminal of the first switch unit; and a negative side of the low-voltage DC unit. and a second reactor connected between the low-voltage side terminals of the second switch section. a connection point between the first capacitor and the second capacitor and a connection point between the first switch section and the second switch section are connected at an intermediate potential of the high-voltage side DC section; One switch section includes a switching element and at least one of a capacitor and a reactor. The second switch section has the same configuration as the first switch section, and the first reactor and the second reactor have the same specifications.

本開示によれば、対地電圧の変動に起因する漏洩電流が低減されたDC/DC変換装置を実現することができる。 According to the present disclosure, it is possible to realize a DC/DC converter in which leakage current caused by variations in ground voltage is reduced.

実施の形態に係るDC/DC変換装置の構成を説明するための図である。1 is a diagram for explaining the configuration of a DC/DC conversion device according to an embodiment; FIG. 実施例1に係るDC/DC変換装置の構成を説明するための図である。1 is a diagram for explaining the configuration of a DC/DC conversion device according to Example 1; FIG. 実施例1に係るDC/DC変換装置の第1スイッチング素子-第8スイッチング素子のスイッチングパターンをまとめた図である。4 is a diagram summarizing switching patterns of the first switching element to the eighth switching element of the DC/DC converter according to Example 1. FIG. 図4(a)-(d)は、昇圧動作時の各スイッチングパターンの電流経路を示す回路図である。FIGS. 4A to 4D are circuit diagrams showing current paths of respective switching patterns during boosting operation. 図5(a)-(d)は、降圧動作時の各スイッチングパターンの電流経路を示す回路図である。FIGS. 5(a) to 5(d) are circuit diagrams showing current paths of respective switching patterns during step-down operation. 昇圧比が2倍より大きい場合の第1スイッチング素子-第8スイッチング素子のスイッチングパターンの一例を示すタイミングチャートである。FIG. 11 is a timing chart showing an example of a switching pattern of the first switching element to the eighth switching element when the step-up ratio is greater than double; FIG. 昇圧比が2倍より小さい場合の第1スイッチング素子-第8スイッチング素子のスイッチングパターンの一例を示すタイミングチャートである。FIG. 11 is a timing chart showing an example of switching patterns of the first switching element to the eighth switching element when the step-up ratio is less than 2. FIG. 実施例2に係るDC/DC変換装置の構成を説明するための図である。FIG. 10 is a diagram for explaining the configuration of a DC/DC conversion device according to a second embodiment; FIG. 実施例3に係るDC/DC変換装置の構成を説明するための図である。FIG. 11 is a diagram for explaining the configuration of a DC/DC conversion device according to Example 3; 実施の形態の応用例に係るDC/DC変換装置の構成を説明するための図である。FIG. 10 is a diagram for explaining the configuration of a DC/DC conversion device according to an application example of the embodiment; 図11(a)-(c)は、フライングキャパシタ回路の構成例を示す図である。11A to 11C are diagrams showing configuration examples of flying capacitor circuits. N(Nは自然数)段のフライングキャパシタ回路を示す図である。FIG. 2 is a diagram showing an N (N is a natural number) stage flying capacitor circuit; 実施例1の変形例1に係るDC/DC変換装置の構成を説明するための図である。FIG. 5 is a diagram for explaining the configuration of a DC/DC conversion device according to Modification 1 of Embodiment 1; 実施例1の変形例2に係るDC/DC変換装置の構成を説明するための図である。FIG. 5 is a diagram for explaining the configuration of a DC/DC conversion device according to Modification 2 of Embodiment 1;

図1は、実施の形態に係るDC/DC変換装置3の構成を説明するための図である。実施の形態に係るDC/DC変換装置3は、双方向の昇降圧DC/DCコンバータである。DC/DC変換装置3は、第2直流電源2から供給される直流電力を昇圧して第1直流電源1に供給することができる。またDC/DC変換装置3は、第1直流電源1から供給される直流電力を降圧して第2直流電源2に供給することができる。本明細書では、第2直流電源2が第1直流電源1より低圧な電源であることを前提とする。 FIG. 1 is a diagram for explaining the configuration of a DC/DC conversion device 3 according to an embodiment. The DC/DC converter 3 according to the embodiment is a bidirectional step-up/step-down DC/DC converter. The DC/DC converter 3 can step up the DC power supplied from the second DC power supply 2 and supply it to the first DC power supply 1 . Further, the DC/DC converter 3 can step down the DC power supplied from the first DC power supply 1 and supply it to the second DC power supply 2 . In this specification, it is assumed that the second DC power supply 2 is a lower voltage power supply than the first DC power supply 1 .

第2直流電源2は例えば、蓄電池、電気二重層コンデンサなどが該当する。第1直流電源1は例えば、双方向DC/ACインバータが接続された直流バスなどが該当する。当該双方向DC/ACインバータの交流側は、蓄電システムの用途では商用電力系統と交流負荷に接続される。電気自動車の用途ではモータ(回生機能あり)に接続される。蓄電システムの用途では当該直流バスに、太陽電池用のDC/DCコンバータや、他の蓄電池用のDC/DCコンバータがさらに接続されていてもよい。 The second DC power supply 2 corresponds to, for example, a storage battery, an electric double layer capacitor, or the like. The first DC power supply 1 corresponds to, for example, a DC bus to which a bidirectional DC/AC inverter is connected. The AC side of the bi-directional DC/AC inverter is connected to the utility grid and AC load for storage system applications. For electric vehicle applications, it is connected to a motor (with regenerative function). In the application of the power storage system, a DC/DC converter for solar cells or a DC/DC converter for other storage batteries may be further connected to the DC bus.

DC/DC変換装置3は、DC/DC変換部30及び制御部40を備える。DC/DC変換部30は、入力コンデンサC5、第1リアクトルL1、第2リアクトルL2、第1スイッチ部31、第2スイッチ部32、第1コンデンサC3及び第2コンデンサC4を含む。 The DC/DC conversion device 3 includes a DC/DC conversion section 30 and a control section 40 . The DC/DC conversion section 30 includes an input capacitor C5, a first reactor L1, a second reactor L2, a first switch section 31, a second switch section 32, a first capacitor C3 and a second capacitor C4.

第2直流電源2と並列に入力コンデンサC5が接続される。第1直流電源1の正側バスと負側バスの間に、第1コンデンサC3及び第2コンデンサC4が直列に接続される。第1コンデンサC3及び第2コンデンサC4は、第1直流電源1の電圧Eを1/2に分圧する作用、DC/DC変換部30内で発生するサージ電圧を抑制するためのスナバコンデンサとしての作用を有する。本明細書では、入力コンデンサC5より前段の構成を低圧直流部と呼び、第1コンデンサC3及び第2コンデンサC4より後段の構成を高圧直流部と呼ぶ。 An input capacitor C5 is connected in parallel with the second DC power supply 2 . A first capacitor C3 and a second capacitor C4 are connected in series between the positive side bus and the negative side bus of the first DC power supply 1 . The first capacitor C3 and the second capacitor C4 function to divide the voltage E of the first DC power supply 1 by half, and function as snubber capacitors to suppress the surge voltage generated in the DC/DC converter 30. have In this specification, the configuration before the input capacitor C5 is called a low-voltage DC section, and the configuration after the first capacitor C3 and the second capacitor C4 is called a high-voltage DC section.

第1スイッチ部31及び第2スイッチ部32は、高圧側直流部と並列に直列接続される。第1リアクトルL1は、低圧側直流部の正側端子と、第1スイッチ部31の低圧側端子間に直列に接続される。第2リアクトルL2は、低圧側直流部の負側端子と、第2スイッチ部32の低圧側端子間に直列に接続される。本実施の形態では、第1リアクトルL1と第2リアクトルL2に、同一仕様のリアクトルを使用する。 The first switch section 31 and the second switch section 32 are connected in series in parallel with the high voltage side DC section. The first reactor L<b>1 is connected in series between the positive terminal of the low-voltage side DC section and the low-voltage side terminal of the first switch section 31 . The second reactor L2 is connected in series between the negative terminal of the low-voltage DC section and the low-voltage terminal of the second switch section 32 . In this embodiment, reactors having the same specifications are used for the first reactor L1 and the second reactor L2.

第1スイッチ部31と第2スイッチ部32との間の接続点は、高圧側直流部の中間電位点M(第1コンデンサC3と第2コンデンサC4の分圧点)に接続される。第1スイッチ部31及び第2スイッチ部32は同一の回路構成で形成され、それぞれ、少なくとも1つのスイッチング素子と、コンデンサ及びリアクトルの少なくとも一方を含む。 A connection point between the first switch section 31 and the second switch section 32 is connected to an intermediate potential point M (a voltage dividing point between the first capacitor C3 and the second capacitor C4) of the high voltage side DC section. The first switch section 31 and the second switch section 32 are formed with the same circuit configuration, and each includes at least one switching element and at least one of a capacitor and a reactor.

制御部40は、第1スイッチ部31及び第2スイッチ部32を制御して、第1リアクトルL1及び第2リアクトルL2へのエネルギーの蓄積、及び第1リアクトルL1及び第2リアクトルL2からのエネルギーの放出を制御する。 The control unit 40 controls the first switch unit 31 and the second switch unit 32 to store energy in the first reactor L1 and the second reactor L2 and release energy from the first reactor L1 and the second reactor L2. control the emission.

制御部40の構成は、ハードウェア資源とソフトウェア資源の協働、又はハードウェア資源のみにより実現できる。ハードウェア資源としてアナログ素子、マイクロコンピュータ、DSP、ROM、RAM、FPGA、ASIC、その他のLSIを利用できる。ソフトウェア資源としてファームウェア等のプログラムを利用できる。 The configuration of the control unit 40 can be realized by cooperation of hardware resources and software resources, or only by hardware resources. Analog devices, microcomputers, DSPs, ROMs, RAMs, FPGAs, ASICs, and other LSIs can be used as hardware resources. Programs such as firmware can be used as software resources.

以下、第1スイッチ部31及び第2スイッチ部32の構成例を説明する。 Configuration examples of the first switch section 31 and the second switch section 32 will be described below.

(実施例1)
図2は、実施例1に係るDC/DC変換装置3の構成を説明するための図である。実施例1では第1スイッチ部31及び第2スイッチ部32をそれぞれ、フライングキャパシタ回路で構成する。
(Example 1)
FIG. 2 is a diagram for explaining the configuration of the DC/DC converter 3 according to the first embodiment. In Example 1, each of the first switch section 31 and the second switch section 32 is composed of a flying capacitor circuit.

第1スイッチ部31は、第1スイッチング素子S1、第2スイッチング素子S2、第3スイッチング素子S3、第4スイッチング素子S4及び第1フライングキャパシタC1を含む。第1スイッチング素子S1、第2スイッチング素子S2、第3スイッチング素子S3及び第4スイッチング素子S4は直列接続され、高圧直流部の正側バスと中間電位点Mの間に接続される。第1フライングキャパシタC1は、第1スイッチング素子S1と第2スイッチング素子S2との接続点と、第3スイッチング素子S3と第4スイッチング素子S4との接続点との間に接続され、第1スイッチング素子S1-第4スイッチング素子S4により充放電される。 The first switch unit 31 includes a first switching element S1, a second switching element S2, a third switching element S3, a fourth switching element S4, and a first flying capacitor C1. The first switching element S1, the second switching element S2, the third switching element S3 and the fourth switching element S4 are connected in series and connected between the positive side bus of the high voltage DC section and the intermediate potential point M. The first flying capacitor C1 is connected between a connection point between the first switching element S1 and the second switching element S2 and a connection point between the third switching element S3 and the fourth switching element S4. S1—charged and discharged by the fourth switching element S4.

第1スイッチ部31の中点には、第1スイッチング素子S1の上側端子に印加される第1直流電源1の電圧E[V]と、第4スイッチング素子S4の下側端子に印加される1/2E[V]の間の範囲の電位が生成される。第1フライングキャパシタC1は1/4E[V]の電圧になるように初期充電(プリチャージ)され、1/4E[V]の電圧を中心として充放電が繰り返される。従って、第1スイッチ部31の中点には、概ね、E[V]、3/4E[V]、1/2E[V]の3レベルの電位が生成される。 At the middle point of the first switch section 31 are the voltage E [V] of the first DC power supply 1 applied to the upper terminal of the first switching element S1 and the voltage 1 applied to the lower terminal of the fourth switching element S4. A potential in the range between /2E [V] is generated. The first flying capacitor C1 is initially charged (precharged) to a voltage of 1/4E [V], and charging and discharging are repeated centering on the voltage of 1/4E [V]. Therefore, at the middle point of the first switch section 31, three potential levels of E [V], 3/4 E [V], and 1/2 E [V] are generated.

第2スイッチ部32は、第5スイッチング素子S5、第6スイッチング素子S6、第7スイッチング素子S7、第8スイッチング素子S8及び第2フライングキャパシタC2を含む。第5スイッチング素子S5、第6スイッチング素子S6、第7スイッチング素子S7及び第8スイッチング素子S8は直列接続され、高圧直流部の中間電位点Mと負側バスの間に接続される。第2フライングキャパシタC2は、第5スイッチング素子S5と第6スイッチング素子S6との接続点と、第7スイッチング素子S7と第8スイッチング素子S8との接続点との間に接続され、第5スイッチング素子S5-第8スイッチング素子S8により充放電される。 The second switch part 32 includes a fifth switching element S5, a sixth switching element S6, a seventh switching element S7, an eighth switching element S8 and a second flying capacitor C2. The fifth switching element S5, the sixth switching element S6, the seventh switching element S7 and the eighth switching element S8 are connected in series and connected between the intermediate potential point M of the high voltage DC section and the negative side bus. The second flying capacitor C2 is connected between a connection point between the fifth switching element S5 and the sixth switching element S6 and a connection point between the seventh switching element S7 and the eighth switching element S8. S5—charged and discharged by the eighth switching element S8.

第2スイッチ部32の中点には、第5スイッチング素子S5の上側端子に印加される1/2E[V]と、第8スイッチング素子S8の下側端子に印加される0[V]の間の範囲の電位が生成される。第2フライングキャパシタC2は1/4E[V]の電圧になるように初期充電(プリチャージ)され、1/4E[V]の電圧を中心として充放電が繰り返される。従って、第2スイッチ部32の中点には、概ね、1/2E[V]、1/4E[V]、0[V]の3レベルの電位が生成される。 Between 1/2E [V] applied to the upper terminal of the fifth switching element S5 and 0 [V] applied to the lower terminal of the eighth switching element S8 is applied to the middle point of the second switch section 32. A potential in the range of . The second flying capacitor C2 is initially charged (precharged) to a voltage of 1/4E [V], and charging and discharging are repeated centering on the voltage of 1/4E [V]. Therefore, at the middle point of the second switch section 32, approximately three levels of potential of 1/2E [V], 1/4E [V], and 0 [V] are generated.

第1スイッチング素子S1-第8スイッチング素子S8にはそれぞれ、第1ダイオードD1-第8ダイオードD8が逆並列に形成/接続される。 A first diode D1 to an eighth diode D8 are formed/connected in anti-parallel to the first switching element S1 to the eighth switching element S8, respectively.

第1スイッチング素子S1-第8スイッチング素子S8には、第1直流電源1及び第2直流電源2の電圧より低い耐圧のスイッチング素子が使用されることが好ましい。以下、実施例1では第1スイッチング素子S1-第8スイッチング素子S8に、150V耐圧のNチャネルMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)を使用する例を想定する。NチャネルMOSFETでは、ソースからドレイン方向に寄生ダイオードが形成される。 Switching elements having a withstand voltage lower than the voltage of the first DC power supply 1 and the second DC power supply 2 are preferably used for the first switching element S1 to the eighth switching element S8. Hereinafter, in the first embodiment, an example is assumed in which N-channel MOSFETs (Metal-Oxide-Semiconductor Field-Effect Transistors) with a withstand voltage of 150V are used for the first switching element S1 to the eighth switching element S8. In an N-channel MOSFET, a parasitic diode is formed in the direction from the source to the drain.

なお、第1スイッチング素子S1-第8スイッチング素子S8にIGBT(Insulated Gate Bipolar Transistor)やバイポーラトランジスタを使用してもよい。その場合、第1スイッチング素子S1-第8スイッチング素子S8に寄生ダイオードは形成されず、第1スイッチング素子S1-第8スイッチング素子S8にそれぞれ外付けダイオードが逆並列に接続される。 An IGBT (Insulated Gate Bipolar Transistor) or a bipolar transistor may be used for the first switching element S1 to the eighth switching element S8. In that case, parasitic diodes are not formed in the first switching element S1 to the eighth switching element S8, and external diodes are connected in antiparallel to the first switching element S1 to the eighth switching element S8, respectively.

図2には示していないが、低圧直流部の両端電圧を検出する第1電圧センサ、第1リアクトルL1又は第2リアクトルL2に流れる電流を検出する電流センサ、及び高圧直流部の両端電圧を検出する第2電圧センサが設けられ、それぞれの計測値が制御部40に出力される。 Although not shown in FIG. 2, a first voltage sensor that detects the voltage across the low-voltage DC section, a current sensor that detects the current flowing through the first reactor L1 or the second reactor L2, and a voltage across the high-voltage DC section. A second voltage sensor is provided, and the respective measured values are output to the control unit 40 .

制御部40は、第1スイッチ部31及び第2スイッチ部32を制御して、低圧側直流部から高圧側直流部へ昇圧動作で直流電力を伝送することができる。また高圧側直流部から低圧側直流部へ降圧動作で直流電力を伝送することができる。より具体的には制御部40は、第1スイッチング素子S1-第8スイッチング素子S8のゲート端子に駆動信号(PWM(Pulse Width Modulation)信号)を供給することにより、第1スイッチング素子S1-第8スイッチング素子S8をオン/オフ制御して、昇圧動作または降圧動作で、双方向に電力を伝送することができる。 The control unit 40 can control the first switch unit 31 and the second switch unit 32 to transmit DC power from the low-voltage side DC unit to the high-voltage side DC unit in a step-up operation. In addition, DC power can be transmitted from the high-voltage side DC section to the low-voltage side DC section in step-down operation. More specifically, the control unit 40 supplies a drive signal (PWM (Pulse Width Modulation) signal) to the gate terminals of the first switching element S1 to the eighth switching element S8, thereby switching the first switching element S1 to the eighth switching element S1 to the eighth switching element S8. Power can be transmitted bi-directionally in step-up or step-down operation by controlling on/off of the switching element S8.

図3は、実施例1に係るDC/DC変換装置3の第1スイッチング素子S1-第8スイッチング素子S8のスイッチングパターンをまとめた図である。図3に示すスイッチングパターンでは、第1スイッチング素子S1及び第8スイッチング素子S8の組と、第4スイッチング素子S4及び第5スイッチング素子S5の組とが相補関係となる。また第2スイッチング素子S2及び第7スイッチング素子S7の組と、第3スイッチング素子S3及び第6スイッチング素子S6の組とが相補関係となる。 FIG. 3 is a diagram summarizing switching patterns of the first switching element S1 to the eighth switching element S8 of the DC/DC converter 3 according to the first embodiment. In the switching pattern shown in FIG. 3, the set of the first switching element S1 and the eighth switching element S8 and the set of the fourth switching element S4 and the fifth switching element S5 have a complementary relationship. Also, the set of the second switching element S2 and the seventh switching element S7 and the set of the third switching element S3 and the sixth switching element S6 have a complementary relationship.

制御部40は、4つのモードを使用して昇圧動作または降圧動作を実行する。
モードaでは制御部40は、第2スイッチング素子S2、第4スイッチング素子S4、第5スイッチング素子S5及び第7スイッチング素子S7をオン状態、並びに第1スイッチング素子S1、第3スイッチング素子S3、第6スイッチング素子S6及び第8スイッチング素子S8をオフ状態に制御する。モードaでは、第1スイッチ部31の中点と第2スイッチ部32の中点間の電圧(即ち、低圧側の入出力電圧V)は1/2Eとなる。
The controller 40 performs step-up or step-down operation using four modes.
In mode a, the control unit 40 turns on the second switching element S2, the fourth switching element S4, the fifth switching element S5, and the seventh switching element S7, and turns on the first switching element S1, the third switching element S3, and the sixth switching element S3. The switching element S6 and the eighth switching element S8 are controlled to be turned off. In mode a, the voltage between the midpoint of the first switch section 31 and the midpoint of the second switch section 32 (that is, the input/output voltage V L on the low voltage side) is 1/2E.

モードbでは制御部40は、第1スイッチング素子S1、第3スイッチング素子S3、第6スイッチング素子S6及び第8スイッチング素子S8をオン状態 並びに第2スイッチング素子S2、第4スイッチング素子S4、第5スイッチング素子S5及び第7スイッチング素子S7をオフ状態に制御する。モードbでは、第1スイッチ部31と第2スイッチ部32の低圧側の入出力電圧Vは1/2Eとなる。 In mode b, the control unit 40 turns on the first switching element S1, the third switching element S3, the sixth switching element S6, and the eighth switching element S8, and the second switching element S2, the fourth switching element S4, and the fifth switching element S4. The device S5 and the seventh switching device S7 are controlled to be off. In mode b, the input/output voltage VL on the low voltage side of the first switch section 31 and the second switch section 32 is 1/2E.

モードcでは制御部40は、第1スイッチング素子S1、第2スイッチング素子S2、第7スイッチング素子S7及び第8スイッチング素子S8をオン状態 並びに第3スイッチング素子S3、第4スイッチング素子S4、第5スイッチング素子S5及び第6スイッチング素子S6をオフ状態に制御する。モードcでは、第1スイッチ部31と第2スイッチ部32の低圧側の入出力電圧VはEとなる。 In mode c, the control unit 40 turns on the first switching element S1, the second switching element S2, the seventh switching element S7, and the eighth switching element S8, and the third switching element S3, the fourth switching element S4, and the fifth switching element S4. The element S5 and the sixth switching element S6 are controlled to be off. In mode c, the input/output voltage VL on the low voltage side of the first switch section 31 and the second switch section 32 is E.

モードdでは制御部40は、第3スイッチング素子S3、第4スイッチング素子S4、第5スイッチング素子S5及び第6スイッチング素子S6をオン状態 並びに第1スイッチング素子S1、第2スイッチング素子S2、第7スイッチング素子S7及び第8スイッチング素子S8をオフ状態に制御する。モードdでは、第1スイッチ部31と第2スイッチ部32の低圧側の入出力電圧Vは0となる。 In mode d, the controller 40 turns on the third switching element S3, the fourth switching element S4, the fifth switching element S5, and the sixth switching element S6, and the first switching element S1, the second switching element S2, and the seventh switching element S1. The element S7 and the eighth switching element S8 are controlled to be off. In mode d, the input/output voltage VL on the low voltage side of the first switch section 31 and the second switch section 32 is zero.

図4(a)-(d)は、昇圧動作時の各スイッチングパターンの電流経路を示す回路図である。図5(a)-(d)は、降圧動作時の各スイッチングパターンの電流経路を示す回路図である。なお、図面の簡略化のためMOSFETを単純なスイッチ記号で描いている。 FIGS. 4A to 4D are circuit diagrams showing current paths of respective switching patterns during boosting operation. FIGS. 5(a) to 5(d) are circuit diagrams showing current paths of respective switching patterns during step-down operation. For the sake of simplification of the drawings, MOSFETs are drawn with simple switch symbols.

図4(a)は昇圧動作時のモードaの電流経路を示し、図4(b)は昇圧動作時のモードbの電流経路を示し、図4(c)は昇圧動作時のモードcの電流経路を示し、図4(d)は昇圧動作時のモードdの電流経路を示している。同様に、図5(a)は降圧動作時のモードaの電流経路を示し、図5(b)は降圧動作時のモードbの電流経路を示し、図5(c)は降圧動作時のモードcの電流経路を示し、図5(d)は降圧動作時のモードdの電流経路を示している。 4(a) shows the current path in mode a during boosting operation, FIG. 4(b) shows the current path in mode b during boosting operation, and FIG. 4(c) shows the current in mode c during boosting operation. FIG. 4(d) shows the current path in mode d during boosting operation. Similarly, FIG. 5(a) shows the current path in mode a during step-down operation, FIG. 5(b) shows the current path in mode b in step-down operation, and FIG. FIG. 5(d) shows the current path of mode d during step-down operation.

昇圧動作時と降圧動作時とで電流の向きが反対になる。モードaにおいて、図4(a)に示すように昇圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が充電動作となるが、図5(a)に示すように降圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が放電動作となる。モードbにおいて、図4(b)に示すように昇圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が放電動作となるが、図5(b)に示すように降圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が充電動作となる。 The direction of the current is opposite between the step-up operation and the step-down operation. In mode a, the first flying capacitor C1 and the second flying capacitor C2 are charged during the step-up operation as shown in FIG. The flying capacitor C1 and the second flying capacitor C2 are discharged. In mode b, the first flying capacitor C1 and the second flying capacitor C2 are discharged during the step-up operation as shown in FIG. The flying capacitor C1 and the second flying capacitor C2 are charged.

制御部40は低圧直流部から高圧直流部へ昇圧動作で電力を伝送する場合、正方向の電流指令値を設定し、第1リアクトルL1(第2リアクトルL2でもよい)に流れる電流の計測値が、当該正方向の電流指令値を維持するように第1スイッチング素子S1-第8スイッチング素子S8のデューティ比(オン時間)を制御する。反対に、制御部40は高圧直流部から低圧直流部へ降圧動作で電力を伝送する場合、負方向の電流指令値を設定し、第1リアクトルL1に流れる電流の計測値が、当該負方向の電流指令値を維持するように第1スイッチング素子S1-第8スイッチング素子S8のデューティ比(オン時間)を制御する。 When power is transmitted from the low-voltage DC unit to the high-voltage DC unit in a step-up operation, the control unit 40 sets a current command value in the positive direction, and the measured value of the current flowing through the first reactor L1 (or the second reactor L2) is , the duty ratio (ON time) of the first switching element S1 to the eighth switching element S8 is controlled so as to maintain the current command value in the positive direction. Conversely, when power is transmitted from the high-voltage DC unit to the low-voltage DC unit in step-down operation, the control unit 40 sets a current command value in the negative direction, and the measured value of the current flowing through the first reactor L1 is set to the negative direction. The duty ratio (ON time) of the first switching element S1 to the eighth switching element S8 is controlled so as to maintain the current command value.

また制御部40は、低圧側直流部の電圧と高圧側直流部の電圧との比率(以下、昇圧比で定義する)が設定値より小さい場合、モードa、モードb及びモードcを使用して電力を伝送する。また制御部40は、当該昇圧比が当該設定値より大きい場合、モードa、モードb及びモードdを使用して電力を伝送する。また制御部40は、当該昇圧比が当該設定値と一致する場合、モードa及びモードbを使用して電力を伝送する。 In addition, the control unit 40 uses mode a, mode b, and mode c when the ratio of the voltage of the low-voltage side DC section and the voltage of the high-voltage side DC section (hereinafter defined as a step-up ratio) is smaller than the set value. transmit power. Also, the control unit 40 transmits power using mode a, mode b, and mode d when the boost ratio is greater than the set value. Also, when the step-up ratio matches the set value, the control unit 40 transmits power using mode a and mode b.

低圧側直流部の電圧と高圧側直流部の電圧は、それぞれ電圧センサにより計測される。上記設定値は、第1フライングキャパシタC1の電圧と第2フライングキャパシタC2の電圧の合計電圧1/2Eと、第1直流電源1の電圧Eとの比率に応じて設定される。本実施の形態では上記設定値は2に設定される。なお、低圧側直流部の電圧と高圧側直流部の電圧との比率を降圧比で定義する場合、上記設定値は1/2に設定される。 The voltage of the low-voltage side DC section and the voltage of the high-voltage side DC section are each measured by a voltage sensor. The set value is set according to the ratio of the voltage E of the first DC power supply 1 to the total voltage 1/2E of the voltage of the first flying capacitor C1 and the voltage of the second flying capacitor C2. The set value is set to 2 in this embodiment. When the ratio between the voltage of the low-voltage side DC section and the voltage of the high-voltage side DC section is defined by the step-down ratio, the set value is set to 1/2.

制御部40は、電流指令値と第1リアクトルL1に流れる電流の計測値とが一致し、かつ第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eになるようにデューティ比を生成する。具体的には制御部40は、第1リアクトルL1に流れる電流が電流指令値に対して小さいほどデューティ比を上昇させ、大きいほどデューティ比を低下させる。 The control unit 40 adjusts the duty ratio so that the current command value and the measured value of the current flowing through the first reactor L1 match, and the voltages of the first flying capacitor C1 and the second flying capacitor C2 become 1/4E. Generate. Specifically, the control unit 40 increases the duty ratio as the current flowing through the first reactor L1 decreases with respect to the current command value, and decreases the duty ratio as the current increases.

図6は、昇圧比が2倍より大きい場合の第1スイッチング素子S1-第8スイッチング素子S8のスイッチングパターンの一例を示すタイミングチャートである。図7は、昇圧比が2倍より小さい場合の第1スイッチング素子S1-第8スイッチング素子S8のスイッチングパターンの一例を示すタイミングチャートである。図6及び図7に示す制御例は、ダブルキャリア駆動方式を使用した制御例を示している。ダブルキャリア駆動方式では、180°位相がずれた2つのキャリア信号(図6及び図7では三角波)を使用する。デューティ比dutyは2つのキャリア信号と比較される閾値となる。昇圧比が2倍より大きい場合、デューティ比dutyは0.5~1.0の範囲の値をとり、昇圧比が2倍より小さい場合、デューティ比dutyは0.0~0.5の範囲の値をとる。 FIG. 6 is a timing chart showing an example of switching patterns of the first switching element S1 to the eighth switching element S8 when the step-up ratio is more than double. FIG. 7 is a timing chart showing an example of switching patterns of the first switching element S1 to the eighth switching element S8 when the step-up ratio is less than two times. The control examples shown in FIGS. 6 and 7 show control examples using the double carrier drive method. The double carrier driving method uses two carrier signals (triangular waves in FIGS. 6 and 7) that are 180° out of phase. The duty ratio duty serves as a threshold to be compared with the two carrier signals. When the step-up ratio is larger than 2 times, the duty ratio takes a value in the range of 0.5 to 1.0, and when the step-up ratio is smaller than 2 times, the duty ratio duty takes a value in the range of 0.0 to 0.5. take a value.

太線のキャリア信号とデューティ比dutyの比較結果により、第1スイッチング素子S1及び第8スイッチング素子S8に供給する第1ゲート信号と、第4スイッチング素子S4及び第5スイッチング素子S5に供給する第4ゲート信号を生成する。具体的には太線のキャリア信号がデューティ比dutyより高い領域では、第1ゲート信号がオン及び第4ゲート信号がオフになる。太線のキャリア信号がデューティ比dutyより低い領域では、第1ゲート信号がオフ及び第4ゲート信号がオンになる。第1ゲート信号と第4ゲート信号は相補関係にある。なお、第1ゲート信号と第4ゲート信号のオン/オフが切り替わる際に、第1ゲート信号と第4ゲート信号が同時にオフになるデッドタイム期間が設定されている。 A first gate signal supplied to the first switching element S1 and the eighth switching element S8 and a fourth gate signal supplied to the fourth switching element S4 and the fifth switching element S5 are obtained by comparing the thick line carrier signal and the duty ratio duty. Generate a signal. Specifically, in a region where the thick line carrier signal is higher than the duty ratio duty, the first gate signal is turned on and the fourth gate signal is turned off. In a region in which the heavy-line carrier signal is lower than the duty ratio duty, the first gate signal is turned off and the fourth gate signal is turned on. The first gate signal and the fourth gate signal are complementary. A dead time period is set in which the first gate signal and the fourth gate signal are turned off at the same time when the first gate signal and the fourth gate signal are switched on/off.

細線のキャリア信号とデューティ比dutyの比較結果により、第2スイッチング素子S2及び第7スイッチング素子S7に供給する第2ゲート信号と、第3スイッチング素子S3及び第6スイッチング素子S6に供給する第3ゲート信号を生成する。具体的には細線のキャリア信号がデューティ比dutyより高い領域では、第2ゲート信号がオン及び第3ゲート信号がオフになる。細線のキャリア信号がデューティ比dutyより低い領域では、第2ゲート信号がオフ及び第3ゲート信号がオンになる。第2ゲート信号と第3ゲート信号は相補関係にある。なお、第2ゲート信号と第3ゲート信号のオン/オフが切り替わる際に、第2ゲート信号と第3ゲート信号が同時にオフになるデッドタイム期間が設定されている。 The second gate signal supplied to the second switching element S2 and the seventh switching element S7 and the third gate signal supplied to the third switching element S3 and the sixth switching element S6 are determined by comparing the thin line carrier signal and the duty ratio duty. Generate a signal. Specifically, in a region where the thin line carrier signal is higher than the duty ratio duty, the second gate signal is turned on and the third gate signal is turned off. In a region in which the thin line carrier signal is lower than the duty ratio duty, the second gate signal is turned off and the third gate signal is turned on. The second gate signal and the third gate signal are complementary. A dead time period is set in which the second gate signal and the third gate signal are turned off at the same time when the second gate signal and the third gate signal are switched on/off.

昇圧比が2倍より大きい場合、制御部40はモードaとモードbを交互に切り替え、両者を切り替える間にモードdを挿入する。即ち制御部40は、モードa→モードd→モードb→モードd→モードa→モードd→モードb→モードd・・・の順にモードを切り替える。デューティ比dutyが変化しない間は、モードaとモードbの期間が等しくなり、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eに保たれる。昇圧比が2倍より大きい場合、デューティ比dutyが上昇するほど、モードa及びモードbの期間に対するモードdの期間が長くなり、伝達されるエネルギー量が増大する。 When the step-up ratio is greater than 2 times, the control unit 40 alternately switches between mode a and mode b, and inserts mode d between switching between the two. That is, the control unit 40 switches modes in the order of mode a→mode d→mode b→mode d→mode a→mode d→mode b→mode d. While the duty ratio duty does not change, the periods of mode a and mode b are equal, and the voltages of the first flying capacitor C1 and the second flying capacitor C2 are each kept at 1/4E. When the boost ratio is more than double, the higher the duty ratio, the longer the period of mode d with respect to the periods of mode a and mode b, increasing the amount of energy to be transmitted.

昇圧比が2倍より小さい場合、制御部40はモードaとモードbを交互に切り替え、両者を切り替える間にモードcを挿入する。即ち制御部40は、モードa→モードc→モードb→モードc→モードa→モードc→モードb→モードc・・・の順にモードを切り替える。デューティ比dutyが変化しない間は、モードaとモードbの期間が等しくなり、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eに保たれる。昇圧比が2倍より小さい場合、デューティ比dutyが上昇するほど、モードa及びモードbの期間に対するモードcの期間が短くなり、伝達されるエネルギー量が増大する。 If the step-up ratio is less than 2 times, the controller 40 alternately switches between mode a and mode b, and inserts mode c between the two. That is, the control unit 40 switches modes in the order of mode a→mode c→mode b→mode c→mode a→mode c→mode b→mode c. While the duty ratio duty does not change, the periods of mode a and mode b are equal, and the voltages of the first flying capacitor C1 and the second flying capacitor C2 are each kept at 1/4E. When the step-up ratio is less than 2 times, the higher the duty ratio duty, the shorter the period of mode c with respect to the periods of mode a and mode b, and the amount of transmitted energy increases.

昇圧比が理想的に2倍を維持し、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ理想的に1/4Eを維持すれば、デューティ比dutyは0.5を維持する。 If the step-up ratio ideally maintains 2 and the voltages of the first flying capacitor C1 and the second flying capacitor C2 ideally maintain 1/4E, the duty ratio duty maintains 0.5.

制御部40は、第1フライングキャパシタC1の電圧と第2フライングキャパシタC2の電圧の合計電圧が1/2Eを下回ると、モードa及びモードbの内、充電する方のモードの時間を増やして当該合計電圧を1/2Eに近づける。反対に制御部40は、第1フライングキャパシタC1の電圧と第2フライングキャパシタC2の電圧の合計電圧が1/2Eを上回ると、モードa及びモードbの内、放電する方のモードの時間を増やして当該合計電圧を1/2Eに近づける。 When the total voltage of the voltage of the first flying capacitor C1 and the voltage of the second flying capacitor C2 is less than 1/2E, the control unit 40 increases the charging time of the mode a or the mode b to increase the charging time. Bring the total voltage closer to 1/2E. Conversely, when the total voltage of the voltage of the first flying capacitor C1 and the voltage of the second flying capacitor C2 exceeds 1/2E, the control unit 40 increases the time of the discharging mode of mode a and mode b. to bring the total voltage close to 1/2E.

なお制御部40は、第1フライングキャパシタC1及び第2フライングキャパシタC2を使用せずに、モードcとモードdを交互に切り替えることにより、DC/DC変換部30に、通常の昇圧チョッパの動作をさせることも可能である。この場合、昇圧比による動作モードの切り替えは発生しない。 Note that the control unit 40 causes the DC/DC conversion unit 30 to operate as a normal boost chopper by alternately switching between the mode c and the mode d without using the first flying capacitor C1 and the second flying capacitor C2. It is also possible to let In this case, the operation mode switching does not occur depending on the boost ratio.

実施例1によれば、第1スイッチング素子S1-第8スイッチング素子S8に低耐圧のスイッチング素子(例えば、150V耐圧のMOSFET)の使用が可能となる。低耐圧のスイッチング素子を使用することにより、スイッチング素子の導通損失を低減することができ、DC/DC変換装置3を高効率化することができる。また低耐圧のスイッチング素子を使用することにより発熱が低減され、放熱部品を小型化することができる。また低耐圧のスイッチング素子を使用することにより、低スイッチングロスで高周波化できるため、受動部品も小型化することができる。 According to the first embodiment, it is possible to use low withstand voltage switching elements (for example, 150V withstand voltage MOSFETs) for the first switching element S1 to the eighth switching element S8. By using a switching element with a low withstand voltage, the conduction loss of the switching element can be reduced, and the efficiency of the DC/DC converter 3 can be improved. In addition, heat generation can be reduced by using switching elements with a low withstand voltage, and heat dissipation components can be miniaturized. Also, by using a switching element with a low withstand voltage, a high frequency can be achieved with a low switching loss, so passive components can also be miniaturized.

(実施例2)
図8は、実施例2に係るDC/DC変換装置3の構成を説明するための図である。実施例2を、第1スイッチ部31及び第2スイッチ部32をそれぞれ、SEPIC(Single Ended Primary Inductor Converter)+ZETA型の昇降圧コンバータで構成する。
(Example 2)
FIG. 8 is a diagram for explaining the configuration of the DC/DC converter 3 according to the second embodiment. In the second embodiment, each of the first switch section 31 and the second switch section 32 is composed of a SEPIC (Single Ended Primary Inductor Converter)+ZETA type step-up/step-down converter.

第1スイッチ部31は、第1スイッチング素子S1、第3コンデンサC6、第2スイッチング素子S2及び第3リアクトルL3を含む。第1スイッチング素子S1、第3コンデンサC6及び第2スイッチング素子S2は直列接続され、高圧直流部の正側バスと中間電位点Mの間に接続される。第3リアクトルL3は、第1スイッチング素子S1と第3コンデンサC6との接続点と、高圧直流部の中間電位点Mの間に接続される。第3コンデンサC6と第2スイッチング素子S2との接続点が第1スイッチ部31の低圧側端子に接続される。 The first switch section 31 includes a first switching element S1, a third capacitor C6, a second switching element S2 and a third reactor L3. The first switching element S1, the third capacitor C6 and the second switching element S2 are connected in series and connected between the positive side bus of the high voltage DC section and the intermediate potential point M. The third reactor L3 is connected between a connection point between the first switching element S1 and the third capacitor C6 and an intermediate potential point M of the high-voltage DC section. A connection point between the third capacitor C6 and the second switching element S2 is connected to the low-voltage side terminal of the first switch section 31 .

第2スイッチ部32は、第3スイッチング素子S3、第4コンデンサC7、第4スイッチング素子S4及び第4リアクトルL4を含む。第3スイッチング素子S3、第4コンデンサC7及び第4スイッチング素子S4は直列接続され、高圧直流部の中間電位点Mと負側バスとの間に接続される。第4リアクトルL4は、第4コンデンサC7と第4スイッチング素子S4との接続点と、高圧直流部の中間電位点Mの間に接続される。第3スイッチング素子S3と第4コンデンサC7との接続点が第2スイッチ部32の低圧側端子に接続される。 The second switch section 32 includes a third switching element S3, a fourth capacitor C7, a fourth switching element S4 and a fourth reactor L4. The third switching element S3, the fourth capacitor C7 and the fourth switching element S4 are connected in series and connected between the intermediate potential point M of the high voltage DC section and the negative side bus. The fourth reactor L4 is connected between a connection point between the fourth capacitor C7 and the fourth switching element S4 and an intermediate potential point M of the high-voltage DC section. A connection point between the third switching element S3 and the fourth capacitor C7 is connected to a low voltage side terminal of the second switch section 32 .

制御部40は、第1スイッチング素子S1及び第4スイッチング素子S4をオフ状態、並びに第2スイッチング素子S2及び第3スイッチング素子S3をオン状態に制御することにより、第1リアクトルL1、第2リアクトルL2、第3リアクトルL3及び第4リアクトルL4にエネルギーを蓄積することができる。 The control unit 40 turns off the first switching element S1 and the fourth switching element S4, and turns on the second switching element S2 and the third switching element S3, thereby turning the first reactor L1 and the second reactor L2 on. , the third reactor L3 and the fourth reactor L4.

制御部40は、第1スイッチング素子S1及び第4スイッチング素子S4をオン状態、並びに第2スイッチング素子S2及び第3スイッチング素子S3をオフ状態に制御することにより、第1リアクトルL1、第2リアクトルL2、第3リアクトルL3及び第4リアクトルL4に蓄積されたエネルギーを放出することができる。第3リアクトルL3及び第4リアクトルL4から放出されたエネルギーはそれぞれ、第3コンデンサC6及び第4コンデンサC7を介して高圧側直流部に伝達される。この状態では、低圧側直流部の電圧が昇圧されて高圧側直流部に伝達される。 The control unit 40 turns on the first switching element S1 and the fourth switching element S4, and turns off the second switching element S2 and the third switching element S3, thereby turning the first reactor L1 and the second reactor L2 on. , the energy accumulated in the third reactor L3 and the fourth reactor L4 can be released. The energies released from the third reactor L3 and the fourth reactor L4 are transmitted to the high voltage side DC section via the third capacitor C6 and the fourth capacitor C7, respectively. In this state, the voltage of the low-voltage side DC section is stepped up and transmitted to the high-voltage side DC section.

実施例2によれば、第2直流電源2から第1リアクトルL1及び第2リアクトルL2に供給される電流を略一定にでき、入力電圧の高調波ノイズを低減することができる。 According to the second embodiment, the current supplied from the second DC power supply 2 to the first reactor L1 and the second reactor L2 can be kept substantially constant, and the harmonic noise of the input voltage can be reduced.

なお実施例2においても、デューティ比=0.5を境に、昇圧モードと降圧モードを切り替えることができる。また双方向に電力を伝達することができる。 Also in the second embodiment, it is possible to switch between the step-up mode and the step-down mode at a duty ratio of 0.5. Also, power can be transmitted in both directions.

(実施例3)
図9は、実施例3に係るDC/DC変換装置3の構成を説明するための図である。実施例3では、第1スイッチ部31及び第2スイッチ部32を、ソフトスイッチング方式の昇降圧チョッパで構成する。
(Example 3)
FIG. 9 is a diagram for explaining the configuration of the DC/DC converter 3 according to the third embodiment. In the third embodiment, the first switch section 31 and the second switch section 32 are configured by soft-switching step-up/step-down choppers.

第1スイッチ部31は、第1スイッチング素子S1、第3リアクトルL3及び第2スイッチング素子S2を含む。第1スイッチング素子S1、第3リアクトルL31及び第2スイッチング素子S2は直列接続され、高圧直流部の正側バスと中間電位点Mの間に接続される。第3リアクトルL3と第2スイッチング素子S2との接続点が第1スイッチ部31の低圧側端子に接続される。 The first switch section 31 includes a first switching element S1, a third reactor L3 and a second switching element S2. The first switching element S1, the third reactor L31, and the second switching element S2 are connected in series and connected between the positive side bus of the high-voltage DC section and the intermediate potential point M. A connection point between the third reactor L3 and the second switching element S2 is connected to a low-voltage side terminal of the first switch section 31 .

第2スイッチ部32は、第3スイッチング素子S3、第4リアクトルL4及び第4スイッチング素子S4を含む。第3スイッチング素子S3、第4リアクトルL4及び第4スイッチング素子S4は直列接続され、高圧直流部の中間電位点Mと負側バスとの間に接続される。第3スイッチング素子S3と第4リアクトルL4との接続点が第2スイッチ部32の低圧側端子に接続される。 The second switch section 32 includes a third switching element S3, a fourth reactor L4 and a fourth switching element S4. The third switching element S3, the fourth reactor L4 and the fourth switching element S4 are connected in series and connected between the intermediate potential point M of the high voltage DC section and the negative side bus. A connection point between the third switching element S3 and the fourth reactor L4 is connected to a low-voltage side terminal of the second switch section 32 .

制御部40は、第1スイッチング素子S1及び第4スイッチング素子S4をオフ状態、並びに第2スイッチング素子S2及び第3スイッチング素子S3をオン状態に制御することにより、第1リアクトルL1及び第2リアクトルL2にエネルギーを蓄積することができる。 The control unit 40 turns off the first switching element S1 and the fourth switching element S4, and turns on the second switching element S2 and the third switching element S3 to turn on the first reactor L1 and the second reactor L2. can store energy.

制御部40は、第1スイッチング素子S1及び第4スイッチング素子S4をオン状態、並びに第2スイッチング素子S2及び第3スイッチング素子S3をオフ状態に制御することにより、第1リアクトルL1及び第2リアクトルL2に蓄積されたエネルギーを放出することができる。この状態では、低圧側直流部の電圧が昇圧されて高圧側直流部に伝達される。 The control unit 40 turns on the first switching element S1 and the fourth switching element S4, and turns off the second switching element S2 and the third switching element S3, thereby turning the first reactor L1 and the second reactor L2 on. can release energy stored in In this state, the voltage of the low-voltage side DC section is stepped up and transmitted to the high-voltage side DC section.

第3リアクトルL3及び第1コンデンサC3は、第1スイッチング素子S1がオンで第2スイッチング素子S2がオフの状態において、電流を振動させるための共振回路を構成する。第1スイッチング素子S1と第2スイッチング素子S2のオン/オフが切り替わるタイミングで電流がゼロになり、ZCS(Zero Current Siching)が実現される。これにより、高効率化を図ることができる。 The third reactor L3 and the first capacitor C3 constitute a resonance circuit for oscillating the current when the first switching element S1 is on and the second switching element S2 is off. The current becomes zero at the timing when the first switching element S1 and the second switching element S2 are switched on/off, and ZCS (Zero Current Siching) is realized. Thereby, high efficiency can be achieved.

同様に第4リアクトルL4及び第2コンデンサC4は、第4スイッチング素子S4がオンで第3スイッチング素子S3がオフの状態において、電流を振動させるための共振回路を構成する。第3スイッチング素子S3と第4スイッチング素子S4のオン/オフが切り替わるタイミングで電流がゼロになり、ZCSが実現される。これにより、高効率化を図ることができる。 Similarly, the fourth reactor L4 and the second capacitor C4 constitute a resonance circuit for oscillating the current when the fourth switching element S4 is on and the third switching element S3 is off. At the timing when the ON/OFF of the third switching element S3 and the fourth switching element S4 are switched, the current becomes zero and ZCS is realized. Thereby, high efficiency can be achieved.

図10は、実施の形態の応用例に係るDC/DC変換装置3の構成を説明するための図である。実施の形態の応用例では、第1リアクトルL1と第2リアクトルL2を、コアを共通にした磁気結合リアクトルLc1で構成している。第1リアクトルL1と第2リアクトルL2の通電時に、相互に磁束を強め合う方向に閉磁路が形成されるように、第1リアクトルL1と第2リアクトルL2が共通のコアに設置される。図4(a)-(d)に示したような昇圧動作時または図5(a)-(d)に示したような降圧動作時に、第1リアクトルL1に流れる電流と第2リアクトルL2に流れる電流によって、相互に磁束を強め合うように相互インダクタンスが発生する。 FIG. 10 is a diagram for explaining the configuration of a DC/DC conversion device 3 according to an application example of the embodiment. In the application example of the embodiment, the first reactor L1 and the second reactor L2 are configured by a magnetic coupling reactor Lc1 having a common core. The first reactor L1 and the second reactor L2 are installed on a common core so that a closed magnetic circuit is formed in a direction in which the magnetic fluxes strengthen each other when the first reactor L1 and the second reactor L2 are energized. During the step-up operation as shown in FIGS. 4A to 4D or the step-down operation as shown in FIGS. Mutual inductance is generated by the currents so that the magnetic fluxes are mutually reinforcing.

以上説明したように実施の形態によれば、高圧側直流部の中間電位点Mに対して、プラス側とマイナス側に上下対称で同じ回路構成を持つDC/DC変換装置3を構築する。リアクトルもプラス側とマイナス側に分散配置する。これにより、入力側と出力側の中点の対地電圧が安定し、対地電圧の変動に起因する漏洩電流を低減することができる。また、コモンモードノイズも低減することができる。また第1リアクトルL1と第2リアクトルL2を同一仕様にすることで上下の対称性を確保しつつ、量産によるリアクトルの単価削減効果を得ることができる。また第1リアクトルL1と第2リアクトルL2を別体で構成せずに、昇圧動作時または降圧動作時に、内部の磁束を強め合うように磁気結合リアクトルLc1を構成すれば、リアクトルの小型化・軽量化・低コスト化を図ることができる。 As described above, according to the embodiment, the DC/DC conversion device 3 having the same circuit configuration with vertical symmetry on the positive side and the negative side with respect to the intermediate potential point M of the high-voltage DC section is constructed. Reactors are also distributed on the plus side and the minus side. As a result, the voltage to ground at the midpoint between the input side and the output side is stabilized, and leakage current caused by variations in the voltage to ground can be reduced. Common mode noise can also be reduced. Further, by making the first reactor L1 and the second reactor L2 have the same specifications, it is possible to obtain the effect of reducing the unit price of reactors through mass production while ensuring vertical symmetry. Further, if the magnetic coupling reactor Lc1 is configured so that the internal magnetic fluxes strengthen each other during the step-up operation or the step-down operation, instead of configuring the first reactor L1 and the second reactor L2 separately, the size and weight of the reactor can be reduced. and cost reduction can be achieved.

上記特許文献1の図2(b)に開示されるような、スイッチトキャパシタ型DC/DCコンバータでは、スイッチ部(通電制御部)に、リアクトル及びコンデンサのいずれも含まれていない。したがって、上記実施例2に示したような入力電圧の特性改善効果が得られない。また上記実施例3に示したようなソフトスイッングによる効率改善効率が得られない。また上記実施例1に示したようなスイッング素子の低耐圧化による効率およびサイズの改善効果が得られない。 In the switched-capacitor DC/DC converter disclosed in FIG. 2B of Patent Document 1, the switch section (energization control section) includes neither a reactor nor a capacitor. Therefore, the effect of improving the input voltage characteristics as shown in the second embodiment cannot be obtained. Further, the efficiency improvement efficiency by soft swing as shown in the third embodiment cannot be obtained. Further, the effect of improving the efficiency and size by lowering the breakdown voltage of the switching element as shown in the first embodiment cannot be obtained.

以上、本開示を実施の形態をもとに説明した。実施の形態は例示であり、それらの各構成要素や各処理プロセスの組み合わせにいろいろな変形例が可能なこと、またそうした変形例も本開示の範囲にあることは当業者に理解されるところである。 The present disclosure has been described above based on the embodiments. It is to be understood by those skilled in the art that the embodiment is an example, and that various modifications are possible in the combination of each component and each treatment process, and such modifications are also within the scope of the present disclosure. .

上記実施例1では、フライングキャパシタ回路の構成例として、直列接続された4つのスイッチング素子と、1つのフライングキャパシタを使用する1段のフライングキャパシタ回路を例に挙げた。この点、さらに段数を増やしたフライングキャパシタ回路を使用することもできる。 In Example 1 above, as an example of the configuration of the flying capacitor circuit, a one-stage flying capacitor circuit using four switching elements connected in series and one flying capacitor was taken as an example. In this regard, it is also possible to use a flying capacitor circuit with an increased number of stages.

図11(a)-(c)は、フライングキャパシタ回路の構成例を示す図である。図11(a)は1段のフライングキャパシタ回路を示す。図11(a)に示すフライングキャパシタ回路は、上記実施例1で説明した回路構成と同様である。 11A to 11C are diagrams showing configuration examples of flying capacitor circuits. FIG. 11(a) shows a one-stage flying capacitor circuit. The flying capacitor circuit shown in FIG. 11A has the same circuit configuration as described in the first embodiment.

図11(b)は2段のフライングキャパシタ回路を示す。2段のフライングキャパシタ回路では、直列接続された6つのスイッチング素子S12、S1、S2、S3、S4、S42と、2つのフライングキャパシタC11、C12を備える。1番内側のフライングキャパシタC11は、2つのスイッチング素子S2、S3に対して並列に接続され、1/6Eの電圧を維持するように制御される。本明細書ではEは、高圧側直流部の電圧を示す。内側から2番目のフライングキャパシタC12は、4つのスイッチング素子S1、S2、S3、S4に対して並列に接続され、1/6Eの電圧を維持するように制御される。 FIG. 11(b) shows a two-stage flying capacitor circuit. The two-stage flying capacitor circuit includes six switching elements S12, S1, S2, S3, S4, and S42 connected in series and two flying capacitors C11 and C12. The innermost flying capacitor C11 is connected in parallel to the two switching elements S2 and S3 and controlled to maintain a voltage of 1/6E. In this specification, E indicates the voltage of the high side DC section. The second flying capacitor C12 from the inside is connected in parallel to the four switching elements S1, S2, S3 and S4 and controlled to maintain a voltage of 1/6E.

図11(c)は3段のフライングキャパシタ回路を示す。3段のフライングキャパシタ回路では、直列接続された6つのスイッチング素子S13、S12、S1、S2、S3、S4、S42、S43と、3つのフライングキャパシタC11、C12、C13を備える。1番内側のフライングキャパシタC11は、2つのスイッチング素子S2、S3に対して並列に接続され、1/8Eの電圧を維持するように制御される。内側から2番目のフライングキャパシタC12は、4つのスイッチング素子S1、S2、S3、S4に対して並列に接続され、2/8Eの電圧を維持するように制御される。内側から3番目のフライングキャパシタC13は、6つのスイッチング素子S12、S1、S2、S3、S4、S42に対して並列に接続され、3/8Eの電圧を維持するように制御される。 FIG. 11(c) shows a three-stage flying capacitor circuit. The three-stage flying capacitor circuit includes six series-connected switching elements S13, S12, S1, S2, S3, S4, S42, and S43, and three flying capacitors C11, C12, and C13. The innermost flying capacitor C11 is connected in parallel to the two switching elements S2 and S3 and controlled to maintain a voltage of 1/8E. The second flying capacitor C12 from the inside is connected in parallel to the four switching elements S1, S2, S3 and S4 and controlled to maintain a voltage of 2/8E. The third flying capacitor C13 from the inside is connected in parallel to the six switching elements S12, S1, S2, S3, S4 and S42 and controlled to maintain a voltage of 3/8E.

図12は、N(Nは自然数)段のフライングキャパシタ回路を示す。N段のフライングキャパシタ回路では、直列接続された(2N+2)個のスイッチング素子S1n、・・・、S13、S12、S1、S2、S3、S4、S42、S43、・・・、S4nと、N個のフライングキャパシタC11、C12、C13、・・・、C1nを備える。1番内側のフライングキャパシタC11は、2つのスイッチング素子S2、S3に対して並列に接続され、1/(2N+2)Eの電圧を維持するように制御される。内側から2番目のフライングキャパシタC12は、4つのスイッチング素子S1、S2、S3、S4に対して並列に接続され、2/(2N+2)Eの電圧を維持するように制御される。内側から3番目のフライングキャパシタC13は、6つのスイッチング素子S12、S1、S2、S3、S4、S42に対して並列に接続され、3/(2N+2)Eの電圧を維持するように制御される。最も外側のフライングキャパシタC1nは、2N個のS1(n-1)、・・・、S13、S12、S1、S2、S3、S4、S42、S43、・・・、S4(n-1)に対して並列に接続され、N/(2N+2)Eの電圧を維持するように制御される。 FIG. 12 shows an N (N is a natural number) stage flying capacitor circuit. , S13, S12, S1, S2, S3, S4, S42, S43, . of flying capacitors C11, C12, C13, . . . , C1n. The innermost flying capacitor C11 is connected in parallel with the two switching elements S2 and S3 and controlled to maintain a voltage of 1/(2N+2)E. The second flying capacitor C12 from the inside is connected in parallel to the four switching elements S1, S2, S3 and S4 and controlled to maintain a voltage of 2/(2N+2)E. The third flying capacitor C13 from the inside is connected in parallel to the six switching elements S12, S1, S2, S3, S4 and S42 and controlled to maintain a voltage of 3/(2N+2)E. The outermost flying capacitor C1n is for 2N S1(n-1), . are connected in parallel and controlled to maintain a voltage of N/(2N+2)E.

図2に示した第1フライングキャパシタ回路及び第2フライングキャパシタ回路では、図11(a)に示した1段のフライングキャパシタ回路を使用している。1段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路の中点と第2フライングキャパシタ回路の中点との間に3レベル(E、1/2E、0)の電圧を発生させることが可能となる。図11(b)に示した2段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路の中点と第2フライングキャパシタ回路の中点との間に5レベル(E、2/3E、1/2E、1/3E、0)の電圧を発生させることが可能となる。図11(c)に示した3段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路の中点と第2フライングキャパシタ回路の中点との間に7レベル(E、3/4E、5/8E、1/2E、3/8E、1/4E、0)の電圧を発生させることが可能となる。図12に示したN段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路の中点と第2フライングキャパシタ回路の中点との間に(2N+1)レベルの電圧を発生させることが可能となる。 In the first flying capacitor circuit and the second flying capacitor circuit shown in FIG. 2, the one-stage flying capacitor circuit shown in FIG. 11(a) is used. Using a single-stage flying capacitor circuit can generate three levels of voltage (E, 1/2E, 0) between the midpoint of the first flying capacitor circuit and the midpoint of the second flying capacitor circuit. becomes. If the two-stage flying capacitor circuit shown in FIG. 11(b) is used, five levels (E, 2/3E, 1/ 2E, 1/3E, 0) can be generated. If the three-stage flying capacitor circuit shown in FIG. 11(c) is used, seven levels (E, 3/4E, 5/ 8E, 1/2E, 3/8E, 1/4E, 0) voltages can be generated. Using the N-stage flying capacitor circuit shown in FIG. 12, it is possible to generate a voltage of (2N+1) levels between the midpoint of the first flying capacitor circuit and the midpoint of the second flying capacitor circuit. .

フライングキャパシタ回路の段数を増やすほど、安価で耐圧が低いスイッチング素子を使用することができる一方、使用するスイッチング素子の数が増大する。従って設計者は、トータルのコストとトータルの変換効率を考慮して、フライングキャパシタ回路の最適な段数を決定すればよい。また、高圧側直流部の電圧が1000Vを超えるアプリケーションや、10000Vを超えるアプリケーションでは、各スイッチング素子の耐圧を下げるために、フライングキャパシタ回路の段数を増やすことが有効である。 As the number of stages of the flying capacitor circuit increases, inexpensive switching elements with low withstand voltage can be used, but the number of switching elements used increases. Therefore, the designer should determine the optimal number of stages of the flying capacitor circuit in consideration of the total cost and total conversion efficiency. Also, in applications where the voltage of the high voltage side DC section exceeds 1000V or 10000V, it is effective to increase the number of stages of the flying capacitor circuit in order to lower the withstand voltage of each switching element.

図13は、実施例1の変形例1に係るDC/DC変換装置3の構成を説明するための図である。変形例1に係るDC/DC変換装置3は、単方向の降圧DC/DCコンバータであり、低圧側直流部から高圧側直流部へは電力を伝送することができない。変形例1に係るDC/DC変換装置3では、第3スイッチング素子S3、第4スイッチング素子S4、第5スイッチング素子S5及び第6スイッチング素子S6の代わりに、4つのダイオード素子(第3ダイオードD3、第4ダイオードD4、第5ダイオードD5及び第6ダイオードD6)が使用される。これにより、スイッチング素子とドライバの数を減らすことができ、コストを削減することができる。変形例1に係るDC/DC変換装置3は例えば、第1直流電源1から基準電圧(例えば、DC12V、DC24V、DC48V)を生成する降圧回路として使用可能である。 FIG. 13 is a diagram for explaining the configuration of the DC/DC converter 3 according to Modification 1 of Embodiment 1. As shown in FIG. The DC/DC converter 3 according to Modification 1 is a unidirectional step-down DC/DC converter, and power cannot be transmitted from the low-voltage side DC section to the high-voltage side DC section. In the DC/DC converter 3 according to Modification 1, four diode elements (third diode D3, A fourth diode D4, a fifth diode D5 and a sixth diode D6) are used. As a result, the number of switching elements and drivers can be reduced, and the cost can be reduced. The DC/DC converter 3 according to Modification 1 can be used, for example, as a step-down circuit that generates reference voltages (eg, 12 V DC, 24 V DC, and 48 V DC) from the first DC power supply 1 .

図14は、実施例1の変形例2に係るDC/DC変換装置3の構成を説明するための図である。変形例2に係るDC/DC変換装置3は、単方向の昇圧DC/DCコンバータであり、高圧側直流部から低圧側直流部へは電力を伝送することができない。変形例2に係るDC/DC変換装置3では、第1スイッチング素子S1、第2スイッチング素子S2、第7スイッチング素子S7及び第8スイッチング素子S8の代わりに、4つのダイオード素子(第1ダイオードD1、第2ダイオードD2、第7ダイオードD7及び第8ダイオードD8)が使用される。これにより、スイッチング素子とドライバの数を減らすことができ、コストを削減することができる。変形例2に係るDC/DC変換装置3は例えば、太陽電池用の昇圧回路として使用可能である。 FIG. 14 is a diagram for explaining the configuration of the DC/DC converter 3 according to Modification 2 of Embodiment 1. As shown in FIG. The DC/DC converter 3 according to Modification 2 is a unidirectional step-up DC/DC converter, and power cannot be transmitted from the high-voltage side DC section to the low-voltage side DC section. In the DC/DC converter 3 according to Modification 2, four diode elements (first diode D1, A second diode D2, a seventh diode D7 and an eighth diode D8) are used. As a result, the number of switching elements and drivers can be reduced, and the cost can be reduced. The DC/DC converter 3 according to Modification 2 can be used, for example, as a booster circuit for solar cells.

なお、実施の形態は、以下の項目によって特定されてもよい。 Note that the embodiment may be specified by the following items.

[項目1]
高圧側直流部と並列に直列接続された第1コンデンサ(C3)及び第2コンデンサ(C4)と、
前記高圧側直流部と並列に直列接続された第1スイッチ部(31)及び第2スイッチ部(32)と、
低圧側直流部の正側端子と、前記第1スイッチ部(31)の低圧側端子に接続された第1リアクトル(L1)と、
前記低圧側直流部の負側端子と、前記第2スイッチ部(32)の低圧側端子間に接続された第2リアクトル(L2)と、を備え、
前記第1コンデンサ(C3)と前記第2コンデンサ(C4)との間の接続点と、前記第1スイッチ部(31)と前記第2スイッチ部(32)との間の接続点が、前記高圧側直流部の中間電位で接続され、
前記第1スイッチ部(31)は、スイッチング素子(S1、S2)と、コンデンサ(C6)及びリアクトル(L3)の少なくとも一方を含み、
前記第2スイッチ部(32)は、前記第1スイッチ部(31)と同一構成であり、
前記第1リアクトル(L1)と前記第2リアクトル(L2)が同一仕様のリアクトルであることを特徴とするDC/DC変換装置(3)。
中点に対して上下対称の回路構成にすることで、対地電圧の変動に起因する漏洩電流を低減することができる。
[項目2]
前記第1リアクトル(L1)と前記第2リアクトル(L2)は磁気結合リアクトル(Lc1)を形成し、前記DC/DC変換装置(3)の昇圧動作または降圧動作時に、相互に磁束を強め合うことを特徴とする項目1に記載のDC/DC変換装置(3)。
これによれば、小型化・軽量化・低コスト化を図ることができる。
[項目3]
前記第1スイッチ部(31)は、
前記第1コンデンサ(C3)と並列に直列接続された第1スイッチング素子(S1)と、第3コンデンサ(C6)及び第2スイッチング素子(S2)と、
前記第1スイッチング素子(S1)と前記第3コンデンサ(C6)の接続点と、前記高圧側直流部の中間電位点の間に接続される第3リアクトル(L3)と、を含み、
前記第3コンデンサ(C6)と前記第2スイッチング素子(S2)との接続点が前記第1スイッチ部(31)の前記低圧側端子に接続され、
前記第2スイッチ部(32)は、
前記第2コンデンサ(C4)と並列に直列接続された第3スイッチング素子(S3)と、第4コンデンサ(C7)及び第4スイッチング素子(S4)と、
前記第4コンデンサ(C7)と前記第4スイッチング素子(S4)の接続点と、前記高圧側直流部の中間電位点の間に接続される第4リアクトル(L4)と、を含み、
前記第3スイッチング素子(S3)と前記第4コンデンサ(C7)との接続点が前記第2スイッチ部(32)の前記低圧側端子に接続されることを特徴とする項目1または2に記載のDC/DC変換装置(3)。
これによれば、低圧直流部からリアクトル(L1、L2)に供給される電流を略一定にでき、入力電圧の高調波ノイズを低減することができる。
[項目4]
前記第1スイッチ部(31)は、
前記第1コンデンサ(C3)と並列に直列接続された第1スイッチング素子(S1)と、第3リアクトル(L3)及び第2スイッチング素子(S2)を含み、
前記第3リアクトル(L3)と前記第2スイッチング素子(S2)との接続点が前記第1スイッチ部(31)の前記低圧側端子に接続され、
前記第2スイッチ部(32)は、
前記第2コンデンサ(C4)と並列に直列接続された第3スイッチング素子(S3)と、第4リアクトル(L4)及び第3スイッチング素子(S3)を含み、
前記第3スイッチング素子(S3)と前記第4リアクトル(L4)との接続点が前記第2スイッチ部(32)の前記低圧側端子に接続されることを特徴とする項目1または2に記載のDC/DC変換装置(3)。
これによれば、ソフトスイッチングを実現でき、高効率化を図ることができる。
[Item 1]
A first capacitor (C3) and a second capacitor (C4) connected in series in parallel with the high voltage side DC section;
a first switch section (31) and a second switch section (32) connected in series in parallel with the high voltage side DC section;
a first reactor (L1) connected to the positive terminal of the low-voltage side DC section and the low-voltage side terminal of the first switch section (31);
a second reactor (L2) connected between the negative terminal of the low-voltage side DC section and the low-voltage side terminal of the second switch section (32);
A connection point between the first capacitor (C3) and the second capacitor (C4) and a connection point between the first switch section (31) and the second switch section (32) are connected to the high voltage It is connected at the intermediate potential of the side DC part,
The first switch section (31) includes switching elements (S1, S2), and at least one of a capacitor (C6) and a reactor (L3),
The second switch section (32) has the same configuration as the first switch section (31),
A DC/DC converter (3), wherein the first reactor (L1) and the second reactor (L2) are reactors having the same specifications.
By making the circuit configuration vertically symmetrical with respect to the midpoint, it is possible to reduce leakage current caused by variations in ground voltage.
[Item 2]
The first reactor (L1) and the second reactor (L2) form a magnetically coupled reactor (Lc1), and mutually strengthen the magnetic flux during the step-up operation or step-down operation of the DC/DC converter (3). A DC/DC converter (3) according to item 1, characterized in that:
According to this, size reduction, weight reduction, and cost reduction can be achieved.
[Item 3]
The first switch section (31)
a first switching element (S1) connected in series with the first capacitor (C3), a third capacitor (C6) and a second switching element (S2);
A third reactor (L3) connected between a connection point between the first switching element (S1) and the third capacitor (C6) and an intermediate potential point of the high-voltage side DC section,
a connection point between the third capacitor (C6) and the second switching element (S2) is connected to the low-voltage side terminal of the first switch section (31),
The second switch section (32)
a third switching element (S3) connected in series in parallel with the second capacitor (C4), a fourth capacitor (C7) and a fourth switching element (S4);
a connection point between the fourth capacitor (C7) and the fourth switching element (S4), and a fourth reactor (L4) connected between an intermediate potential point of the high-voltage side DC section,
Item 1 or 2, characterized in that a connection point between the third switching element (S3) and the fourth capacitor (C7) is connected to the low-voltage side terminal of the second switch section (32). DC/DC converter (3).
According to this, the current supplied from the low-voltage DC section to the reactors (L1, L2) can be made substantially constant, and the harmonic noise of the input voltage can be reduced.
[Item 4]
The first switch section (31)
including a first switching element (S1) connected in series in parallel with the first capacitor (C3), a third reactor (L3) and a second switching element (S2),
a connection point between the third reactor (L3) and the second switching element (S2) is connected to the low-voltage side terminal of the first switch section (31),
The second switch section (32)
A third switching element (S3) connected in series in parallel with the second capacitor (C4), a fourth reactor (L4) and a third switching element (S3),
Item 1 or 2, characterized in that a connection point between the third switching element (S3) and the fourth reactor (L4) is connected to the low-voltage side terminal of the second switch section (32). DC/DC converter (3).
According to this, soft switching can be realized, and high efficiency can be achieved.

1 第1直流電源、 2 第2直流電源、 3 DC/DC変換装置、 30 DC/DC変換部、 31,32 スイッチ部、 40 制御部、 S1-S8 スイッチング素子、 D1-D8 ダイオード、 C1,C2 フライングキャパシタ、 C3-C7 コンデンサ、 L1-L4 リアクトル。 1 first DC power supply, 2 second DC power supply, 3 DC/DC converter, 30 DC/DC conversion unit, 31, 32 switch unit, 40 control unit, S1-S8 switching element, D1-D8 diode, C1, C2 Flying capacitor, C3-C7 capacitor, L1-L4 reactor.

Claims (5)

高圧側直流部と並列に直列接続された第1コンデンサ及び第2コンデンサと、
前記高圧側直流部と並列に直列接続された第1スイッチ部及び第2スイッチ部と、
低圧側直流部の正側端子と、前記第1スイッチ部の低圧側端子に接続された第1リアクトルと、
前記低圧側直流部の負側端子と、前記第2スイッチ部の低圧側端子間に接続された第2リアクトルと、
前記第1スイッチ部及び前記第2スイッチ部を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で電力伝送、及び前記高圧側直流部から前記低圧側直流部へ降圧動作で電力伝送の両方を実行可能な制御部と、を備え、
前記第1コンデンサと前記第2コンデンサとの間の接続点と、前記第1スイッチ部と前記第2スイッチ部との間の接続点が、前記高圧側直流部の中間電位で接続され、
前記第1スイッチ部は、
直列接続された第1スイッチング素子、第2スイッチング素子、第3スイッチング素子及び第4スイッチング素子と、
前記第1スイッチング素子と第2スイッチング素子との接続点と、第3スイッチング素子と第4スイッチング素子との接続点との間に接続された第1フライングキャパシタと、を含み、
前記第2スイッチ部は、
直列接続された第5スイッチング素子、第6スイッチング素子、第7スイッチング素子及び第8スイッチング素子と、
前記第5スイッチング素子と第6スイッチング素子との接続点と、第7スイッチング素子と第8スイッチング素子との接続点との間に接続された第2フライングキャパシタと、を含み、
前記第1リアクトルと前記第2リアクトルが同一仕様のリアクトルであり、
前記制御部は、
前記第2スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第7スイッチング素子をオン状態、並びに前記第1スイッチング素子、前記第3スイッチング素子、前記第6スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第1モード、
前記第1スイッチング素子、前記第3スイッチング素子、前記第6スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第2スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第7スイッチング素子をオフ状態に制御する第2モード、
前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第3モード、
前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオン状態、並びに前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第4モード、
の4つのモードを使用して前記昇圧動作または前記降圧動作を実行することを特徴とするDC/DC変換装置。
a first capacitor and a second capacitor connected in series in parallel with the high voltage side DC section;
a first switch section and a second switch section connected in series in parallel with the high voltage side DC section;
a first reactor connected to the positive terminal of the low-voltage side DC section and the low-voltage side terminal of the first switch section;
a second reactor connected between the negative terminal of the low-voltage side DC section and the low-voltage side terminal of the second switch section;
By controlling the first switch section and the second switch section, power is transmitted from the low-voltage side DC section to the high-voltage side DC section in a step-up operation, and from the high-voltage side DC section to the low-voltage side DC section in step-down operation. a control unit capable of executing both power transmission,
a connection point between the first capacitor and the second capacitor and a connection point between the first switch section and the second switch section are connected at an intermediate potential of the high voltage side DC section;
The first switch section
a first switching element, a second switching element, a third switching element, and a fourth switching element connected in series;
a first flying capacitor connected between a connection point between the first switching element and the second switching element and a connection point between the third switching element and the fourth switching element;
The second switch section
a fifth switching element, a sixth switching element, a seventh switching element and an eighth switching element connected in series;
a second flying capacitor connected between a connection point between the fifth switching element and the sixth switching element and a connection point between the seventh switching element and the eighth switching element;
The first reactor and the second reactor are reactors with the same specifications,
The control unit
turning on the second switching element, the fourth switching element, the fifth switching element and the seventh switching element, and the first switching element, the third switching element, the sixth switching element and the eighth switching element; a first mode that controls the device to an off state;
turning on the first switching element, the third switching element, the sixth switching element and the eighth switching element, and the second switching element, the fourth switching element, the fifth switching element and the seventh switching element; a second mode that controls the device to the off state;
turning on the first switching element, the second switching element, the seventh switching element and the eighth switching element, and the third switching element, the fourth switching element, the fifth switching element and the sixth switching element; a third mode of controlling the element to an off state;
turning on the third switching element, the fourth switching element, the fifth switching element and the sixth switching element, and the first switching element, the second switching element, the seventh switching element and the eighth switching element; a fourth mode of controlling the device to an off state;
A DC/DC converter , wherein the step-up operation or the step-down operation is performed using four modes of:
前記第1リアクトルと前記第2リアクトルは磁気結合リアクトルを形成し、前記DC/DC変換装置の昇圧動作または降圧動作時に、相互に磁束を強め合うことを特徴とする請求項1に記載のDC/DC変換装置。 2. The DC/DC converter according to claim 1, wherein said first reactor and said second reactor form a magnetically coupled reactor, and mutually enhance magnetic flux during step-up operation or step-down operation of said DC/DC converter. DC converter. 高圧側直流部と並列に直列接続された第1コンデンサ及び第2コンデンサと、
前記高圧側直流部と並列に直列接続された第1スイッチ部及び第2スイッチ部と、
低圧側直流部の正側端子と、前記第1スイッチ部の低圧側端子に接続された第1リアクトルと、
前記低圧側直流部の負側端子と、前記第2スイッチ部の低圧側端子間に接続された第2リアクトルと、を備え、
前記第1コンデンサと前記第2コンデンサとの間の接続点と、前記第1スイッチ部と前記第2スイッチ部との間の接続点が、前記高圧側直流部の中間電位で接続され、
前記第1スイッチ部は、
前記第1コンデンサと並列に直列接続された第1スイッチング素子と、第3コンデンサ及び第2スイッチング素子と、
前記第1スイッチング素子と前記第3コンデンサの接続点と、前記高圧側直流部の中間電位点の間に接続される第3リアクトルと、を含み、
前記第3コンデンサと前記第2スイッチング素子との接続点が前記第1スイッチ部の前記低圧側端子に接続され、
前記第2スイッチ部は、
前記第2コンデンサと並列に直列接続された第3スイッチング素子と、第4コンデンサ及び第4スイッチング素子と、
前記第4コンデンサと前記第4スイッチング素子の接続点と、前記高圧側直流部の中間電位点の間に接続される第4リアクトルと、を含み、
前記第3スイッチング素子と前記第4コンデンサとの接続点が前記第2スイッチ部の前記低圧側端子に接続され、
前記第1リアクトルと前記第2リアクトルが同一仕様のリアクトルであることを特徴とするDC/DC変換装置。
a first capacitor and a second capacitor connected in series in parallel with the high voltage side DC section;
a first switch section and a second switch section connected in series in parallel with the high voltage side DC section;
a first reactor connected to the positive terminal of the low-voltage side DC section and the low-voltage side terminal of the first switch section;
a second reactor connected between the negative terminal of the low-voltage side DC section and the low-voltage side terminal of the second switch section;
a connection point between the first capacitor and the second capacitor and a connection point between the first switch section and the second switch section are connected at an intermediate potential of the high voltage side DC section;
The first switch section
a first switching element connected in series in parallel with the first capacitor, a third capacitor and a second switching element;
a connection point between the first switching element and the third capacitor, and a third reactor connected between an intermediate potential point of the high voltage side DC section,
a connection point between the third capacitor and the second switching element is connected to the low-voltage side terminal of the first switch section;
The second switch section
a third switching element connected in series in parallel with the second capacitor, a fourth capacitor and a fourth switching element;
a connection point between the fourth capacitor and the fourth switching element, and a fourth reactor connected between an intermediate potential point of the high voltage side DC section,
a connection point between the third switching element and the fourth capacitor is connected to the low-voltage side terminal of the second switch section;
A DC/DC converter, wherein the first reactor and the second reactor are reactors having the same specifications.
高圧側直流部と並列に直列接続された第1コンデンサ及び第2コンデンサと、
前記高圧側直流部と並列に直列接続された第1スイッチ部及び第2スイッチ部と、
低圧側直流部の正側端子と、前記第1スイッチ部の低圧側端子に接続された第1リアクトルと、
前記低圧側直流部の負側端子と、前記第2スイッチ部の低圧側端子間に接続された第2リアクトルと、を備え、
前記第1コンデンサと前記第2コンデンサとの間の接続点と、前記第1スイッチ部と前記第2スイッチ部との間の接続点が、前記高圧側直流部の中間電位で接続され、
前記第1スイッチ部は、
前記第1コンデンサと並列に直列接続された第1スイッチング素子と、第3リアクトル及び第2スイッチング素子を含み、
前記第3リアクトルと前記第2スイッチング素子との接続点が前記第1スイッチ部の前記低圧側端子に接続され、
前記第2スイッチ部は、
前記第2コンデンサと並列に直列接続された第3スイッチング素子と、第4リアクトル及び第3スイッチング素子を含み、
前記第3スイッチング素子と前記第4リアクトルとの接続点が前記第2スイッチ部の前記低圧側端子に接続され、
前記第1リアクトルと前記第2リアクトルが同一仕様のリアクトルであることを特徴とするDC/DC変換装置。
a first capacitor and a second capacitor connected in series in parallel with the high voltage side DC section;
a first switch section and a second switch section connected in series in parallel with the high voltage side DC section;
a first reactor connected to the positive terminal of the low-voltage side DC section and the low-voltage side terminal of the first switch section;
a second reactor connected between the negative terminal of the low-voltage side DC section and the low-voltage side terminal of the second switch section;
a connection point between the first capacitor and the second capacitor and a connection point between the first switch section and the second switch section are connected at an intermediate potential of the high voltage side DC section;
The first switch section
including a first switching element connected in series in parallel with the first capacitor, a third reactor and a second switching element,
a connection point between the third reactor and the second switching element is connected to the low-voltage side terminal of the first switch section;
The second switch section
including a third switching element connected in series in parallel with the second capacitor, a fourth reactor and a third switching element,
a connection point between the third switching element and the fourth reactor is connected to the low-voltage side terminal of the second switch section;
A DC/DC converter, wherein the first reactor and the second reactor are reactors having the same specifications.
前記制御部は、
前記低圧側直流部の電圧と前記高圧側直流部の電圧との比率が設定値より小さい場合、前記第1モード、前記第2モード及び前記第3モードを使用し、前記比率が前記設定値より大きい場合、前記第1モード、前記第2モード及び前記第4モードを使用することを特徴とする請求項1に記載のDC/DC変換装置。
The control unit
the first mode, the second mode, and the third mode are used when the ratio of the voltage of the low-voltage side DC section and the voltage of the high-voltage side DC section is smaller than the set value, and the ratio is larger than the set value; 2. The DC/DC converter of claim 1, wherein the first mode, the second mode and the fourth mode are used when the power is larger .
JP2019143966A 2019-08-05 2019-08-05 DC/DC converter Active JP7296558B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2019143966A JP7296558B2 (en) 2019-08-05 2019-08-05 DC/DC converter
PCT/JP2020/018719 WO2021024566A1 (en) 2019-08-05 2020-05-08 Dc-dc power conversion apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019143966A JP7296558B2 (en) 2019-08-05 2019-08-05 DC/DC converter

Publications (2)

Publication Number Publication Date
JP2021027699A JP2021027699A (en) 2021-02-22
JP7296558B2 true JP7296558B2 (en) 2023-06-23

Family

ID=74503392

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019143966A Active JP7296558B2 (en) 2019-08-05 2019-08-05 DC/DC converter

Country Status (2)

Country Link
JP (1) JP7296558B2 (en)
WO (1) WO2021024566A1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112928907B (en) * 2021-02-26 2022-04-12 华中科技大学 Starting control method and system for multi-level bidirectional DC-DC converter

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011010519A (en) 2009-06-29 2011-01-13 Honda Motor Co Ltd Dc/dc converter
JP2012182977A (en) 2011-02-28 2012-09-20 Semikron Elektronik Gmbh & Co Kg Dc/dc converter cell, dc/dc converter circuit with feedback capability formed of the same, and method for operation of the same
JP2015216789A (en) 2014-05-12 2015-12-03 パナソニックIpマネジメント株式会社 Power converter and power conditioner using the same

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011010519A (en) 2009-06-29 2011-01-13 Honda Motor Co Ltd Dc/dc converter
JP2012182977A (en) 2011-02-28 2012-09-20 Semikron Elektronik Gmbh & Co Kg Dc/dc converter cell, dc/dc converter circuit with feedback capability formed of the same, and method for operation of the same
JP2015216789A (en) 2014-05-12 2015-12-03 パナソニックIpマネジメント株式会社 Power converter and power conditioner using the same

Also Published As

Publication number Publication date
JP2021027699A (en) 2021-02-22
WO2021024566A1 (en) 2021-02-11

Similar Documents

Publication Publication Date Title
US9705411B2 (en) Soft-switched bidirectional buck-boost converters
US7619910B2 (en) Interleaved soft switching bridge power converter
JP7270139B2 (en) DC/DC converter
US20120057387A1 (en) Hybrid switch for resonant power converters
US7957161B2 (en) Power converters
US20150207424A1 (en) Switching power supply and electric power converter
CN105144561A (en) DC-DC converter
Wu et al. Interleaved phase-shift full-bridge converter with transformer winding series–parallel autoregulated (SPAR) current doubler rectifier
Stillwell et al. Design of a 1 kV bidirectional DC-DC converter with 650 V GaN transistors
JP7503766B2 (en) Power Conversion Equipment
US20110273913A1 (en) Dc-dc converter
Kim et al. Soft-switching step-up converter with ripple-free output current
US20140361742A1 (en) Electric vehicle charger
Praneeth et al. A zero-voltage, zero-current transition boost cascaded-by-buck PFC converter for universal E-transportation charging applications
JP7296558B2 (en) DC/DC converter
JP7503769B2 (en) DC/DC conversion device
Jang et al. Soft-switched bidirectional buck-boost converters
JP7466089B2 (en) DC/DC conversion device
Moradisizkoohi et al. A quasi-resonant bi-directional buck-boost converter for Electric Vehicle applications
JP7432892B2 (en) power converter
Sun et al. New no-isolated interleaved bidirectional soft-switching dc-dc converter with a novel auxiliary ZVT cell
JP7182135B2 (en) DC/DC converter
KR101030411B1 (en) Soft Switching Inverter Using Soft Switching Converter
JP7262054B2 (en) power converter
JP5310184B2 (en) Bidirectional buck-boost chopper circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220215

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220712

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220808

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220927

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20230124

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230411

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20230411

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20230420

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20230425

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230516

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230531

R151 Written notification of patent or utility model registration

Ref document number: 7296558

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151