JP6842383B2 - Image processing equipment and image processing system - Google Patents

Image processing equipment and image processing system Download PDF

Info

Publication number
JP6842383B2
JP6842383B2 JP2017158102A JP2017158102A JP6842383B2 JP 6842383 B2 JP6842383 B2 JP 6842383B2 JP 2017158102 A JP2017158102 A JP 2017158102A JP 2017158102 A JP2017158102 A JP 2017158102A JP 6842383 B2 JP6842383 B2 JP 6842383B2
Authority
JP
Japan
Prior art keywords
state
power supply
power input
power
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017158102A
Other languages
Japanese (ja)
Other versions
JP2019034503A (en
Inventor
中山 彰
彰 中山
Original Assignee
株式会社沖データ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社沖データ filed Critical 株式会社沖データ
Priority to JP2017158102A priority Critical patent/JP6842383B2/en
Publication of JP2019034503A publication Critical patent/JP2019034503A/en
Application granted granted Critical
Publication of JP6842383B2 publication Critical patent/JP6842383B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Accessory Devices And Overall Control Thereof (AREA)
  • Control Or Security For Electrophotography (AREA)
  • Control Of Voltage And Current In General (AREA)

Description

本発明は、画像処理装置及び画像処理システムに関し、例えばAC電源入力のオンオフ動作にて、画像形成装置内の電源のオンオフ制御を行う画像処理装置に適用して好適なものである。 The present invention relates to an image processing apparatus and an image processing system, and is suitable for application to an image processing apparatus that controls on / off of a power source in an image forming apparatus by, for example, an AC power input on / off operation.

従来、画像形成装置においては、AC電源入力のオン状態からオフ状態への変化をACゼロクロス信号にて監視し、AC電源入力のオフ状態を検出した場合、使用していない電源負荷を駆動させ、AC電源入力がオフ状態になった際の電源ユニットの残留電荷を放電させるものがあった(例えば、特許文献1参照)。 Conventionally, in the image forming apparatus, the change from the on state to the off state of the AC power input is monitored by the AC zero cross signal, and when the off state of the AC power input is detected, the unused power load is driven. Some discharge the residual charge of the power supply unit when the AC power input is turned off (see, for example, Patent Document 1).

特開2000−122487号公報Japanese Unexamined Patent Publication No. 2000-122487

しかしながらそのような画像形成装置においては、電源ユニットの残留電荷の放電時間は短縮されるものの、残留電荷の放電が完了する前にAC電源入力が再度オン状態になると、電源制御CPUが初期化されないため、AC電源入力がオフ状態になってから再度AC電源入力をオン状態にするには、長い待ち時間が必要となっていた。 However, in such an image forming apparatus, although the discharge time of the residual charge of the power supply unit is shortened, the power supply control CPU is not initialized if the AC power input is turned on again before the discharge of the residual charge is completed. Therefore, a long waiting time is required to turn on the AC power input again after the AC power input is turned off.

本発明は以上の点を考慮してなされたもので、機能性を向上し得る画像処理装置及び画像処理システムを提案しようとするものである。 The present invention has been made in consideration of the above points, and an object of the present invention is to propose an image processing apparatus and an image processing system capable of improving functionality.

かかる課題を解決するため本発明の画像処理装置においては、交流電源の周期的な変化に基づきAC電源入力を監視するAC電源入力監視部と、AC電源入力監視部が、AC電源入力のオン状態からオフ状態への変化を検出した場合は、AC電源入力を監視する第1リセット状態へ移行し、その後、AC電源入力のオフ状態からオン状態への変化を検出した場合は、第1リセット状態から初期設定動作状態へ移行する動作モード制御部とを有する電源制御部と、AC電源入力を直流に変換し電源制御部へ供給する電源制御部用電源とを設け、電源制御部は、AC電源入力がオン状態からオフ状態へ変化した後に、電源制御部用電源が所定のリセット電圧まで低下した場合、AC電源入力を監視する機能を含め動作を停止する第2リセット状態へ移行し、その後、電源制御部用電源がリセット電圧まで上昇した場合、第2リセット状態が解除され初期設定動作状態へ移行するようにした。 In order to solve this problem, in the image processing apparatus of the present invention, the AC power input monitoring unit that monitors the AC power input based on the periodic change of the AC power supply and the AC power input monitoring unit are in the ON state of the AC power input. When a change from the off state to the off state is detected, the state shifts to the first reset state for monitoring the AC power input, and when a change from the off state to the on state of the AC power input is detected after that, the first reset state is detected. A power supply control unit having an operation mode control unit that shifts from to the initial setting operation state and a power supply for the power supply control unit that converts the AC power supply input into DC and supplies the power supply to the power supply control unit are provided. If the power supply for the power supply control unit drops to a predetermined reset voltage after the input changes from the on state to the off state, the operation shifts to the second reset state, which includes the function of monitoring the AC power input, and then stops. When the power supply for the power supply control unit rises to the reset voltage, the second reset state is canceled and the state shifts to the initial setting operation state .

また本発明の画像処理システムにおいては、上述した画像処理装置と、画像処理装置に供給されるAC電源のオンオフを制御するホストとを設けるようにした。 Further, in the image processing system of the present invention, the above-mentioned image processing apparatus and a host for controlling the on / off of the AC power supply supplied to the image processing apparatus are provided.

これにより本発明は、待ち時間を減らし、AC電源入力がオフ状態になってから極めて短い時間で電源制御部を初期化可能な状態にすることができる。 Thereby, the present invention can reduce the waiting time and bring the power supply control unit into a state in which the power supply control unit can be initialized in an extremely short time after the AC power supply input is turned off.

本発明によれば、機能性を向上し得る画像処理装置及び画像処理システムを実現できる。 According to the present invention, it is possible to realize an image processing device and an image processing system that can improve functionality.

画像形成システムの制御構成を示すブロック図である。It is a block diagram which shows the control structure of an image formation system. AC電源入力のオンオフ動作を示すタイミングチャートである。It is a timing chart which shows the on / off operation of the AC power input. AC電源入力オンオフ動作処理手順を示すフローチャートである。It is a flowchart which shows the AC power input on / off operation processing procedure. AC電源入力に対するACゼロクロス信号及びタイマの動作を示すタイミングチャートである。It is a timing chart which shows the operation of the AC zero cross signal and the timer with respect to the AC power input. AC電源入力オフ状態検出処理手順を示すフローチャートである。It is a flowchart which shows the AC power input off state detection processing procedure. AC電源入力オン状態検出処理手順を示すフローチャートである。It is a flowchart which shows the AC power input on state detection processing procedure.

以下、発明を実施するための形態(以下実施の形態とする)について、図面を用いて説明する。 Hereinafter, embodiments for carrying out the invention (hereinafter referred to as embodiments) will be described with reference to the drawings.

[1.実施の形態]
[1−1.画像形成システムの構成]
図1に示すように画像形成システム1は、画像形成装置2、ホスト4及びAC電源入力オンオフ回路8により構成されている。画像形成装置2は、例えばカラー用電子写真式プリンタであり、図示しない画像形成部により用紙に対し所望のカラー画像を印刷する。ホスト4は、PC(Personal Computer)等により構成され、画像形成装置2内のメインCPU10及びAC電源入力オンオフ回路8とLAN(Local Area Network)又はUSB(Universal Serial Bus)等の通信手段により接続されており、画像形成装置2へ印刷等の各種動作を指示する。AC電源入力オンオフ回路8は、交流の商用電源であるAC電源PACに接続されており、該AC電源PACを図2(A)及び図4(C)に示すAC電源入力IACとして画像形成装置2内の低圧電源12へ供給する。なお図4(C)は、図2(A)におけるONの期間(オン状態)を示しており、図2(A)におけるOFFの期間(オフ状態)においてはAC電源入力IACが0[V]の状態となる。またAC電源入力オンオフ回路8は、ホスト4と接続されており、ホスト4の指示により、画像形成装置2内の低圧電源12へのAC電源入力IACの供給をオンオフする。これにより画像形成システム1においては、画像形成装置2へのAC電源入力IACの供給をホスト4が遠隔制御する。
[1. Embodiment]
[1-1. Image formation system configuration]
As shown in FIG. 1, the image forming system 1 includes an image forming device 2, a host 4, and an AC power input on / off circuit 8. The image forming apparatus 2 is, for example, a color electrophotographic printer, and prints a desired color image on paper by an image forming unit (not shown). The host 4 is composed of a PC (Personal Computer) or the like, and is connected to the main CPU 10 and the AC power input on / off circuit 8 in the image forming apparatus 2 by a communication means such as LAN (Local Area Network) or USB (Universal Serial Bus). Instructs the image forming apparatus 2 to perform various operations such as printing. The AC power input on / off circuit 8 is connected to an AC power supply PAC that is an AC commercial power supply, and the AC power supply PAC is used as the AC power supply input IAC shown in FIGS. 2 (A) and 4 (C). It is supplied to the low voltage power supply 12 inside. Note that FIG. 4C shows the ON period (ON state) in FIG. 2A, and the AC power input IAC is 0 [V] in the OFF period (OFF state) in FIG. 2A. It becomes the state of. Further, the AC power input on / off circuit 8 is connected to the host 4, and the supply of the AC power input IAC to the low voltage power supply 12 in the image forming apparatus 2 is turned on / off according to the instruction of the host 4. As a result, in the image forming system 1, the host 4 remotely controls the supply of the AC power input IAC to the image forming apparatus 2.

[1−2.画像形成装置の制御構成]
統轄制御部としてのメインCPU(Central Processing Unit)10は、ROM(Read Only Memory)、RAM(Random Access Memory)、ハードディスクドライブやフラッシュメモリ等でなる記憶部(図示せず)から所定のプログラムを読み出して実行することにより、画像形成装置2を統轄制御する。
[1-2. Control configuration of image forming device]
The main CPU (Central Processing Unit) 10 as a control control unit reads a predetermined program from a storage unit (not shown) consisting of a ROM (Read Only Memory), a RAM (Random Access Memory), a hard disk drive, a flash memory, or the like. By executing the above, the image forming apparatus 2 is controlled and controlled.

電源部としての低圧電源12は、AC電源入力オンオフ回路8から供給されるAC電源入力IACをDC電源(直流電源)へ変換し、画像形成装置2内の各部へ電源を供給する。具体的に低圧電源12は、それぞれメインCPU用電源オンオフ回路20を介しメインCPU10に統轄制御部用電源としてのメインCPU用電源PMを、電源制御CPU14に電源制御CPU用電源PPと図2(B)及び図4(B)に示すACゼロクロス信号SZCとを、リセット回路22に電源制御部用電源としての電源制御CPU用電源PPを供給する。この低圧電源12は、AC電源入力IACが0[V]と交差するタイミング、すなわちゼロクロスのタイミングで、ACゼロクロス信号SZCのパルスを出力する。また低圧電源12は、AC電源入力IACがONの期間(オン状態)にACゼロクロス信号SZCのパルスを出力し、AC電源入力IACがOFFの期間(オフ状態)にはACゼロクロス信号SZCを出力しない。さらに低圧電源12は、画像形成装置2内の定着器(図示せず)にACゼロクロス信号SZCを供給する。定着器は、加熱ローラ及び加圧ローラにより構成されており、メインCPU10の制御に基づき、加熱ローラを加熱すると共に該加熱ローラ及び加圧ローラをそれぞれ所定方向へ回転させることにより、トナー画像が転写された用紙に対して熱及び圧力を加えてトナーを定着させる。このACゼロクロス信号SZCは、定着器内のハロゲンランプに電流を流す際のタイミングを、AC電源入力IACのゼロクロスのタイミングからずらすことにより、AC電源PACのフリッカの発生を防止するために用いられる。 The low-voltage power supply 12 as a power supply unit converts the AC power supply input IAC supplied from the AC power supply input on / off circuit 8 into a DC power supply (DC power supply), and supplies power to each unit in the image forming apparatus 2. Specifically, in the low-voltage power supply 12, the main CPU 10 is connected to the main CPU power supply PM as the power supply for the control unit, and the power supply control CPU 14 is connected to the power supply control CPU power supply PP and FIG. 2 (B). ) And the AC zero cross signal SZC shown in FIG. 4 (B) to supply the power supply PP for the power supply control CPU as the power supply for the power supply control unit to the reset circuit 22. The low voltage power supply 12 outputs a pulse of the AC zero cross signal SZC at the timing when the AC power input IAC intersects with 0 [V], that is, at the timing of zero cross. Further, the low voltage power supply 12 outputs the pulse of the AC zero cross signal SZC during the period when the AC power input IAC is ON (ON state), and does not output the AC zero cross signal SZC during the period when the AC power input IAC is OFF (OFF state). .. Further, the low voltage power supply 12 supplies the AC zero cross signal SZC to the fuser (not shown) in the image forming apparatus 2. The fuser is composed of a heating roller and a pressurizing roller, and the toner image is transferred by heating the heating roller and rotating the heating roller and the pressurizing roller in predetermined directions under the control of the main CPU 10. Heat and pressure are applied to the finished paper to fix the toner. This AC zero-cross signal SZC is used to prevent the occurrence of flicker in the AC power supply PAC by shifting the timing when a current is passed through the halogen lamp in the fuser from the timing of the zero-crossing of the AC power input IAC.

電源制御CPU14は、ACゼロクロス検出部16及び動作モード制御部18を有しており、メインCPU用電源オンオフ回路20を制御することにより、メインCPU10へ供給されているメインCPU用電源PMのオンオフを制御する。この電源制御CPU14は、メインCPU10とシリアルI/F又は専用信号で接続されている。ACゼロクロス検出部16は、低圧電源12から供給されるACゼロクロス信号SZCを監視し、AC電源入力IACのオンオフを検出する。動作モード制御部18は、ACゼロクロス検出部16の検出結果に応じて、電源制御CPU14の動作モードを制御する。この動作モードとは、第1リセット状態としてのソフトウェアリセット状態と、第2リセット状態としてのハードウェアリセット状態と、初期設定動作状態とである。ここで、ソフトウェアリセット状態とは、電源制御CPU14において、ACゼロクロス検出部16によるACゼロクロス信号SZCの監視以外の機能を停止する状態である。またハードウェアリセット状態とは、電源制御CPU14において、ACゼロクロス検出部16によるACゼロクロス信号SZCの監視の機能を含む全ての機能を停止する状態である。また初期設定動作状態とは、電源制御CPU14がソフトウェアリセット状態又はハードウェアリセット状態から復帰する際に、初期設定動作を行う状態である。 The power control CPU 14 has an AC zero cross detection unit 16 and an operation mode control unit 18, and by controlling the power on / off circuit 20 for the main CPU, the power PM for the main CPU supplied to the main CPU 10 is turned on / off. Control. The power supply control CPU 14 is connected to the main CPU 10 by a serial I / F or a dedicated signal. The AC zero-cross detection unit 16 monitors the AC zero-cross signal SZC supplied from the low-voltage power supply 12 and detects the on / off of the AC power input IAC. The operation mode control unit 18 controls the operation mode of the power supply control CPU 14 according to the detection result of the AC zero cross detection unit 16. This operation mode is a software reset state as a first reset state, a hardware reset state as a second reset state, and an initial setting operation state. Here, the software reset state is a state in which the power supply control CPU 14 stops functions other than monitoring the AC zero-cross signal SZC by the AC zero-cross detection unit 16. The hardware reset state is a state in which all functions including the function of monitoring the AC zero-cross signal SZC by the AC zero-cross detection unit 16 are stopped in the power supply control CPU 14. The initial setting operation state is a state in which the power control CPU 14 performs the initial setting operation when returning from the software reset state or the hardware reset state.

メインCPU用電源オンオフ回路20は、電源制御CPU14の指示により、メインCPU10へのメインCPU用電源PMの供給をオンオフする。リセット部としてのリセット回路22は、低圧電源12から供給される電源制御CPU14への電源制御CPU用電源PPを監視し、所定の電圧であるリセット電圧Vrst以下となった場合、電源制御CPU14へ、図2(E)に示すハードウェアリセット信号SHRをONにして出力することにより、電源制御CPU14をハードウェアリセット状態にする。 The main CPU power on / off circuit 20 turns on / off the supply of the main CPU power supply PM to the main CPU 10 according to the instruction of the power supply control CPU 14. The reset circuit 22 as a reset unit monitors the power supply PP for the power supply control CPU to the power supply control CPU 14 supplied from the low voltage power supply 12, and when the reset voltage Vrst or less, which is a predetermined voltage, becomes equal to or lower than the power supply control CPU 14, the power supply control CPU 14 is supplied. By turning on the hardware reset signal SHR shown in FIG. 2E and outputting it, the power supply control CPU 14 is put into the hardware reset state.

[1−3.AC電源入力オンオフ動作処理]
画像形成装置2によるAC電源入力オンオフ動作処理の具体的な処理手順について、図3のフローチャートを用いて説明する。ホスト4からシャットダウン指示を通信手段により受信すると、メインCPU10は、記憶部(図示せず)からAC電源入力オンオフ動作処理プログラムを読み出して実行することによりAC電源入力オンオフ動作処理手順RT1を開始し、ステップSP1へ移る。
[1-3. AC power input on / off operation processing]
A specific processing procedure of the AC power input on / off operation processing by the image forming apparatus 2 will be described with reference to the flowchart of FIG. Upon receiving the shutdown instruction from the host 4 by the communication means, the main CPU 10 starts the AC power input on / off operation processing procedure RT1 by reading and executing the AC power input on / off operation processing program from the storage unit (not shown). Move to step SP1.

ステップSP1においてメインCPU10は、ホスト4から受信したシャットダウン指示に従い、メモリ内容の退避等のシャットダウン処理を行い、シャットダウン処理完了後にステップSP2へ移る。ステップSP2においてメインCPU10は、メインCPU用電源PMのオフを電源制御CPU14へシリアルI/F又は専用信号により指示する。 In step SP1, the main CPU 10 performs shutdown processing such as saving the memory contents according to the shutdown instruction received from the host 4, and moves to step SP2 after the shutdown processing is completed. In step SP2, the main CPU 10 instructs the power control CPU 14 to turn off the power supply PM for the main CPU by a serial I / F or a dedicated signal.

ステップSP3において電源制御CPU14は、メインCPU10の指示に従い、メインCPU10へ供給しているメインCPU用電源PMをメインCPU用電源オンオフ回路20によりオフにし、ステップSP4へ移る。このときメインCPU10は、メインCPU用電源PMがオフになったため動作停止となり、ホスト4との通信を停止する。ホスト4は、画像形成装置2内のメインCPU10との通信が停止したことを検出すると、AC電源入力IACをAC電源入力オンオフ回路8によりオフ状態にする。ステップSP4において電源制御CPU14は、図5に示すAC電源入力オフ状態検出処理手順SRT1(後述する)へ入り、ACゼロクロス信号SZCをACゼロクロス検出部16で検出することにより、AC電源入力IACがオフ状態になったか否かを監視し、ステップSP5へ移りAC電源入力IACがオフ状態になるまで待機する。 In step SP3, the power supply control CPU 14 turns off the main CPU power supply PM supplied to the main CPU 10 by the main CPU power supply on / off circuit 20 according to the instruction of the main CPU 10, and proceeds to step SP4. At this time, the operation of the main CPU 10 is stopped because the power supply PM for the main CPU is turned off, and communication with the host 4 is stopped. When the host 4 detects that the communication with the main CPU 10 in the image forming apparatus 2 has stopped, the host 4 turns the AC power input IAC into an off state by the AC power input on / off circuit 8. In step SP4, the power control CPU 14 enters the AC power input off state detection processing procedure SRT1 (described later) shown in FIG. 5, and detects the AC zero cross signal SZC by the AC zero cross detection unit 16, so that the AC power input IAC is turned off. It monitors whether or not the state has been reached, proceeds to step SP5, and waits until the AC power input IAC is turned off.

ステップSP5において肯定結果が得られると、このことはAC電源入力IACがオフ状態になったことを表し、このとき電源制御CPU14はステップSP6へ移り、ソフトウェアリセット状態へ動作モード制御部18により移行し、ステップSP7へ移る。 When an affirmative result is obtained in step SP5, this means that the AC power input IAC has been turned off. At this time, the power control CPU 14 shifts to step SP6, and the operation mode control unit 18 shifts to the software reset state. , Move to step SP7.

ステップSP7において電源制御CPU14は、電源制御CPU用電源PPの電圧が低圧電源12内の残留電荷の放電により低下することによりリセット回路22からONのハードウェアリセット信号SHRが出力されたか否かを判定する。ここで否定結果が得られると、このことはソフトウェアリセット状態ではあるもののハードウェアリセット状態まではまだ移行しないことを表し、このとき電源制御CPU14はステップSP8へ移る。ステップSP8において電源制御CPU14は、図6に示すAC電源入力オン状態検出処理手順SRT2(後述する)へ入り、ACゼロクロス信号SZCをACゼロクロス検出部16で検出することにより、AC電源入力IACがオン状態になったか否かを監視し、ステップSP9へ移りAC電源入力IACがオン状態になったか否かを判定する。 In step SP7, the power supply control CPU 14 determines whether or not the ON hardware reset signal SHR is output from the reset circuit 22 because the voltage of the power supply PP for the power supply control CPU drops due to the discharge of the residual charge in the low voltage power supply 12. To do. If a negative result is obtained here, this means that although it is in the software reset state, it has not yet transitioned to the hardware reset state, and at this time, the power supply control CPU 14 shifts to step SP8. In step SP8, the power control CPU 14 enters the AC power input on state detection processing procedure SRT2 (described later) shown in FIG. 6, and detects the AC zero cross signal SZC by the AC zero cross detection unit 16, thereby turning on the AC power input IAC. It monitors whether or not the state has been established, and proceeds to step SP9 to determine whether or not the AC power input IAC has been turned on.

ここで否定結果が得られると、このことはハードウェアリセット状態までは移行しておらずソフトウェアリセット状態であり、AC電源入力IACがオフ状態のままであることを表し、このとき電源制御CPU14はステップSP7へ戻る。 If a negative result is obtained here, it means that the hardware reset state has not been reached and the software reset state has occurred, and the AC power input IAC remains in the off state. At this time, the power control CPU 14 has Return to step SP7.

一方ステップSP9において肯定結果が得られると、このことは電源制御CPU用電源PPの電圧が残留電荷の放電により低下して、リセット回路22からONのハードウェアリセット信号SHRが出力される前(すなわちステップSP7において肯定結果を得る前)、すなわち残留電荷により電源制御CPU14がACゼロクロス信号SZCの監視を動作可能な期間中に、ACゼロクロス検出部16により、AC電源入力IACのオン状態を検出したことを表し、このとき電源制御CPU14は、ステップSP12へ移る。ステップSP12において電源制御CPU14は、動作モード制御部18によりソフトウェアリセット状態から初期設定動作状態へ移行し、初期設定動作完了後、ステップSP13へ移る。ステップSP13において電源制御CPU14は、メインCPU用電源PMをメインCPU用電源オンオフ回路20によりオンにし、ステップSP14へ移りAC電源入力オンオフ動作処理手順RT1を終了する。 On the other hand, if an affirmative result is obtained in step SP9, this means that the voltage of the power supply PP for the power supply control CPU drops due to the discharge of the residual charge, and the ON hardware reset signal SHR is output from the reset circuit 22 (that is,). Before obtaining an affirmative result in step SP7), that is, during the period during which the power supply control CPU 14 can operate the monitoring of the AC zero cross signal SZC due to the residual charge, the AC zero cross detection unit 16 detects the ON state of the AC power input IAC. At this time, the power supply control CPU 14 moves to step SP12. In step SP12, the power supply control CPU 14 shifts from the software reset state to the initial setting operation state by the operation mode control unit 18, and moves to step SP13 after the initial setting operation is completed. In step SP13, the power supply control CPU 14 turns on the power supply PM for the main CPU by the power supply on / off circuit 20 for the main CPU, moves to step SP14, and ends the AC power input on / off operation processing procedure RT1.

一方ステップSP7において肯定結果が得られると、このことはソフトウェアリセット状態からさらにハードウェアリセット状態まで移行することを表し、このとき電源制御CPU14はステップSP10へ移り、ハードウェアリセット状態へ動作モード制御部18により移行し、ステップSP11へ移る。 On the other hand, if an affirmative result is obtained in step SP7, this means that the software reset state is further shifted to the hardware reset state. At this time, the power supply control CPU 14 moves to step SP10 and shifts to the hardware reset state. The process proceeds according to 18, and the process proceeds to step SP11.

ステップSP11において電源制御CPU14は、AC電源入力IACがオン状態になり、電源制御CPU用電源PPの電圧が上昇することにより、リセット回路22からOFFのハードウェアリセット信号SHRが出力され、ハードウェアリセットが解除されたか否かを待ち受ける。ここで肯定結果が得られると、このことはハードウェアリセットが解除されたことを表し、このとき電源制御CPU14はステップSP12へ移り、動作モード制御部18によりハードウェアリセット状態から初期設定動作状態へ移行し、初期設定動作完了後、ステップSP13へ移り、メインCPU用電源PMをメインCPU用電源オンオフ回路20によりオンにし、ステップSP14へ移りAC電源入力オンオフ動作処理手順RT1を終了する。 In step SP11, the power control CPU 14 outputs the OFF hardware reset signal SHR from the reset circuit 22 as the AC power input IAC is turned on and the voltage of the power supply PP for the power control CPU rises, resulting in a hardware reset. Waits for whether or not is released. If an affirmative result is obtained here, this means that the hardware reset has been released. At this time, the power control CPU 14 moves to step SP12, and the operation mode control unit 18 shifts from the hardware reset state to the initial setting operation state. After the initial setting operation is completed, the process proceeds to step SP13, the main CPU power supply PM is turned on by the main CPU power supply on / off circuit 20, and the process proceeds to step SP14 to end the AC power input on / off operation processing procedure RT1.

このように電源制御CPU14は、ハードウェアリセット状態へ移行する前の段階で、AC電源入力IACのオフ状態を検出しソフトウェアリセット状態へ移行するようにした。また電源制御CPU14は、AC電源入力IACのオフ状態を検出しソフトウェアリセット状態へ移行した後にハードウェアリセット状態へ移行する前の段階で、AC電源入力IACのオン状態を検出した場合、ハードウェアリセット状態へは移行せずに、ソフトウェアリセット状態から初期設定動作状態へ移行するようにした。 In this way, the power control CPU 14 detects the off state of the AC power input IAC and shifts to the software reset state before shifting to the hardware reset state. Further, when the power control CPU 14 detects the off state of the AC power input IAC, shifts to the software reset state, and then detects the on state of the AC power input IAC before shifting to the hardware reset state, the hardware reset Changed to shift from the software reset state to the default operation state without shifting to the state.

[1−4.AC電源入力オンオフ動作処理のタイミングチャート]
次に、画像形成装置2(図1)においてAC電源入力オンオフ動作処理を行う場合における、比較例の画像形成装置と本実施の形態による画像形成装置2との動作について、図2のタイミングチャートを参照しながら説明する。ここで比較例の画像形成装置は、本実施の形態の画像形成装置2と比較して、電源制御CPU14においてACゼロクロス検出部16を有しておらず、ハードウェアリセット状態へは移行するもののソフトウェアリセット状態へは移行しない。
[1-4. AC power input on / off operation processing timing chart]
Next, the timing chart of FIG. 2 shows the operation of the image forming apparatus of the comparative example and the image forming apparatus 2 according to the present embodiment when the AC power input on / off operation processing is performed in the image forming apparatus 2 (FIG. 1). It will be explained with reference to it. Here, the image forming apparatus of the comparative example does not have the AC zero cross detection unit 16 in the power supply control CPU 14 as compared with the image forming apparatus 2 of the present embodiment, and the software shifts to the hardware reset state. It does not shift to the reset state.

比較例の画像形成装置は、図2(A)に示すように時点t1においてAC電源入力IACがオン状態からオフ状態になると、図2(D)に示すように電源制御CPU用電源PPの電圧が、残留電荷の放電に伴って低下していく。電源制御CPU用電源PPの電圧がリセット電圧Vrstまで低下すると、図2(D)に一点鎖線で示すように時点t3において画像形成装置2は、図2(E)に示すようにリセット回路22から電源制御CPU14へONのハードウェアリセット信号SHRを出力させる。 In the image forming apparatus of the comparative example, when the AC power input IAC is changed from the on state to the off state at the time point t1 as shown in FIG. 2 (A), the voltage of the power supply PP for the power supply control CPU is shown in FIG. 2 (D). However, it decreases with the discharge of the residual charge. When the voltage of the power supply PP for the power supply control CPU drops to the reset voltage Vrst, the image forming apparatus 2 starts from the reset circuit 22 as shown in FIG. 2 (E) at the time point t3 as shown by the alternate long and short dash line in FIG. 2 (D). The ON hardware reset signal SHR is output to the power control CPU 14.

その後、時点t4において図2(A)に一点鎖線で示すようにAC電源入力IACがオフ状態からオン状態になると、電源制御CPU用電源PPの電圧が上昇していく。電源制御CPU用電源PPの電圧がリセット電圧Vrstまで上昇すると、図2(D)に一点鎖線で示すように時点t5において画像形成装置2は、リセット回路22から電源制御CPU14へOFFのハードウェアリセット信号SHRを出力させることにより、ハードウェアリセットを解除する。 After that, when the AC power input IAC changes from the off state to the on state as shown by the alternate long and short dash line in FIG. 2A at the time point t4, the voltage of the power supply PP for the power supply control CPU increases. When the voltage of the power supply PP for the power supply control CPU rises to the reset voltage Vrst, the image forming apparatus 2 performs a hardware reset of OFF from the reset circuit 22 to the power supply control CPU 14 at the time point t5 as shown by the alternate long and short dash line in FIG. 2 (D). The hardware reset is released by outputting the signal SHR.

AC電源入力IACが時点t1においてオフ状態になった後から、電源制御CPU用電源PPの電圧がリセット電圧Vrstまで低下する前まで、すなわち残留電荷により電源制御CPU14が動作可能な期間中に、時点t2においてAC電源入力IACが図2(A)に示すようにオン状態になると、図2(D)に実線で示すように電源制御CPU用電源PPは、定格電圧まで上昇し始めるため、リセット電圧Vrstまで低下しないこととなる。このためリセット回路22からONのハードウェアリセット信号SHRが出力されず、電源制御CPU14は、初期設定動作状態へ移行できず、メインCPU用電源PMをオンにすることができない。 After the AC power input IAC is turned off at the time point t1, before the voltage of the power supply PP for the power supply control CPU drops to the reset voltage Vrst, that is, during the period when the power supply control CPU 14 can operate due to the residual charge, the time point. When the AC power input IAC is turned on as shown in FIG. 2 (A) at t2, the power supply PP for the power control CPU starts to rise to the rated voltage as shown by the solid line in FIG. 2 (D), and thus the reset voltage. It will not drop to Vrst. Therefore, the ON hardware reset signal SHR is not output from the reset circuit 22, the power control CPU 14 cannot shift to the initial setting operation state, and the main CPU power supply PM cannot be turned on.

このように比較例の画像形成装置は、AC電源入力IACがオン状態からオフ状態へ変化した後、再度AC電源入力IACをオン状態にするには、残留電荷の放電により電源制御CPU用電源PPの電圧がリセット電圧Vrstまで低下し、ONのハードウェアリセット信号SHRが出力されるまで、時点t1から時点t3までの待ち時間Twtが必要となってしまう。このように比較例の画像形成装置においては時点t1から時点t3までの間が、電源制御CPU14が動作可能な時間となり、時点t3から時点t5までの間がハードウェアリセット状態の時間となる。 In this way, in the image forming apparatus of the comparative example, in order to turn on the AC power input IAC again after the AC power input IAC changes from the on state to the off state, the power supply PP for the power supply control CPU is discharged by discharging the residual charge. The waiting time Twt from the time point t1 to the time point t3 is required until the voltage of the above drops to the reset voltage Vrst and the ON hardware reset signal SHR is output. As described above, in the image forming apparatus of the comparative example, the time from the time point t1 to the time point t3 is the time during which the power supply control CPU 14 can operate, and the time from the time point t3 to the time point t5 is the time in the hardware reset state.

これに対し画像形成装置2は、図2(A)に示すように時点t1においてAC電源入力IACがオン状態からオフ状態になると、図2(B)に示すように低圧電源12からACゼロクロス信号SZCを出力しなくなることにより、ACゼロクロス検出部16によりAC電源入力IACのオフ状態を検出する。画像形成装置2は、AC電源入力IACのオフ状態を検出すると、電源制御CPU14において図2(C)に示すソフトウェアリセットモードMSRをオンにすることにより、電源制御CPU14をソフトウェアリセット状態へ移行させると共に、ACゼロクロス検出部16によるAC電源入力IACのオンオフの監視を継続して行なう。 On the other hand, in the image forming apparatus 2, when the AC power input IAC changes from the on state to the off state at the time point t1 as shown in FIG. 2 (A), the AC zero cross signal is transmitted from the low voltage power supply 12 as shown in FIG. 2 (B). By stopping the output of SZC, the AC zero cross detection unit 16 detects the off state of the AC power input IAC. When the image forming apparatus 2 detects the off state of the AC power input IAC, the power control CPU 14 shifts the power control CPU 14 to the software reset state by turning on the software reset mode MSR shown in FIG. 2 (C). , The AC zero cross detection unit 16 continuously monitors the on / off of the AC power input IAC.

その後時点t2において図2(A)に示すようにAC電源入力IACがオフ状態からオン状態になると、画像形成装置2は、図2(B)に示すように低圧電源12からACゼロクロス信号SZCを出力することにより、ACゼロクロス検出部16によりAC電源入力IACのオン状態を検出する。画像形成装置2は、AC電源入力IACのオン状態を検出すると、電源制御CPU14において図2(C)に示すソフトウェアリセットモードMSRをオフにすることにより、電源制御CPU14のソフトウェアリセット状態を解除し、初期設定動作状態へ移行させる。このように画像形成装置2においては時点t1から時点t2までの間が、ソフトウェアリセット状態の時間となる。 After that, when the AC power input IAC changes from the off state to the on state as shown in FIG. 2 (A) at the time point t2, the image forming apparatus 2 outputs the AC zero cross signal SZC from the low voltage power supply 12 as shown in FIG. 2 (B). By outputting, the AC zero cross detection unit 16 detects the ON state of the AC power input IAC. When the image forming apparatus 2 detects the ON state of the AC power input IAC, the image forming apparatus 2 releases the software reset state of the power control CPU 14 by turning off the software reset mode MSR shown in FIG. 2C in the power control CPU 14. Shift to the default operating state. As described above, in the image forming apparatus 2, the period from the time point t1 to the time point t2 is the time of the software reset state.

このように画像形成装置2は、AC電源入力IACがオフ状態になってから電源制御CPU用電源PPの電圧がリセット電圧Vrstに低下するまでの時間に関係なく、AC電源入力IACがオフ状態になりACゼロクロス信号SZCがオフになると、すぐに電源制御CPU14がソフトウェアリセット状態となるため、AC電源入力IACのオフ状態(時点t1)から、AC電源入力IACのオン状態(時点t2)までの待ち時間を大幅に削減できる。 In this way, in the image forming apparatus 2, the AC power input IAC is turned off regardless of the time from when the AC power input IAC is turned off until the voltage of the power supply PP for the power control CPU drops to the reset voltage Vrst. As soon as the AC zero cross signal SZC is turned off, the power control CPU 14 is in the software reset state, so that the wait from the AC power input IAC off state (time point t1) to the AC power input IAC on state (time point t2) is reached. You can save a lot of time.

[1−5.AC電源入力オフ状態検出処理]
次に、画像形成装置2によるAC電源入力オフ状態検出処理の具体的な処理手順について、図5に示すAC電源入力オフ状態検出処理手順SRT1のフローチャートを用いて説明する。AC電源入力オンオフ動作処理手順RT1(図3)のステップSP4において電源制御CPU14はAC電源入力オフ状態検出処理手順SRT1を開始し、ステップSP21へ移る。ステップSP21において電源制御CPU14は、検出したACゼロクロス信号SZCのパルス数を示すACゼロクロスカウンタNをACゼロクロス検出部16により0にクリアし(N=0)、ステップSP22へ移る。ステップSP22において電源制御CPU14は、ACゼロクロス信号SZCのパルス数を検出する期間である時間T毎に割り込むタイマTMを図4に示す時点t10においてACゼロクロス検出部16によりスタートさせ、ステップSP23へ移る。本実施の形態においては、例えばタイマTMが100[ms]に、後述するカウンタ閾値N1が9に設定されている。
[1-5. AC power input off state detection process]
Next, a specific processing procedure of the AC power input off state detection process by the image forming apparatus 2 will be described with reference to the flowchart of the AC power input off state detection process procedure SRT1 shown in FIG. In step SP4 of the AC power input on / off operation processing procedure RT1 (FIG. 3), the power control CPU 14 starts the AC power input off state detection processing procedure SRT1 and proceeds to step SP21. In step SP21, the power supply control CPU 14 clears the AC zero cross counter N indicating the number of pulses of the detected AC zero cross signal SZC to 0 by the AC zero cross detection unit 16 (N = 0), and proceeds to step SP22. In step SP22, the power supply control CPU 14 starts the timer TM that interrupts every time T, which is the period for detecting the number of pulses of the AC zero cross signal SZC, by the AC zero cross detection unit 16 at the time point t10 shown in FIG. 4, and proceeds to step SP23. In the present embodiment, for example, the timer TM is set to 100 [ms], and the counter threshold value N1 described later is set to 9.

ステップSP23において電源制御CPU14は、図4(A)に示すタイマTMの割り込みであるタイマ割り込みINTが発生したか否かをACゼロクロス検出部16により判定する。ここで否定結果が得られると、このことはタイマTMの割り込みが未だ発生していないことを表し、このとき電源制御CPU14はステップSP24へ移る。ステップSP24において電源制御CPU14は、図4(B)に示すACゼロクロス信号SZCのパルスをACゼロクロス検出部16により検出したか否かを判定する。ここで否定結果が得られると、このとき電源制御CPU14はステップSP23へ戻り、タイマTMの割り込みが発生したか否かを再び判定し、否定結果が得られると、ステップSP24へ移る。ステップSP24において肯定結果が得られると、このことはACゼロクロス信号SZCのパルスを検出したことを表し、電源制御CPU14はステップSP25へ移り、ACゼロクロスカウンタNの値を1だけ増加させ(N=N+1)、ステップSP23へ戻る。このように電源制御CPU14は、ステップSP23、SP24及びSP25を繰り返し実行することにより、タイマTMをスタートさせてから次にタイマTMの割り込みが発生するまで、ACゼロクロス信号SZCのパルス数を計測する。これにより電源制御CPU14は、図4(C)に示すように、タイマTMがスタートしてからAC電源入力IACのゼロクロスが発生する度にACゼロクロスカウンタNの値を1ずつカウントアップしていき、次にタイマTMの割り込みが発生するまで、ACゼロクロスカウンタNの値がkまでカウントアップさせることにより、時間Tの間に、k個のACゼロクロス信号SZCのパルスを計測する。 In step SP23, the power supply control CPU 14 determines whether or not the timer interrupt INT, which is an interrupt of the timer TM shown in FIG. 4A, has occurred by the AC zero cross detection unit 16. If a negative result is obtained here, this means that the timer TM interrupt has not yet occurred, and at this time, the power supply control CPU 14 moves to step SP24. In step SP24, the power supply control CPU 14 determines whether or not the pulse of the AC zero-cross signal SZC shown in FIG. 4B is detected by the AC zero-cross detection unit 16. If a negative result is obtained here, the power supply control CPU 14 returns to step SP23, determines again whether or not an interrupt of the timer TM has occurred, and if a negative result is obtained, the process proceeds to step SP24. When an affirmative result is obtained in step SP24, this indicates that the pulse of the AC zero cross signal SZC has been detected, and the power supply control CPU 14 moves to step SP25 and increases the value of the AC zero cross counter N by 1 (N = N + 1). ), Return to step SP23. In this way, the power supply control CPU 14 repeatedly executes steps SP23, SP24, and SP25 to measure the number of pulses of the AC zero cross signal SZC from the start of the timer TM to the next interrupt of the timer TM. As a result, as shown in FIG. 4C, the power supply control CPU 14 counts up the value of the AC zero cross counter N by 1 each time a zero cross of the AC power input IAC occurs after the timer TM starts. Next, by counting up the value of the AC zero cross counter N to k until an interrupt of the timer TM occurs, the pulses of k AC zero cross signals SZC are measured during the time T.

一方ステップSP23において肯定結果が得られると、このことはタイマTMの割り込みが発生し、ACゼロクロス信号SZCのパルス数の計測期間が終了したことを表し、このとき電源制御CPU14はステップSP26へ移る。ステップSP26において電源制御CPU14は、ACゼロクロスカウンタNと、予め設定されたカウンタ閾値N1とを比較し、ACゼロクロスカウンタNがカウンタ閾値N1よりも小さい(N<N1)か否かを判定する。ここで否定結果が得られると、このことはACゼロクロスカウンタNがカウンタ閾値N1以上であるためAC電源入力IACがオン状態のままであることを表し、このとき電源制御CPU14はステップSP28へ移りAC電源入力オフ状態検出処理手順SRT1を終了し、AC電源入力オンオフ動作処理手順RT1(図3)のステップSP5へ移り、ステップSP5において否定結果を得てAC電源入力オフ状態検出処理手順SRT1のステップSP21へ移り、ACゼロクロスカウンタNをACゼロクロス検出部16により0にクリアし、上述した処理を繰り返す。 On the other hand, if an affirmative result is obtained in step SP23, this means that an interrupt of the timer TM has occurred and the measurement period of the number of pulses of the AC zero cross signal SZC has ended. At this time, the power supply control CPU 14 moves to step SP26. In step SP26, the power supply control CPU 14 compares the AC zero cross counter N with the preset counter threshold value N1 and determines whether or not the AC zero cross counter N is smaller than the counter threshold value N1 (N <N1). If a negative result is obtained here, this means that the AC power input IAC remains on because the AC zero cross counter N is equal to or higher than the counter threshold N1. At this time, the power control CPU 14 moves to step SP28 and AC. Power input off state detection processing procedure SRT1 is terminated, and the process proceeds to step SP5 of AC power input on / off operation processing procedure RT1 (FIG. 3), a negative result is obtained in step SP5, and step SP21 of AC power input off state detection processing procedure SRT1. The AC zero cross counter N is cleared to 0 by the AC zero cross detection unit 16, and the above-described processing is repeated.

一方ステップSP26において肯定結果が得られると、このことはACゼロクロスカウンタNがカウンタ閾値N1未満であるためAC電源入力IACがオフ状態になったことを表し、このとき電源制御CPU14はステップSP27へ移る。ステップSP27において電源制御CPU14は、AC電源入力IACがオフ状態になったことを検出し、ステップSP28へ移りAC電源入力オフ状態検出処理手順SRT1を終了し、AC電源入力オンオフ動作処理手順RT1(図3)のステップSP5へ移り、ステップSP5において肯定結果を得てステップSP6へ移る。 On the other hand, if an affirmative result is obtained in step SP26, this means that the AC power input IAC is turned off because the AC zero cross counter N is less than the counter threshold value N1, and at this time, the power control CPU 14 moves to step SP27. .. In step SP27, the power control CPU 14 detects that the AC power input IAC has been turned off, proceeds to step SP28, ends the AC power input off state detection processing procedure SRT1, and ends the AC power input on / off operation processing procedure RT1 (FIG. FIG. The process proceeds to step SP5 of 3), and after obtaining a positive result in step SP5, the process proceeds to step SP6.

[1−6.AC電源入力オン状態検出処理]
次に、画像形成装置2によるAC電源入力オン状態検出処理の具体的な処理手順について、図5と対応するステップに同一符号を付した図6に示すAC電源入力オン状態検出処理手順SRT2のフローチャートを用いて説明する。AC電源入力オン状態検出処理手順SRT2はAC電源入力オフ状態検出処理手順SRT1と比較して、ステップSP26及びSP27に代えてステップSP126及びSP127が設けられている。電源制御CPU14は、ステップSP21〜SP25においてAC電源入力オフ状態検出処理手順SRT1(図5)と同様の処理を行い、ステップSP126へ移る。
[1-6. AC power input on state detection process]
Next, regarding the specific processing procedure of the AC power input on state detection process by the image forming apparatus 2, the flowchart of the AC power input on state detection process procedure SRT2 shown in FIG. 6 in which the steps corresponding to those in FIG. 5 are designated by the same reference numerals. Will be described using. The AC power input on state detection processing procedure SRT2 is provided with steps SP126 and SP127 in place of steps SP26 and SP27 as compared with the AC power input off state detection processing procedure SRT1. The power control CPU 14 performs the same processing as the AC power input off state detection processing procedure SRT1 (FIG. 5) in steps SP21 to SP25, and proceeds to step SP126.

ステップSP126において電源制御CPU14は、ACゼロクロスカウンタNとカウンタ閾値N1とを比較し、ACゼロクロスカウンタNがカウンタ閾値N1以上(N≧N1)か否かを判定する。ここで否定結果が得られると、このことはACゼロクロスカウンタNがカウンタ閾値N1未満であるためAC電源入力IACがオフ状態のままであることを表し、このとき電源制御CPU14はステップSP28へ移りAC電源入力オン状態検出処理手順SRT2を終了し、AC電源入力オンオフ動作処理手順RT1(図3)のステップSP9へ移り、ステップSP9において否定結果を得てステップSP7へ移る。ステップSP7において否定結果が得られると電源制御CPU14はAC電源入力オン状態検出処理手順SRT2のステップSP21へ移り、ACゼロクロスカウンタNをACゼロクロス検出部16により0にクリアし、上述した処理を繰り返す。 In step SP126, the power supply control CPU 14 compares the AC zero cross counter N with the counter threshold value N1 and determines whether or not the AC zero cross counter N is equal to or greater than the counter threshold value N1 (N ≧ N1). If a negative result is obtained here, this means that the AC power input IAC remains in the off state because the AC zero cross counter N is less than the counter threshold value N1, and at this time, the power control CPU 14 moves to step SP28 and AC. The power input on state detection processing procedure SRT2 is terminated, the process proceeds to step SP9 of the AC power input on / off operation processing procedure RT1 (FIG. 3), a negative result is obtained in step SP9, and the process proceeds to step SP7. When a negative result is obtained in step SP7, the power control CPU 14 moves to step SP21 of the AC power input on state detection processing procedure SRT2, clears the AC zero cross counter N to 0 by the AC zero cross detection unit 16, and repeats the above-described processing.

一方ステップSP126において肯定結果が得られると、このことはACゼロクロスカウンタNがカウンタ閾値N1以上であるためAC電源入力IACがオン状態になったことを表し、このとき電源制御CPU14はステップSP127へ移る。ステップSP127において電源制御CPU14は、AC電源入力IACがオン状態になったことを検出し、ステップSP28へ移りAC電源入力オン状態検出処理手順SRT2を終了し、AC電源入力オンオフ動作処理手順RT1(図3)のステップSP9へ移り、ステップSP9において肯定結果を得てステップSP10へ移る。 On the other hand, if an affirmative result is obtained in step SP126, this means that the AC power input IAC is turned on because the AC zero cross counter N is equal to or higher than the counter threshold value N1, and at this time, the power control CPU 14 moves to step SP127. .. In step SP127, the power control CPU 14 detects that the AC power input IAC has been turned on, proceeds to step SP28, ends the AC power input on state detection processing procedure SRT2, and ends the AC power input on / off operation processing procedure RT1 (FIG. The process proceeds to step SP9 of 3), and after obtaining a positive result in step SP9, the process proceeds to step SP10.

[1−7.効果等]
以上の構成において画像形成装置2は、電源制御CPU14のACゼロクロス検出部16により、低圧電源12から供給されるACゼロクロス信号SZCを監視し、AC電源入力IACのオンオフを検出するようにした。また画像形成装置2は、AC電源入力IACのオン状態からオフ状態への変化を検出した場合は、電源制御CPU14をソフトウェアリセット状態に移行させ、その後、ハードウェアリセット状態になる前にAC電源入力IACのオフ状態からオン状態への変化を検出した場合は、電源制御CPU14を初期設定動作状態へ移行させるようにした。
[1-7. Effect, etc.]
In the above configuration, the image forming apparatus 2 monitors the AC zero-cross signal SZC supplied from the low-voltage power supply 12 by the AC zero-cross detection unit 16 of the power supply control CPU 14 and detects the on / off of the AC power input IAC. When the image forming apparatus 2 detects a change in the AC power input IAC from the on state to the off state, the image forming apparatus 2 shifts the power control CPU 14 to the software reset state, and then shifts the AC power input to the hardware reset state. When a change from the off state to the on state of the IAC is detected, the power control CPU 14 is shifted to the initial setting operation state.

このため画像形成装置2は、比較例の画像形成装置のように電源制御CPU用電源PPの電圧がリセット電圧Vrstに徐々に低下するまで待機することなく、AC電源入力IACがオフ状態になりACゼロクロス信号SZCがオフになると、すぐに電源制御CPU14をソフトウェアリセット状態にすることができる。これにより画像形成装置2は、AC電源入力IACのオフ状態から、AC電源入力IACのオン状態までの待ち時間を大幅に削減できる。 Therefore, the image forming apparatus 2 does not wait until the voltage of the power supply PP for the power supply control CPU gradually drops to the reset voltage Vrst as in the image forming apparatus of the comparative example, and the AC power input IAC is turned off and the AC is AC. As soon as the zero-cross signal SZC is turned off, the power control CPU 14 can be put into the software reset state. As a result, the image forming apparatus 2 can significantly reduce the waiting time from the off state of the AC power input IAC to the on state of the AC power input IAC.

このように画像形成装置2は、低圧電源12の残留電荷が放電され電源制御CPU用電源PPの電圧が低下するまで待機することなく、AC電源入力IACがオフ状態になってから極めて短い時間で、電源制御CPU14を初期化可能な状態にすることができる。このため画像形成装置2は、AC電源入力IACがオフ状態になってからすぐにオン状態になり、ハードウェアリセット状態にならなかったとしても、ソフトウェアリセット状態へ移行することにより、確実に電源制御CPU14を初期化できる。 In this way, the image forming apparatus 2 does not wait until the residual charge of the low-voltage power supply 12 is discharged and the voltage of the power supply PP for the power supply control CPU drops, and it takes an extremely short time after the AC power input IAC is turned off. , The power supply control CPU 14 can be put into a state in which it can be initialized. Therefore, the image forming apparatus 2 is turned on immediately after the AC power input IAC is turned off, and even if the hardware reset state is not reached, the power is reliably controlled by shifting to the software reset state. The CPU 14 can be initialized.

また画像形成装置2は、ホスト4からシャットダウン指示を受信すると、まずメインCPU10へのメインCPU用電源PMを電源制御CPU14の制御によりオフにした後に、AC電源入力IACがオフ状態になると、電源制御CPU14をソフトウェアリセット状態へ移行させると共に、その後、AC電源入力IACがオン状態になると、メインCPU用電源PMをオンにする前に、電源制御CPU14を初期設定動作状態へ移行させ、その後、メインCPU用電源PMを電源制御CPU14の制御によりオンにするようにした。これにより画像形成装置2は、ホスト4からシャットダウン指示を受信した場合に、必ずメインCPU10よりも電源制御CPU14の方を後のタイミングで動作を停止させることができ、電源制御CPU14により画像形成装置2全体の電源を制御できる。 When the image forming apparatus 2 receives a shutdown instruction from the host 4, the image forming apparatus 2 first turns off the power supply PM for the main CPU to the main CPU 10 under the control of the power supply control CPU 14, and then turns off the power supply when the AC power input IAC is turned off. When the CPU 14 shifts to the software reset state and then the AC power input IAC is turned on, the power control CPU 14 shifts to the initial setting operation state before turning on the power supply PM for the main CPU, and then the main CPU. The power supply PM is turned on by the control of the power supply control CPU 14. As a result, when the image forming apparatus 2 receives the shutdown instruction from the host 4, the power supply control CPU 14 can always stop the operation at a later timing than the main CPU 10, and the image forming apparatus 2 can be stopped by the power supply control CPU 14. You can control the entire power supply.

ここで、リセット電圧Vrstを本実施の形態よりも高く設定することにより、電源制御CPU用電源PPの電圧の低下を早く検出することも考えられる。しかしながらその場合、電源制御CPU用電源PPが僅かに低下しただけでハードウェアリセット状態となってしまい、画像形成装置2が動作すべきときでも不意に動作しなくなってしまい使い勝手が悪くなってしまう可能性がある。 Here, by setting the reset voltage Vrst higher than that of the present embodiment, it is conceivable to detect a decrease in the voltage of the power supply PP for the power supply control CPU earlier. However, in that case, even if the power supply PP for the power supply control CPU is slightly lowered, the hardware is reset, and even when the image forming apparatus 2 should operate, it may not operate unexpectedly, resulting in poor usability. There is sex.

これに対し画像形成装置2は、ACゼロクロスカウンタNがカウンタ閾値N1よりも小さい場合、ソフトウェアリセット状態になるようにした。このため画像形成装置2は、タイマTM及びカウンタ閾値N1を適切に設定することにより、電源制御CPU用電源PPの電圧の低下に関係なくソフトウェアリセット状態となることができる。 On the other hand, the image forming apparatus 2 is set to the software reset state when the AC zero cross counter N is smaller than the counter threshold value N1. Therefore, the image forming apparatus 2 can be put into the software reset state regardless of the voltage drop of the power supply PP for the power supply control CPU by appropriately setting the timer TM and the counter threshold value N1.

また画像形成装置2は、画像形成装置2内の定着器において元々使用されていたACゼロクロス信号SZCを、電源制御CPU14のACゼロクロス検出部16でも流用するようにした。このため画像形成装置2は、新たに信号を生成することなく、画像形成装置2内で従来から利用されていたACゼロクロス信号SZCを流用できる。 Further, the image forming apparatus 2 also uses the AC zero cross signal SZC originally used in the fuser in the image forming apparatus 2 in the AC zero cross detecting unit 16 of the power supply control CPU 14. Therefore, the image forming apparatus 2 can divert the AC zero cross signal SZC conventionally used in the image forming apparatus 2 without generating a new signal.

以上の構成によれば画像形成装置2は、交流電源である商用電源の周期的な変化に基づきAC電源入力IACを監視するACゼロクロス検出部16と、ACゼロクロス検出部16がAC電源入力IACのオン状態からオフ状態への変化を検出した場合は、AC電源入力IACを監視する以外の機能を停止するソフトウェアリセット状態へ移行し、その後、AC電源入力IACのオフ状態からオン状態への変化を検出した場合は、ソフトウェアリセット状態から初期設定動作状態へ移行する動作モード制御部18とを有する電源制御CPU14を設けるようにした。これにより画像形成装置2は、低圧電源12の残留電荷が放電され電源制御CPU用電源PPの電圧が低下するまで待機することなく、AC電源入力IACがオフ状態になってから極めて短い時間で電源制御CPU14を初期化可能な状態にすることができる。 According to the above configuration, in the image forming apparatus 2, the AC zero cross detection unit 16 that monitors the AC power input IAC based on the periodic change of the commercial power supply that is the AC power supply, and the AC zero cross detection unit 16 are the AC power input IAC. When a change from the on state to the off state is detected, the state shifts to the software reset state in which the functions other than monitoring the AC power input IAC are stopped, and then the change from the off state to the on state of the AC power input IAC is performed. When it is detected, a power control CPU 14 having an operation mode control unit 18 that shifts from the software reset state to the initial setting operation state is provided. As a result, the image forming apparatus 2 does not wait until the residual charge of the low-voltage power supply 12 is discharged and the voltage of the power supply PP for the power supply control CPU drops, and the power supply is performed in an extremely short time after the AC power input IAC is turned off. The control CPU 14 can be put into a state in which it can be initialized.

[2.他の実施の形態]
なお上述した実施の形態においては、AC電源入力IACのゼロクロスのタイミング毎に低圧電源12から出力されるACゼロクロス信号SZCに基づき電源制御CPU14がAC電源入力IACのオン状態とオフ状態とを検出する場合について述べた。本発明はこれに限らず、電源制御CPU14は、例えば、AC電源入力IACの波形の、正の最大値のタイミング、負の最大値のタイミング、負から正へ変化する際に0[V]と交差する立ち上がりのタイミングや、正から負へ変化する際に0[V]と交差する立ち下がりのタイミング等の種々のタイミングを検出したことを示す信号に基づきAC電源入力IACのオン状態とオフ状態とを検出しても良い。要は画像形成装置2は、所定時間内におけるAC電源PACの周期的な変化の回数が所定の閾値未満であった場合、AC電源入力IACがオン状態からオフ状態へ変化したと検出し、AC電源PACの周期的な変化の回数が所定の閾値以上であった場合、AC電源入力IACがオフ状態からオン状態へ変化したと検出すれば良い。
[2. Other embodiments]
In the above-described embodiment, the power supply control CPU 14 detects the on state and the off state of the AC power input IAC based on the AC zero cross signal SZC output from the low voltage power supply 12 at each zero cross timing of the AC power input IAC. The case was mentioned. The present invention is not limited to this, and the power supply control CPU 14 sets, for example, the timing of the maximum positive value, the timing of the maximum negative value, and 0 [V] when changing from negative to positive in the waveform of the AC power input IAC. The AC power input IAC is on and off based on signals indicating that various timings such as the timing of rising edges that intersect and the timing of falling edges that intersect 0 [V] when changing from positive to negative have been detected. And may be detected. In short, the image forming apparatus 2 detects that the AC power input IAC has changed from the on state to the off state when the number of periodic changes of the AC power supply PAC within a predetermined time is less than a predetermined threshold value, and AC. When the number of periodic changes in the power supply PAC is equal to or greater than a predetermined threshold value, it may be detected that the AC power input IAC has changed from the off state to the on state.

また上述した実施の形態においては、AC電源入力オフ状態検出処理手順SRT1におけるタイマTMを100[ms]に、カウンタ閾値N1を9に設定する場合について述べた。本発明はこれに限らず、タイマTM及びカウンタ閾値N1を他の種々の値としても良い。AC電源入力オン状態検出処理手順SRT2においても同様である。ここで、タイマTMを短くしカウンタ閾値N1を小さくするほど、画像形成装置2はAC電源入力IACのオン状態とオフ状態とを早く検出できる。しかしながらその場合、瞬時停電が例えば20[ms]等の極短い時間の間だけ発生したとしても電源制御CPU14がソフトウェアリセット状態になってしまうため、例えば瞬時停電の規格を通らなくなってしまう。このため画像形成装置2においては、瞬時停電の規格を満たす程度にはタイマTM及びカウンタ閾値N1を設定することが好ましい。 Further, in the above-described embodiment, the case where the timer TM in the AC power input off state detection processing procedure SRT1 is set to 100 [ms] and the counter threshold value N1 is set to 9 has been described. The present invention is not limited to this, and the timer TM and the counter threshold value N1 may be set to various other values. The same applies to the AC power input on state detection processing procedure SRT2. Here, the shorter the timer TM and the smaller the counter threshold value N1, the faster the image forming apparatus 2 can detect the on state and the off state of the AC power input IAC. However, in that case, even if the instantaneous power failure occurs only for a very short time such as 20 [ms], the power supply control CPU 14 is in the software reset state, so that the standard of the instantaneous power failure is not passed, for example. Therefore, in the image forming apparatus 2, it is preferable to set the timer TM and the counter threshold value N1 to the extent that the standard of instantaneous power failure is satisfied.

さらに上述した実施の形態においては、ホスト4がAC電源入力オンオフ回路8を制御することによりAC電源入力IACの供給を遠隔制御される画像形成装置2に本発明を適用する場合について述べた。本発明はこれに限らず、AC電源入力オンオフ回路8が存在せずにAC電源PACに直接接続された画像形成装置に本発明を適用しても良い。 Further, in the above-described embodiment, the case where the present invention is applied to the image forming apparatus 2 in which the supply of the AC power input IAC is remotely controlled by the host 4 controlling the AC power input on / off circuit 8 has been described. The present invention is not limited to this, and the present invention may be applied to an image forming apparatus directly connected to the AC power supply PAC without the existence of the AC power input on / off circuit 8.

さらに上述した実施の形態においては、用紙に画像を形成する画像形成装置2に本発明を適用する場合について述べた。本発明はこれに限らず、装置内部へ供給されるAC電源のオンオフを制御される種々の装置に本発明を適用しても良い。 Further, in the above-described embodiment, the case where the present invention is applied to the image forming apparatus 2 for forming an image on paper has been described. The present invention is not limited to this, and the present invention may be applied to various devices in which the on / off of the AC power supply supplied to the inside of the device is controlled.

さらに上述した実施の形態においては、リセット回路22から電源制御CPU14へハードウェアリセット信号SHRを出力する場合について述べた。本発明はこれに限らず、リセット回路22を省略し、ユーザが手動で操作可能なスイッチを操作することにより該スイッチから電源制御CPU14へハードウェアリセット信号SHRを出力しても良い。 Further, in the above-described embodiment, the case where the hardware reset signal SHR is output from the reset circuit 22 to the power supply control CPU 14 has been described. The present invention is not limited to this, and the reset circuit 22 may be omitted, and the hardware reset signal SHR may be output from the switch to the power supply control CPU 14 by operating a switch that can be manually operated by the user.

さらに上述した実施の形態においては、AC電源入力監視部としてのACゼロクロス検出部16と、動作モード制御部としての動作モード制御部18とを有する電源制御部としての電源制御CPU14を有する画像処理装置としての画像形成装置2と、ホストとしてのホスト4とによって、画像処理システムとしての画像形成システム1を構成する場合について述べた。しかしながら本発明はこれに限らず、その他種々の構成でなるAC電源入力監視部と、動作モード制御部とを有する電源制御部を有する画像処理装置と、ホストとによって、画像処理システムを構成しても良い。 Further, in the above-described embodiment, the image processing device has a power supply control CPU 14 as a power supply control unit having an AC zero cross detection unit 16 as an AC power input monitoring unit and an operation mode control unit 18 as an operation mode control unit. The case where the image forming system 1 as an image processing system is configured by the image forming apparatus 2 as an image processing system and the host 4 as a host has been described. However, the present invention is not limited to this, and an image processing system is configured by an AC power input monitoring unit having various other configurations, an image processing device having a power control unit having an operation mode control unit, and a host. Is also good.

本発明は、AC電源入力のオンオフ動作により画像形成装置内の電源のオンオフ制御を行う画像処理装置でも利用できる。 The present invention can also be used in an image processing apparatus that controls the on / off of the power supply in the image forming apparatus by the on / off operation of the AC power input.

1……画像形成システム、2……画像形成装置、4……ホスト、8……AC電源入力オンオフ回路、10……メインCPU、12……低圧電源、14……電源制御CPU、16……ACゼロクロス検出部、18……動作モード制御部、20……メインCPU用電源オンオフ回路、22……リセット回路、SZC……ACゼロクロス信号、PM……メインCPU用電源、PP……電源制御CPU用電源、IAC……AC電源入力、N……ACゼロクロスカウンタ、PAC……AC電源、SHR……ハードウェアリセット信号、Vrst……リセット電圧、Twt……待ち時間。 1 ... Image forming system, 2 ... Image forming device, 4 ... Host, 8 ... AC power input on / off circuit, 10 ... Main CPU, 12 ... Low voltage power supply, 14 ... Power control CPU, 16 ... AC zero cross detection unit, 18 ... operation mode control unit, 20 ... main CPU power on / off circuit, 22 ... reset circuit, SZC ... AC zero cross signal, PM ... main CPU power supply, PP ... power control CPU Power supply, IAC ... AC power input, N ... AC zero cross counter, PAC ... AC power supply, SHR ... Hardware reset signal, Vrst ... Reset voltage, Twt ... Waiting time.

Claims (8)

交流電源の周期的な変化に基づきAC電源入力を監視するAC電源入力監視部と、
前記AC電源入力監視部が、前記AC電源入力のオン状態からオフ状態への変化を検出した場合は、前記AC電源入力を監視する第1リセット状態へ移行し、その後、前記AC電源入力のオフ状態からオン状態への変化を検出した場合は、第1リセット状態から初期設定動作状態へ移行する動作モード制御部と
を具える電源制御部と、
前記AC電源入力を直流に変換し前記電源制御部へ供給する電源制御部用電源と
を有し、
前記電源制御部は、前記AC電源入力がオン状態からオフ状態へ変化した後に、前記電源制御部用電源が所定のリセット電圧まで低下した場合、前記AC電源入力を監視する機能を含め動作を停止する第2リセット状態へ移行し、その後、前記電源制御部用電源が前記リセット電圧まで上昇した場合、前記第2リセット状態が解除され前記初期設定動作状態へ移行する
画像処理装置。
An AC power input monitoring unit that monitors the AC power input based on periodic changes in the AC power supply,
When the AC power input monitoring unit detects a change from the on state to the off state of the AC power input, it shifts to the first reset state for monitoring the AC power input, and then turns off the AC power input. A power control unit that includes an operation mode control unit that shifts from the first reset state to the initial setting operation state when a change from the state to the on state is detected.
With the power supply for the power supply control unit that converts the AC power input to direct current and supplies it to the power supply control unit.
Have,
The power supply control unit stops operation including a function of monitoring the AC power supply input when the power supply for the power supply control unit drops to a predetermined reset voltage after the AC power supply input changes from an on state to an off state. An image processing device that shifts to the second reset state and then shifts to the initial setting operation state when the power supply for the power supply control unit rises to the reset voltage.
前記電源制御部は、前記第1リセット状態へ移行した後であって、前記第2リセット状態へ移行する前に、前記AC電源入力監視部が、前記AC電源入力のオフ状態からオン状態への変化を検出した場合は、前記第2リセット状態へ移行せずに、前記第1リセット状態から前記初期設定動作状態へ移行する
請求項に記載の画像処理装置。
After the power control unit shifts to the first reset state and before the transition to the second reset state, the AC power input monitoring unit changes the AC power input from the off state to the on state. If it detects a change, the without shifting to the second reset state, the image processing apparatus according to claim 1, the transition from the first reset state to the initial setting operation.
前記画像処理装置全体を制御する統轄制御部をさらに有し、
前記電源制御部は、前記第1リセット状態になる前に、前記AC電源入力が直流に変換され前記統轄制御部へ供給される統轄制御部用電源をオフにする
請求項に記載の画像処理装置。
It also has a control control unit that controls the entire image processing device.
The image processing according to claim 2 , wherein the power supply control unit turns off the power supply for the control control unit whose AC power input is converted to direct current and supplied to the control control unit before the first reset state is reached. apparatus.
前記電源制御部用電源を監視し、該電源制御部用電源が前記リセット電圧まで低下した場合、前記電源制御部を前記第2リセット状態とし、前記電源制御部用電源が前記リセット電圧まで上昇した場合、前記電源制御部の前記第2リセット状態を解除するリセット部
をさらに有する請求項に記載の画像処理装置。
When the power supply for the power supply control unit is monitored and the power supply for the power supply control unit drops to the reset voltage, the power supply control unit is put into the second reset state, and the power supply for the power supply control unit rises to the reset voltage. The image processing apparatus according to claim 3 , further comprising a reset unit for releasing the second reset state of the power supply control unit.
交流電源の周期的な変化に基づきAC電源入力を監視するAC電源入力監視部と、An AC power input monitoring unit that monitors the AC power input based on periodic changes in the AC power supply,
前記AC電源入力監視部が、前記AC電源入力のオン状態からオフ状態への変化を検出した場合は、前記AC電源入力を監視する第1リセット状態へ移行し、その後、前記AC電源入力のオフ状態からオン状態への変化を検出した場合は、第1リセット状態から初期設定動作状態へ移行する動作モード制御部とWhen the AC power input monitoring unit detects a change from the on state to the off state of the AC power input, it shifts to the first reset state for monitoring the AC power input, and then turns off the AC power input. When a change from the state to the on state is detected, the operation mode control unit that shifts from the first reset state to the initial setting operation state
を具える電源制御部と、Power control unit equipped with
用紙に対し画像を形成する画像形成部と、An image forming part that forms an image on paper,
前記用紙にトナーを定着させる定着器と、A fuser that fixes toner on the paper,
前記AC電源入力を直流に変換すると共に、前記AC電源入力がゼロクロスするタイミングを示すゼロクロス信号を前記AC電源入力から生成し、前記電源制御部に加えて前記定着器へ前記ゼロクロス信号を供給する電源部とA power source that converts the AC power input into direct current, generates a zero-cross signal indicating the timing at which the AC power input zero-crosses, is generated from the AC power input, and supplies the zero-cross signal to the fuser in addition to the power control unit. With the department
を有し、Have,
前記AC電源入力監視部は、前記ゼロクロス信号に基づき前記AC電源入力がオン状態又はオフ状態かを検出するThe AC power input monitoring unit detects whether the AC power input is on or off based on the zero cross signal.
画像処理装置。Image processing device.
交流電源の周期的な変化に基づきAC電源入力を監視するAC電源入力監視部と、An AC power input monitoring unit that monitors the AC power input based on periodic changes in the AC power supply,
前記AC電源入力監視部が、前記AC電源入力のオン状態からオフ状態への変化を検出した場合は、前記AC電源入力を監視する第1リセット状態へ移行し、その後、前記AC電源入力のオフ状態からオン状態への変化を検出した場合は、第1リセット状態から初期設定動作状態へ移行する動作モード制御部とWhen the AC power input monitoring unit detects a change from the on state to the off state of the AC power input, it shifts to the first reset state for monitoring the AC power input, and then turns off the AC power input. When a change from the state to the on state is detected, the operation mode control unit that shifts from the first reset state to the initial setting operation state
を具える電源制御部を有し、Has a power supply control unit
前記AC電源入力監視部は、所定時間内における前記AC電源入力の周期的な変化の回数が所定の閾値未満であった場合、前記AC電源入力がオン状態からオフ状態へ変化したと検出し、その後、前記AC電源入力の周期的な変化の回数が所定の閾値以上であった場合、前記AC電源入力がオフ状態からオン状態へ変化したと検出するThe AC power input monitoring unit detects that the AC power input has changed from the on state to the off state when the number of periodic changes of the AC power input within a predetermined time is less than a predetermined threshold value. After that, when the number of periodic changes of the AC power input is equal to or greater than a predetermined threshold value, it is detected that the AC power input has changed from the off state to the on state.
画像処理装置。Image processing device.
交流電源の周期的な変化に基づきAC電源入力を監視するAC電源入力監視部と、An AC power input monitoring unit that monitors the AC power input based on periodic changes in the AC power supply,
前記AC電源入力監視部が、前記AC電源入力のオン状態からオフ状態への変化を検出した場合は、前記AC電源入力を監視する第1リセット状態へ移行し、前記AC電源入力の監視以外の機能を停止させ、その後、前記AC電源入力のオフ状態からオン状態への変化を検出した場合は、第1リセット状態から初期設定動作状態へ移行する動作モード制御部とWhen the AC power input monitoring unit detects a change from the on state to the off state of the AC power input, it shifts to the first reset state for monitoring the AC power input, other than monitoring the AC power input. When the function is stopped and then a change from the off state to the on state of the AC power input is detected, the operation mode control unit shifts from the first reset state to the initial setting operation state.
を具える電源制御部を有するHas a power supply control unit
画像処理装置。Image processing device.
請求項1〜請求項の何れか1項に記載された前記画像処理装置と、
前記画像処理装置に供給される前記AC電源のオンオフを制御するホストと
を有する画像処理システム。
The image processing apparatus according to any one of claims 1 to 7.
An image processing system having a host that controls on / off of the AC power supply supplied to the image processing apparatus.
JP2017158102A 2017-08-18 2017-08-18 Image processing equipment and image processing system Active JP6842383B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017158102A JP6842383B2 (en) 2017-08-18 2017-08-18 Image processing equipment and image processing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017158102A JP6842383B2 (en) 2017-08-18 2017-08-18 Image processing equipment and image processing system

Publications (2)

Publication Number Publication Date
JP2019034503A JP2019034503A (en) 2019-03-07
JP6842383B2 true JP6842383B2 (en) 2021-03-17

Family

ID=65636684

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017158102A Active JP6842383B2 (en) 2017-08-18 2017-08-18 Image processing equipment and image processing system

Country Status (1)

Country Link
JP (1) JP6842383B2 (en)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005151704A (en) * 2003-11-17 2005-06-09 Meidensha Corp Digital protective relay
JP4235919B2 (en) * 2006-10-06 2009-03-11 コニカミノルタビジネステクノロジーズ株式会社 Information processing apparatus and program
JP2014217102A (en) * 2013-04-23 2014-11-17 京セラドキュメントソリューションズ株式会社 Power supply device and image forming apparatus
JP2015085661A (en) * 2013-11-01 2015-05-07 株式会社沖データ Printer, data processor and control method of data processor
KR20160028232A (en) * 2014-09-03 2016-03-11 삼성전자주식회사 image forming apparatus and phase control method
JP2016130697A (en) * 2015-01-14 2016-07-21 キヤノン株式会社 Power source device and image forming apparatus

Also Published As

Publication number Publication date
JP2019034503A (en) 2019-03-07

Similar Documents

Publication Publication Date Title
JP6063502B2 (en) Power transmission device with overload protection and power saving mechanism
JP6308771B2 (en) Image forming apparatus
US8976380B2 (en) Image forming apparatus that shifts to different power state, method of controlling the same, and storage medium
US7826759B2 (en) Power control method and apparatus to heat a heating roller
JP2593416B2 (en) Small object detection circuit of high frequency induction heating cooker
TWI685404B (en) Motor control device and electric tool
JP6842383B2 (en) Image processing equipment and image processing system
EP2667256A2 (en) Image forming apparatus, control method for image forming apparatus, and storage medium
US10133326B2 (en) Information processing apparatus, method for controlling information processing apparatus, and storage medium for establishing link-up between communication devices
JP2015176353A5 (en)
JP2001100959A (en) Print system
US11368094B2 (en) Control system and power supply unit
US20220385222A1 (en) Voltage detection and adaptation method, device control method, apparatus, and storage medium
JP2015210715A (en) Information processor, power control program and usb device
TW201933039A (en) Data storage determining device
CN108352992B (en) Power supply apparatus and method
KR101736190B1 (en) Power saving method and apparatus of the kitchen utensils with a temperature sensing and a battery
JP2000206159A (en) Method and apparatus for detecting ac voltage drop
JP2000324817A (en) Power supply circuit
EP1837714A1 (en) Apparatus and method for controlling power of fixing unit
US20140126020A1 (en) Method of controlling speed of ethernet connection in power save mode and image forming apparatus performing the same
JP2002268411A (en) Image forming apparatus
JP2005102347A (en) Phase control unit of air conditioner
CN218352766U (en) LED power-down processing circuit and LED lighting device
US9684365B2 (en) Responding device and responding method

Legal Events

Date Code Title Description
RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20191015

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20191118

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191213

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200930

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20201013

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201209

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210209

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210219

R150 Certificate of patent or registration of utility model

Ref document number: 6842383

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350