JP6818055B2 - Error rate measuring device and error rate measuring method - Google Patents

Error rate measuring device and error rate measuring method Download PDF

Info

Publication number
JP6818055B2
JP6818055B2 JP2019006918A JP2019006918A JP6818055B2 JP 6818055 B2 JP6818055 B2 JP 6818055B2 JP 2019006918 A JP2019006918 A JP 2019006918A JP 2019006918 A JP2019006918 A JP 2019006918A JP 6818055 B2 JP6818055 B2 JP 6818055B2
Authority
JP
Japan
Prior art keywords
signal
error
pattern
transition
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019006918A
Other languages
Japanese (ja)
Other versions
JP2020120147A (en
Inventor
恭男 保坂
恭男 保坂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anritsu Corp
Original Assignee
Anritsu Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anritsu Corp filed Critical Anritsu Corp
Priority to JP2019006918A priority Critical patent/JP6818055B2/en
Publication of JP2020120147A publication Critical patent/JP2020120147A/en
Application granted granted Critical
Publication of JP6818055B2 publication Critical patent/JP6818055B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Dc Digital Transmission (AREA)

Description

本発明は、振幅をシンボルごとに4以上のレベルに分けたパルス振幅変調(Pulse-Amplitude Modulation)方式による多値PAM信号の誤り率測定を行う誤り率測定装置及び誤り率測定方法に関する。 The present invention relates to an error rate measuring device and an error rate measuring method for measuring an error rate of a multi-valued PAM signal by a pulse-amplitude modulation method in which the amplitude is divided into four or more levels for each symbol.

各種のディジタル通信装置は、利用者数の増加やマルチメディア通信の普及に伴い、より大容量の伝送能力が求められている。 As the number of users increases and multimedia communication becomes widespread, various digital communication devices are required to have a larger capacity transmission capacity.

このため、近年、携帯端末やクラウドコンピューティングの普及により、データ通信量は増加の一途をたどり、伝送速度も高速化が著しくなっている。また、高速データ伝送に関する国際規格は、電気インターフェース、光インターフェースともに従来のNRZ信号(2値)によるNRZ伝送から、例えば、シンボルごとに4つの振幅レベルに変調された4値パルス振幅変調(PAM4)信号によるPAM4伝送へと変化している。 For this reason, in recent years, with the spread of mobile terminals and cloud computing, the amount of data communication has been steadily increasing, and the transmission speed has also been remarkably increased. The international standard for high-speed data transmission is quadruple pulse amplitude modulation (PAM4), which is modulated to four amplitude levels for each symbol, instead of NRZ transmission using conventional NRZ signals (binary) for both electrical and optical interfaces. It is changing to PAM4 transmission by signal.

PAM4伝送を行う被試験デバイス(DUT:Device Under Test)におけるディジタル信号の品質評価の指標の1つとしては、受信データのうち符号誤りが発生した数と受信データの総数との比較として定義されるビット誤り率(BER:Bit Error Rate)が知られている。ビット誤り率を測定する従来の装置として、DUTに対して既知パターンのテスト信号を入力し、該テスト信号の入力に伴ってDUTから送信されるPAM4信号を入力データとして受信し、該入力データのBERを入力したテスト信号との比較により測定するものが知られている(例えば、特許文献1参照)。 One of the indexes for quality evaluation of digital signals in a device under test (DUT: Device Under Test) that performs PAM4 transmission is defined as a comparison between the number of received data in which a code error has occurred and the total number of received data. The Bit Error Rate (BER) is known. As a conventional device for measuring the bit error rate, a test signal of a known pattern is input to the DUT, a PAM4 signal transmitted from the DUT accompanying the input of the test signal is received as input data, and the input data of the input data is received. It is known that a BER is measured by comparison with an input test signal (see, for example, Patent Document 1).

特許文献1に記載の誤り率測定装置は、PAM4信号のトータルBERを測定するために必要な設定と、測定結果(閾値電圧Vth1,Vth2,Vth3、電圧範囲E1,E2,E3毎のBER、PAM4信号のトータルBER)の表示とを同一の表示画面上で行う機能を有している(例えば、段落0073参照)。 The error rate measuring device described in Patent Document 1 has settings necessary for measuring the total BER of the PAM4 signal and measurement results (threshold voltage Vth1, Vth2, Vth3, BER for each voltage range E1, E2, E3, PAM4. It has a function of displaying the signal total BER) on the same display screen (see, for example, paragraph 0073).

特開2017−220756号公報JP-A-2017-220756

NRZ伝送を行うDUTからのNRZ信号は、例えば、図11に示すようなアイ(eye)パターンを有している。NRZ信号は2値(アイが1つ)のため、エラーの遷移としてはLレベルからHレベルへの遷移(Insertion)と、HレベルからLレベルへの遷移(Omission)の2通りのパターンしか存在しない。このため、NRZ信号を対象とする誤り率測定装置では、測定結果を表示する画面としては、例えば、図12に示すように、2通りのパターンであるInsertion(INS)、Omission(OMI)ごとのエラーレート(ER)及びエラーカウント(EC)と、該ER及びECそれぞれ合計値(Total)という表示項目を有するもので十分であった。 The NRZ signal from the DUT that performs NRZ transmission has, for example, an eye pattern as shown in FIG. Since the NRZ signal is binary (one eye), there are only two patterns of error transitions: transition from L level to H level (Insertion) and transition from H level to L level (Omission). do not do. Therefore, in the error rate measuring device for the NRZ signal, the screen for displaying the measurement result is, for example, as shown in FIG. 12, for each of the two patterns, Insertion (INS) and Omission (OMI). It was sufficient to have the display items of the error rate (ER) and the error count (EC) and the total value (Total) of each of the ER and EC.

これに対し、PAM4信号のアイパターンは、例えば、図13に示すように3つのアイを有するものとなる。3つのアイを有するPAM4信号は、振幅レベルが0、1、2、3の4つに分けられているため、エラーの遷移としては、各レベル0、1、2、3からそれぞれ他の3つのレベルへ遷移する合計12通りの遷移パターンが存在することとなる。 On the other hand, the eye pattern of the PAM4 signal has, for example, three eyes as shown in FIG. Since the PAM4 signal having three eyes is divided into four amplitude levels of 0, 1, 2, and 3, the error transitions are as follows from each level of 0, 1, 2, and 3, respectively. There are a total of 12 transition patterns that transition to the level.

PAM4信号を扱う特許文献1に記載のものは、閾値電圧範囲を変化させるたびにBERを測定しているが、測定しているタイミングはシリアルのため、測定中にシンボルとしての遷移を確認することができなかった。しかも、特許文献1に記載のものでは、PAM4信号の測定結果としてトータルBERを表示するだけであり、上述した12通りのエラー遷移パターンを把握可能に表示することについては考慮されていなかった。 In Patent Document 1, which handles PAM4 signals, BER is measured every time the threshold voltage range is changed, but since the measurement timing is serial, the transition as a symbol should be confirmed during measurement. I couldn't. Moreover, in the one described in Patent Document 1, only the total BER is displayed as the measurement result of the PAM4 signal, and the above-mentioned 12 kinds of error transition patterns are not considered to be displayed in a graspable manner.

したがって、この種の従来の誤り率測定装置では、PAM4信号の測定に際し、ユーザが12通りのエラー遷移を視覚的に把握することは困難であり、エラー遷移パターンを分かり易く表示する機能が望まれていた。 Therefore, with this type of conventional error rate measuring device, it is difficult for the user to visually grasp the 12 error transitions when measuring the PAM4 signal, and a function of displaying the error transition pattern in an easy-to-understand manner is desired. Was there.

本発明は、このような従来の課題を解決するためになされたものであって、4以上の振幅レベルを有するPAM信号の各振幅レベルから他の振幅レベルへのエラー遷移パターンを容易に把握可能な誤り率測定装置及び誤り率測定方法を提供することを目的とする。 The present invention has been made to solve such a conventional problem, and it is possible to easily grasp an error transition pattern from each amplitude level of a PAM signal having an amplitude level of 4 or more to another amplitude level. An object of the present invention is to provide an error rate measuring device and an error rate measuring method.

上記課題を解決するために、本発明の請求項1に係る誤り率測定装置は、既知のパルスパターンを用いて生成され、シンボルごとに振幅が4以上のレベルに分けられたパルス振幅変調(PAM)方式によるPAM信号を被測定信号として入力し、前記被測定信号のレベルを前記シンボルごとに検出することにより前記被測定信号を2値信号にデコードするPAMデコード手段(3a)と、前記既知のパルスパターンを参照信号として保持し、前記デコードされた2値信号と前記参照信号とを前記シンボルごとに比較することにより、前記被測定信号のレベルが前記参照信号のレベルと相違するビットエラーを判定し、その判定結果に基づいて誤り率(BER)を算出するビットエラー測定手段(3d)と、前記ビットエラーが判定された前記シンボルを対象に、前記被測定信号が、前記4以上のレベルのうちの前記参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するエラー遷移パターン検出手段(3e)と、前記各エラー遷移パターンのビットエラーの測定回数(EC)を表示手段(6)に表形式で表示させる表示制御手段(7d)と、を有する構成である。 In order to solve the above problems, the error rate measuring device according to claim 1 of the present invention is generated by using a known pulse pattern, and the pulse amplitude modulation (PAM) is divided into levels of 4 or more for each symbol. The PAM decoding means (3a) for decoding the measured signal into a binary signal by inputting the PAM signal according to the method) as the measured signal and detecting the level of the measured signal for each symbol, and the known PAM decoding means. By holding the pulse pattern as a reference signal and comparing the decoded binary signal with the reference signal for each symbol, it is determined that a bit error in which the level of the signal to be measured differs from the level of the reference signal. Then, for the bit error measuring means (3d ) that calculates the error rate (BER) based on the determination result and the symbol for which the bit error is determined , the signal to be measured has a level of 4 or more. With the error transition pattern detecting means (3e) for detecting which of the plurality of error transition patterns, which indicates the transition from the level corresponding to the reference signal to the other level, is used for the transition. The configuration includes a display control means (7d) for displaying the number of times (EC) of bit errors of each error transition pattern measured by the display means (6) in a tabular format.

この構成により、本発明の請求項1に係る誤り率測定装置では、シンボルごとに振幅が4つ以上のレベルを有するPAM信号の複数種類のエラー遷移パターンを表形式で表示することで、エラー遷移パターンが12通り以上のPAM信号についてもそれら全てのエラー遷移パターンを感覚的に表現することができ、一見しただけでその把握が可能となる。 With this configuration, the error rate measuring apparatus according to claim 1 of the present invention displays a plurality of types of error transition patterns of PAM signals having an amplitude of 4 or more levels for each symbol in a tabular format, thereby causing error transitions. All of the error transition patterns can be intuitively expressed even for PAM signals having 12 or more patterns, and the error transition patterns can be grasped at a glance.

本発明の請求項2に係る誤り率測定装置は、前記各エラー遷移パターンのビットエラーの測定回数を含むエラー遷移管理情報を管理するエラー遷移管理手段(5b、7b)と、前記エラー遷移管理情報に基づき、前記4以上のレベルの各レベルを遷移元とし他のレベルを遷移先として各遷移元と各遷移先にそれぞれ対応するビットエラー発生回数を登録する登録セルを有するワークシートデータ(表データ)を作成するシート作成手段(7c)と、をさらに有し、前記表示制御手段は、前記ワークシートデータに基づき前記各エラー遷移パターンのビットエラーの測定回数を表示させる構成である。 The error rate measuring device according to claim 2 of the present invention includes error transition management means (5b, 7b) for managing error transition management information including the number of times of bit error measurement of each error transition pattern, and the error transition management information. Based on the above, worksheet data (table data) having a registration cell for registering the number of bit error occurrences corresponding to each transition source and each transition destination with each level of the above 4 or higher levels as a transition source and other levels as transition destinations. ) Is further included, and the display control means is configured to display the number of times of measurement of the bit error of each error transition pattern based on the worksheet data.

この構成により、本発明の請求項2に係る誤り率測定装置では、例えば、表計算ソフトウェアを用いて各遷移元と各遷移先にそれぞれ対応する登録セルに対して当該エラー遷移パターンのビットエラーの測定回数が登録されたワークシートデータを作成し、該ワークシートデータを用いて12通り以上のエラー遷移パターンを容易に表示可能である。 With this configuration, in the error rate measuring device according to claim 2 of the present invention, for example, using spreadsheet software, bit errors of the error transition pattern can be obtained for the registered cells corresponding to each transition source and each transition destination. It is possible to create worksheet data in which the number of measurements is registered, and easily display 12 or more error transition patterns using the worksheet data.

本発明の請求項3に係る誤り率測定装置は、測定パターンの設定を受け付ける受付手段(4)と、設定された前記測定パターンに対応する前記パルスパターンを生成し、該パルスパターンに基づきテスト信号としてのPAM信号を発生するパターン発生部(2)を有し、前記PAMデコード手段は、前記テスト信号を受信した被試験用デバイスから送出される前記PAM信号を前記被測定信号として入力して前記デコードの処理を行う構成を有している。 The error rate measuring device according to claim 3 of the present invention generates a receiving means (4) that accepts the setting of a measurement pattern and the pulse pattern corresponding to the set measurement pattern, and a test signal based on the pulse pattern. The PAM decoding means inputs the PAM signal transmitted from the device under test that has received the test signal as the signal to be measured, and has a pattern generating unit (2) that generates the PAM signal. It has a configuration for performing decoding processing.

この構成により、本発明の請求項3に係る誤り率測定装置では、ユーザが所望の測定パターンを設定することにより該測定パターンに対応するパルスパターンを有するテスト信号による被測定デバイスの試験を容易に実行することができる。 With this configuration, in the error rate measuring device according to claim 3 of the present invention, the user can easily test the device under test with a test signal having a pulse pattern corresponding to the measurement pattern by setting a desired measurement pattern. Can be executed.

本発明の請求項4に係る誤り率測定装置は、前記PAM信号は、前記シンボルごとに最上位ビット列信号(MSB)と最下位ビット列信号(LSB)で表わし得る前記4つのレベルを有するPAM4信号であり、前記PAMデコード手段は、前記被測定信号を前記シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号にデコードし、前記エラー遷移パターン検出手段は、1シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号で表わし得る2ビットの信号00、01、10、11にそれぞれ対応するレベル0、1、2、3の各レベルから他の3つのレベルへ遷移する12通りのエラー遷移パターンを検出する構成を有している。 In the error rate measuring apparatus according to claim 4 of the present invention, the PAM signal is a PAM4 signal having four levels that can be represented by a most significant bit string signal (MSB) and a least significant bit string signal (LSB) for each symbol. The PAM decoding means decodes the measured signal into the most significant bit string signal and the least significant bit string signal for each symbol, and the error transition pattern detecting means obtains the most significant bit string signal for each symbol. Twelve error transition patterns that transition from each level of levels 0, 1, 2, and 3 corresponding to the 2-bit signals 00, 01, 10, and 11 that can be represented by the least significant bit string signal to the other three levels It has a configuration to detect.

この構成により、本発明の請求項4に係る誤り率測定装置では、シンボルごとに振幅が4つのレベルを有するPAM4信号の12通りのエラー遷移パターンを感覚的に表現することができ、一見しただけでこれら12通りのエラー遷移パターンを把握可能となる。 With this configuration, the error rate measuring device according to claim 4 of the present invention can sensuously express 12 error transition patterns of a PAM4 signal having four levels of amplitude for each symbol, and at first glance It is possible to grasp these 12 kinds of error transition patterns.

また、上記課題を解決するために、本発明の請求項5に係る誤り率測定方法は、既知のパルスパターンを用いて生成され、シンボルごとに振幅が4以上のレベルに分けられたパルス振幅変調(PAM)方式によるPAM信号を被測定信号として入力し、前記被測定信号のレベルを前記シンボルごとに検出することにより前記被測定信号を2値信号にデコードするステップ(S2)と、前記既知のパルスパターンを参照信号として保持し、前記デコードされた2値信号と前記参照信号とを前記シンボルごとに比較することにより、前記被測定信号のレベルが前記参照信号のレベルと相違するビットエラーを判定し、その判定結果に基づいて誤り率(BER)を算出するステップ(S3)と、を含む誤り率測定方法であって、前記ビットエラーが判定された前記シンボルを対象に、前記被測定信号が、前記4以上のレベルのうちの前記参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するエラー遷移パターン検出ステップ(S15)と、前記各エラー遷移パターンのビットエラーの測定回数(EC)を表示手段(6)に表形式で表示させる表示制御ステップ(S16〜S19)と、を含むものである。 Further, in order to solve the above problems, the error rate measuring method according to claim 5 of the present invention is generated by using a known pulse pattern, and the pulse amplitude modulation is divided into levels of 4 or more for each symbol. The known step (S2) of inputting a PAM signal according to the (PAM) method as a signal to be measured and detecting the level of the signal to be measured for each symbol to decode the signal to be measured into a binary signal. By holding the pulse pattern as a reference signal and comparing the decoded binary signal with the reference signal for each symbol, it is determined that a bit error in which the level of the signal to be measured differs from the level of the reference signal. Then, in the error rate measuring method including the step (S3) of calculating the error rate (BER) based on the determination result, the measured signal is the target of the symbol for which the bit error is determined. , An error transition for detecting which of a plurality of error transition patterns indicating which level of the four or more levels match the reference signal has transitioned to, which of the error transition patterns has been used. It includes a pattern detection step (S15) and a display control step (S16 to S19) for displaying the number of times (EC) of bit errors of each error transition pattern are measured in a tabular format on the display means (6).

この構成により、本発明の請求項5に係る誤り率測定方法では、シンボルごとに振幅が4つ以上のレベルを有するPAM信号の複数種類のエラー遷移パターンを表形式で表示することで、エラー遷移パターンが12通り以上のPAM信号についてもそれら全てのエラー遷移パターンを感覚的に表現することができ、一見しただけでその把握が可能となる。 With this configuration, in the error rate measuring method according to claim 5 of the present invention, error transitions are displayed by displaying a plurality of types of error transition patterns of PAM signals having an amplitude of 4 or more levels for each symbol in a tabular format. Even for PAM signals with 12 or more patterns, all the error transition patterns can be sensuously expressed, and it is possible to grasp them at a glance.

本発明の請求項6に係る誤り率測定方法は、前記PAM信号は、前記シンボルごとに最上位ビット列信号(MSB)と最下位ビット列信号(LSB)で表わし得る前記4つのレベルを有するPAM4信号であり、前記デコードするステップでは、前記被測定信号を前記シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号にデコードし、前記エラー遷移パターン検出ステップでは、1シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号で表わし得る2ビットの信号00、01、10、11にそれぞれ対応するレベル0、1、2、3の各レベルから他の3つのレベルへ遷移する12通りのエラー遷移パターンを検出するものである。 In the method for measuring the error rate according to claim 6 of the present invention, the PAM signal is a PAM4 signal having the four levels that can be represented by the most significant bit string signal (MSB) and the least significant bit string signal (LSB) for each symbol. In the decoding step, the measured signal is decoded into the most significant bit string signal and the least significant bit string signal for each symbol, and in the error transition pattern detection step, the most significant bit string signal is used for each symbol. Twelve error transition patterns that transition from each level of levels 0, 1, 2, and 3 corresponding to the 2-bit signals 00, 01, 10, and 11 that can be represented by the least significant bit string signal to the other three levels It is to detect.

この構成により、本発明の請求項6に係る誤り率測定方法では、シンボルごとに振幅が4つのレベルを有するPAM4信号の12通りのエラー遷移パターンを感覚的に表現することができ、一見しただけでこれら12通りのエラー遷移パターンを把握可能となる。 With this configuration, in the error rate measurement method according to claim 6 of the present invention, 12 error transition patterns of a PAM4 signal having four levels of amplitude for each symbol can be sensuously expressed, and at first glance It is possible to grasp these 12 kinds of error transition patterns.

本発明は、4以上の振幅レベルを有するPAM信号の各振幅レベルから他の振幅レベルへのエラー遷移パターンを容易に把握可能な誤り率測定装置及び誤り率測定方法を提供することができる。 The present invention can provide an error rate measuring device and an error rate measuring method capable of easily grasping an error transition pattern from each amplitude level of a PAM signal having an amplitude level of 4 or more to another amplitude level.

本発明の一実施形態に係る誤り率測定装置の全体構成を示すブロック図である。It is a block diagram which shows the whole structure of the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置のPAMデコーダの構成を示すブロック図である。It is a block diagram which shows the structure of the PAM decoder of the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置の制御部の機能構成を示すブロック図である。It is a block diagram which shows the functional structure of the control part of the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置におけるエラー遷移パターン測定対象のPAM4信号のアイパターンの一例を示す模式図である。It is a schematic diagram which shows an example of the eye pattern of the PAM4 signal of the error transition pattern measurement target in the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置のパターン発生部が発生するPAM4信号とBER測定時の閾値電圧の関係を示す模式図である。It is a schematic diagram which shows the relationship between the PAM4 signal generated by the pattern generation part of the error rate measuring apparatus which concerns on one Embodiment of this invention, and the threshold voltage at the time of BER measurement. 本発明の一実施形態に係る誤り率測定装置のパターン受信部におけるPAM4信号のデコード処理での信号形態を示す模式図である。It is a schematic diagram which shows the signal form in the decoding process of the PAM4 signal in the pattern receiving part of the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置におけるエラー遷移管理テーブルの一例を示す表図である。It is a table diagram which shows an example of the error transition management table in the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置におけるエラー遷移確認画面の表示例を示す図である。It is a figure which shows the display example of the error transition confirmation screen in the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置におけるビットエラー測定処理動作を示すフローチャートである。It is a flowchart which shows the bit error measurement processing operation in the error rate measuring apparatus which concerns on one Embodiment of this invention. 本発明の一実施形態に係る誤り率測定装置におけるエラー遷移管理処理動作を示すフローチャートである。It is a flowchart which shows the error transition management processing operation in the error rate measuring apparatus which concerns on one Embodiment of this invention. NRZ信号のアイパターンの一例を示す図である。It is a figure which shows an example of the eye pattern of the NRZ signal. NRZ信号の測定結果の表示例を示す図である。It is a figure which shows the display example of the measurement result of the NRZ signal. PAM4信号のアイパターンの一例を示す図である。It is a figure which shows an example of the eye pattern of a PAM4 signal.

以下、本発明に係る誤り率測定装置及び誤り率測定方法の実施形態について添付図面を用いて詳細に説明する。 Hereinafter, embodiments of the error rate measuring device and the error rate measuring method according to the present invention will be described in detail with reference to the accompanying drawings.

本発明は、被試験デバイスWに対して既知パターンのテスト信号(PAM信号)を送出し、このテスト信号が入力された被試験デバイスWが送信するPAM信号を被測定信号として受信し、該被測定信号のビット誤り率(BER)を被試験デバイスWに入力したテスト信号とのビット比較によって測定するものを前提とし、特に、被測定信号のビットエラーが測定されたシンボルの上記テスト信号の振幅レベルに対する振幅レベルの遷移パターンをエラー遷移パターンとして特定し、該エラー遷移パターンの計数値(エラーカウント:EC)を表形式で表示させる処理機能を有するものである。 The present invention sends a test signal (PAM signal) of a known pattern to the device W to be tested, receives the PAM signal transmitted by the device W to be tested to which the test signal is input, as a signal to be measured, and receives the test signal. It is assumed that the bit error rate (BER) of the measurement signal is measured by bit comparison with the test signal input to the device W to be tested, and in particular, the amplitude of the test signal of the symbol in which the bit error of the signal to be measured is measured. It has a processing function of specifying the transition pattern of the amplitude level with respect to the level as an error transition pattern and displaying the count value (error count: EC) of the error transition pattern in a tabular format.

PAM信号を扱う伝送方式としては、例えば、PAM4信号を伝送するPAM4方式や、PAM8信号を伝送するPAM8方式等が知られている。このうち、PAM4方式は、情報信号の振幅をパルス信号の系列で符号化したパルス振幅変調(PAM)信号として、論理「0」及び「1」から構成されるビット列を、4つの電圧レベル又は光電力のパルス信号として変調して伝送する方式である。 As a transmission method for handling a PAM signal, for example, a PAM4 method for transmitting a PAM4 signal, a PAM8 method for transmitting a PAM8 signal, and the like are known. Of these, the PAM4 method uses a pulse amplitude modulation (PAM) signal in which the amplitude of an information signal is encoded by a sequence of pulse signals, and a bit string composed of logic "0" and "1" is provided at four voltage levels or light. This is a method of modulating and transmitting as a power pulse signal.

PAM4信号は、振幅がシンボルごとに4種類に分けられ、例えば、図4、図13に示すように、4つの異なる振幅レベルL0、L1、L2、L3を有し、全体の振幅電圧範囲がベースライン(L0:0レベル)から低電圧範囲H1、中電圧範囲H2、高電圧範囲H3に分けられ、ベースライン(L0:0レベル)に対する振幅レベルの大きさが異なるUpper信号(高レベル信号)、Middle信号(中レベル信号)、Lower信号(低レベル信号)による3つのアイパターン開口部(Upper Eye、Middle Eye、Lower Eye)が連続した振幅範囲の信号からなる。 The PAM4 signal is divided into four types of amplitude for each symbol, for example, as shown in FIGS. 4 and 13, it has four different amplitude levels L0, L1, L2, L3, and is based on the entire amplitude voltage range. Upper signal (high level signal), which is divided into low voltage range H1, medium voltage range H2, and high voltage range H3 from the line (L0: 0 level) and has a different magnitude of amplitude level with respect to the baseline (L0: 0 level). The three eye pattern openings (Upper Eye, Middle Eye, Lower Eye) by the Middle signal (medium level signal) and the Lower signal (low level signal) consist of a signal having a continuous amplitude range.

以下、本実施形態では、PAM4信号を発生してBER測定を行う場合を例にとって説明する。 Hereinafter, in the present embodiment, a case where a PAM4 signal is generated and BER measurement is performed will be described as an example.

図4に示す如くのアイパターンを有するPAM4信号では、シンボルごとのビットエラーとして、4つの振幅レベルのうちのいずれか1つに対して他の3つの振幅レベルのいずれかへの遷移による12通りの遷移パターンによるエラーが生じ得る。このため、本実施形態では、上記12通りのエラー遷移パターンをそれらのビットエラー回数とともに把握可能にPAM4信号の測定結果を表示するようになっている。 In a PAM4 signal having an eye pattern as shown in FIG. 4, there are 12 patterns of bit errors for each symbol due to a transition from any one of the four amplitude levels to any of the other three amplitude levels. An error can occur due to the transition pattern of. Therefore, in the present embodiment, the measurement result of the PAM4 signal is displayed so that the above 12 types of error transition patterns can be grasped together with the number of bit errors thereof.

次に、誤り率測定装置1の構成について説明する。図1に示すように、本実施形態に係る誤り率測定装置1は、PPG(Pulse Pattern Generator)モジュールとしてのパターン発生部2、ED(Error Detector)モジュールとしてのパターン受信部3、操作部4、記憶部5、表示部6、制御部7を備えて構成される。 Next, the configuration of the error rate measuring device 1 will be described. As shown in FIG. 1, the error rate measuring device 1 according to the present embodiment includes a pattern generating unit 2 as a PPG (Pulse Pattern Generator) module, a pattern receiving unit 3 as an ED (Error Detector) module, and an operating unit 4. It is configured to include a storage unit 5, a display unit 6, and a control unit 7.

パターン発生部2は、被試験デバイスWにテスト信号としてのPAM4信号を送信するものであり、図1に示すように、第1パターン発生部21、第2パターン発生部22、パターン合成出力部23を含んで構成される。 The pattern generation unit 2 transmits a PAM4 signal as a test signal to the device W to be tested, and as shown in FIG. 1, the pattern generation unit 21, the second pattern generation unit 22, and the pattern synthesis output unit 23 Consists of including.

第1パターン発生部21と第2パターン発生部22は、ユーザにより設定された測定パターンに基づくPAM4信号を生成するためのパターン信号を発生する。パターン発生部21、22が発生する具体的なパターン信号としては、例えばPRBS7(パターン長:27 −1)、PRBS9(パターン長:29 −1)、PRBS10(パターン長:210−1)、PRBS11(パターン長:211−1)、PRBS15(パターン長:215−1)、PRBS20(パターン長:220−1)等の各種疑似ランダムパターンや、PRBS13Q、PRQS10、SSPR等のPAMを評価するための評価用パターンがある。 The first pattern generation unit 21 and the second pattern generation unit 22 generate a pattern signal for generating a PAM4 signal based on a measurement pattern set by the user. Specific pattern signals generated by the pattern generating units 21 and 22 include, for example, PRBS7 (pattern length: 2 7 -1), PRBS 9 (pattern length: 2 9 -1), and PRBS 10 (pattern length: 2 10 -1). , PRBS11 (pattern length: 2 11 -1), PRBS15 (pattern length: 2 15 -1), PRBS20 (pattern length: 2 20 -1), and other pseudo-random patterns, and PAM such as PRBS13Q, PRQS10, and SSPR. There is an evaluation pattern for evaluation.

パターン合成出力部23は、第1パターン発生部21が発生するパターン信号と第2パターン発生部22が発生するパターン信号とを合成し、被試験デバイスWに送信されるテスト信号として、操作部4でのユーザ操作により設定された測定パターンに基づくPAM4信号を出力する。例えば、第1パターン発生部21は図5(a)のPPG1に相当するパターン信号を発生し、第2パターン発生部22は図5(a)のPPG2に相当するパターン信号を発生する。そして、パターン合成出力部23は、これら2つのパターン信号を合成し、測定パターンに基づくPAM4信号を出力する。 The pattern synthesis output unit 23 synthesizes the pattern signal generated by the first pattern generation unit 21 and the pattern signal generated by the second pattern generation unit 22, and uses the operation unit 4 as a test signal to be transmitted to the device under test W. The PAM4 signal based on the measurement pattern set by the user operation in is output. For example, the first pattern generating unit 21 generates a pattern signal corresponding to PPG1 in FIG. 5A, and the second pattern generating unit 22 generates a pattern signal corresponding to PPG2 in FIG. 5A. Then, the pattern synthesis output unit 23 synthesizes these two pattern signals and outputs a PAM4 signal based on the measurement pattern.

パターン受信部3は、パターン発生部2からのテスト信号が入力された被試験デバイスWが送出するPAM4信号を被測定信号として受信してBER測定を行うものであり、PAMデコーダ3a、ビットエラー測定部3d、エラー遷移パターン検出部3eを含んで構成される。 The pattern receiving unit 3 receives the PAM4 signal transmitted by the device under test input W to which the test signal from the pattern generating unit 2 is input as the signal to be measured and performs BER measurement. The PAM decoder 3a and the bit error measurement The unit 3d and the error transition pattern detection unit 3e are included.

PAMデコーダ3aは、PAM4信号を被測定信号として入力し、該被測定信号のレベルをシンボルごとに検出することにより当該被測定信号を2値信号にデコードするものである。PAMデコーダ3aは、例えば、図2に示すように、0/1判定回路3b、デコード回路3cにより構成される。0/1判定回路3bは、例えば、PAM4信号が伝送される伝送路に対して並列接続された3つの0/1判別器3ba、3bb、3bcを有する。デコード回路3cは、論理回路で構成されるもので、例えば、図2に示すように、第1のAND(論理積)回路3ca、第2のAND(論理積)回路3cb、第3のAND(論理積)回路3cc、OR(論理和)回路3cdを備える。このPAMデコーダ3aでは、後述するように(図6参照)、被測定信号であるPAM4信号を取り込みつつ、該PAM4信号から最上位ビット列信号(Most Significant Bit:MSB)及び最下位ビット列信号(Least Significant Bit:LSB)を復元するデコード処理を行う。PAMデコーダ3aは、本発明のPAMデコード手段を構成する。 The PAM decoder 3a inputs the PAM4 signal as a signal to be measured, detects the level of the signal to be measured for each symbol, and decodes the signal to be measured into a binary signal. The PAM decoder 3a is composed of, for example, a 0/1 determination circuit 3b and a decoding circuit 3c, as shown in FIG. The 0/1 determination circuit 3b has, for example, three 0/1 discriminators 3ba, 3bb, and 3bc connected in parallel to a transmission line through which a PAM4 signal is transmitted. The decoding circuit 3c is composed of a logic circuit. For example, as shown in FIG. 2, the first AND (logical product) circuit 3ca, the second AND (logical product) circuit 3cc, and the third AND (third AND (logical product) circuit 3c) A logical product) circuit 3cc and an OR (logical sum) circuit 3cd are provided. As will be described later (see FIG. 6), the PAM decoder 3a takes in the PAM4 signal, which is the signal to be measured, and from the PAM4 signal, the most significant bit string signal (Most Significant Bit: MSB) and the least significant bit string signal (Least Significant). Decode processing to restore Bit: LSB) is performed. The PAM decoder 3a constitutes the PAM decoding means of the present invention.

ビットエラー測定部3dは、既知のパルスパターンを参照信号として保持し、PAMデコーダ3aによりデコードされた2値信号と参照信号とをシンボルごとに比較することにより、被測定信号のレベルが参照信号のレベルと相違するビットエラーを測定するものである。ビットエラー測定部3dは、本発明のビットエラー測定手段を構成する。 The bit error measuring unit 3d holds a known pulse pattern as a reference signal, and compares the binary signal decoded by the PAM decoder 3a with the reference signal for each symbol, so that the level of the signal to be measured is the reference signal. It measures bit errors that differ from the level. The bit error measuring unit 3d constitutes the bit error measuring means of the present invention.

エラー遷移パターン検出部3eは、被測定信号のビットエラーが測定されたシンボルを対象に、被測定信号が、振幅に関する4つのレベルのうちの参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するものである。エラー遷移パターン検出部3eは、本発明のエラー遷移パターン検出手段を構成する。 The error transition pattern detection unit 3e transitions the measured signal from the level corresponding to the reference signal among the four levels related to the amplitude to any other level for the symbol in which the bit error of the measured signal is measured. It detects which of the plurality of error transition patterns indicating whether or not the error has occurred. The error transition pattern detection unit 3e constitutes the error transition pattern detection means of the present invention.

操作部4は、例えば操作ノブ、各種キー、スイッチ、ボタンや表示部6の表示画面上のソフトキーなどで構成される。操作部4は、パターン受信部3の指定、測定パターンの選択、測定時間の設定、BER測定の開始・終了の指示などPAM4信号のBER測定に関わる各種設定を行う際にユーザにより操作される。 The operation unit 4 is composed of, for example, an operation knob, various keys, switches, buttons, soft keys on the display screen of the display unit 6, and the like. The operation unit 4 is operated by the user when making various settings related to the BER measurement of the PAM4 signal, such as designating the pattern receiving unit 3, selecting the measurement pattern, setting the measurement time, and instructing the start / end of the BER measurement.

記憶部5は、操作部4にて設定される測定パターンのPAM4信号を発生するため、第1パターン発生部21が発生するパターン信号のパターンファイルと第2パターン発生部22が発生するパターン信号のパターンファイルを、それぞれ測定パターンと対応付けして記憶する。具体的には、例えばPRBS7、PRBS9、PRBS10、PRBS11、PRBS15、PRBS20等の疑似ランダムパターンや、PRBS13Q、PRQS10、SSPR等のPAMを評価するためのパターンなどの測定パターンと対応付けした第1パターン発生部21が発生するパターン信号のパターンファイルと第2パターン発生部22が発生するパターン信号のパターンファイルとを記憶する。 Since the storage unit 5 generates the PAM4 signal of the measurement pattern set by the operation unit 4, the pattern file of the pattern signal generated by the first pattern generation unit 21 and the pattern signal generated by the second pattern generation unit 22 Each pattern file is stored in association with the measurement pattern. Specifically, for example, a first pattern is generated in association with a measurement pattern such as a pseudo-random pattern such as PRBS7, PRBS9, PRBS10, PRBS11, PRBS15, PRBS20, or a pattern for evaluating PAM such as PRBS13Q, PRQS10, SSPR. The pattern file of the pattern signal generated by the unit 21 and the pattern file of the pattern signal generated by the second pattern generating unit 22 are stored.

また、記憶部5は、高電圧範囲H3の閾値電圧Vth1、中電圧範囲H2の閾値電圧Vth2、低電圧範囲H1の閾値電圧Vth3を記憶する。なお、記憶部5は、BER測定及びエラー遷移パターン検出の各処理を実行するための処理プログラム、BER測定に関する各種設定値、測定結果なども記憶する。さらに本実施形態では、被測定信号のビットエラーに関する情報を格納するビットエラー管理テーブル5a及びエラー遷移パターンの発生状況等を管理するエラー遷移管理テーブル5bも記憶部5に記憶されている。 Further, the storage unit 5 stores the threshold voltage Vth1 in the high voltage range H3, the threshold voltage Vth2 in the medium voltage range H2, and the threshold voltage Vth3 in the low voltage range H1. The storage unit 5 also stores a processing program for executing each process of BER measurement and error transition pattern detection, various setting values related to BER measurement, measurement results, and the like. Further, in the present embodiment, the bit error management table 5a for storing information on the bit error of the signal to be measured and the error transition management table 5b for managing the occurrence status of the error transition pattern are also stored in the storage unit 5.

表示部6は、例えば液晶表示器などで構成され、BER測定に関わる設定画面や測定結果などを表示する。測定結果の一例としては、例えば図8に示すエラー遷移確認画面6aを表示する。表示部6は、本発明の表示手段を構成している。 The display unit 6 is composed of, for example, a liquid crystal display or the like, and displays a setting screen and a measurement result related to BER measurement. As an example of the measurement result, for example, the error transition confirmation screen 6a shown in FIG. 8 is displayed. The display unit 6 constitutes the display means of the present invention.

制御部7は、パターン発生部2、パターン受信部3、操作部4、記憶部5、表示部6を統括制御するものであり、例えば、図3に示すように、ビットエラー管理部7a、エラー遷移管理部7b、表データ作成部7c、表示制御部7dを有している。 The control unit 7 collectively controls the pattern generation unit 2, the pattern reception unit 3, the operation unit 4, the storage unit 5, and the display unit 6. For example, as shown in FIG. 3, the bit error management unit 7a and the error It has a transition management unit 7b, a table data creation unit 7c, and a display control unit 7d.

ビットエラー管理部7aは、ビットエラー測定部3dが出力する高電圧範囲H3、中電圧範囲H2、低電圧範囲H1の3つのBER測定結果を取り込んでPAM4信号のトータルBERを算出して測定する処理を行う。ビットエラー管理部7aは、測定したPAM4信号の各シンボルのBER及びトータルBERを、例えば、記憶部5に予め用意されているビットエラー管理テーブル5aを用いて記憶、管理する。 The bit error management unit 7a takes in the three BER measurement results of the high voltage range H3, the medium voltage range H2, and the low voltage range H1 output by the bit error measurement unit 3d, and calculates and measures the total BER of the PAM4 signal. I do. The bit error management unit 7a stores and manages the BER and the total BER of each symbol of the measured PAM4 signal by using, for example, the bit error management table 5a prepared in advance in the storage unit 5.

エラー遷移管理部7bは、エラー遷移パターン検出部3eにより検出される12通りのエラー遷移パターンのビットエラーの測定回数及びそれらの総数を含むエラー遷移管理情報を管理するものである。具体的に、エラー遷移管理部7bは、PAM4信号の4つの振幅レベルごとのエラー遷移パターンを逐次計数し、その計数値の集計結果を、エラー遷移管理テーブル5bを用いて記憶、管理する。エラー遷移管理部7bは、エラー遷移管理テーブル5bとともに、本発明のエラー遷移管理手段を構成する。 The error transition management unit 7b manages error transition management information including the number of times of bit error measurement of 12 error transition patterns detected by the error transition pattern detection unit 3e and the total number thereof. Specifically, the error transition management unit 7b sequentially counts the error transition patterns for each of the four amplitude levels of the PAM4 signal, and stores and manages the aggregated result of the counted values using the error transition management table 5b. The error transition management unit 7b, together with the error transition management table 5b, constitutes the error transition management means of the present invention.

図7は、エラー遷移管理部7bにより管理されるエラー遷移管理テーブル5bの一例を示したものである。図7に示すように、エラー遷移管理テーブル5bは、番号、エラー遷移パターン、及びビットエラー計数値等の各管理項目を有する。図7に例示するエラー遷移管理テーブル5bは、特に、番号1から番号12までの12通りのエラー遷移パターンについてのビットエラー計数値及びその総数をエラー遷移管理情報として管理するようになっている。 FIG. 7 shows an example of the error transition management table 5b managed by the error transition management unit 7b. As shown in FIG. 7, the error transition management table 5b has each management item such as a number, an error transition pattern, and a bit error count value. In particular, the error transition management table 5b illustrated in FIG. 7 manages the bit error count values and the total number of the 12 error transition patterns from No. 1 to No. 12 as error transition management information.

図7に示す12通りのエラー遷移パターンのうち、番号1から番号3は、パターン受信部3に対する入力データ(被測定信号)であるPAM4信号の4つのレベル0、1、2、3のうち、レベル0から他の3つのレベル1、2、3へと遷移するパターンを示している。番号4から番号6は、レベル1から他の3つのレベル0、2、3へと遷移するパターンを示している。番号7から番号9は、レベル2から他の3つのレベル0、1、3へと遷移するパターンを示している。番号10から番号12は、レベル3から他の3つのレベル0、1、2へと遷移するパターンを示している。 Of the 12 error transition patterns shown in FIG. 7, the numbers 1 to 3 are among the four levels 0, 1, 2, and 3 of the PAM4 signal which is the input data (measured signal) for the pattern receiving unit 3. It shows a pattern of transition from level 0 to the other three levels 1, 2, and 3. Numbers 4 to 6 indicate a pattern of transition from level 1 to the other three levels 0, 2, and 3. Numbers 7 to 9 indicate a pattern of transition from level 2 to the other three levels 0, 1, and 3. Numbers 10 to 12 indicate a pattern of transition from level 3 to the other three levels 0, 1, and 2.

表データ作成部7cは、エラー遷移管理テーブル5bに記憶されているエラー遷移パターンの集計結果等を含むエラー遷移管理情報に基づいてエラー遷移確認画面6a(図8参照)を表示することができる表データを作成する。なお、エラー遷移確認画面6aは、図8に示すように、被測定信号の12通りのエラー遷移パターンに対応するそれぞれ対応する12個のEC値入力欄と、被測定信号の振幅に関する4つのレベルのそれぞれに対応する総EC値入力欄と、この4つのレベルのそれぞれのER値入力欄及び総ER値入力欄を有し、上記各入力欄にはそれぞれ対応する測定項目の計数値が入力される構成である。 The table data creation unit 7c can display the error transition confirmation screen 6a (see FIG. 8) based on the error transition management information including the aggregation result of the error transition pattern stored in the error transition management table 5b. Create data. As shown in FIG. 8, the error transition confirmation screen 6a has 12 EC value input fields corresponding to 12 error transition patterns of the signal to be measured, and four levels related to the amplitude of the signal to be measured. It has a total EC value input field corresponding to each of the above, an ER value input field and a total ER value input field for each of the four levels, and the count values of the corresponding measurement items are input to each of the above input fields. It is a configuration.

表データ作成部7cは、例えば、表計算ソフトウェアにより実現され、上記構成のエラー遷移確認画面6aを表示するためのワークシート(work sheet)形式の表データを作成する。要するに、表データ作成部7cは、エラー遷移パターンの集計結果等のエラー遷移管理情報に基づき、4つのレベルの各レベルを遷移元とし他のレベルを遷移先として各遷移元と各遷移先にそれぞれ対応するビットエラー発生回数(ビットエラー計数値)を登録する登録セル(入力欄)を有するワークシートデータ(表データ)を作成する。表データ作成部7cは、本発明におけるシート作成手段を構成する。 The table data creation unit 7c is realized by, for example, spreadsheet software, and creates worksheet data in a worksheet format for displaying the error transition confirmation screen 6a having the above configuration. In short, the table data creation unit 7c sets each level of the four levels as the transition source and the other level as the transition destination based on the error transition management information such as the aggregation result of the error transition pattern, and sets each transition source and each transition destination, respectively. Create worksheet data (table data) having a registration cell (input field) for registering the corresponding number of bit error occurrences (bit error count value). The table data creation unit 7c constitutes the sheet creation means in the present invention.

表示制御部7dは、各種情報を表示部6に表示する表示制御を行う。本実施形態において、表示制御部7dは、表データ作成部7cが作成した表データに基づいてエラー遷移管理テーブル5bに記憶されているエラー遷移パターンの集計結果等をエラー遷移確認画面6a(図8参照)として表示部6に表示する制御を行う。表示制御部7dは、本発明における表示制御手段を構成する。 The display control unit 7d performs display control for displaying various information on the display unit 6. In the present embodiment, the display control unit 7d displays the total result of the error transition pattern stored in the error transition management table 5b based on the table data created by the table data creation unit 7c on the error transition confirmation screen 6a (FIG. 8). Refer to) to control the display on the display unit 6. The display control unit 7d constitutes the display control means in the present invention.

次に、誤り率測定装置1の動作について説明する。まず、BER測定動作について説明する。ここでは、パターン発生部2から被試験デバイスWに既知パターンを有するテスト信号(PAM4信号)を入力し、このテスト信号の入力に対して被試験デバイスWが送出するPAM4信号をパターン受信部3で被測定信号として受信してBER測定を行う場合について述べる。 Next, the operation of the error rate measuring device 1 will be described. First, the BER measurement operation will be described. Here, a test signal (PAM4 signal) having a known pattern is input from the pattern generation unit 2 to the device W to be tested, and the PAM4 signal transmitted by the device W to be tested in response to the input of the test signal is transmitted by the pattern reception unit 3. A case where the BER measurement is performed by receiving the signal to be measured will be described.

BER測定を行う場合、ユーザは、使用するEDモジュール、測定を行う測定パターン、測定時間等の各種パラメータを設定する。この設定は、例えば、表示部6に設定用表示画面(図示せず)を表示し、操作部4の操作により、設定用表示画面上の設定内容を選択、あるいは必要項目を入力することにより行うことができる。 When performing BER measurement, the user sets various parameters such as the ED module to be used, the measurement pattern to be measured, and the measurement time. This setting is performed, for example, by displaying a setting display screen (not shown) on the display unit 6 and selecting a setting content on the setting display screen or inputting necessary items by operating the operation unit 4. be able to.

本実施形態では、EDモジュールとしてパターン受信部3が設定される。なお、EDモジュールが複数存在する場合には、その中から所望のEDモジュールを選択して設定することができる。測定パターンの設定は、例えば、予め設定されている既知の測定パターン(例えば、上述したPRBS7、PRBS9、PRBS10、PRBS11、PRBS15、PRBS20等)を表示し、所望の測定パターンを選択することで行う。測定時間は、必ずしも設定しなくてもよく、その場合にはデフォルト値として誤り率測定装置1に設定された測定時間が採用される。 In the present embodiment, the pattern receiving unit 3 is set as the ED module. When a plurality of ED modules exist, a desired ED module can be selected and set from the ED modules. The measurement pattern is set, for example, by displaying a preset known measurement pattern (for example, PRBS7, PRBS9, PRBS10, PRBS11, PRBS15, PRBS20, etc.) and selecting a desired measurement pattern. The measurement time does not necessarily have to be set, and in that case, the measurement time set in the error rate measuring device 1 is adopted as the default value.

上述した各種パラメータ等の設定の後、BER測定を開始するため、ユーザが設定用表示画面上で測定開始の操作を行うと、制御部7は、ユーザにより設定された測定パターンに対応付けされたパターンファイルを記憶部5から読み出してパターン発生部2にパターン発生指示を出力する。 In order to start the BER measurement after setting the various parameters described above, when the user performs the measurement start operation on the setting display screen, the control unit 7 is associated with the measurement pattern set by the user. The pattern file is read from the storage unit 5 and the pattern generation instruction is output to the pattern generation unit 2.

パターン発生部2は、制御部7からパターン発生指示が入力されると、上記測定パターンに基づくPAM信号を生成するためのパターン信号を発生する。その際、パターン発生部2は、例えば、図5(a)に示すように、第1パターン発生部21がMSBに相当するパルスパターン(PPG1)を発生するとともに、第2パターン発生部22がLSBに相当するパルスパターン(PPG2)を発生する。PPG1、PPG2は、本発明における既知のパルスパターンに相当する。 When the pattern generation instruction is input from the control unit 7, the pattern generation unit 2 generates a pattern signal for generating a PAM signal based on the measurement pattern. At that time, for example, as shown in FIG. 5A, in the pattern generation unit 2, the first pattern generation unit 21 generates a pulse pattern (PPG1) corresponding to the MSB, and the second pattern generation unit 22 generates the LSB. A pulse pattern (PPG2) corresponding to is generated. PPG1 and PPG2 correspond to the known pulse patterns in the present invention.

図5(a)においては、特に、PPG1として00222020・・・という値のMSBに相当するパルスパターンを発生し、PPG2として01010011・・・という値のLSBに相当するパルスパターンを発生する例を挙げている。 In FIG. 5A, in particular, an example in which a pulse pattern corresponding to the MSB having a value of 00222020 ... Is generated as PPG1 and a pulse pattern corresponding to the LSB having a value of 01010011 ... Is generated as PPG2 is given. ing.

パターン発生部2において、パターン合成出力部23は、第1パターン発生部21から発生されたMSBと第2パターン発生部22から発生されたLSBと合成してPAM4信号を生成する。図5(a)の例においては、MSBとLSBを合成して時系列方向に一つずつ順に01232031・・・という値を有するPAM4信号を生成する。ここで時系列方向の1つずつの数字の区切りは、本実施形態でいうシンボルに相当する。パターン発生部2は、パターン合成出力部23により生成されたPAM4信号をテスト信号として出力する。 In the pattern generation unit 2, the pattern synthesis output unit 23 synthesizes the MSB generated from the first pattern generation unit 21 and the LSB generated from the second pattern generation unit 22 to generate a PAM4 signal. In the example of FIG. 5A, the MSB and the LSB are combined to generate a PAM4 signal having a value of 01232031 ... One by one in the time series direction. Here, the division of each number in the time series direction corresponds to the symbol in the present embodiment. The pattern generation unit 2 outputs the PAM4 signal generated by the pattern synthesis output unit 23 as a test signal.

図5(a)におけるPAM4信号は、図5(b)に太い実線で示すような波形を有するものである。すなわち、このPAM4信号は、アッパーアイ(upper eye)、ミドルアイ(middle eye)、ロウワーアイ(Lower eye)の3つのアイを有するアイパターンを有するものである。また、このPAM4信号は、図4に示す本実施形態に係るPAM4信号のBER測定に関する各種パラメータ(電圧範囲(H3〜H1)、閾値電圧(Vth1〜Vth3)、レベル(L3〜L0)等)の設定状況(図4参照)との対比からも分かるように、シンボルごとの振幅レベルがそれぞれL0、L1、L2、L3の4つのレベルに分けられたものである。 The PAM4 signal in FIG. 5 (a) has a waveform as shown by a thick solid line in FIG. 5 (b). That is, this PAM4 signal has an eye pattern having three eyes, an upper eye, a middle eye, and a lower eye. Further, this PAM4 signal has various parameters (voltage range (H3 to H1), threshold voltage (Vth1 to Vth3), level (L3 to L0), etc.) related to BER measurement of the PAM4 signal according to the present embodiment shown in FIG. As can be seen from the comparison with the setting status (see FIG. 4), the amplitude level for each symbol is divided into four levels of L0, L1, L2, and L3, respectively.

図5(b)に示すように、PAM4信号において、その合成に用いられたPPG1(図5(a)参照)は、ミドルアイの領域(右下がり斜線による網掛け領域)のみにMSB patternとして現れている。ミドルアイはMSBが「H」になることにより発生するアイであるため、ミドルアイをMSBと呼ぶ。これに対して、PAM4信号の合成に用いられた他方のPPG2(図5(a)参照)は、アッパーアイとロウワーアイの両方の領域(右上がり斜線による網掛け領域)に振り分けられて、それぞれ、LSB pattern for "2"and"3"levelsとLSB pattern for "0"and"1"levelsとして現れている。ロウワーアイとアッパーアイはMSBが「H」になることにより発生するアイであるため、これらの両方を合わせてLSBと呼ぶ。 As shown in FIG. 5 (b), in the PAM4 signal, PPG1 (see FIG. 5 (a)) used for its synthesis appears as an MSB pattern only in the middle eye region (shaded region with a downward-sloping diagonal line). There is. Since the middle eye is an eye generated when the MSB becomes "H", the middle eye is called the MSB. On the other hand, the other PPG2 (see FIG. 5 (a)) used for synthesizing the PAM4 signal was divided into both the upper eye and lower eye regions (shaded regions with upward-sloping diagonal lines), and each of them was divided into regions. It appears as LSB pattern for "2" and "3" levels and LSB pattern for "0" and "1" levels. Since the lower eye and the upper eye are eyes generated when the MSB becomes "H", both of them are collectively called LSB.

上述したMSBとLSBの現れ方によれば、図5(b)に示すPAM4信号のデコードにおいては、ミドルアイの領域からMSBを復元可能であることが分かる。同様に、このPAM4信号からは、アッパーアイとロウワーアイの両方の領域からLSBを復元可能であることが分かる。具体的には、PAM4信号のアッパーアイの領域からはレベル2または3に相当するLSBを復元可能であり、ロウワーアイの領域からはレベル0または1に相当するLSBを復元可能であることが理解できる。ここでいう、レベル0、1、2、3は、それぞれ、図4におけるレベルL0、L1、L2、L3に相当するものである。 According to the appearance of the MSB and the LSB described above, it can be seen that the MSB can be restored from the middle eye region in the decoding of the PAM4 signal shown in FIG. 5 (b). Similarly, from this PAM4 signal, it can be seen that the LSB can be restored from both the upper eye and lower eye regions. Specifically, it can be understood that the LSB corresponding to level 2 or 3 can be restored from the upper eye region of the PAM4 signal, and the LSB corresponding to level 0 or 1 can be restored from the lower eye region. .. The levels 0, 1, 2, and 3 referred to here correspond to the levels L0, L1, L2, and L3 in FIG. 4, respectively.

さらに、図5を参照して説明したPAM4信号の生成処理によれば、PPG1とPPG2のパターン信号が既知のパターンである場合には、このPAM4信号をデコードするパターン受信部3に当該既知パターンを例えば参照信号として設定(保持)しておくことで当該PAM4信号のBER測定が行うことが可能となる。この場合、パターン受信部3では、まず、PAM4信号(図5参照)を被測定信号として入力し、該被測定信号のレベルをシンボルごとに検出することによりそれぞれ2値のMSBとLSBとにデコードする。次いで、パターン受信部3は、デコードされた2ビットの信号(MSBとLSB)と予め保持している参照信号とをシンボルごとに比較することにより、被測定信号のレベルが参照信号のレベルと相違するビットについてエラーが発生したこと(ビットエラー)を認識するが可能となる。 Further, according to the PAM4 signal generation process described with reference to FIG. 5, when the pattern signals of PPG1 and PPG2 are known patterns, the known pattern is transmitted to the pattern receiving unit 3 that decodes the PAM4 signal. For example, by setting (holding) it as a reference signal, it is possible to perform BER measurement of the PAM4 signal. In this case, the pattern receiving unit 3 first inputs a PAM4 signal (see FIG. 5) as a signal to be measured, detects the level of the signal to be measured for each symbol, and decodes the PAM4 signal into binary MSB and LSB, respectively. To do. Next, the pattern receiver 3 compares the decoded 2-bit signals (MSB and LSB) with the reference signal held in advance for each symbol, so that the level of the signal to be measured differs from the level of the reference signal. It is possible to recognize that an error has occurred (bit error) for the bits to be processed.

パターン発生部2が発生したPAM4信号(図5参照)が被試験デバイスWにより受信されると、被試験デバイスWは被測定信号となるPAM4信号を送出する。誤り率測定装置1において、パターン受信部3は、被試験デバイスWからのPAM4信号を被測定信号として受信し、該被測定信号をMSBとLSBにデコードしてBER測定を実行する。 When the PAM4 signal (see FIG. 5) generated by the pattern generation unit 2 is received by the device W to be tested, the device W to be tested sends a PAM4 signal to be a signal to be measured. In the error rate measuring device 1, the pattern receiving unit 3 receives the PAM4 signal from the device W to be measured as a signal to be measured, decodes the signal to be measured into MSB and LSB, and executes BER measurement.

ここまで述べたように、本実施形態に係る誤り率測定装置1(図1参照)において、操作部4は、測定パターンの設定を受け付ける受付手段を構成する。パターン発生部2は、設定された測定パターンに対応するパルスパターンを生成し、該パルスパターンに基づきテスト信号としてのPAM4信号を発生する。他方、パターン受信部3において、PAMデコーダ3aは、テスト信号を受信した被試験用デバイスWから送出されるPAM4信号を被測定信号として入力してデコードする処理を行うようになっている。 As described above, in the error rate measuring device 1 (see FIG. 1) according to the present embodiment, the operation unit 4 constitutes a receiving means for receiving the setting of the measurement pattern. The pattern generation unit 2 generates a pulse pattern corresponding to the set measurement pattern, and generates a PAM4 signal as a test signal based on the pulse pattern. On the other hand, in the pattern receiving unit 3, the PAM decoder 3a performs a process of inputting a PAM4 signal transmitted from the device under test receiving the test signal as a signal to be measured and decoding it.

PAM4信号のデコード処理後に行われるBER測定処理について、図9に示すフローチャートを参照して説明する。BER測定処理が開始されると、パターン受信部3で受信されたPAM4信号は、例えば、図2に示すように、被測定信号としてPAMデコーダ3aの0/1判定回路3bにおける3つの0/1判別器3ba、3bb、3bcにそれぞれ入力される(ステップS1)。 The BER measurement process performed after the PAM4 signal decoding process will be described with reference to the flowchart shown in FIG. When the BER measurement process is started, the PAM4 signal received by the pattern receiving unit 3 becomes, for example, three 0/1s in the 0/1 determination circuit 3b of the PAM decoder 3a as the signal to be measured, as shown in FIG. It is input to the discriminators 3ba, 3bb, and 3bc, respectively (step S1).

PAMデコーダ3aは、入力されたPAM4信号をシンボルごとにMSBとLSBとにデコードする処理を行う(ステップS2)。このデコード処理においてはまず、0/1判定回路3bの0/1判別器3baは、被測定信号であるPAM4信号のUpper信号(アッパーアイ領域の信号)が0であるか1であるかを閾値電圧Vth1との比較によって判別する。ここで0/1判別器3baは、Upper信号が閾値電圧Vth1以上であればDU=「1」を判別信号として出力し、Upper信号が閾値電圧Vth1以上でなければDU=「0」を判別信号として出力する。 The PAM decoder 3a performs a process of decoding the input PAM4 signal into MSB and LSB for each symbol (step S2). In this decoding process, first, the 0/1 discriminator 3ba of the 0/1 determination circuit 3b determines whether the Upper signal (signal in the upper eye region) of the PAM4 signal to be measured is 0 or 1. It is determined by comparison with the voltage Vth1. Here, the 0/1 discriminator 3ba outputs DU = "1" as a discrimination signal if the Upper signal is the threshold voltage Vth1 or more, and determines DU = "0" if the Upper signal is not the threshold voltage Vth1 or more. Output as.

0/1判別器3bbは、PAM4信号のMiddle信号(ミドルアイ領域の信号)が0であるか1であるかを閾値電圧Vth2との比較によって判別する。ここで0/1判別器3bbは、Middle信号が閾値電圧Vth2以上であればDM=「1」を判別信号として出力し、Middle信号が閾値電圧Vth2以上でなければDM=「0」を判別信号として出力する。 The 0/1 discriminator 3bb determines whether the Middle signal (signal in the middle eye region) of the PAM4 signal is 0 or 1, by comparison with the threshold voltage Vth2. Here, the 0/1 discriminator 3bb outputs DM = "1" as a discrimination signal if the Middle signal is the threshold voltage Vth2 or more, and determines DM = "0" if the Middle signal is not the threshold voltage Vth2 or more. Output as.

0/1判別器3bcは、PAM4信号のLower信号(ロウワーアイ領域の信号)が0であるか1であるかを閾値電圧Vth3との比較によって判別する。ここで0/1判別器3bcは、Lower信号が閾値電圧Vth3以上であればDL=「1」を判別信号として出力し、Lower信号が閾値電圧Vth3以上でなければDL=「0」を判別信号として出力する。 The 0/1 discriminator 3bc determines whether the Lower signal (signal in the lower eye region) of the PAM4 signal is 0 or 1 by comparison with the threshold voltage Vth3. Here, the 0/1 discriminator 3bc outputs DL = "1" as a discrimination signal if the Lower signal is the threshold voltage Vth3 or higher, and determines DL = "0" if the Lower signal is not the threshold voltage Vth3 or higher. Output as.

0/1判別器3baから出力されたDH、DM、DLの各判別信号はデコード回路3cに入力される。デコード回路3cにおいて、第1のAND回路3caは、第1の0/1判別器3baからの判別信号(DU)と第3の0/1判別器3bcからの判別信号(DL)とを入力として論理積演算を行う。 Each of the DH, DM, and DL discrimination signals output from the 0/1 discriminator 3ba is input to the decoding circuit 3c. In the decoding circuit 3c, the first AND circuit 3ca receives the discrimination signal (DU) from the first 0/1 discriminator 3ba and the discrimination signal (DL) from the third 0/1 discriminator 3bc as inputs. Performs a logical product operation.

第2のAND回路3cbは、第1の0/1判別器3baからの判別信号(DU)と第2の0/1判別器3bbからの判別信号(DM)とを入力として論理積演算を行う。 The second AND circuit 3bc performs a logical product operation by inputting a discrimination signal (DU) from the first 0/1 discriminator 3ba and a discrimination signal (DM) from the second 0/1 discriminator 3bb. ..

第3のAND回路3ccは、第2の0/1判別器3bbからの判別信号(DM)を反転した信号と第3の0/1判別器3bcからの判別信号(DL)とを入力として論理積演算を行う。 The third AND circuit 3cc is logically input by inputting a signal obtained by inverting the discrimination signal (DM) from the second 0/1 discriminator 3bb and a discrimination signal (DL) from the third 0/1 discriminator 3bc. Perform a product operation.

OR回路3cdは、第1のAND回路3ca、第2のAND回路3cb、第3のAND回路3ccからの信号を入力として論理和演算を行う。 The OR circuit 3cd performs a logical sum operation by inputting signals from the first AND circuit 3ca, the second AND circuit 3cc, and the third AND circuit 3cc.

以上の処理により、デコード回路3cは、第2の0/1判別器3bbからの判別信号(DM)をそのままMSBとして出力し、OR回路3cdからの出力をLSBとして出力する。これにより、PAMデコーダ3aでは、PAM4信号をMSBとLSBにデコードする処理が行われる。 Through the above processing, the decoding circuit 3c outputs the discrimination signal (DM) from the second 0/1 discriminator 3bb as it is as an MSB, and outputs the output from the OR circuit 3cd as an LSB. As a result, the PAM decoder 3a performs a process of decoding the PAM4 signal into the MSB and the LSB.

以上のデコード処理において、例えば、パターン発生部2でのエンコード処理により生成されたPAM4信号(図5参照)を受信し、0/1判定回路3b及びデコード回路3cからなるPAMデコーダ3aでデコードすると、図6(a)に示す受信されたPAM4信号の波形が、図6(b)に示すようにMSBとLSB(MSB/LSB)とに波形に分離される。 In the above decoding process, for example, when the PAM4 signal (see FIG. 5) generated by the encoding process in the pattern generation unit 2 is received and decoded by the PAM decoder 3a including the 0/1 determination circuit 3b and the decoding circuit 3c, The waveform of the received PAM4 signal shown in FIG. 6A is separated into a waveform into MSB and LSB (MSB / LSB) as shown in FIG. 6B.

このとき、MSBパターン(MSB Pattern)は、ミドルアイの波形と1対1に対応するものとなる。これに対して、LSBパターン(LSB pattern)は、アッパーアイとロウワーアイの波形を合成した波形となり、アッパーアイとロウワーアイの波形と1対1に対応していないものとなる。このため、パターン受信部3において、デコード回路3cは、アッパーアイ用のパターンを分離するためのマスクと、ロウワーアイ用のパターンを分離するためにマスクとを用い、LSBパターンからアッパーアイ用のパターンとロウワーアイ用のパターンを分離して出力するようになっている。これにより、PAMデコーダ3aでは、PAM4信号からMSBパターンと、アッパーアイ用のLSBパターン及びロウワーアイ用のLSBパターンを分離して出力することができる。 At this time, the MSB pattern has a one-to-one correspondence with the waveform of the middle eye. On the other hand, the LSB pattern is a waveform obtained by synthesizing the waveforms of the upper eye and the lower eye, and does not have a one-to-one correspondence with the waveforms of the upper eye and the lower eye. Therefore, in the pattern receiving unit 3, the decoding circuit 3c uses a mask for separating the pattern for the upper eye and a mask for separating the pattern for the lower eye, and the pattern for the upper eye is changed from the LSB pattern. The pattern for the lower eye is separated and output. As a result, the PAM decoder 3a can separately output the MSB pattern, the LSB pattern for the upper eye, and the LSB pattern for the lower eye from the PAM4 signal.

図6(b)におけるPAMデコーダ3aの出力(復調データ)は、図1の構成におけるビットエラー測定部3d及びエラー遷移パターン検出部3eに入力される。一方、ビットエラー測定部3d及びエラー遷移パターン検出部3eには、パターン発生部2でPAM4信号を生成するために用いられたパターンデータ(PPG1(MSB)、PPG2(LSB))が、制御部7の制御により、参照信号として事前に設定(保持)されている。 The output (demodulation data) of the PAM decoder 3a in FIG. 6B is input to the bit error measuring unit 3d and the error transition pattern detecting unit 3e in the configuration of FIG. On the other hand, in the bit error measuring unit 3d and the error transition pattern detecting unit 3e, the pattern data (PPG1 (MSB), PPG2 (LSB)) used for generating the PAM4 signal in the pattern generating unit 2 is used in the control unit 7. It is set (held) in advance as a reference signal by the control of.

これにより、ビットエラー測定部3dは、上記ステップS2におけるPAM4信号のデコード処理の後、該デコード結果(復調データ)を取り込み、シンボルごとに参照信号と比較してBER測定処理を実行する(ステップS3)。ここでビットエラー測定部3dは、PAMデコーダ3aでのデコード処理により分離されたMSB/LSBの値と参照信号のMSB/LSBの値をシンボルごとに比較し、両者が不一致の場合にビットエラーと判定する。さらにビットエラー測定部3dは、パターン発生部2から出力される一連のビットエラー測定に係るPAM4の総ビット数と、上述したビットエラーと判定されたビット数との比をBERとして算出する。 As a result, the bit error measurement unit 3d takes in the decoding result (demodulation data) after the decoding process of the PAM4 signal in step S2, compares it with the reference signal for each symbol, and executes the BER measurement process (step S3). ). Here, the bit error measuring unit 3d compares the MSB / LSB value separated by the decoding process with the PAM decoder 3a and the MSB / LSB value of the reference signal for each symbol, and if they do not match, a bit error occurs. judge. Further, the bit error measuring unit 3d calculates the ratio of the total number of bits of the PAM 4 related to the series of bit error measurements output from the pattern generating unit 2 to the number of bits determined to be the above-mentioned bit error as BER.

上述したBER測定を実行しつつ、例えば、ビットエラー管理部7aは、エラー遷移パターンの測定を実行することが設定されているか否かを判定する(ステップS4)。ここで、エラー遷移パターンの測定を実行することが設定されている場合(ステップS4でYES)、エラー遷移管理部7bは、エラー遷移パターン検出部3eでのエラー遷移パターンの検出結果に基づくエラー遷移パターン管理処理を実行する(ステップS5)。その後、ステップS5でのエラー遷移パターン管理処理を実行しつつステップS6へと進む。 While executing the above-mentioned BER measurement, for example, the bit error management unit 7a determines whether or not it is set to execute the measurement of the error transition pattern (step S4). Here, when it is set to execute the measurement of the error transition pattern (YES in step S4), the error transition management unit 7b performs the error transition based on the detection result of the error transition pattern in the error transition pattern detection unit 3e. The pattern management process is executed (step S5). After that, the process proceeds to step S6 while executing the error transition pattern management process in step S5.

これに対し、エラー遷移パターンの測定を実行することが設定されていない場合(ステップS4でNO)、ビットエラー管理部7aは直ちにステップS6に進む。 On the other hand, when it is not set to execute the measurement of the error transition pattern (NO in step S4), the bit error management unit 7a immediately proceeds to step S6.

ステップS6において、ビットエラー管理部7aは、ビットエラー測定が終了したか否かをチェックする(ステップS6)。ここでビットエラー測定が終了していないと判定された場合(ステップS6でNO)、ビットエラー管理部7aではステップS3以降の処理を続行させ、ビットエラー測定が終了したと判定された場合(ステップS6でYES)は一連のBER測定処理を終了する。 In step S6, the bit error management unit 7a checks whether or not the bit error measurement is completed (step S6). If it is determined that the bit error measurement has not been completed (NO in step S6), the bit error management unit 7a continues the processing after step S3, and if it is determined that the bit error measurement has been completed (step). YES) in S6 ends a series of BER measurement processes.

図9に示す一連のBER測定処理において、ビットエラー管理部7aは、ビットエラー測定部3dによるBERの測定結果を例えばビットエラー管理テーブル5aに記憶して管理する。表示制御部7dは、ユーザにより例えば操作部4から入力される表示指示に基づいてビットエラー管理テーブル5aに記憶されているBER測定結果を予め設定されている表示形態で表示する表示制御機能を有する。 In the series of BER measurement processes shown in FIG. 9, the bit error management unit 7a stores and manages the BER measurement result by the bit error measurement unit 3d in, for example, the bit error management table 5a. The display control unit 7d has a display control function for displaying the BER measurement result stored in the bit error management table 5a in a preset display form based on a display instruction input by the user, for example, from the operation unit 4. ..

次に、本実施形態に係る誤り率測定装置1におけるエラー遷移管理処理動作について図10に示すフローチャートを参照して説明する。このエラー遷移管理処理は、例えば、図9に示すビットエラー測定部3dによるBER測定中、ステップS5において、エラー遷移管理部7bの制御下で、エラー遷移パターン検出部3e、表作成部7c、表示制御部7dの協働によって実現される。なお、図9に示すBER測定処理では、エラー遷移パターンを測定することが設定されている場合に限りエラー遷移管理処理を実行する例について説明したが、BER測定に合わせて常にエラー遷移管理処理を行う構成としてもよい。 Next, the error transition management processing operation in the error rate measuring device 1 according to the present embodiment will be described with reference to the flowchart shown in FIG. In this error transition management process, for example, during BER measurement by the bit error measurement unit 3d shown in FIG. 9, in step S5, under the control of the error transition management unit 7b, the error transition pattern detection unit 3e, the table creation unit 7c, and the display It is realized by the cooperation of the control unit 7d. In the BER measurement process shown in FIG. 9, an example of executing the error transition management process only when the error transition pattern is set to be measured has been described, but the error transition management process is always performed according to the BER measurement. It may be configured to be performed.

エラー遷移管理処理が開始されると、エラー遷移管理部7bはまず、表データ作成部7cに表データの作成を指示する。この指示に基づき、表データ作成部7cは、エラー遷移管理テーブル5bに記憶されているエラー遷移管理情報に基づいてエラー遷移確認画面6a(図8参照)を表示可能な表データを作成する(ステップS11)。ここで作成される表データは、例えば、表計算ソフトウェアで作成可能なシート形式のデータ(ワークシートデータ)であり、上述した各管理項目とEC値入力欄等の入力欄(登録セル)を有し、これら各入力欄が空(計数値が「0:零」)のものである。 When the error transition management process is started, the error transition management unit 7b first instructs the table data creation unit 7c to create the table data. Based on this instruction, the table data creation unit 7c creates table data capable of displaying the error transition confirmation screen 6a (see FIG. 8) based on the error transition management information stored in the error transition management table 5b (step). S11). The table data created here is, for example, sheet format data (worksheet data) that can be created by spreadsheet software, and has each of the above-mentioned management items and input fields (registration cells) such as EC value input fields. However, each of these input fields is empty (count value is "0: zero").

引き続き、エラー遷移管理部7bは、表示制御部7dに表データの表示を指示する。表示制御部7dは、その表示の指示を受けるとステップS11で生成された表データ(ワークシートデータ)に基づいて例えば図8に示す態様のエラー遷移確認画面6aを表示部6に表示させる(ステップS12)。ここで表示されるエラー遷移確認画面6aも各管理項目に対応する入力欄の値が空となっている。 Subsequently, the error transition management unit 7b instructs the display control unit 7d to display the table data. Upon receiving the display instruction, the display control unit 7d causes the display unit 6 to display the error transition confirmation screen 6a of the mode shown in FIG. 8 based on the table data (worksheet data) generated in step S11 (step). S12). In the error transition confirmation screen 6a displayed here, the value of the input field corresponding to each management item is empty.

次いで、エラー遷移管理部7bは、監視対象のシンボル数nを+1インクリメントする(ステップS13)。シンボル数nは、例えば、初期値は「0」であり、上限値は予め設定された測定パターン(PRBS7、9〜11、15、20等)のパターン長(ビット数)に対応する値である。 Next, the error transition management unit 7b increments the number of symbols n to be monitored by +1 (step S13). The initial value of the number of symbols n is, for example, "0", and the upper limit is a value corresponding to the pattern length (number of bits) of a preset measurement pattern (PRBS 7, 9 to 11, 15, 20, etc.). ..

引き続き、エラー遷移管理部7bは、インクリメント後のシンボル数nに対応するシンボルについてのビットエラー測定部3dにおけるビットエラー測定結果を取込み、被測定信号のビットエラーが検出されたか否かを判定する(ステップS14)。 Subsequently, the error transition management unit 7b takes in the bit error measurement result in the bit error measurement unit 3d for the symbol corresponding to the number of symbols n after the increment, and determines whether or not the bit error of the measured signal is detected ( Step S14).

ここで、ビットエラーが検出されていないと判定された場合(ステップS14でNO)、エラー遷移管理部7bは、ステップS11に戻ってシンボル数nを+1インクリメントし、ステップS13以降の処理を続行する。 Here, if it is determined that no bit error has been detected (NO in step S14), the error transition management unit 7b returns to step S11, increments the number of symbols n by +1 and continues the processing after step S13. ..

これに対し、ビットエラーが検出されたと判定された場合(ステップS13でYES)、次いでエラー遷移パターン検出部3eは、エラー遷移管理部7bの制御下で、当該シンボルの被測定信号のMSB/LSBと参照信号のMSB/LSBとを比較して、上述した12通りのパターンのうちのいずれのエラー遷移パターンであるかを特定する(ステップS15)。 On the other hand, when it is determined that a bit error has been detected (YES in step S13), the error transition pattern detection unit 3e then, under the control of the error transition management unit 7b, MSB / LSB of the measured signal of the symbol. And the MSB / LSB of the reference signal are compared with each other to identify which of the 12 patterns described above is the error transition pattern (step S15).

ここでエラー遷移パターン検出対象の被測定信号(PAM4信号)は、MSB/LSBが00、01、10、11の値をとり得るものであり、これらの値は、それぞれ、レベル0、1、2、3の4つの振幅レベルに対応したものである。被測定信号の当該シンボルの正しいレベル(参照信号のレベル)がレベル0、1、2、3のうちのいずれか一つであるということは、エラービットが測定された場合、上記1つ以外のレベルのいずれかに遷移しているということになる。 Here, the measured signal (PAM4 signal) for which the error transition pattern is detected can have MSB / LSB values of 00, 01, 10, and 11, and these values are levels 0, 1, and 2, respectively. It corresponds to the four amplitude levels of 3. The fact that the correct level (reference signal level) of the symbol of the signal to be measured is any one of levels 0, 1, 2, and 3 means that when the error bit is measured, it is other than the above one. It means that you are transitioning to one of the levels.

したがって、エラー遷移パターン検出部3eは、当該シンボルの参照信号のMSB/LSBが例えばレベル0であるときには、図7に示すエラー遷移管理テーブル5bにおける番号1ないし3に示すように、レベル0から1、レベル0から2、レベル0から3への遷移パターンのいずれかを特定することができる。 Therefore, when the MSB / LSB of the reference signal of the symbol is, for example, level 0, the error transition pattern detection unit 3e has levels 0 to 1 as shown in numbers 1 to 3 in the error transition management table 5b shown in FIG. , Any of the transition patterns from level 0 to 2 and level 0 to 3 can be specified.

同様に、当該シンボルの参照データが例えばレベル1であるときには、エラー遷移管理テーブル5bにおける番号4ないし6に示すように、レベル1から0、レベル1から2、レベル1から3への遷移パターンのいずれかを特定することができる。 Similarly, when the reference data of the symbol is, for example, level 1, as shown in numbers 4 to 6 in the error transition management table 5b, the transition patterns from level 1 to 0, level 1 to 2, and level 1 to 3 Either can be specified.

また、当該シンボルの参照データが例えばレベル2であるときには、エラー遷移管理テーブル5bにおける番号7ないし9に示すように、レベル2から0、レベル2から1、レベル2から3への遷移パターンのいずれかを特定することができる。 Further, when the reference data of the symbol is, for example, level 2, any of the transition patterns from level 2 to 0, level 2 to 1, and level 2 to 3 as shown in numbers 7 to 9 in the error transition management table 5b. Can be specified.

さらに、当該シンボルの参照データが例えばレベル3であるときには、エラー遷移管理テーブル5bにおける番号10ないし12に示すように、レベル3から0、レベル3から1、レベル3から2への遷移パターンのいずれかを特定することができる。 Further, when the reference data of the symbol is, for example, level 3, any of the transition patterns from level 3 to 0, level 3 to 1, and level 3 to 2 as shown in numbers 10 to 12 in the error transition management table 5b. Can be specified.

上記ステップS15でのエラー遷移パターン特定処理の後、エラー遷移管理部7bは、上記ステップS15で特定したエラー遷移パターンの計数値(EC)を+1インクリメントし(ステップS16)、エラー遷移管理テーブル5bに記憶されているエラー遷移管理情報を当該インクリメント後のEC値を反映したデータ内容に更新する(ステップS17)。 After the error transition pattern specifying process in step S15, the error transition management unit 7b increments the count value (EC) of the error transition pattern specified in step S15 by +1 (step S16), and adds the error transition management table 5b to the error transition management table 5b. The stored error transition management information is updated to the data content reflecting the EC value after the increment (step S17).

以後、エラー遷移管理部7bは、図10におけるエラー遷移管理処理が終了するまで、エラー遷移パターン検出部3eによって特定された上述した12通りの遷移パターンのビットエラーの発生回数を逐次計数し、各遷移パターンごとのビットエラー発生回数の計数値(エラーカウント:EC)をエラー遷移管理テーブル5bの該当する登録セル内に記憶して管理する。 After that, the error transition management unit 7b sequentially counts the number of occurrences of bit errors of the above-mentioned 12 types of transition patterns specified by the error transition pattern detection unit 3e until the error transition management process in FIG. 10 is completed, and each of them is counted. The count value (error count: EC) of the number of times of bit error occurrence for each transition pattern is stored and managed in the corresponding registration cell of the error transition management table 5b.

引き続き、エラー遷移管理部7bは、表データ作成部7cに表データ更新指示を送信する。表データ作成部7cは、表データ更新指示を受信すると、上記ステップS17での更新処理後のエラー遷移管理情報に基づいて表データを更新する(ステップS18)。 Subsequently, the error transition management unit 7b transmits a table data update instruction to the table data creation unit 7c. When the table data creation unit 7c receives the table data update instruction, it updates the table data based on the error transition management information after the update process in step S17 (step S18).

さらにエラー遷移管理部7bは、表示制御部7dに表示更新指示を送信する。表示制御部7dは、表示更新指示に基づき、表データ作成部7cにより作成(更新)された表データに基づいて表示部6に表示しているエラー遷移確認画面6aの表示内容を更新する(ステップS19)。図8に示す画面構成によれば、エラー遷移確認画面6aには、その段階までにビットエラーが測定されたシンボルを対象とする12通りのエラー遷移パターンそれぞれのEC値が他の測定項目の値とともに表示される。他の測定項目としては、例えば、レベル0、レベル1、レベル2、レベル3ごとの他のレベルへのそれぞれ3通りのエラー遷移パターンのEC値総数(Total)、該EC値総数に対応するビットエラー発生シンボル総数(Symbol)が表示されている。さらには、レベル0、レベル1、レベル2、レベル3ごとのエラーレート(ER)と、該各ERの総数も表示されている。エラーレートの値については、例えば、ビットエラー管理テーブル5aに管理されているBER測定結果を読み出して上記ECと組み合わせた表データを作成することでエラー遷移確認画面6a上へ表示することができる。 Further, the error transition management unit 7b transmits a display update instruction to the display control unit 7d. The display control unit 7d updates the display content of the error transition confirmation screen 6a displayed on the display unit 6 based on the table data created (updated) by the table data creation unit 7c based on the display update instruction (step). S19). According to the screen configuration shown in FIG. 8, on the error transition confirmation screen 6a, the EC value of each of the 12 error transition patterns targeting the symbols whose bit errors have been measured up to that stage is the value of another measurement item. Is displayed with. Other measurement items include, for example, the total number of EC values (Total) of three error transition patterns for each of level 0, level 1, level 2, and level 3 to other levels, and the bits corresponding to the total number of EC values. The total number of error occurrence symbols (Symbol) is displayed. Furthermore, the error rate (ER) for each level 0, level 1, level 2, and level 3 and the total number of each ER are also displayed. The error rate value can be displayed on the error transition confirmation screen 6a by reading the BER measurement result managed in the bit error management table 5a and creating table data combined with the EC.

引き続きエラー遷移管理部7bは、BER測定が終了したか否かを判定する(ステップS20)。ここでの判定は、例えば、シンボル数nが、予め設定した測定パターンの測定対象範囲のビット数に対応する値に達したか否かにより行うことができる。ここで、BER測定が終了していないと判定された場合(ステップS20でNO)、エラー遷移管理部7bは、ステップS13以降の処理を続行させるように制御する。 Subsequently, the error transition management unit 7b determines whether or not the BER measurement is completed (step S20). The determination here can be performed, for example, by whether or not the number of symbols n has reached a value corresponding to the number of bits in the measurement target range of the preset measurement pattern. Here, when it is determined that the BER measurement has not been completed (NO in step S20), the error transition management unit 7b controls to continue the processing after step S13.

これに対し、BER測定が終了したと判定された場合(ステップS20でYES)、エラー遷移管理部7bは、上述した一連の遷移管理処理を終了する。 On the other hand, when it is determined that the BER measurement is completed (YES in step S20), the error transition management unit 7b ends the series of transition management processes described above.

図10に示す一連のパターン遷移管理処理によれば、表示部6にはエラー遷移確認画面6aが表示され、その表示内容(図8参照)は、PAM4信号の上述した12通りの遷移パターンのその時点における計数値(EC)が反映されたものとなる。このため、ユーザは、エラー遷移確認画面6aを見ることで、ビットエラーの発生と同時にどのようなエラー遷移パターンでのビットエラーが発生しているかを容易に確認することができる。 According to the series of pattern transition management processes shown in FIG. 10, the error transition confirmation screen 6a is displayed on the display unit 6, and the display content (see FIG. 8) is that of the above-mentioned 12 transition patterns of the PAM4 signal. The count value (EC) at the time point is reflected. Therefore, the user can easily confirm what kind of error transition pattern the bit error is occurring at the same time as the bit error is generated by looking at the error transition confirmation screen 6a.

具体的に、ユーザは、エラー遷移確認画面6a上において、BER測定対象のPAM4信号(被測定信号)について、レベル0からレベル1、2、3へのエラー遷移回数、レベル1からレベル0、2、3へのエラー遷移回数、レベル2からレベル0、1、3へのエラー遷移回数、レベル3からレベル0、1、2へのエラー遷移回数を容易に把握することが可能となる。ユーザはまた、エラー遷移確認画面6a上でレベル0、1、2、3ごとのエラー遷移回数の総数、ならびにレベル0、1、2、3全体でのエラー遷移回数の総数を把握可能である。さらに、ユーザは、このエラー遷移確認画面6a上で、レベル0、1、2、3ごとのエラーレート(ER)、ならびにレベル0、1、2、3全体でのERの総数(Total)を容易に把握できるようになる。 Specifically, on the error transition confirmation screen 6a, the user confirms the number of error transitions from level 0 to levels 1, 2 and 3 and the number of error transitions from level 1 to level 0, 2 for the PAM4 signal (measured signal) to be measured by BER. It is possible to easily grasp the number of error transitions from level 2 to level 0, 1, and 3, and the number of error transitions from level 3 to levels 0, 1, and 2. The user can also grasp the total number of error transitions for each level 0, 1, 2, and 3 on the error transition confirmation screen 6a, and the total number of error transitions for all levels 0, 1, 2, and 3. Further, the user can easily set the error rate (ER) for each level 0, 1, 2, and 3 and the total number of ERs (Total) for all levels 0, 1, 2, and 3 on the error transition confirmation screen 6a. You will be able to grasp it.

なお、本実施形態では、ビットエラー管理部7aが、ビットエラー測定部3dでのビットエラーが測定されたシンボルに対してのみ遷移パターンの種別を特定する処理形態について説明したが、全てのシンボルに対しての遷移パターンの種別特定をビットエラー管理部7aが行う構成であってもよい。 In the present embodiment, the bit error management unit 7a has described a processing mode for specifying the type of the transition pattern only for the symbol in which the bit error is measured by the bit error measurement unit 3d, but all the symbols have been described. On the other hand, the bit error management unit 7a may specify the type of the transition pattern.

また、本実施形態においては、ビットエラー測定部3dとビットエラー管理部7a、及びエラー遷移パターン検出部3eとエラー遷移管理部7bとをそれぞれ別個に設けた例を挙げているが、これに限らず、それぞれ、例えばビットエラー制御部、エラー遷移管理制御部として1つにまとめて制御部7に設ける構成としてもよい。 Further, in the present embodiment, an example in which the bit error measurement unit 3d and the bit error management unit 7a, and the error transition pattern detection unit 3e and the error transition management unit 7b are separately provided is given, but the present invention is limited to this. Instead, for example, a bit error control unit and an error transition management control unit may be collectively provided in the control unit 7.

また、本実施形態では、ビットエラー測定中にエラー遷移確認画面6aを表示し、エラー遷移パターンの計数に合わせて表示値を更新していく例を挙げているが、これに限らず、BER測定後、表示要求操作を受付けてそれまでの各遷移パターンのEC値を一括表示するようにしてもよい。 Further, in the present embodiment, an example is given in which the error transition confirmation screen 6a is displayed during the bit error measurement and the display value is updated according to the count of the error transition pattern, but the present invention is not limited to this, and the BER measurement is performed. After that, the display request operation may be accepted and the EC values of each transition pattern up to that point may be collectively displayed.

また、上記実施形態では、主として、PAM4信号の誤り率測定について述べたが、本発明は、これに限らず、PAM8信号等の誤り率測定にも適用可能である。PAM8信号は、シンボルごとに振幅が3ビットで表わし得る8つ(2=8)のレベルに分けられるPAM信号である。このため、PAM8信号を扱う誤り率測定装置1において、PAMデコーダ3aは、被測定信号として入力したPAM8信号を3ビット(第1ビット、第2ビット、第3ビット)の信号にデコードし、エラー遷移パターン検出部3e、エラー遷移管理部7bは、第1ビット、第2ビット、第3ビットで表現し得る8つのレベル000、001、010、011、100、101、110、111間に渡る56通りのエラー遷移パターンを管理し、表データ作成部7c及び表示制御部7dとしては、上記56通りのエラー遷移パターンを表形式で表示部6に表示させる各機能構成を有するものを採用すればよい。 Further, in the above embodiment, the error rate measurement of the PAM4 signal has been mainly described, but the present invention is not limited to this, and can be applied to the error rate measurement of the PAM8 signal and the like. The PAM8 signal is a PAM signal divided into eight levels (2 3 = 8) in which the amplitude can be represented by 3 bits for each symbol. Therefore, in the error rate measuring device 1 that handles the PAM8 signal, the PAM decoder 3a decodes the PAM8 signal input as the measured signal into a 3-bit (1st bit, 2nd bit, 3rd bit) signal and makes an error. The transition pattern detection unit 3e and the error transition management unit 7b span between eight levels 000, 001, 010, 011, 100, 101, 110, and 111 that can be represented by the first bit, the second bit, and the third bit. As the table data creation unit 7c and the display control unit 7d, those having each function configuration for displaying the above 56 types of error transition patterns in a tabular format on the display unit 6 may be adopted. ..

上述したように、本実施形態に係る誤り率測定装置1は、既知のパルスパターンを用いて生成され、シンボルごとに振幅が4以上のレベルに分けられたPAM信号を被測定信号として入力し、被測定信号のレベルをシンボルごとに検出することにより被測定信号を2値信号にデコードするPAMデコーダ3aと、既知のパルスパターンを参照信号として保持し、デコードされた2値信号と参照信号とをシンボルごとに比較することにより、被測定信号のレベルが参照信号のレベルと相違するビットエラーを測定するビットエラー測定部3dと、ビットエラーが測定されたシンボルを対象に、被測定信号が、4以上のレベルのうちの参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するエラー遷移パターン検出部3eと、各エラー遷移パターンのビットエラーの測定回数(EC)を表示部6に表形式で表示させる表示制御部7dと、を有している。 As described above, the error rate measuring device 1 according to the present embodiment inputs a PAM signal generated by using a known pulse pattern and having an amplitude divided into levels of 4 or more for each symbol as a signal to be measured. The PAM decoder 3a that decodes the measured signal into a binary signal by detecting the level of the measured signal for each symbol, and the decoded binary signal and the reference signal that hold the known pulse pattern as a reference signal. By comparing each symbol, the measured signal is 4 for the bit error measuring unit 3d that measures the bit error in which the level of the measured signal is different from the level of the reference signal, and the symbol for which the bit error is measured. Error transition pattern detection unit 3e that detects which of the plurality of error transition patterns, which indicates the transition from the level matching the reference signal among the above levels to which other level, has transitioned. It also has a display control unit 7d that causes the display unit 6 to display the number of times (EC) of bit errors measured for each error transition pattern in a tabular format.

この構成により、本実施形態に係る誤り率測定装置1は、シンボルごとに振幅が4つ以上のレベルを有するPAM信号の複数種類のエラー遷移パターンを表形式で表示することで、エラー遷移パターンが12通り以上のPAM信号についてもそれら全てのエラー遷移パターンを感覚的に表現することができ、一見しただけでその把握が可能となる。 With this configuration, the error rate measuring device 1 according to the present embodiment displays a plurality of types of error transition patterns of PAM signals having an amplitude of 4 or more levels for each symbol in a tabular format, so that the error transition pattern can be obtained. All of the 12 or more PAM signals can be intuitively expressed, and the error transition patterns can be grasped at a glance.

また、本実施形態に係る誤り率測定装置1は、各エラー遷移パターンのビットエラーの測定回数を含むエラー遷移管理情報を管理するエラー遷移管理部7bと、エラー遷移管理情報に基づき、4以上のレベルの各レベルを遷移元とし他のレベルを遷移先として各遷移元と各遷移先にそれぞれ対応するビットエラー発生回数を登録する登録セルを有するワークシートデータ(表データ)を作成する表データ作成部7cと、をさらに有し、表示制御部7dは、ワークシートデータに基づき各エラー遷移パターンのビットエラーの測定回数を表示させるように構成されている。 Further, the error rate measuring device 1 according to the present embodiment has an error transition management unit 7b that manages error transition management information including the number of times of bit error measurement of each error transition pattern, and four or more based on the error transition management information. Create worksheet data (table data) with a registration cell that registers the number of bit error occurrences corresponding to each transition source and each transition destination with each level of the level as the transition source and the other level as the transition destination. A unit 7c and a unit 7c are further provided, and the display control unit 7d is configured to display the number of times of measurement of the bit error of each error transition pattern based on the worksheet data.

この構成により、本実施形態に係る誤り率測定装置1では、例えば、表計算ソフトウェアを用いて各遷移元と各遷移先にそれぞれ対応する登録セルに対して当該エラー遷移パターンのビットエラーの測定回数が登録されたワークシートデータを作成し、該ワークシートデータを用いて12通り以上のエラー遷移パターンを容易に表示可能である。 With this configuration, in the error rate measuring device 1 according to the present embodiment, for example, the number of times the bit error of the error transition pattern is measured for the registered cells corresponding to each transition source and each transition destination by using spreadsheet software. It is possible to create worksheet data in which is registered and easily display 12 or more error transition patterns using the worksheet data.

また、本実施形態に係る誤り率測定装置1は、測定パターンの設定を受け付ける操作部4と、設定された測定パターンに対応するパルスパターンを生成し、該パルスパターンに基づきテスト信号としてのPAM信号を発生するパターン発生部2を有し、PAMデコーダ3aは、テスト信号を受信した被試験用デバイスWから送出されるPAM信号を被測定信号として入力してデコードの処理を行うように構成されている。 Further, the error rate measuring device 1 according to the present embodiment generates an operation unit 4 that accepts the setting of the measurement pattern and a pulse pattern corresponding to the set measurement pattern, and a PAM signal as a test signal based on the pulse pattern. The PAM decoder 3a is configured to input the PAM signal transmitted from the device under test receiving the test signal as the signal to be measured and perform the decoding process. There is.

この構成により、本実施形態に係る誤り率測定装置1では、ユーザが所望の測定パターンを設定することにより該測定パターンに対応するパルスパターンを有するテスト信号による被測定デバイスの試験を容易に実行することができる。 With this configuration, in the error rate measuring device 1 according to the present embodiment, the user can easily execute the test of the device under test by the test signal having the pulse pattern corresponding to the measurement pattern by setting the desired measurement pattern. be able to.

また、本実施形態に係る誤り率測定装置1は、PAM信号は、シンボルごとに最上位ビット列信号(MSB)と最下位ビット列信号(LSB)で表わし得る4つのレベルを有するPAM4信号であり、PAMデコーダ3aは、被測定信号をシンボルごとに最上位ビット列信号と最下位ビット列信号にデコードし、エラー遷移パターン検出部3eは、1シンボルごとに最上位ビット列信号と最下位ビット列信号で表わし得る2ビットの信号00、01、10、11にそれぞれ対応するレベル0、1、2、3の各レベルから他の3つのレベルへ遷移する12通りのエラー遷移パターンを検出するように構成されている。 Further, in the error rate measuring device 1 according to the present embodiment, the PAM signal is a PAM4 signal having four levels that can be represented by a most significant bit string signal (MSB) and a least significant bit string signal (LSB) for each symbol, and is a PAM. The decoder 3a decodes the measured signal into the most significant bit string signal and the least significant bit string signal for each symbol, and the error transition pattern detection unit 3e has two bits that can be represented by the most significant bit string signal and the least significant bit string signal for each symbol. It is configured to detect 12 kinds of error transition patterns that transition from each level 0, 1, 2, 3 corresponding to the signals 00, 01, 10 and 11 of the above to the other three levels.

この構成により、本実施形態に係る誤り率測定装置1では、シンボルごとに振幅が4つのレベルを有するPAM4信号の12通りのエラー遷移パターンを感覚的に表現することができ、一見しただけでこれら12通りのエラー遷移パターンを把握可能となる。 With this configuration, the error rate measuring device 1 according to the present embodiment can sensuously express 12 error transition patterns of PAM4 signals having four levels of amplitude for each symbol, and these can be sensuously expressed at first glance. It is possible to grasp 12 kinds of error transition patterns.

また、本実施形態に係る誤り率測定方法は、既知のパルスパターンを用いて生成され、シンボルごとに振幅が4以上のレベルに分けられたPAM信号を被測定信号として入力し、被測定信号のレベルをシンボルごとに検出することにより被測定信号を2値信号にデコードするステップS2と、既知のパルスパターンを参照信号として保持し、デコードされた2値信号と参照信号とをシンボルごとに比較することにより、被測定信号のレベルが参照信号のレベルと相違するビットエラーを測定するステップS3と、を含む誤り率測定方法であって、ビットエラーが測定されたシンボルを対象に、被測定信号が、4以上のレベルのうちの参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するエラー遷移パターン検出ステップS15と、各エラー遷移パターンのビットエラーの測定回数(EC)を表示部6に表形式で表示させる表示制御ステップS16〜S19と、を含んでいる。 Further, in the error rate measuring method according to the present embodiment, a PAM signal generated by using a known pulse pattern and having an amplitude divided into levels of 4 or more for each symbol is input as a measured signal, and the measured signal is used. Step S2, which decodes the signal under test into a binary signal by detecting the level for each symbol, holds the known pulse pattern as a reference signal, and compares the decoded binary signal and the reference signal for each symbol. This is an error rate measuring method including step S3 for measuring a bit error in which the level of the signal to be measured is different from the level of the reference signal, and the signal to be measured is targeted at the symbol in which the bit error is measured. Error transition pattern detection that detects which of the multiple error transition patterns that indicates the transition from the level that matches the reference signal among the four or higher levels to any other level. It includes steps S15 and display control steps S16 to S19 for displaying the number of times (EC) of bit errors measured for each error transition pattern on the display unit 6 in a tabular format.

この構成により、本実施形態に係る誤り率測定方法では、シンボルごとに振幅が4つ以上のレベルを有するPAM信号の複数種類のエラー遷移パターンを表形式で表示することで、エラー遷移パターンが12通り以上のPAM信号についてもそれら全てのエラー遷移パターンを感覚的に表現することができ、一見しただけでその把握が可能となる。 With this configuration, in the error rate measurement method according to the present embodiment, the error transition patterns are 12 by displaying a plurality of types of error transition patterns of PAM signals having an amplitude of 4 or more levels for each symbol in a tabular format. All of these error transition patterns can be sensuously expressed even for PAM signals above the street, and it is possible to grasp them at a glance.

また、本実施形態に係る誤り率測定方法は、PAM信号は、シンボルごとに最上位ビット列信号(MSB)と最下位ビット列信号(LSB)で表わし得る4つのレベルを有するPAM4信号であり、デコードするステップでは、被測定信号をシンボルごとに最上位ビット列信号と前記最下位ビット列信号にデコードし、エラー遷移パターン検出ステップでは、1シンボルごとに最上位ビット列信号と最下位ビット列信号で表わし得る2ビットの信号00、01、10、11にそれぞれ対応するレベル0、1、2、3の各レベルから他の3つのレベルへ遷移する12通りのエラー遷移パターンを検出するようになっている。 Further, in the error rate measurement method according to the present embodiment, the PAM signal is a PAM4 signal having four levels that can be represented by a most significant bit string signal (MSB) and a least significant bit string signal (LSB) for each symbol, and is decoded. In the step, the measured signal is decoded into the most significant bit string signal and the least significant bit string signal for each symbol, and in the error transition pattern detection step, the two bits that can be represented by the most significant bit string signal and the least significant bit string signal for each symbol are Twelve error transition patterns that transition from each level 0, 1, 2, 3 corresponding to the signals 00, 01, 10 and 11, to the other three levels are detected.

この構成により、本実施形態に係る誤り率測定方法では、シンボルごとに振幅が4つのレベルを有するPAM4信号の12通りのエラー遷移パターンを感覚的に表現することができ、一見しただけでこれら12通りのエラー遷移パターンを把握可能となる。 With this configuration, in the error rate measurement method according to the present embodiment, 12 error transition patterns of PAM4 signals having four levels of amplitude for each symbol can be sensuously expressed, and these 12 patterns can be intuitively expressed at first glance. It becomes possible to grasp the street error transition pattern.

よって、本実施形態によれば、4以上の振幅レベルを有するPAM信号の各振幅レベルから他の振幅レベルへのエラー遷移パターンを容易に把握可能な誤り率測定装置及び誤り率測定方法を提供することができる。 Therefore, according to the present embodiment, an error rate measuring device and an error rate measuring method capable of easily grasping an error transition pattern from each amplitude level of a PAM signal having an amplitude level of 4 or more to another amplitude level are provided. be able to.

以上のように、本発明に係る誤り率測定装置及び誤り率測定方法は、4以上の振幅レベルを有するPAM信号の各振幅レベルから他の振幅レベルへのエラー遷移パターンを容易に把握できるという効果を奏し、PAM4信号、PAM8信号等のエラー測定を行う誤り率測定装置及び誤り率測定方法全般に有用である。 As described above, the error rate measuring device and the error rate measuring method according to the present invention have the effect that the error transition pattern from each amplitude level of the PAM signal having an amplitude level of 4 or more to another amplitude level can be easily grasped. It is useful for all error rate measuring devices and error rate measuring methods for measuring errors such as PAM4 signal and PAM8 signal.

1 誤り率測定装置
2 パターン発生部
3 パターン受信部
3a PAMデコーダ(PAMデコード手段)
3d ビットエラー測定部(ビットエラー測定手段)
3e エラー遷移パターン検出部(エラー遷移パターン検出手段)
4 操作部(受付手段)
5 記憶部
5a ビットエラー管理テーブル
5b エラー遷移管理テーブル(エラー遷移管理手段)
6 表示部(表示手段)
6a エラー遷移確認画面
7 制御部
7a ビットエラー管理部
7b エラー遷移管理部(エラー遷移管理手段)
7c 表データ作成部(シート作成手段)
7d 表示制御部(表示制御手段)
1 Error rate measuring device 2 Pattern generator 3 Pattern receiver 3a PAM decoder (PAM decoding means)
3d bit error measuring unit (bit error measuring means)
3e Error transition pattern detection unit (error transition pattern detection means)
4 Operation unit (reception means)
5 Storage 5a Bit error management table 5b Error transition management table (error transition management means)
6 Display unit (display means)
6a Error transition confirmation screen 7 Control unit 7a Bit error management unit 7b Error transition management unit (error transition management means)
7c Table data creation unit (sheet creation means)
7d Display control unit (display control means)

Claims (6)

既知のパルスパターンを用いて生成され、シンボルごとに振幅が4以上のレベルに分けられたパルス振幅変調(PAM)方式によるPAM信号を被測定信号として入力し、前記被測定信号のレベルを前記シンボルごとに検出することにより前記被測定信号を2値信号にデコードするPAMデコード手段(3a)と、
前記既知のパルスパターンを参照信号として保持し、前記デコードされた2値信号と前記参照信号とを前記シンボルごとに比較することにより、前記被測定信号のレベルが前記参照信号のレベルと相違するビットエラーを判定し、その判定結果に基づいて誤り率(BER)を算出するビットエラー測定手段(3d)と、
前記ビットエラーが判定された前記シンボルを対象に、前記被測定信号が、前記4以上のレベルのうちの前記参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するエラー遷移パターン検出手段(3e)と、
前記各エラー遷移パターンのビットエラーの測定回数(EC)を表示手段(6)に表形式で表示させる表示制御手段(7d)と、
を有することを特徴とする誤り率測定装置。
A PAM signal by a pulse amplitude modulation (PAM) method, which is generated using a known pulse pattern and whose amplitude is divided into levels of 4 or more for each symbol, is input as a measured signal, and the level of the measured signal is the symbol. A PAM decoding means (3a) that decodes the signal to be measured into a binary signal by detecting each signal.
By holding the known pulse pattern as a reference signal and comparing the decoded binary signal and the reference signal for each symbol, a bit in which the level of the signal to be measured differs from the level of the reference signal. A bit error measuring means (3d) that determines an error and calculates an error rate (BER) based on the determination result, and
A plurality of error transitions indicating which of the four or more levels the signal under test has transitioned from the level corresponding to the reference signal to any other level for the symbol for which the bit error has been determined. An error transition pattern detecting means (3e) for detecting which of the patterns the error transition pattern was used for the transition, and
A display control means (7d) for displaying the number of bit error measurements (EC) of each error transition pattern on the display means (6) in a tabular format, and
An error rate measuring device characterized by having.
前記各エラー遷移パターンのビットエラーの測定回数を含むエラー遷移管理情報を管理するエラー遷移管理手段(5b、7b)と、
前記エラー遷移管理情報に基づき、前記4以上のレベルの各レベルを遷移元とし他のレベルを遷移先として各遷移元と各遷移先にそれぞれ対応するビットエラー発生回数を登録する登録セルを有するワークシートデータ(表データ)を作成するシート作成手段(7c)と、をさらに有し、
前記表示制御手段は、前記ワークシートデータに基づき前記各エラー遷移パターンのビットエラーの測定回数を表示させることを特徴とする請求項1に記載の誤り率測定装置。
Error transition management means (5b, 7b) for managing error transition management information including the number of times of bit error measurement of each error transition pattern, and
Based on the error transition management information, a work having a registration cell for registering the number of bit error occurrences corresponding to each transition source and each transition destination with each level of the four or more levels as a transition source and another level as a transition destination. It further has a sheet creation means (7c) for creating sheet data (table data), and has.
The error rate measuring device according to claim 1, wherein the display control means displays the number of times a bit error is measured for each error transition pattern based on the worksheet data.
測定パターンの設定を受け付ける受付手段(4)と、
設定された前記測定パターンに対応する前記パルスパターンを生成し、該パルスパターンに基づきテスト信号としてのPAM信号を発生するパターン発生部(2)を有し、
前記PAMデコード手段は、前記テスト信号を受信した被試験用デバイス(W)から送出される前記PAM信号を前記被測定信号として入力して前記デコードの処理を行うことを特徴とする請求項1又は2に記載の誤り率測定装置。
Reception means (4) that accepts measurement pattern settings and
It has a pattern generation unit (2) that generates the pulse pattern corresponding to the set measurement pattern and generates a PAM signal as a test signal based on the pulse pattern.
The PAM decoding means is characterized in that the PAM signal transmitted from the device under test (W) that has received the test signal is input as the signal to be measured and the decoding process is performed. 2. The error rate measuring device according to 2.
前記PAM信号は、前記シンボルごとに最上位ビット列信号(MSB)と最下位ビット列信号(LSB)で表わし得る前記4つのレベルを有するPAM4信号であり、
前記PAMデコード手段は、前記被測定信号を前記シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号にデコードし、
前記エラー遷移パターン検出手段は、1シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号で表わし得る2ビットの信号00、01、10、11にそれぞれ対応するレベル0、1、2、3の各レベルから他の3つのレベルへ遷移する12通りのエラー遷移パターンを検出することを特徴とする請求項1から3のいずれかに記載の誤り率測定装置。
The PAM signal is a PAM4 signal having the four levels that can be represented by a most significant bit string signal (MSB) and a least significant bit string signal (LSB) for each symbol.
The PAM decoding means decodes the measured signal into the highest-order bit string signal and the lowest-order bit string signal for each symbol.
The error transition pattern detecting means has levels 0, 1, 2, and 3 corresponding to the 2-bit signals 00, 01, 10, and 11 which can be represented by the highest-order bit string signal and the lowest-order bit string signal for each symbol. The error rate measuring apparatus according to any one of claims 1 to 3, wherein 12 error transition patterns that transition from each level to the other three levels are detected.
既知のパルスパターンを用いて生成され、シンボルごとに振幅が4以上のレベルに分けられたパルス振幅変調(PAM)方式によるPAM信号を被測定信号として入力し、前記被測定信号のレベルを前記シンボルごとに検出することにより前記被測定信号を2値信号にデコードするステップ(S2)と、前記既知のパルスパターンを参照信号として保持し、前記デコードされた2値信号と前記参照信号とを前記シンボルごとに比較することにより、前記被測定信号のレベルが前記参照信号のレベルと相違するビットエラーを判定し、その判定結果に基づいて誤り率(BER)を算出するステップ(S3)と、を含む誤り率測定方法であって、
前記ビットエラーが判定された前記シンボルを対象に、前記被測定信号が、前記4以上のレベルのうちの前記参照信号に一致するレベルから他のいずれのレベルに遷移したかを示す複数のエラー遷移パターンのうちのいずれのエラー遷移パターンにより遷移したかを検出するエラー遷移パターン検出ステップ(S15)と、
前記各エラー遷移パターンのビットエラーの測定回数(EC)を表示手段(6)に表形式で表示させる表示制御ステップ(S16〜S19)と、を含むことを特徴とする誤り率測定方法。
A PAM signal by a pulse amplitude modulation (PAM) method, which is generated using a known pulse pattern and whose amplitude is divided into levels of 4 or more for each symbol, is input as a measured signal, and the level of the measured signal is the symbol. The step (S2) of decoding the measured signal into a binary signal by detecting each signal, and holding the known pulse pattern as a reference signal, the decoded binary signal and the reference signal are the symbols. A step (S3) of determining a bit error in which the level of the signal to be measured differs from the level of the reference signal by comparing each of them and calculating an error rate (BER) based on the determination result is included. It is an error rate measurement method,
A plurality of error transitions indicating which of the four or more levels the signal under test has transitioned from the level corresponding to the reference signal to any other level for the symbol for which the bit error has been determined. An error transition pattern detection step (S15) for detecting which of the patterns the error transition pattern was used for the transition, and
An error rate measuring method comprising a display control step (S16 to S19) for displaying a bit error measurement number (EC) of each error transition pattern on a display means (6) in a table format.
前記PAM信号は、前記シンボルごとに最上位ビット列信号(MSB)と最下位ビット列信号(LSB)で表わし得る前記4つのレベルを有するPAM4信号であり、
前記デコードするステップでは、前記被測定信号を前記シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号にデコードし、
前記エラー遷移パターン検出ステップでは、1シンボルごとに前記最上位ビット列信号と前記最下位ビット列信号で表わし得る2ビットの信号00、01、10、11にそれぞれ対応するレベル0、1、2、3の各レベルから他の3つのレベルへ遷移する12通りのエラー遷移パターンを検出することを特徴とする請求項5に記載の誤り率測定方法。
The PAM signal is a PAM4 signal having the four levels that can be represented by a most significant bit string signal (MSB) and a least significant bit string signal (LSB) for each symbol.
In the decoding step, the measured signal is decoded into the highest bit string signal and the lowest bit string signal for each symbol.
In the error transition pattern detection step, the levels 0, 1, 2, and 3 corresponding to the 2-bit signals 00, 01, 10, and 11 that can be represented by the highest-order bit string signal and the lowest-order bit string signal for each symbol, respectively. The error rate measuring method according to claim 5, wherein 12 error transition patterns that transition from each level to the other three levels are detected.
JP2019006918A 2019-01-18 2019-01-18 Error rate measuring device and error rate measuring method Active JP6818055B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2019006918A JP6818055B2 (en) 2019-01-18 2019-01-18 Error rate measuring device and error rate measuring method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019006918A JP6818055B2 (en) 2019-01-18 2019-01-18 Error rate measuring device and error rate measuring method

Publications (2)

Publication Number Publication Date
JP2020120147A JP2020120147A (en) 2020-08-06
JP6818055B2 true JP6818055B2 (en) 2021-01-20

Family

ID=71891253

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019006918A Active JP6818055B2 (en) 2019-01-18 2019-01-18 Error rate measuring device and error rate measuring method

Country Status (1)

Country Link
JP (1) JP6818055B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7308808B2 (en) 2020-12-24 2023-07-14 アンリツ株式会社 ERROR RATE MEASUREMENT DEVICE AND ERROR NUMBER DISPLAY METHOD
JP7200273B2 (en) * 2021-01-28 2023-01-06 アンリツ株式会社 ERROR DETECTION DEVICE AND ERROR DETECTION METHOD
JP7213905B2 (en) * 2021-03-24 2023-01-27 アンリツ株式会社 Waveform Observation Device and Display Method of Symbol Transition of Violating Samples

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10243031A (en) * 1997-02-25 1998-09-11 Nec Data Terminal Ltd Multi-value data transfer system
US9136952B2 (en) * 2014-01-17 2015-09-15 Tektronix, Inc. Pulse amplitude modulation (PAM) bit error test and measurement
JP6250737B2 (en) * 2016-06-06 2017-12-20 アンリツ株式会社 Error rate measuring apparatus and error rate measuring method
JP6250738B2 (en) * 2016-06-06 2017-12-20 アンリツ株式会社 Error rate measuring apparatus and error rate measuring method
JP6912702B2 (en) * 2017-02-20 2021-08-04 富士通株式会社 CDR circuit and receiving circuit

Also Published As

Publication number Publication date
JP2020120147A (en) 2020-08-06

Similar Documents

Publication Publication Date Title
JP6818055B2 (en) Error rate measuring device and error rate measuring method
JP6250737B2 (en) Error rate measuring apparatus and error rate measuring method
CN105103483A (en) Pulse amplitude modulation (PAM) bit error test and measurement
US20220209887A1 (en) Error rate measuring apparatus and error count display method
JP6818064B2 (en) Error rate measuring device and error rate measuring method
US11671200B2 (en) Network test apparatus and network test method
CN111478756B (en) Burst error adding device and method, and test signal generating device
JP6660436B1 (en) Pattern generating device, pattern generating method, error rate measuring device, and error rate measuring method
JP6827484B2 (en) Error rate measuring device and error rate measuring method
JP6818056B2 (en) Error rate measuring device and error rate measuring method
US11784748B2 (en) Network test apparatus and network test method
US11714130B2 (en) Error rate measuring apparatus and error distribution display method
JP7185652B2 (en) Clock recovery device, error rate measurement device, clock recovery method, and error rate measurement method
JP7364616B2 (en) Jitter tolerance measurement device and jitter tolerance measurement method
JP7046882B2 (en) Error rate measuring instrument and error search method
US20210273840A1 (en) Signal generation apparatus and signal generation method
JP6821717B2 (en) Error detection device and error detection method
JP2020043479A (en) PAM decoder, PAM decoding method, error detection device, and error detection method
US11555850B2 (en) Error detection device and error detection method
JP6660437B1 (en) Pattern generating device, pattern generating method, error rate measuring device, and error rate measuring method
JP2024097629A (en) Error rate measurement device and error rate measurement method
CN113727104A (en) Encoding method and apparatus, decoding method and apparatus, and storage medium
CN109086160A (en) List item calibration equipment
KR20030000234A (en) Apparatus for generating non-input specific pattern, and error detector for the apparatus
JPH0454416B2 (en)

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190716

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20201006

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201109

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20201222

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20201225

R150 Certificate of patent or registration of utility model

Ref document number: 6818055

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250