JP6792465B2 - Manufacturing method of high photoelectric conversion efficiency solar cell - Google Patents

Manufacturing method of high photoelectric conversion efficiency solar cell Download PDF

Info

Publication number
JP6792465B2
JP6792465B2 JP2017011927A JP2017011927A JP6792465B2 JP 6792465 B2 JP6792465 B2 JP 6792465B2 JP 2017011927 A JP2017011927 A JP 2017011927A JP 2017011927 A JP2017011927 A JP 2017011927A JP 6792465 B2 JP6792465 B2 JP 6792465B2
Authority
JP
Japan
Prior art keywords
solar cell
base layer
layer
semiconductor substrate
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017011927A
Other languages
Japanese (ja)
Other versions
JP2018120979A (en
Inventor
渡部 武紀
武紀 渡部
洋 橋上
洋 橋上
大塚 寛之
寛之 大塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shin Etsu Chemical Co Ltd
Original Assignee
Shin Etsu Chemical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shin Etsu Chemical Co Ltd filed Critical Shin Etsu Chemical Co Ltd
Priority to JP2017011927A priority Critical patent/JP6792465B2/en
Publication of JP2018120979A publication Critical patent/JP2018120979A/en
Application granted granted Critical
Publication of JP6792465B2 publication Critical patent/JP6792465B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Description

本発明は、高光電変換効率太陽電池及び高光電変換効率太陽電池の製造方法に関する。 The present invention relates to a high photoelectric conversion efficiency solar cell and a method for manufacturing a high photoelectric conversion efficiency solar cell.

太陽電池構造の一つとして、基板両面で受光する両面受光型太陽電池がある。両面受光型太陽電池の断面構造の模式図を、N型基板の場合を例に図6に示す。便宜上、図の上側をオモテ面、下側を裏面と呼ぶこととする。太陽電池600の基板610のオモテ面の最表層近傍には基板の導電型と反対(この場合P型)のエミッタ層612が形成されており、該エミッタ層612と接続する電極621を有する。該電極はフィンガー電極と呼ばれることが多く、その幅は数10〜100μm程度である。オモテ面は、反射損失を低減する目的で、テクスチャが形成されたり、電極以外の部分は反射防止膜641が設けられたりする。 As one of the solar cell structures, there is a double-sided light receiving type solar cell that receives light on both sides of the substrate. A schematic diagram of the cross-sectional structure of the double-sided light-receiving solar cell is shown in FIG. 6 by taking the case of an N-type substrate as an example. For convenience, the upper side of the figure is referred to as the front surface, and the lower side is referred to as the back surface. An emitter layer 612 opposite to the conductive type (P type in this case) of the substrate is formed in the vicinity of the outermost surface layer of the front surface of the substrate 610 of the solar cell 600, and has an electrode 621 connected to the emitter layer 612. The electrode is often called a finger electrode, and its width is about several 10 to 100 μm. A texture is formed on the front surface for the purpose of reducing reflection loss, and an antireflection film 641 is provided on a portion other than the electrodes.

基板裏面全面の最表層近傍には、基板と同じ導電型(この場合N型)でドーパント濃度が基板より高いベース層613が形成され、該ベース層613と接続する電極631を有する。オモテ面同様、裏面は、反射損失を低減する目的で、テクスチャが形成されたり、電極以外の部分は反射防止膜651が設けられたりする。 A base layer 613 which is the same conductive type (N type in this case) as the substrate and has a higher dopant concentration than the substrate is formed in the vicinity of the outermost surface layer on the entire back surface of the substrate, and has an electrode 631 connected to the base layer 613. Like the front surface, the back surface is textured for the purpose of reducing reflection loss, and an antireflection film 651 is provided on the portion other than the electrodes.

エミッタ層612及びベース層613の各層厚はせいぜい1μm程度である。また、反射防止膜には、窒化シリコン膜や酸化シリコン膜等の誘電体膜が用いられることが多い。 The thickness of each of the emitter layer 612 and the base layer 613 is at most about 1 μm. Further, as the antireflection film, a dielectric film such as a silicon nitride film or a silicon oxide film is often used.

上記構造を有する太陽電池の製造方法の一例が特許文献1で公知となっている。これによれば、スライスダメージを除去したN型基板に対し、まず、テクスチャを両面に形成する。この基板のオモテ面にP型ドーパントであるホウ素を拡散させる。次に、該基板を熱酸化することにより拡散マスクを形成後、裏面全面にN型ドーパントであるリンを拡散させ、マスク及びガラスを除去する。これら一連の工程を経て、裏面にベース層、オモテ面にエミッタ層が形成される。その後、保護膜形成及び電極の形成を行う。 An example of a method for manufacturing a solar cell having the above structure is known in Patent Document 1. According to this, textures are first formed on both sides of the N-type substrate from which slice damage has been removed. Boron, which is a P-type dopant, is diffused on the front surface of this substrate. Next, after forming a diffusion mask by thermally oxidizing the substrate, phosphorus, which is an N-type dopant, is diffused over the entire back surface to remove the mask and glass. Through these series of steps, a base layer is formed on the back surface and an emitter layer is formed on the front surface. After that, a protective film is formed and an electrode is formed.

特開2014−127567号公報Japanese Unexamined Patent Publication No. 2014-127567

上記のような公知の方法は、ホウ素拡散後のマスク形成後、エッチングペースト等で裏面のマスクを除去する必要がある。材料を多く使用するだけでなく、反対面へのエッチングまわりこみを常に注意していなければならない。これを回避するためフォトリソグラフィー法を利用することもできるが、いずれにしても、片面だけを面内均一にエッチングするのに手間がかかるという問題があった。更に、エッチングしやすくするためマスク厚を必要最低限にしようとすると、マスクを面内均一に形成するのが困難となるといった問題があった。 In the known method as described above, it is necessary to remove the mask on the back surface with an etching paste or the like after forming the mask after the diffusion of boron. Not only do we use a lot of material, but we must always be careful about etching wraparound on the opposite side. A photolithography method can be used to avoid this, but in any case, there is a problem that it takes time and effort to uniformly etch only one side in the plane. Further, if an attempt is made to minimize the mask thickness in order to facilitate etching, there is a problem that it becomes difficult to form the mask uniformly in the plane.

また、裏面全面に高濃度のリン拡散層を形成しているため、この層内で発生したキャリアは再結合しやすくなり、結果的に光電変換効率を低下させる要因となっていた。 In addition, since a high-concentration phosphorus diffusion layer is formed on the entire back surface, carriers generated in this layer are likely to recombine, resulting in a decrease in photoelectric conversion efficiency.

本発明は、上記問題点に鑑みてなされたものであって、片面全面エッチングという煩雑さを回避しつつも高い光電変換効率を示す両面受光型太陽電池等の太陽電池の製造方法を提供することを目的とする。また、実効的な少数キャリアライフタイムを改善して光電変換効率を高めた両面受光型太陽電池等の太陽電池を提供することを目的とする。 The present invention has been made in view of the above problems, and provides a method for manufacturing a solar cell such as a double-sided light-receiving solar cell that exhibits high photoelectric conversion efficiency while avoiding the complexity of single-sided full-scale etching. With the goal. Another object of the present invention is to provide a solar cell such as a double-sided light receiving type solar cell having improved effective minority carrier lifetime and improved photoelectric conversion efficiency.

上記目的を達成するために、本発明では、
第一の導電型の半導体基板の両主表面にテクスチャを形成する工程、
前記半導体基板の第一主表面に前記第一の導電型と反対の導電型である第二の導電型を有するエミッタ層を形成する工程、
前記半導体基板を熱酸化することにより酸化シリコン膜を形成する工程、
前記半導体基板の第二主表面上の酸化シリコン膜をパターン状に除去し、除去した箇所以外の酸化シリコン膜を残存させる工程、
前記第二主表面の酸化シリコン膜を除去した箇所に、前記第一の導電型を有し、かつ、前記半導体基板よりドーパント濃度の高いベース層を形成する工程、
前記残存させた酸化シリコン膜を除去する工程、及び
前記両主表面上に誘電体膜を形成する工程
をこの順序に従って順次行い、
前記ベース層に沿ってベース用電極を形成する工程、及び、前記第一主表面にエミッタ用電極を形成する工程、を有することを特徴とする太陽電池の製造方法を提供する。
In order to achieve the above object, in the present invention,
The process of forming textures on both main surfaces of the first conductive semiconductor substrate,
A step of forming an emitter layer having a second conductive type, which is a conductive type opposite to the first conductive type, on the first main surface of the semiconductor substrate.
A step of forming a silicon oxide film by thermally oxidizing the semiconductor substrate,
A step of removing a silicon oxide film on the second main surface of the semiconductor substrate in a pattern and leaving a silicon oxide film other than the removed portion.
A step of forming a base layer having the first conductive type and having a higher dopant concentration than the semiconductor substrate at a portion where the silicon oxide film is removed from the second main surface.
The step of removing the remaining silicon oxide film and the step of forming a dielectric film on both main surfaces are sequentially performed in this order.
Provided is a method for manufacturing a solar cell, which comprises a step of forming a base electrode along the base layer and a step of forming an emitter electrode on the first main surface.

このような太陽電池の製造方法であれば、酸化シリコン膜の除去がパターン状、すなわち部分的であるため、膜除去の際の面内のバラつきは抑制される。同時に、膜除去に必要な材料ないし投入エネルギーを削減することができる。更に、反対面へのエッチングまわりこみを注意する必要がなくなる。 In such a method for manufacturing a solar cell, the removal of the silicon oxide film is patterned, that is, partial, so that in-plane variation during film removal is suppressed. At the same time, the material or input energy required for film removal can be reduced. Further, it is not necessary to pay attention to the etching wraparound on the opposite surface.

また、前記第一の導電型をN型とし、前記第二の導電型をP型とすることが好ましい。 Further, it is preferable that the first conductive type is N type and the second conductive type is P type.

このような太陽電池の製造方法であれば、得られる太陽電池は全体的に少数キャリアライフタイムが高くなるため、光電変換効率の改善効果が大きくなる。 With such a method for manufacturing a solar cell, the obtained solar cell has a high minority carrier lifetime as a whole, so that the effect of improving the photoelectric conversion efficiency is large.

また、前記酸化シリコン膜のパターン状除去には、レーザー加工を用いてもよい。 Further, laser processing may be used for removing the pattern of the silicon oxide film.

レーザー加工はドライプロセスのため、エッチングによる方法に比べ工程が単純化され、設備を小型化できる。 Since laser processing is a dry process, the process is simpler than the etching method, and the equipment can be downsized.

また、前記ベース層の幅を40μm以上200μm以下とし、前記ベース用電極の幅を30μm以上200μm以下とすることが好ましい。 Further, it is preferable that the width of the base layer is 40 μm or more and 200 μm or less, and the width of the base electrode is 30 μm or more and 200 μm or less.

ベース層及びベース用電極は、このような幅で形成することが好ましい。 The base layer and the base electrode are preferably formed with such a width.

また、前記ベース層及び前記ベース用電極の形状を平行線状とし、前記ベース層の幅を前記ベース用電極の幅より大きくすることが好ましい。 Further, it is preferable that the shape of the base layer and the base electrode is parallel and the width of the base layer is larger than the width of the base electrode.

このような形状のベース層及びベース用電極であれば、比較的容易に形成することができる。 A base layer and a base electrode having such a shape can be formed relatively easily.

更に本発明では、第一の導電型の半導体基板を備え、該半導体基板の両主表面にテクスチャを有し、前記半導体基板の第一主表面に前記第一の導電型と反対の導電型である第二の導電型を有するエミッタ層及び該エミッタ層と接続するエミッタ用電極を有し、前記半導体基板の第二主表面に前記第一の導電型を有し、かつ、前記半導体基板よりドーパント濃度の高いベース層及び該ベース層と接続するベース用電極を有する太陽電池であって、
前記第二主表面のベース層の形状がパターン状であり、
前記ベース用電極はベース層に沿って形成されていることを特徴とする太陽電池を提供する。
Further, in the present invention, the first conductive type semiconductor substrate is provided, both main surfaces of the semiconductor substrate have textures, and the first main surface of the semiconductor substrate is a conductive type opposite to the first conductive type. It has an emitter layer having a second conductive type and an emitter electrode connected to the emitter layer, has the first conductive type on the second main surface of the semiconductor substrate, and has a dopant from the semiconductor substrate. A solar cell having a high-concentration base layer and a base electrode connected to the base layer.
The shape of the base layer on the second main surface is patterned.
The base electrode provides a solar cell characterized in that it is formed along the base layer.

このような太陽電池であれば、ベース層の形状がパターン状であり、高濃度層(ベース層)が局所的となるため、実効的な少数キャリアライフタイムが高くなって、光電変換効率が改善する。 In such a solar cell, the shape of the base layer is patterned and the high concentration layer (base layer) is local, so that the effective minority carrier lifetime is increased and the photoelectric conversion efficiency is improved. To do.

また、前記第一の導電型はN型であり、前記第二の導電型はP型であることが好ましい。 Further, it is preferable that the first conductive type is N type and the second conductive type is P type.

このような太陽電池であれば、全体的に少数キャリアライフタイムが高くなるため、光電変換効率の改善効果が大きくなる。 With such a solar cell, the minority carrier lifetime is increased as a whole, so that the effect of improving the photoelectric conversion efficiency is increased.

また、前記ベース層の幅が40μm以上200μm以下であり、前記ベース用電極の幅が30μm以上200μm以下であることが好ましい。 Further, it is preferable that the width of the base layer is 40 μm or more and 200 μm or less, and the width of the base electrode is 30 μm or more and 200 μm or less.

ベース層及びベース用電極は、このような幅で形成することが好ましい。 The base layer and the base electrode are preferably formed with such a width.

また、前記ベース層及び前記ベース用電極の形状が平行線状であり、前記ベース層の幅が前記ベース用電極の幅より大きいものであることが好ましい。 Further, it is preferable that the shapes of the base layer and the base electrode are parallel lines, and the width of the base layer is larger than the width of the base electrode.

このような形状のベース層及びベース用電極であれば、比較的容易に形成することができる。 A base layer and a base electrode having such a shape can be formed relatively easily.

更に本発明では、上記本発明の太陽電池が内蔵されていることを特徴とする太陽電池モジュールを提供する。 Further, the present invention provides a solar cell module characterized in that the solar cell of the present invention is incorporated.

このように、本発明の太陽電池は太陽電池モジュールに内蔵することができる。 As described above, the solar cell of the present invention can be incorporated in the solar cell module.

更に本発明では、上記本発明の太陽電池モジュールを有することを特徴とする太陽光発電システムを提供する。 Further, the present invention provides a photovoltaic power generation system characterized by having the above-mentioned solar cell module of the present invention.

このように、本発明の太陽電池を内蔵した太陽電池モジュールは、太陽光発電システムに用いることができる。 As described above, the solar cell module incorporating the solar cell of the present invention can be used in a photovoltaic power generation system.

本発明の太陽電池の製造方法であれば、拡散マスクの全面開口が必要なくなるため、膜除去の際の面内のバラつきは抑制され、同時に、開口のために必要な材料や投入エネルギーを削減できる。更に、本発明の太陽電池であれば、高濃度層が局所的となるため、全体的な少数キャリアライフタイムが向上し、光電変換効率が向上する。 According to the method for manufacturing a solar cell of the present invention, since the entire surface of the diffusion mask does not need to be opened, in-plane variation during film removal can be suppressed, and at the same time, the materials and input energy required for opening can be reduced. .. Further, in the solar cell of the present invention, since the high concentration layer is localized, the overall minority carrier lifetime is improved and the photoelectric conversion efficiency is improved.

本発明に係る、太陽電池の一例を示す断面模式図である。It is sectional drawing which shows an example of the solar cell which concerns on this invention. 本発明に係る、太陽電池の製造方法の一例を示す断面模式図である。It is sectional drawing which shows an example of the manufacturing method of the solar cell which concerns on this invention. 本発明に係る、太陽電池モジュールの概観図である。It is an overview diagram of the solar cell module which concerns on this invention. 本発明に係る、太陽電池モジュールの断面模式図である。It is sectional drawing of the solar cell module which concerns on this invention. 本発明に係る、太陽光発電システムの模式図である。It is a schematic diagram of the photovoltaic power generation system which concerns on this invention. 一般的な両面受光型太陽電池の断面模式図である。It is sectional drawing of the general double-sided light receiving type solar cell.

以下、本発明をより詳細に説明する。 Hereinafter, the present invention will be described in more detail.

上記のように、使用材料ないし工数を削減しつつも高い光電変換効率を示す太陽電池の製造方法が求められている。 As described above, there is a demand for a method for manufacturing a solar cell that exhibits high photoelectric conversion efficiency while reducing the materials and man-hours used.

本発明者らは、上記目的を達成するために鋭意検討を行った。その結果、
第一の導電型の半導体基板の両主表面にテクスチャを形成する工程、
前記半導体基板の第一主表面に前記第一の導電型と反対の導電型である第二の導電型を有するエミッタ層を形成する工程、
前記半導体基板を熱酸化することにより酸化シリコン膜を形成する工程、
前記半導体基板の第二主表面上の酸化シリコン膜をパターン状に除去し、除去した箇所以外の酸化シリコン膜を残存させる工程、
前記第二主表面の酸化シリコン膜を除去した箇所に、前記第一の導電型を有し、かつ、前記半導体基板よりドーパント濃度の高いベース層を形成する工程、
前記残存させた酸化シリコン膜を除去する工程、及び
前記両主表面上に誘電体膜を形成する工程
をこの順序に従って順次行い、
前記ベース層に沿ってベース用電極を形成する工程、及び、前記第一主表面にエミッタ用電極を形成する工程、を有することを特徴とする太陽電池の製造方法が、上記課題を解決できることを見出し、本発明を完成させた。
The present inventors have conducted diligent studies to achieve the above object. as a result,
The process of forming textures on both main surfaces of the first conductive semiconductor substrate,
A step of forming an emitter layer having a second conductive type, which is a conductive type opposite to the first conductive type, on the first main surface of the semiconductor substrate.
A step of forming a silicon oxide film by thermally oxidizing the semiconductor substrate,
A step of removing a silicon oxide film on the second main surface of the semiconductor substrate in a pattern and leaving a silicon oxide film other than the removed portion.
A step of forming a base layer having the first conductive type and having a higher dopant concentration than the semiconductor substrate at a portion where the silicon oxide film is removed from the second main surface.
The step of removing the remaining silicon oxide film and the step of forming a dielectric film on both main surfaces are sequentially performed in this order.
A method for manufacturing a solar cell, which comprises a step of forming a base electrode along the base layer and a step of forming an emitter electrode on the first main surface, can solve the above-mentioned problems. The heading has completed the present invention.

更に、上記のように、ライフタイムを改善して光電変換効率を高めた太陽電池が求められている。 Further, as described above, there is a demand for a solar cell having an improved lifetime and an increased photoelectric conversion efficiency.

本発明者らは、上記目的を達成するために鋭意検討を行った。その結果、
第一の導電型の半導体基板を備え、該半導体基板の両主表面にテクスチャを有し、前記半導体基板の第一主表面に前記第一の導電型と反対の導電型である第二の導電型を有するエミッタ層及び該エミッタ層と接続するエミッタ用電極を有し、前記半導体基板の第二主表面に前記第一の導電型を有し、かつ、前記半導体基板よりドーパント濃度の高いベース層及び該ベース層と接続するベース用電極を有する太陽電池であって、
前記第二主表面のベース層の形状がパターン状であり、
前記ベース用電極はベース層に沿って形成されていることを特徴とする太陽電池が、上記課題を解決できることを見出し、本発明を完成させた。
The present inventors have conducted diligent studies to achieve the above object. as a result,
A second conductive type, which is provided with a first conductive type semiconductor substrate, has textures on both main surfaces of the semiconductor substrate, and has a conductive type opposite to the first conductive type on the first main surface of the semiconductor substrate. A base layer having an emitter layer having a mold and an emitter electrode connected to the emitter layer, having the first conductive mold on the second main surface of the semiconductor substrate, and having a higher dopant concentration than the semiconductor substrate. And a solar cell having a base electrode connected to the base layer.
The shape of the base layer on the second main surface is patterned.
The present invention has been completed by finding that a solar cell characterized in that the base electrode is formed along the base layer can solve the above problems.

以下の詳細な説明では、本発明の全体の理解、及び特定の具体例でどのように実施するかを提供するために、多くの特定の細部が説明される。しかしながら、本発明は、それらの特定の細部無しに実施できることが理解されるであろう。以下では、公知の方法、手順、及び技術は、本発明を不明瞭にしないために、詳細には示されない。本発明は、特定の具体例について特定の図面を参照しながら説明されるが、本発明はこれに限定されるものでは無い。ここに含まれ記載された図面は模式的であり、本発明の範囲を限定しない。また図面において、図示目的で幾つかの要素の大きさは誇張され、それゆえに縮尺通りではない。 In the following detailed description, many specific details are described in order to provide an overall understanding of the invention and how to implement it in a particular embodiment. However, it will be appreciated that the present invention can be practiced without those particular details. In the following, known methods, procedures, and techniques are not shown in detail to avoid obscuring the present invention. The present invention will be described with reference to specific drawings for a specific specific example, but the present invention is not limited thereto. The drawings included and described herein are schematic and do not limit the scope of the invention. Also, in the drawings, the sizes of some elements are exaggerated for illustration purposes and are therefore not on scale.

[太陽電池]
以下、本発明の太陽電池について、図面を用いて説明するが、本発明はこれに限定されるものではない。図1は、本発明に係る、太陽電池の一例(両面受光型太陽電池)の断面模式図である。図1に示すように、本発明の太陽電池100は、第一導電型を有する半導体基板110を備える。また、半導体基板110の第二主表面に、第一導電型を有し、かつ、半導体基板110よりも高いドーパント濃度を有するベース層113を備える。第一主表面には、第一導電型と反対の導電型である第二導電型を有するエミッタ層112を備える。また、両主表面上に、通常、反射防止膜141、151を備える。また、ベース層113と電気的に接続されるベース用電極131、及び、エミッタ層112と電気的に接続されるエミッタ用電極121を備える。ベース用電極131及びエミッタ用電極121はフィンガー電極ともいう。
[Solar cell]
Hereinafter, the solar cell of the present invention will be described with reference to the drawings, but the present invention is not limited thereto. FIG. 1 is a schematic cross-sectional view of an example of a solar cell (double-sided light receiving type solar cell) according to the present invention. As shown in FIG. 1, the solar cell 100 of the present invention includes a semiconductor substrate 110 having a first conductive type. Further, a base layer 113 having a first conductive type and having a higher dopant concentration than the semiconductor substrate 110 is provided on the second main surface of the semiconductor substrate 110. The first main surface is provided with an emitter layer 112 having a second conductive type, which is a conductive type opposite to the first conductive type. In addition, antireflection films 141 and 151 are usually provided on both main surfaces. Further, the base electrode 131 electrically connected to the base layer 113 and the emitter electrode 121 electrically connected to the emitter layer 112 are provided. The base electrode 131 and the emitter electrode 121 are also referred to as finger electrodes.

また、本発明の太陽電池の半導体基板110の両面にはテクスチャが形成されている。テクスチャの凹凸の高さは特に限定されないが、例えば1〜50μmとすることができる。1〜50μmの範囲であれば、光反射防止効果が大きい上に、形成するのも比較的容易にできる。なお、図1ではテクスチャが両主表面の全面に形成された例を示しているが、本発明においてテクスチャは両主表面の少なくとも一部に形成されていればよい。例えば、光反射防止の観点からはテクスチャは電極直下となる領域には不必要であり、電極直下となる領域にテクスチャを形成しないということも考えられる。すなわち、電極以外の部分にテクスチャを形成するということが考えられる。一方で、電極直下となる領域にテクスチャを形成すれば、電極直下のテクスチャはコンタクト抵抗を下げる効果があるので、電極直下のテクスチャは変換効率を向上させることができる。従って、テクスチャの形成位置は適宜設定すればよい。 Further, textures are formed on both sides of the semiconductor substrate 110 of the solar cell of the present invention. The height of the unevenness of the texture is not particularly limited, but can be, for example, 1 to 50 μm. If it is in the range of 1 to 50 μm, the light reflection prevention effect is large and it can be formed relatively easily. Although FIG. 1 shows an example in which the texture is formed on the entire surfaces of both main surfaces, in the present invention, the texture may be formed on at least a part of both main surfaces. For example, from the viewpoint of light reflection prevention, it is conceivable that the texture is unnecessary in the region directly under the electrode and does not form the texture in the region directly under the electrode. That is, it is conceivable that a texture is formed in a portion other than the electrodes. On the other hand, if a texture is formed in the region directly under the electrode, the texture directly under the electrode has the effect of lowering the contact resistance, so that the texture directly under the electrode can improve the conversion efficiency. Therefore, the texture formation position may be appropriately set.

また、本発明の太陽電池では、第二主表面のベース層の形状がパターン状であり、ベース用電極はベース層に沿って形成されている。この場合、高濃度層(ベース層)が局所的となるため、すなわち、第二主表面にはベース層が形成されない領域が存在するため、実効的な少数キャリアライフタイムが高くなって、光電変換効率が改善する。なお、第二主表面の表面積に対するベース層形成面積の割合は、2%以上10%以下であることが好ましい。ベース層形成面積の割合を小さくすることにより、ベース層内で発生したキャリアは再結合しにくくなり、結果的に光電変換効率を向上させることができる。 Further, in the solar cell of the present invention, the shape of the base layer on the second main surface is patterned, and the base electrodes are formed along the base layer. In this case, since the high-concentration layer (base layer) is local, that is, there is a region on the second main surface where the base layer is not formed, the effective minority carrier lifetime is increased, and photoelectric conversion is performed. Efficiency improves. The ratio of the base layer forming area to the surface area of the second main surface is preferably 2% or more and 10% or less. By reducing the ratio of the base layer forming area, the carriers generated in the base layer are less likely to recombine, and as a result, the photoelectric conversion efficiency can be improved.

また、ベース層の幅を40μm以上200μm以下とし、ベース用電極の幅を30μm以上200μm以下とすることが好ましい。ベース層及びベース用電極は、このような幅で形成することが好ましい。ベース層の幅はより好ましくは40μm以上150μm以下である。ベース用電極の幅はより好ましくは40μm以上150μm以下である。 Further, it is preferable that the width of the base layer is 40 μm or more and 200 μm or less, and the width of the base electrode is 30 μm or more and 200 μm or less. The base layer and the base electrode are preferably formed with such a width. The width of the base layer is more preferably 40 μm or more and 150 μm or less. The width of the base electrode is more preferably 40 μm or more and 150 μm or less.

また、ベース層及びベース用電極の形状が平行線状であり、ベース層の幅がベース用電極の幅より大きいものであることが好ましい。具体的には、ベース層の幅がベース用電極の幅より0μmを超えて50μm以下程度大きいものであることが好ましい。このような形状のベース層及びベース用電極であれば、比較的容易に形成することができる。 Further, it is preferable that the shapes of the base layer and the base electrode are parallel lines, and the width of the base layer is larger than the width of the base electrode. Specifically, the width of the base layer is preferably larger than the width of the base electrode by more than 0 μm and about 50 μm or less. A base layer and a base electrode having such a shape can be formed relatively easily.

また、本発明ではベース層の形状とベース用電極の形状とを合致させてもよい。更に、ベース層の幅をベース用電極の幅より小さくしても良い。具体的には、ベース層の幅をベース用電極の幅より0μmを超えて50μm以下程度小さいものとしてもよい。ベース層幅がベース用電極幅より小さくなっても(ベース用電極がベース層外にはみ出しても)変換効率に大きな影響を及ぼさないためである。これらの場合、第二主表面の電極以外の部分(すなわち受光領域)には高濃度層(ベース層)が形成されないため、実効的な少数キャリアライフタイムがより高くなって、光電変換効率がより改善する。 Further, in the present invention, the shape of the base layer and the shape of the base electrode may be matched. Further, the width of the base layer may be smaller than the width of the base electrode. Specifically, the width of the base layer may be smaller than the width of the base electrode by more than 0 μm and 50 μm or less. This is because even if the base layer width is smaller than the base electrode width (even if the base electrode protrudes outside the base layer), the conversion efficiency is not significantly affected. In these cases, the high-concentration layer (base layer) is not formed in the portion of the second main surface other than the electrodes (that is, the light receiving region), so that the effective minority carrier lifetime is higher and the photoelectric conversion efficiency is higher. Improve.

ベース層及びベース用電極の形状を平行線状とした場合、ベース層同士の間隔及びベース用電極同士の間隔は0.6mm以上2.0mm以下程度とすることが好ましい。 When the shapes of the base layer and the base electrodes are parallel lines, the distance between the base layers and the distance between the base electrodes are preferably about 0.6 mm or more and 2.0 mm or less.

エミッタ層は、通常、第一主表面全面に形成される。これにより、変換効率は向上する。エミッタ用電極の形状は特に限定されないが、例えば、櫛歯状とすることができる。 The emitter layer is usually formed on the entire surface of the first main surface. As a result, the conversion efficiency is improved. The shape of the emitter electrode is not particularly limited, but may be, for example, a comb-teeth shape.

また、第一の導電型はN型であり、第二の導電型はP型であっても良い。N型基板はP型基板に比べライフタイムが高いこと、また、エミッタ(P型)層ドーパントにホウ素を用いた場合、酸化後には表面濃度が低下すること、の理由から、本発明による光電変換効率の改善効果が大きくなる。 Further, the first conductive type may be N type, and the second conductive type may be P type. The photoelectric conversion according to the present invention is due to the fact that the N-type substrate has a longer lifetime than the P-type substrate, and that when boron is used as the emitter (P-type) layer dopant, the surface concentration decreases after oxidation. The effect of improving efficiency is increased.

N型ドーパントとしては、P(リン)、Sb(アンチモン)、As(ヒ素)、Bi(ビスマス)等を挙げることができる。P型ドーパントとしては、B(ボロン)、Ga(ガリウム)、Al(アルミニウム)、In(インジウム)等を挙げることができる。 Examples of the N-type dopant include P (phosphorus), Sb (antimony), As (arsenic), Bi (bismuth) and the like. Examples of the P-type dopant include B (boron), Ga (gallium), Al (aluminum), In (indium) and the like.

第一導電型を有する半導体基板110のドーパント濃度は特に限定されないが、例えば、8×1014atoms/cm以上1×1017atoms/cm以下とすることができる。半導体基板110の厚さは特に限定されないが、例えば、100〜300μm厚とすることができる。ベース層113のドーパント濃度は半導体基板110よりも高ければ良いが、例えば、1.0×1018atoms/cm以上2.0×1021atoms/cm以下とすることができる。エミッタ層112のドーパント濃度は特に限定されないが、例えば、1.0×1018atoms/cm以上7.0×1020atoms/cm以下とすることができる。 The dopant concentration of the semiconductor substrate 110 having the first conductive type is not particularly limited, but may be, for example, 8 × 10 14 atoms / cm 3 or more and 1 × 10 17 atoms / cm 3 or less. The thickness of the semiconductor substrate 110 is not particularly limited, but can be, for example, 100 to 300 μm. The dopant concentration of the base layer 113 may be higher than that of the semiconductor substrate 110, but can be, for example, 1.0 × 10 18 atoms / cm 3 or more and 2.0 × 10 21 atoms / cm 3 or less. The dopant concentration of the emitter layer 112 is not particularly limited, but can be, for example, 1.0 × 10 18 atoms / cm 3 or more and 7.0 × 10 20 atoms / cm 3 or less.

[太陽電池の製造方法]
以下に、具体的な本発明の太陽電池製造方法をN型基板の場合を例に図2を用いて説明する。
[Solar cell manufacturing method]
Hereinafter, a specific method for manufacturing a solar cell of the present invention will be described with reference to FIG. 2 by taking the case of an N-type substrate as an example.

まず、高純度シリコンにリン、ヒ素、又はアンチモンのような5価元素をドープし、比抵抗0.1〜5Ω・cmとしたアズカット単結晶{100}N型シリコン基板110を準備する。単結晶シリコン基板は、CZ法、FZ法いずれの方法によって作製されてもよい。基板は必ずしも単結晶シリコンである必要はなく、多結晶シリコンでもかまわない。 First, an ascut single crystal {100} N-type silicon substrate 110 having a specific resistance of 0.1 to 5 Ω · cm is prepared by doping high-purity silicon with a pentavalent element such as phosphorus, arsenic, or antimony. The single crystal silicon substrate may be produced by either the CZ method or the FZ method. The substrate does not necessarily have to be single crystal silicon, and may be polycrystalline silicon.

次に、図2(a)に示すように、半導体基板110の両主表面(例えば両主表面の全面)にテクスチャと呼ばれる微小な凹凸の形成を行う。テクスチャは微小なピラミッド形の構造を有し、結晶の面方位によってエッチング速度が異なることを利用して形成される。テクスチャは、加熱した水酸化ナトリウム、水酸化カリウム、炭酸カリウム、炭酸ナトリウム、炭酸水素ナトリウム等のアルカリ溶液(濃度1〜10%、温度60〜100℃)中に10分から30分程度浸漬することで作製される。上記溶液中に、所定量の2−プロパノールを溶解させ、反応を促進させてもよい。 Next, as shown in FIG. 2A, minute irregularities called textures are formed on both main surfaces of the semiconductor substrate 110 (for example, the entire surfaces of both main surfaces). The texture has a minute pyramid-shaped structure, and is formed by utilizing the fact that the etching rate differs depending on the plane orientation of the crystal. The texture is formed by immersing the texture in a heated alkaline solution of sodium hydroxide, potassium hydroxide, potassium carbonate, sodium carbonate, sodium hydrogencarbonate, etc. (concentration 1 to 10%, temperature 60 to 100 ° C.) for about 10 to 30 minutes. It is made. A predetermined amount of 2-propanol may be dissolved in the above solution to accelerate the reaction.

上記のようにテクスチャを形成した半導体基板110を、塩酸、硫酸、硝酸、ふっ酸等、若しくはこれらの混合液の酸性水溶液中で洗浄する。過酸化水素を混合し清浄度を向上させてもよい。 The semiconductor substrate 110 having the texture formed as described above is washed with hydrochloric acid, sulfuric acid, nitric acid, hydrofluoric acid, etc., or an acidic aqueous solution of a mixture thereof. Hydrogen peroxide may be mixed to improve the cleanliness.

次に、この半導体基板110の第一主表面(例えば第一主表面全面)に、図2(b)に示すように、半導体基板110と逆の導電型のエミッタ層112を形成する。エミッタ層112の厚みは0.05〜2μm程度である。基板がN型の場合、エミッタ層112はBBr等を用いた気相拡散によって形成できる。半導体基板110を2枚一組として重ね合わせた状態で熱処理炉に戴置し、BBrと酸素の混合ガスを導入して950〜1050℃で熱処理する。キャリアガスとしては窒素やアルゴンが好適である。また、ホウ素源を含有させた塗布剤を第一主表面に塗布し、950〜1050℃で熱処理する方法でも形成が可能である。塗布剤としては例えば、ホウ素源としてホウ酸1〜4%、増粘剤としてポリビニルアルコール0.1〜4%、を含有させた水溶液が使用できる。上記いずれかの方法でエミッタ層を形成すると、エミッタ層表面にはホウ素を含むガラス層も同時に形成される。 Next, as shown in FIG. 2B, a conductive emitter layer 112 opposite to that of the semiconductor substrate 110 is formed on the first main surface of the semiconductor substrate 110 (for example, the entire surface of the first main surface). The thickness of the emitter layer 112 is about 0.05 to 2 μm. When the substrate is N-type, the emitter layer 112 can be formed by vapor phase diffusion using BBr 3 or the like. The semiconductor substrates 110 are placed in a heat treatment furnace in a state of being stacked as a set of two, and a mixed gas of BBr 3 and oxygen is introduced and heat treatment is performed at 950 to 1050 ° C. Nitrogen or argon is suitable as the carrier gas. It can also be formed by applying a coating agent containing a boron source to the first main surface and heat-treating at 950 to 1050 ° C. As the coating agent, for example, an aqueous solution containing 1 to 4% boric acid as a boron source and 0.1 to 4% polyvinyl alcohol as a thickener can be used. When the emitter layer is formed by any of the above methods, a glass layer containing boron is also formed on the surface of the emitter layer at the same time.

エミッタ層112を形成したら、図2(c)に示すように、次工程であるベース層形成のための拡散マスク(別名バリア膜、以下、単に「マスク」とも称する)303を両主表面上に形成する。拡散マスク303としては酸化シリコン膜を形成する。酸化シリコン膜は半導体基板110を熱酸化することで形成できる。半導体基板110を酸素雰囲気中950〜1100℃、30分〜4時間熱処理することで100〜250nm程度のシリコン熱酸化膜が形成される。この熱処理は上記エミッタ層112の形成のための熱処理に引き続いて同一バッチ内で実施してもかまわない。また、エミッタ層形成後には上記のように基板表面にガラスが形成されるが、これはマスク形成前に除去しない方が好ましい。すなわち、図2(b)の工程において、エミッタ層112を形成する際に同時に第一主表面上にガラス層を形成し、図2(c)の工程において、ガラス層を残留させたままエミッタ層112上に拡散マスク303を形成することが好ましい。この場合、ガラス層を除去する工程を行わないので、工数が増加しない。また、P型導電型層を形成する際に同時に形成されるガラス層を残留させたまま拡散マスクを形成すると、基板の少数キャリアライフタイムを高い状態で保つことができる。ガラス層がゲッタリング効果を付与していると考えられる。 After the emitter layer 112 is formed, as shown in FIG. 2C, a diffusion mask (also known as a barrier film, hereinafter simply referred to as “mask”) 303 for forming the base layer, which is the next step, is placed on both main surfaces. Form. A silicon oxide film is formed as the diffusion mask 303. The silicon oxide film can be formed by thermally oxidizing the semiconductor substrate 110. A silicon thermal oxide film of about 100 to 250 nm is formed by heat-treating the semiconductor substrate 110 in an oxygen atmosphere at 950 to 1100 ° C. for 30 minutes to 4 hours. This heat treatment may be carried out in the same batch following the heat treatment for forming the emitter layer 112. Further, after the emitter layer is formed, glass is formed on the surface of the substrate as described above, but it is preferable not to remove this before forming the mask. That is, in the step of FIG. 2B, a glass layer is formed on the first main surface at the same time when the emitter layer 112 is formed, and in the step of FIG. 2C, the emitter layer is left with the glass layer remaining. It is preferable to form the diffusion mask 303 on the 112. In this case, since the step of removing the glass layer is not performed, the man-hours do not increase. Further, if the diffusion mask is formed while the glass layer formed at the same time as the P-type conductive layer is formed, the minority carrier lifetime of the substrate can be maintained in a high state. It is considered that the glass layer imparts a gettering effect.

また、エミッタのドーパントとしてホウ素を用いた場合、熱酸化によりマスク形成すると、Si中とSiO中の拡散係数と偏析係数の違いからホウ素の表面濃度が低下して、表面での再結合速度が低下し好ましい。 Further, when boron is used as the dopant of the emitter, when a mask is formed by thermal oxidation, the surface concentration of boron decreases due to the difference in diffusion coefficient and segregation coefficient in Si and SiO 2 , and the recombination rate on the surface increases. Decreased and preferred.

次いで、図2(d)に示すように、第二主表面のベース領域となる部分のマスクを開口する(マスク開口部304)。本発明では、第二主表面上のマスクをパターン状に除去する。具体的には、開口幅が40〜200μm、0.6〜2.0mm程度の間隔で平行線状に開口する。開口にはフォトリソグラフィー法やエッチングペーストのような化学的な方法でもよいし、レーザーやダイサーのような物理的な方法いずれを用いてもかまわない。これにより、幅40μm以上200μm以下、間隔0.6mm以上2.0mm以下程度の平行線状のベース層を形成することができる。 Next, as shown in FIG. 2D, the mask of the portion serving as the base region of the second main surface is opened (mask opening 304). In the present invention, the mask on the second main surface is removed in a pattern. Specifically, the openings are arranged in parallel lines at intervals of about 40 to 200 μm and 0.6 to 2.0 mm. The opening may be a chemical method such as a photolithography method or an etching paste, or a physical method such as a laser or a dicer. As a result, a parallel linear base layer having a width of 40 μm or more and 200 μm or less and an interval of 0.6 mm or more and 2.0 mm or less can be formed.

レーザーやダイサー等の物理的方法でマスクを開口した場合は、50〜90℃に加熱したKOH、NaOH等のアルカリ水溶液中に1〜30分間半導体基板110を浸漬し、開口部304をエッチングしてもよい。すなわち、図2(d)の工程の後、かつ、後述する図2(e)に示すベース層を形成する工程の前に、拡散マスクを除去した箇所(マスク開口部304)の半導体基板表面をエッチングしてもよい。この際のアルカリの濃度は特に限定されないが、前述のテクスチャ形成溶液と同じとして、開口部にテクスチャを形成してもよい。このように、開口部(マスク除去箇所)をエッチングしてからベース層を形成すると、開口によるダメージ層が除去されるため、開口部での表面再結合を抑制でき、変換効率が向上する。 When the mask is opened by a physical method such as a laser or a dicer, the semiconductor substrate 110 is immersed in an alkaline aqueous solution such as KOH or NaOH heated to 50 to 90 ° C. for 1 to 30 minutes, and the opening 304 is etched. May be good. That is, after the step of FIG. 2 (d) and before the step of forming the base layer shown in FIG. 2 (e) described later, the surface of the semiconductor substrate at the portion where the diffusion mask is removed (mask opening 304) is exposed. It may be etched. The concentration of the alkali at this time is not particularly limited, but the texture may be formed in the opening in the same manner as the texture forming solution described above. When the base layer is formed after etching the opening (mask removal portion) in this way, the damaged layer due to the opening is removed, so that surface recombination at the opening can be suppressed and the conversion efficiency is improved.

次に、図2(e)に示すように、第二主表面のマスク開口部にベース層113を形成する。基板がN型の場合、ベース層113形成にはオキシ塩化リンを用いた気相拡散法が使用できる。830〜950℃、オキシ塩化リンと窒素及び酸素混合ガス雰囲気下で半導体基板110を熱処理することで、リン拡散層であるベース層113が形成される。気相拡散法の他、リンを含有する材料をスピン塗布したり、印刷したりしてから熱処理する方法でも形成可能である。第一主表面にはマスクが形成されているため、熱処理時にリンが第一主表面にオートドープしたりすることはない。 Next, as shown in FIG. 2E, the base layer 113 is formed in the mask opening on the second main surface. When the substrate is N-type, a vapor phase diffusion method using phosphorus oxychloride can be used to form the base layer 113. The base layer 113, which is a phosphorus diffusion layer, is formed by heat-treating the semiconductor substrate 110 at 830 to 950 ° C. in an atmosphere of a mixed gas of phosphorus oxychloride, nitrogen and oxygen. In addition to the vapor phase diffusion method, it can also be formed by spin-coating or printing a phosphorus-containing material and then heat-treating it. Since a mask is formed on the first main surface, phosphorus does not auto-dope the first main surface during heat treatment.

拡散層形成の後、拡散マスク303及び表面に形成されるガラスをふっ酸等で除去する(図2(f)参照)。 After forming the diffusion layer, the diffusion mask 303 and the glass formed on the surface are removed with hydrofluoric acid or the like (see FIG. 2 (f)).

次に、図2(g)に示すように、半導体基板110の両主表面上に反射防止膜(誘電体膜)141、151を形成する。反射防止膜141、151としては、窒化シリコン膜や酸化シリコン膜等が利用できる。窒化シリコン膜の場合はプラズマCVD装置を用い約100nm製膜する。反応ガスとして、モノシラン(SiH)及びアンモニア(NH)を混合して用いることが多いが、NHの代わりに窒素を用いることも可能であり、また、プロセス圧力の調整、反応ガスの希釈、更には、基板に多結晶シリコンを用いた場合には基板のバルクパッシベーション効果を促進するため、反応ガスに水素を混合することもある。酸化シリコン膜の場合は、CVD法でも形成できるが、熱酸化法により得られる膜の方が高い特性が得られる。 Next, as shown in FIG. 2 (g), antireflection films (dielectric films) 141 and 151 are formed on both main surfaces of the semiconductor substrate 110. As the antireflection films 141 and 151, a silicon nitride film, a silicon oxide film and the like can be used. In the case of a silicon nitride film, a plasma CVD apparatus is used to form a film of about 100 nm. As the reaction gas, monosilane (SiH 4 ) and ammonia (NH 3 ) are often mixed and used, but nitrogen can be used instead of NH 3 , and the process pressure is adjusted and the reaction gas is diluted. Furthermore, when polycrystalline silicon is used for the substrate, hydrogen may be mixed with the reaction gas in order to promote the bulk passivation effect of the substrate. In the case of a silicon oxide film, it can be formed by the CVD method, but the film obtained by the thermal oxidation method has higher characteristics.

第一主表面には、酸化アルミニウム膜をあらかじめ基板表面に形成してから、窒化シリコン膜、酸化シリコン膜等を形成してもよい。P型であるエミッタ層表面を、P型のパッシベーションとして有効な酸化アルミニウム膜で覆うことで、簡便でありながら高光電変換効率を示すことができる。 An aluminum oxide film may be formed on the surface of the substrate in advance on the first main surface, and then a silicon nitride film, a silicon oxide film, or the like may be formed. By covering the surface of the P-type emitter layer with an aluminum oxide film effective as a P-type passivation, it is possible to exhibit high photoelectric conversion efficiency while being simple.

次いで、図2(h)に示すように、ベース層113上にベース用電極131を、例えばスクリーン印刷法で形成する。本発明ではベース層113に沿ってベース用電極131を形成する。例えば、開口幅30〜200μm(好ましくは開口幅30〜100μm)、0.6〜2.0mm間隔の平行線パターンを有する製版を用意しておき、ベース用電極131を形成するための電極前駆体としてAg粉末とガラスフリットを有機物バインダと混合したAgペーストをベース層113に沿って印刷する。同様にして、エミッタ層112上にエミッタ用電極121を形成するための電極前駆体としてAgペーストを印刷する。ベース電極用Agペーストとエミッタ電極用Agペーストは同じでもよいし違うものを使用してもよい。また、印刷順序は逆順としても何ら問題ない。以上の電極印刷の後、熱処理により窒化シリコン膜にAg粉末を貫通させ(ファイアースルー)、電極とシリコンを導通させる。これにより、幅30μm以上200μm以下、間隔0.6mm以上2.0mm以下の平行線状のベース用電極及びエミッタ用電極を形成することができる。焼成は、通常700〜850℃の温度で1〜5分間処理することで行われる。なお、ベース層用電極及びエミッタ層用電極の焼成は別々に行うことも可能である。 Next, as shown in FIG. 2H, the base electrode 131 is formed on the base layer 113 by, for example, a screen printing method. In the present invention, the base electrode 131 is formed along the base layer 113. For example, a plate-making having an opening width of 30 to 200 μm (preferably an opening width of 30 to 100 μm) and a parallel line pattern at intervals of 0.6 to 2.0 mm is prepared, and an electrode precursor for forming the base electrode 131 is prepared. As a result, an Ag paste obtained by mixing Ag powder and glass frit with an organic binder is printed along the base layer 113. Similarly, Ag paste is printed as an electrode precursor for forming the emitter electrode 121 on the emitter layer 112. The Ag paste for the base electrode and the Ag paste for the emitter electrode may be the same or different ones. Further, there is no problem even if the printing order is reversed. After the above electrode printing, Ag powder is passed through the silicon nitride film by heat treatment (fire-through), and the electrode and silicon are made conductive. As a result, it is possible to form parallel linear base electrodes and emitter electrodes having a width of 30 μm or more and 200 μm or less and an interval of 0.6 mm or more and 2.0 mm or less. Baking is usually carried out by treating at a temperature of 700 to 850 ° C. for 1 to 5 minutes. The base layer electrode and the emitter layer electrode can be fired separately.

本発明の方法では、ベース層及びベース用電極の形状を平行線状とし、ベース層の幅をベース用電極の幅より大きくすることが好ましい。このような形状のベース層及びベース用電極であれば、比較的容易に形成することができる。 In the method of the present invention, it is preferable that the shapes of the base layer and the base electrode are parallel lines, and the width of the base layer is larger than the width of the base electrode. A base layer and a base electrode having such a shape can be formed relatively easily.

以上、基板がN型の場合を例に説明したが、基板がP型の場合も、上記のNとPを置き換えるだけで本発明の方法は適用できる。このような図2に示す方法であれば、従来の方法と比べて、材料や工程数を削減しつつ変換効率を向上することができる。 Although the case where the substrate is N-type has been described above as an example, the method of the present invention can be applied even when the substrate is P-type by simply replacing the above N and P. With the method shown in FIG. 2, the conversion efficiency can be improved while reducing the materials and the number of steps as compared with the conventional method.

上記本発明の方法であれば、両面受光型太陽電池のベース層形成の際、拡散マスク形成後部分的にマスク開口してから、ベース層を形成することにより、簡易な工程で高い光電変換効率を有する両面受光型太陽電池を製造することができる。この方法であれば、図1等に示すような第二主表面のベース層が電極に沿って形成された太陽電池を製造することができる。また、この方法であれば、ベース層の形状をシリコン酸化膜除去パターンと同様の形状とすることができるため、得られる太陽電池の実効的な少数キャリアライフタイムが高くなって、光電変換効率が改善する。 According to the method of the present invention, when the base layer of the double-sided light-receiving solar cell is formed, the mask is partially opened after the diffusion mask is formed, and then the base layer is formed, so that the photoelectric conversion efficiency is high in a simple process. It is possible to manufacture a double-sided light-receiving solar cell having the above. With this method, it is possible to manufacture a solar cell in which the base layer of the second main surface is formed along the electrodes as shown in FIG. 1 and the like. Further, according to this method, the shape of the base layer can be made similar to the silicon oxide film removal pattern, so that the effective minority carrier lifetime of the obtained solar cell is increased and the photoelectric conversion efficiency is improved. Improve.

上記方法により製造された太陽電池は、太陽電池モジュールの製造に用いることができる。上記方法により製造された太陽電池が内蔵された太陽電池モジュールの一例の概観を図3に示す。フィンガー電極は図示されていない。上記の方法により作製された太陽電池300は、太陽電池モジュール360内ではタイル状に敷き詰められた構造をなす。隣接する太陽電池300同士は数枚〜数10枚電気的に直列に接続され、ストリングと呼ばれる直列回路を構成している。 The solar cell manufactured by the above method can be used for manufacturing a solar cell module. FIG. 3 shows an overview of an example of a solar cell module containing a solar cell manufactured by the above method. Finger electrodes are not shown. The solar cell 300 produced by the above method has a structure in which the solar cell module 360 is laid out in a tile shape. Several to several tens of adjacent solar cells 300 are electrically connected in series to form a series circuit called a string.

一般に太陽電池には、フィンガー電極から流れてくる電流を集電するバスバーと呼ばれる電極を両主表面にそれぞれ2〜4本有する。太陽電池を直列接続にするため、図3に示したように、隣接する太陽電池300のPバスバー(基板のP型層に接合したフィンガー電極に接続されているバスバー電極)とNバスバー(基板のN型層に接合したフィンガー電極に接続されているバスバー電極)同士がリード線361等で接続されている。 Generally, a solar cell has 2 to 4 electrodes called bus bars on both main surfaces, which collect current flowing from finger electrodes. In order to connect the solar cells in series, as shown in FIG. 3, the P bus bar (bus bar electrode connected to the finger electrode bonded to the P-shaped layer of the substrate) and the N bus bar (of the substrate) of the adjacent solar cells 300. Busbar electrodes (busbar electrodes connected to finger electrodes bonded to the N-type layer) are connected to each other by lead wires 361 and the like.

太陽電池モジュール360の断面模式図を図4に示す。上述のようにストリングは、複数の太陽電池300を、バスバー電極401にリード線361を接続することで構成される。該ストリングは、通常EVA(エチレンビニルアセテート)等の透光性の充填剤472で封止され、両受光面はソーダライムガラス等の透光性で機械的強度が強い受光面保護材料471、473で覆われている。充填剤472としては、上記EVAの他、ポリオレフィン、シリコーン等が使用できる。 A schematic cross-sectional view of the solar cell module 360 is shown in FIG. As described above, the string is composed of a plurality of solar cells 300 connected to the bus bar electrode 401 with lead wires 361. The string is usually sealed with a translucent filler 472 such as EVA (ethylene vinyl acetate), and both light receiving surfaces are translucent and mechanically strong light receiving surface protective materials 471 and 473 such as soda lime glass. It is covered with. As the filler 472, in addition to the above EVA, polyolefin, silicone and the like can be used.

本発明の太陽電池は片面受光型の太陽電池としても勿論使用できる。この場合は片方の受光面保護材料473の代わりに、PET(ポリエチレンテレフタラート)等の耐候性樹脂フィルムを用いることができる。なお、本発明の太陽電池を片面受光型の太陽電池としても使用する場合、図1におけるエミッタ層112が形成されている面もベース層113が形成されている面も太陽電池の受光面になり得る。この場合、エミッタ層112が形成されている面を受光面とするのが好ましい。 Of course, the solar cell of the present invention can also be used as a single-sided light receiving type solar cell. In this case, a weather resistant resin film such as PET (polyethylene terephthalate) can be used instead of one of the light receiving surface protective materials 473. When the solar cell of the present invention is also used as a single-sided light-receiving solar cell, both the surface on which the emitter layer 112 is formed and the surface on which the base layer 113 is formed in FIG. 1 are the light-receiving surfaces of the solar cell. obtain. In this case, it is preferable that the surface on which the emitter layer 112 is formed is the light receiving surface.

更にこの太陽電池モジュールを用いて太陽光発電システムを製造、構成することもできる。図5は本発明のモジュールを連結した太陽光発電システムの基本構成を示したものである。複数の太陽電池モジュール516が配線515で直列に連結され、インバータ517を経由して外部負荷回路518に発電電力を供給する。図5には示していないが、当該システムは発電した電力を蓄電する2次電池を更に備えていて良い。 Further, a photovoltaic power generation system can be manufactured and configured using this solar cell module. FIG. 5 shows the basic configuration of a photovoltaic power generation system in which the modules of the present invention are connected. A plurality of solar cell modules 516 are connected in series by wiring 515, and power generation is supplied to the external load circuit 518 via the inverter 517. Although not shown in FIG. 5, the system may further include a secondary battery for storing the generated power.

以下、実施例及び比較例を示して本発明をより具体的に説明するが、本発明は下記の実施例に限定されるものではない。 Hereinafter, the present invention will be described in more detail with reference to Examples and Comparative Examples, but the present invention is not limited to the following Examples.

(実施例1)
本発明の方法を用いて、太陽電池の作製を行った。
(Example 1)
A solar cell was manufactured using the method of the present invention.

まず、厚さ200μm、比抵抗1Ω・cmの、リンドープ{100}N型アズカットシリコン基板8枚を準備した。このシリコン基板に対し、72℃の2%水酸化カリウム/2−プロパノール水溶液中に浸漬し両面にテクスチャ形成を行い、引き続き75℃に加熱した塩酸/過酸化水素混合溶液中で洗浄を行った(図2(a)参照)。 First, eight phosphorus-doped {100} N-type ascut silicon substrates having a thickness of 200 μm and a specific resistance of 1 Ω · cm were prepared. This silicon substrate was immersed in a 2% potassium hydroxide / 2-propanol aqueous solution at 72 ° C. to form textures on both sides, and then washed in a mixed solution of hydrochloric acid / hydrogen peroxide heated to 75 ° C. ( See FIG. 2 (a)).

次いで、基板を2枚一組として重ね合わせた状態で熱処理炉に戴置し、BBrと酸素とアルゴンの混合ガスを導入して1000℃で10分熱処理を行った。これにより、エミッタ層を形成した(図2(b)参照)。四探針法で測定した結果、エミッタ層のシート抵抗は50Ωとなった。 Next, the substrates were placed in a heat treatment furnace in a state of being stacked as a set of two, and a mixed gas of BBr 3 and oxygen and argon was introduced and heat treatment was performed at 1000 ° C. for 10 minutes. As a result, an emitter layer was formed (see FIG. 2B). As a result of measurement by the four-probe method, the sheet resistance of the emitter layer was 50Ω.

これを1000℃3時間酸素雰囲気中で熱酸化してマスク形成した(図2(c)参照)。 This was thermally oxidized in an oxygen atmosphere at 1000 ° C. for 3 hours to form a mask (see FIG. 2C).

裏面(エミッタ層を形成していない面)のマスクをレーザーで開口した(図2(d)参照)。レーザー源はNd:YVOの第二次高調波を用いた。開口パターンは間隔1.8mmの平行線状とした。開口幅は120μmとした。これにより、裏面の表面積に対するベース層形成面積の割合は6.7%となった。 The mask on the back surface (the surface on which the emitter layer was not formed) was opened with a laser (see FIG. 2 (d)). The laser source used was the second harmonic of Nd: YVO 4 . The opening pattern was a parallel line with an interval of 1.8 mm. The opening width was 120 μm. As a result, the ratio of the base layer forming area to the surface area of the back surface became 6.7%.

次に、オキシ塩化リン雰囲気下、870℃でオモテ面(エミッタ層を形成した面)同士を重ね合わせた状態で40分間熱処理し、開口部にリン拡散層(ベース層)を形成した(図2(e)参照)。この後、濃度25%のふっ酸に浸漬することで両表面上に形成したガラス及びマスクを除去した(図2(f)参照)。 Next, in an atmosphere of phosphorus oxychloride, heat treatment was performed for 40 minutes in a state where the front surfaces (surfaces on which the emitter layer was formed) were overlapped at 870 ° C. to form a phosphorus diffusion layer (base layer) at the opening (FIG. 2). See (e)). After that, the glass and mask formed on both surfaces were removed by immersing in hydrofluoric acid having a concentration of 25% (see FIG. 2 (f)).

以上の処理の後、プラズマCVD装置を用いて反射防止膜として、オモテ面(エミッタ層を形成した面)には酸化アルミニウム膜及び窒化シリコン膜を形成した(図2(g)参照)。酸化アルミニウム膜及び窒化シリコン膜の膜厚はそれぞれ10nm、90nmとした。引き続き、裏面にも反射防止膜として窒化シリコン膜を形成した。膜厚は100nmとした。 After the above treatment, an aluminum oxide film and a silicon nitride film were formed on the front surface (the surface on which the emitter layer was formed) as an antireflection film using a plasma CVD apparatus (see FIG. 2 (g)). The film thicknesses of the aluminum oxide film and the silicon nitride film were 10 nm and 90 nm, respectively. Subsequently, a silicon nitride film was also formed on the back surface as an antireflection film. The film thickness was 100 nm.

次に、スクリーン印刷機を用いて、Agペーストを裏面のベース層に沿って印刷し、乾燥した。この際、スクリーン製版の開口パターンは間隔1.8mmの平行線状とし、開口幅は50μmとした。引き続き、オモテ面にもAgペーストを櫛歯状に印刷し、乾燥した(図2(h)参照)。これを780℃の空気雰囲気下で焼成した。これにより、フィンガー電極として、ベース層上にベース電極を形成し、エミッタ層上にエミッタ電極を形成した。 Next, using a screen printing machine, the Ag paste was printed along the base layer on the back surface and dried. At this time, the opening pattern of the screen plate making was a parallel line with an interval of 1.8 mm, and the opening width was 50 μm. Subsequently, the Ag paste was printed on the front surface in a comb-teeth shape and dried (see FIG. 2 (h)). This was fired in an air atmosphere of 780 ° C. As a result, as a finger electrode, a base electrode was formed on the base layer, and an emitter electrode was formed on the emitter layer.

(実施例2)
実施例1において、酸化工程まで実施例1と同様に処理を行った後、裏面にスクリーン印刷機を用いてリン酸系のエッチングペーストをパターン状に印刷、250℃で熱処理し、洗浄し乾燥させてマスクをパターン状に開口した。開口パターンは間隔1.8mmの平行線状とした。開口幅は120μmとした。これにより、裏面の表面積に対するベース層形成面積の割合は6.7%となった。リン拡散工程以降実施例1と同様の処理を行い太陽電池作製を行った。
(Example 2)
In Example 1, after performing the same treatment as in Example 1 up to the oxidation step, a phosphoric acid-based etching paste is printed on the back surface in a pattern using a screen printing machine, heat-treated at 250 ° C., washed and dried. The mask was opened in a pattern. The opening pattern was a parallel line with an interval of 1.8 mm. The opening width was 120 μm. As a result, the ratio of the base layer forming area to the surface area of the back surface became 6.7%. After the phosphorus diffusion step, the same treatment as in Example 1 was carried out to prepare a solar cell.

(実施例3)
ホウ素ドープ{100}P型シリコン基板に対し本発明の方法を適用した。基板両面にテクスチャ形成、洗浄後、基板を2枚一組として重ね合わせた状態で熱処理炉に戴置し、オキシ塩化リン雰囲気下870℃で熱処理を行い、引き続いて1000℃3時間酸素雰囲気中で熱酸化してマスク形成した。
(Example 3)
The method of the present invention was applied to a boron-doped {100} P-type silicon substrate. After texture formation and cleaning on both sides of the substrate, the substrates are placed in a heat treatment furnace in a state of being stacked as a set of two, and heat-treated at 870 ° C. in a phosphorus oxychloride atmosphere, followed by 1000 ° C. for 3 hours in an oxygen atmosphere. A mask was formed by thermal oxidation.

裏面(リン拡散されてない面)のマスクをレーザーで開口した。開口の条件は実施例1と同様にした。 The mask on the back surface (the surface not diffused with phosphorus) was opened with a laser. The opening conditions were the same as in Example 1.

次に、BBrと酸素とアルゴンの混合ガスを導入して1000℃で10分熱処理を行って、開口部にホウ素の拡散層を形成した。 Next, a mixed gas of BBr 3 and oxygen and argon was introduced and heat-treated at 1000 ° C. for 10 minutes to form a boron diffusion layer at the opening.

ふっ酸浸漬して表面のガラス除去後、オモテ面(リン拡散した面)に窒化シリコン膜を形成し、裏面には酸化アルミニウム膜及び窒化シリコン膜を順に形成した。膜厚等は実施例1と同様にした。 After immersing in hydrofluoric acid to remove the glass on the front surface, a silicon nitride film was formed on the front surface (phosphor diffused surface), and an aluminum oxide film and a silicon nitride film were formed on the back surface in this order. The film thickness and the like were the same as in Example 1.

電極形成工程は実施例1と同様に行った。 The electrode forming step was carried out in the same manner as in Example 1.

(比較例)
比較用に従来の方法で太陽電池の作製を行った。
(Comparison example)
For comparison, solar cells were manufactured by a conventional method.

実施例1において、酸化工程まで実施例1と同様に処理を行った後、裏面にスクリーン印刷機を用いてリン酸系のエッチングペーストを全面に印刷、250℃で熱処理し、洗浄し乾燥させて裏面のマスクを除去した。リン拡散工程以降実施例1と同様の処理を行い太陽電池作製を行った。 In Example 1, after performing the same treatment as in Example 1 up to the oxidation step, a phosphoric acid-based etching paste is printed on the entire surface using a screen printing machine on the back surface, heat-treated at 250 ° C., washed, and dried. The mask on the back side was removed. After the phosphorus diffusion step, the same treatment as in Example 1 was carried out to prepare a solar cell.

以上のようにして得られた実施例1〜3及び比較例の太陽電池のサンプルについて、山下電装社製ソーラーシミュレータを用いてAM1.5スペクトル、照射強度100mW/cm、25℃の条件下で、電流電圧特性を測定し光電変換効率を求めた。得られた結果の平均値を表1に示す。 The solar cell samples of Examples 1 to 3 and Comparative Examples obtained as described above were subjected to the conditions of AM1.5 spectrum, irradiation intensity 100 mW / cm 2 , and 25 ° C. using a solar simulator manufactured by Yamashita Denso Co., Ltd. , Current-voltage characteristics were measured to determine the photoelectric conversion efficiency. The average value of the obtained results is shown in Table 1.

Figure 0006792465
Figure 0006792465

表1に示すように、比較例に比べ、ベース領域面積を小さくした実施例2は変換効率が高い。ベース層での再結合が抑制されたためと考えられる。 As shown in Table 1, the conversion efficiency of Example 2 in which the base area area is smaller than that of Comparative Example is high. It is considered that the recombination in the base layer was suppressed.

実施例1は実施例2と変換効率が同等である。開口にレーザーを用いても高い変換効率を示すことができる。 The conversion efficiency of Example 1 is equivalent to that of Example 2. High conversion efficiency can be shown even if a laser is used for the aperture.

比較例に比べ、実施例3は変換効率が高い。本発明の方法によれば、P型基板においても高い変換効率を示すことができる。 The conversion efficiency of Example 3 is higher than that of Comparative Example. According to the method of the present invention, high conversion efficiency can be exhibited even on a P-type substrate.

なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。 The present invention is not limited to the above embodiment. The above-described embodiment is an example, and any object having substantially the same configuration as the technical idea described in the claims of the present invention and exhibiting the same effect and effect is the present invention. Is included in the technical scope of.

100、300、600…太陽電池、 110、610…基板、
112、612…エミッタ層、 113、613…ベース層、
121、131、621、631…フィンガー電極、
141、151、641、651…反射防止膜、
303…拡散マスク、 304…マスク開口部(バリア膜開口部)、
360、516…太陽電池モジュール、 361…リード線、
401…バスバー電極、 471…受光面保護材料、
472…充填剤、 473…受光面保護材料又は耐候性樹脂フィルム、
515…配線、 517…インバータ、 518…外部負荷回路。
100, 300, 600 ... solar cells, 110, 610 ... substrates,
112, 612 ... Emitter layer, 113, 613 ... Base layer,
121, 131, 621, 631 ... Finger electrodes,
141, 151, 641, 651 ... Antireflection film,
303 ... Diffusion mask, 304 ... Mask opening (barrier membrane opening),
360, 516 ... Solar cell module, 361 ... Lead wire,
401 ... Bus bar electrode, 471 ... Light receiving surface protection material,
472 ... Filler, 473 ... Light receiving surface protective material or weather resistant resin film,
515 ... Wiring, 517 ... Inverter, 518 ... External load circuit.

Claims (4)

第一の導電型の半導体基板の両主表面にテクスチャを形成する工程、
前記半導体基板の第一主表面に前記第一の導電型と反対の導電型である第二の導電型を有するエミッタ層と、該エミッタ層の表面にガラス層を形成する工程、
前記ガラス層を残留させたまま前記半導体基板を熱酸化することにより酸化シリコン膜を形成する工程、
前記半導体基板の第二主表面上の酸化シリコン膜を、レーザー加工を用いてパターン状に除去し、除去した箇所以外の酸化シリコン膜を残存させる工程、
前記酸化シリコン膜をパターン状に除去した箇所の前記半導体基板の表面をアルカリ水溶液でエッチングする工程、
前記第二主表面の酸化シリコン膜を除去した箇所に、前記第一の導電型を有し、かつ、前記半導体基板よりドーパント濃度の高いベース層を形成する工程、
前記残存させた酸化シリコン膜を除去する工程、及び
前記両主表面上に誘電体膜を形成する工程
をこの順序に従って順次行い、
前記ベース層に沿ってベース用電極を形成する工程、及び、前記第一主表面にエミッタ用電極を形成する工程、を有し、
前記半導体基板の両主表面において、少なくとも前記エミッタ用電極及び前記ベース用電極以外の部分にテクスチャを有する両面受光型の太陽電池とすることを特徴とする太陽電池の製造方法。
The process of forming textures on both main surfaces of the first conductive semiconductor substrate,
A step of forming an emitter layer having a second conductive type which is a conductive type opposite to the first conductive type on the first main surface of the semiconductor substrate and a glass layer on the surface of the emitter layer .
A step of forming a silicon oxide film by thermally oxidizing the semiconductor substrate while leaving the glass layer .
A step of removing a silicon oxide film on the second main surface of the semiconductor substrate in a pattern by laser processing to leave a silicon oxide film other than the removed portion.
A step of etching the surface of the semiconductor substrate at a portion where the silicon oxide film is removed in a pattern with an alkaline aqueous solution.
A step of forming a base layer having the first conductive type and having a higher dopant concentration than the semiconductor substrate at a portion where the silicon oxide film is removed from the second main surface.
The step of removing the remaining silicon oxide film and the step of forming a dielectric film on both main surfaces are sequentially performed in this order.
It has a step of forming a base electrode along the base layer and a step of forming an emitter electrode on the first main surface.
A method for manufacturing a solar cell, which comprises a double-sided light-receiving solar cell having a texture on both main surfaces of the semiconductor substrate other than at least the emitter electrode and the base electrode.
前記第一の導電型をN型とし、前記第二の導電型をP型とすることを特徴とする請求項1に記載の太陽電池の製造方法。 The method for manufacturing a solar cell according to claim 1, wherein the first conductive type is an N type and the second conductive type is a P type. 前記ベース層の幅を40μm以上200μm以下とし、前記ベース用電極の幅を30μm以上200μm以下とすることを特徴とする請求項1又は請求項2に記載の太陽電池の製造方法。 The method for manufacturing a solar cell according to claim 1 or 2 , wherein the width of the base layer is 40 μm or more and 200 μm or less, and the width of the base electrode is 30 μm or more and 200 μm or less. 前記ベース層及び前記ベース用電極の形状を平行線状とし、前記ベース層の幅を前記ベース用電極の幅より大きくすることを特徴とする請求項1から請求項のいずれか1項に記載の太陽電池の製造方法。
The method according to any one of claims 1 to 3 , wherein the shape of the base layer and the base electrode is parallel, and the width of the base layer is larger than the width of the base electrode. How to make solar cells.
JP2017011927A 2017-01-26 2017-01-26 Manufacturing method of high photoelectric conversion efficiency solar cell Active JP6792465B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017011927A JP6792465B2 (en) 2017-01-26 2017-01-26 Manufacturing method of high photoelectric conversion efficiency solar cell

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017011927A JP6792465B2 (en) 2017-01-26 2017-01-26 Manufacturing method of high photoelectric conversion efficiency solar cell

Publications (2)

Publication Number Publication Date
JP2018120979A JP2018120979A (en) 2018-08-02
JP6792465B2 true JP6792465B2 (en) 2020-11-25

Family

ID=63045411

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017011927A Active JP6792465B2 (en) 2017-01-26 2017-01-26 Manufacturing method of high photoelectric conversion efficiency solar cell

Country Status (1)

Country Link
JP (1) JP6792465B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116722054A (en) 2022-06-10 2023-09-08 浙江晶科能源有限公司 Solar cell, preparation method of solar cell and photovoltaic module

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120039361A (en) * 2010-10-15 2012-04-25 삼성전자주식회사 Manufacturing method of solar cell
KR20120084104A (en) * 2011-01-19 2012-07-27 엘지전자 주식회사 Solar cell
US20140261666A1 (en) * 2013-03-13 2014-09-18 Applied Materials, Inc. Methods of manufacturing a low cost solar cell device
JP6114205B2 (en) * 2014-01-24 2017-04-12 信越化学工業株式会社 Manufacturing method of solar cell
WO2015133539A1 (en) * 2014-03-05 2015-09-11 三菱電機株式会社 Solar cell and method for manufacturing same
JP6661891B2 (en) * 2015-05-07 2020-03-11 日立化成株式会社 Method of manufacturing solar cell element and solar cell element

Also Published As

Publication number Publication date
JP2018120979A (en) 2018-08-02

Similar Documents

Publication Publication Date Title
US20230420581A1 (en) Solar cell with high photoelectric conversion efficiency and method for manufacturing solar cell with high photoelectric conversion efficiency
TWI649884B (en) Solar cell with high photoelectric conversion efficiency and manufacturing method of solar cell with high photoelectric conversion efficiency
US20200274009A1 (en) Method for manufacturing solar cell with high photoelectric conversion efficiency
JP6792465B2 (en) Manufacturing method of high photoelectric conversion efficiency solar cell
CN110121787B (en) High photoelectric conversion efficiency solar cell and method for manufacturing high photoelectric conversion efficiency solar cell
JP6564081B2 (en) High photoelectric conversion efficiency solar cell and method for producing high photoelectric conversion efficiency solar cell
JP6663492B2 (en) Solar cell, method for manufacturing solar cell, and system for manufacturing solar cell

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190124

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191211

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191217

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200204

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200310

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200423

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20200616

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200903

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20200903

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20200910

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20200915

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20201020

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20201106

R150 Certificate of patent or registration of utility model

Ref document number: 6792465

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150