JP6597295B2 - 受信器及びその制御方法 - Google Patents
受信器及びその制御方法 Download PDFInfo
- Publication number
- JP6597295B2 JP6597295B2 JP2015253427A JP2015253427A JP6597295B2 JP 6597295 B2 JP6597295 B2 JP 6597295B2 JP 2015253427 A JP2015253427 A JP 2015253427A JP 2015253427 A JP2015253427 A JP 2015253427A JP 6597295 B2 JP6597295 B2 JP 6597295B2
- Authority
- JP
- Japan
- Prior art keywords
- amplitude component
- signal
- amplitude
- ratio
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 34
- 230000008859 change Effects 0.000 claims description 27
- 230000004044 response Effects 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 30
- 230000008569 process Effects 0.000 description 29
- 238000006243 chemical reaction Methods 0.000 description 23
- 238000012937 correction Methods 0.000 description 23
- 238000012545 processing Methods 0.000 description 17
- 230000005540 biological transmission Effects 0.000 description 16
- 238000004891 communication Methods 0.000 description 10
- 239000000470 constituent Substances 0.000 description 10
- 230000000630 rising effect Effects 0.000 description 8
- 230000015556 catabolic process Effects 0.000 description 4
- 238000006731 degradation reaction Methods 0.000 description 4
- 230000007423 decrease Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 230000010365 information processing Effects 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000012549 training Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 241000764238 Isis Species 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000008685 targeting Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03057—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
- H04L25/062—Setting decision thresholds using feedforward techniques only
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Dc Digital Transmission (AREA)
- Circuits Of Receivers In General (AREA)
Description
実施形態に係る受信器は、4値以上のデータ値がパルス振幅変調された入力信号のメインカーソルと第1ポストカーソルとの比率を調整して、DFEの少なくとも1つの比較回路の比較結果を2つの選択回路で使用可能とする。実施形態に係る受信器では、DFEの少なくとも1つの比較回路の比較結果を2つの選択回路で使用可能とすることで、比較回路の数を削減し、受信器の消費電力を低減できる。
図1は、通信システムの構成例を示す図である。
図8は、第1実施形態に係る受信器を示す図である。
受信器1では、制御部62は、メインカーソルh0及び第1ポストカーソルh1を調整して、第2閾値群702の2つを第1閾値群701の2つに一致させると共に、第2閾値群702の他の2つを第3閾値群703の2つに一致させる。制御部62がメインカーソルh0及び第1ポストカーソルh1を調整して第2閾値群702の4つの閾値を第1閾値群701及び第3閾値群703の2つの閾値と一致させることで、DFEに含まれる加算回路、比較回路及びラッチ回路の数が削減される。受信器1は、DFEに含まれる加算回路、比較回路及びラッチ回路の数を削減して、DFEの消費電力を低減する。
図12は、第2実施形態に係る受信器を示す図である。
図14は、第3実施形態に係る受信器を示す図である。
図18は、第4実施形態に係る受信器を示す図である。
図23は、第6実施形態に係る受信器を示す図である。
図24は、第7実施形態に係る受信器を示す図である。
図25は、第8実施形態に係る受信器を示す図である。
受信器1〜8のそれぞれは、PAM4とも称される4値のデータ値がパルス振幅変調された4値変調信号が入力されるが、実施形態に係る受信器は、4値以上のデータ値がパルス振幅変調されたN(N:4以上の整数)値変調信号が入力されてもよい。例えば、実施形態に係る受信器は、PAM8とも称されてもよい8値のデータ値がパルス振幅変調された入力信号が入力されてもよい。
60 ISI調整部(周波数特性変更部)
51AA〜51CD 加算器
52AA〜52CD コンパレータ
53AA〜53CD ラッチ回路
61 ISIモニタ
62、64〜66 制御部
63 判定閾値調整回路
500〜502 DFE(判定帰還型等化回路)
621 周波数特性変更信号取得部
622、642、652、662 振幅比率判定部
623 判定閾値決定部
624 ISIモニタ停止部
625 周波数応答固定部
Claims (10)
- N(N:4以上の整数)値のデータ値がパルス振幅変調された入力信号の周波数特性を変更して周波数特性変更信号を生成する周波数特性変更部と、
前記周波数特性変更信号に対応する対象データ値の第1のタイミングにおける第1振幅成分に対する、前記対象データ値の前記第1のタイミングよりも後の第2のタイミングにおける第2振幅成分の比率が所望の比率になるように前記周波数特性変更部を制御する制御部と、
前記周波数特性変更信号が入力される判定帰還型等化回路と、を有し、
前記判定帰還型等化回路は、
前記対象データ値と閾値とを比較した比較結果をそれぞれが出力する複数の比較回路を有する比較部と、
前記第2のタイミングにおいて、前記比較結果に基づき、前記複数の比較回路のそれぞれから出力される前記比較結果の何れかを選択する(N−1)個の選択回路と、を有し、
前記複数の比較回路の少なくとも1つは、前記(N−1)個の選択回路の何れか2つに前記比較結果を出力する受信器。 - 前記制御部は、
ユニットパルス信号が前記入力信号として入力されたときの前記第1振幅成分と、前記第2振幅成分とを取得する周波数特性変更信号取得部と、
前記第1振幅成分に対する前記第2振幅成分の比率が前記所望の比率であるか否かを判定する振幅比率判定部と、
前記振幅比率判定部が前記第1振幅成分と前記第2振幅成分との比率が前記所望の比率であると判定したときに、前記周波数特性変更部の周波数応答を固定する周波数応答固定部とを有する、請求項1に記載の受信器。 - 前記入力信号は、4値データ値がパルス振幅変調された4値変調信号であり、
前記振幅比率判定部は、前記第2振幅成分が第1振幅成分の半分であるときに、前記第1振幅成分に対する前記第2振幅成分の比率が前記所望の比率であると判定する、請求項2に記載の受信器。 - 前記入力信号は、4値データ値がパルス振幅変調された4値変調信号であり、
前記振幅比率判定部は、前記第2振幅成分が第1振幅成分の1/3であるときに、前記第1振幅成分に対する前記第2振幅成分の比率が前記所望の比率であると判定する、請求項2に記載の受信器。 - 前記入力信号は、4値データ値がパルス振幅変調された4値変調信号であり、
前記振幅比率判定部は、前記第2振幅成分が第1振幅成分と同一であるときに、前記第1振幅成分に対する前記第2振幅成分の比率が前記所望の比率であると判定する、請求項2に記載の受信器。 - 前記入力信号は、8値データ値がパルス振幅変調された8値変調信号であり、
前記振幅比率判定部は、前記第2振幅成分が第1振幅成分の1/4であるときに、前記第1振幅成分に対する前記第2振幅成分の比率が前記所望の比率であると判定する、請求項2に記載の受信器。 - 前記周波数特性変更部はリニアイコライザを含む、請求項1〜6の何れか一項に記載の受信器。
- 前記判定帰還型等化回路に並列接続され且つ前記周波数特性変更信号が入力される第2判定帰還型等化回路を更に有し、
前記第2判定帰還型等化回路は、
前記対象データ値と閾値とを比較した比較結果をそれぞれが出力する複数の比較回路を有する第2比較部と、
前記第2のタイミングにおいて、前記比較結果に基づき、前記複数の比較回路のそれぞれから出力される前記比較結果の何れかを選択する(N−1)個の第2選択回路と、を有し、
前記複数の比較回路の少なくとも1つは、前記(N−1)個の第2選択回路の何れか2つに前記比較結果を出力する、請求項1〜7の何れか一項に記載の受信器。 - 前記入力信号が所定のパターンであると判定したときに、前記周波数特性変更部から前記制御部に前記周波数特性変更信号を供給するパターンフィルタを更に有する、請求項1〜8の何れか一項に記載の受信器。
- ユニットパルス信号が入力信号として入力され、
入力信号の周波数特性を変更して周波数特性変更信号を生成し、
前記周波数特性変更信号に対応する対象データ値の第1のタイミングにおける第1振幅成分と、前記対象データ値の前記第1のタイミングよりも後の第2のタイミングにおける第2振幅成分とを取得し、
前記第1振幅成分に対する前記第2振幅成分の比率が所望の比率であるか否かを判定し、
前記第1振幅成分と前記第2振幅成分との比率が前記所望の比率であると判定されたときに、入力信号から周波数特性変更信号を生成するときの周波数応答を固定する、
ことを含む受信器の制御方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015253427A JP6597295B2 (ja) | 2015-12-25 | 2015-12-25 | 受信器及びその制御方法 |
US15/363,266 US9800436B2 (en) | 2015-12-25 | 2016-11-29 | Receiver and control method for receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015253427A JP6597295B2 (ja) | 2015-12-25 | 2015-12-25 | 受信器及びその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017118394A JP2017118394A (ja) | 2017-06-29 |
JP6597295B2 true JP6597295B2 (ja) | 2019-10-30 |
Family
ID=59088085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015253427A Active JP6597295B2 (ja) | 2015-12-25 | 2015-12-25 | 受信器及びその制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9800436B2 (ja) |
JP (1) | JP6597295B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11495271B2 (en) | 2021-01-06 | 2022-11-08 | Samsung Electronics Co., Ltd. | Receiver receiving multi-level signal, memory device including the same and method of receiving data using ihe same |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10341145B2 (en) * | 2015-03-03 | 2019-07-02 | Intel Corporation | Low power high speed receiver with reduced decision feedback equalizer samplers |
US10673535B2 (en) * | 2016-04-14 | 2020-06-02 | Hewlett Packard Enterprise Development Lp | Optical receiver with three data slicers and one edge slicer |
US10187234B1 (en) * | 2017-11-13 | 2019-01-22 | Huawei Technologies Co., Ltd. | Decision feedback equalizers and methods of decision feedback equalization |
JP2020048060A (ja) | 2018-09-19 | 2020-03-26 | キオクシア株式会社 | 半導体集積回路、受信装置、及び通信システム |
KR20210038142A (ko) | 2019-09-30 | 2021-04-07 | 삼성전자주식회사 | 이퀄라이징 회로를 포함하는 전자 장치 및 그 동작 방법 |
CN111525936B (zh) * | 2020-05-07 | 2021-11-16 | 江苏集萃智能集成电路设计技术研究所有限公司 | 硬件复用的nrz/pam4双模接收机 |
JP2023087419A (ja) * | 2021-12-13 | 2023-06-23 | キオクシア株式会社 | 受信装置及び受信方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7391834B2 (en) * | 2002-10-01 | 2008-06-24 | Intel Corporation | Pulse amplitude modulated system with reduced intersymbol interference |
JP4956840B2 (ja) * | 2008-03-14 | 2012-06-20 | 日本電気株式会社 | 判定帰還等化装置及び方法 |
JP2009231954A (ja) | 2008-03-19 | 2009-10-08 | Fujitsu Ltd | 多値信号受信器 |
WO2011106052A1 (en) * | 2010-02-23 | 2011-09-01 | Rambus Inc. | Decision feedback equalizer |
JP5556361B2 (ja) * | 2010-05-19 | 2014-07-23 | 日本電気株式会社 | 等化装置及び等化方法 |
JP5561093B2 (ja) * | 2010-10-15 | 2014-07-30 | 富士通株式会社 | データ判定回路および受信装置 |
US8995520B2 (en) * | 2011-02-14 | 2015-03-31 | Fujitsu Limited | Analog continuous-time phase equalizer for data transmission |
US8693531B2 (en) * | 2011-10-21 | 2014-04-08 | Texas Instruments Incorporated | Method and apparatus for performing speculative decision feedback equalization |
-
2015
- 2015-12-25 JP JP2015253427A patent/JP6597295B2/ja active Active
-
2016
- 2016-11-29 US US15/363,266 patent/US9800436B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11495271B2 (en) | 2021-01-06 | 2022-11-08 | Samsung Electronics Co., Ltd. | Receiver receiving multi-level signal, memory device including the same and method of receiving data using ihe same |
Also Published As
Publication number | Publication date |
---|---|
JP2017118394A (ja) | 2017-06-29 |
US9800436B2 (en) | 2017-10-24 |
US20170187552A1 (en) | 2017-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6597295B2 (ja) | 受信器及びその制御方法 | |
US9571309B1 (en) | Decision feedback equalizer and receiver circuit | |
JP6497069B2 (ja) | 判定帰還型等化回路 | |
US8983014B2 (en) | Receiver circuit and semiconductor integrated circuit | |
JP6171843B2 (ja) | 受信回路 | |
JP5353878B2 (ja) | 波形等化回路および波形等化方法 | |
TWI508511B (zh) | 交越決策回授等化器階加權値之調適 | |
JP2018137551A (ja) | Cdr回路及び受信回路 | |
WO2018142848A1 (ja) | 判定帰還型等化器及びインターコネクト回路 | |
EP3480962B1 (en) | Equalizing circuit, reception circuit, and semiconductor integrated circuit | |
JPWO2013157195A1 (ja) | 多値信号伝送システム | |
US11675732B2 (en) | Multiphase data receiver with distributed DFE | |
US9237046B2 (en) | Receiver circuit | |
US9300498B2 (en) | Decision-feedback analyzer and methods for operating the same | |
US7126987B2 (en) | Method and system for a fast serial transmit equalization scheme | |
JP2014033347A (ja) | アダプティブイコライザ、イコライザ調整方法、それを用いた半導体装置および情報ネットワーク装置 | |
US10476710B2 (en) | Equalizer circuit, receiver circuit, and integrated circuit device | |
EP2237472B1 (en) | Receiver with an isolated pulse detector | |
US20160065397A1 (en) | Method for performing loop unrolled decision feedback equalization in an electronic device with aid of voltage feedforward, and associated apparatus | |
KR20200021300A (ko) | 수신장치 및 그 동작 방법 | |
JP2015115850A (ja) | データ受信装置およびデータ送受信システム | |
JP2019153921A (ja) | 受信装置及びデータ受信方法 | |
JP2011217343A (ja) | 受信回路 | |
JP2013009187A (ja) | 電子装置 | |
CN116888932A (zh) | 均衡器参数的调整方法、训练序列的发送方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180912 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190626 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190806 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190820 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190903 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190916 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6597295 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |