JP6589465B2 - Lighting device and lighting device - Google Patents

Lighting device and lighting device Download PDF

Info

Publication number
JP6589465B2
JP6589465B2 JP2015169368A JP2015169368A JP6589465B2 JP 6589465 B2 JP6589465 B2 JP 6589465B2 JP 2015169368 A JP2015169368 A JP 2015169368A JP 2015169368 A JP2015169368 A JP 2015169368A JP 6589465 B2 JP6589465 B2 JP 6589465B2
Authority
JP
Japan
Prior art keywords
terminal
converter circuit
circuit
control
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015169368A
Other languages
Japanese (ja)
Other versions
JP2017046535A (en
Inventor
定治 大津
定治 大津
浩士 鈴木
浩士 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Mitsubishi Electric Lighting Corp
Original Assignee
Mitsubishi Electric Corp
Mitsubishi Electric Lighting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp, Mitsubishi Electric Lighting Corp filed Critical Mitsubishi Electric Corp
Priority to JP2015169368A priority Critical patent/JP6589465B2/en
Publication of JP2017046535A publication Critical patent/JP2017046535A/en
Application granted granted Critical
Publication of JP6589465B2 publication Critical patent/JP6589465B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Circuit Arrangement For Electric Light Sources In General (AREA)
  • Dc-Dc Converters (AREA)

Description

本発明は、点灯装置および照明装置に関する。   The present invention relates to a lighting device and a lighting device.

従来、例えば、下記の特許文献1および2に開示されているように、力率改善機能を有する昇圧チョッパ回路(いわゆるPFC回路)と、このPFC回路の出力電圧を降圧するDC−DCコンバータ(いわゆるバックコンバータ)とを用いて、LEDモジュールを点灯させる点灯装置が知られている。また、下記の特許文献2に開示された蛍光灯用の点灯装置では、昇圧チョッパ回路の制御回路とインバータ回路の制御回路とが1つの集積回路として提供されている。   Conventionally, for example, as disclosed in Patent Documents 1 and 2 below, a step-up chopper circuit (so-called PFC circuit) having a power factor correction function and a DC-DC converter (so-called so-called PFC circuit) that steps down the output voltage of the PFC circuit. A lighting device that lights an LED module using a back converter is known. Further, in the lighting device for a fluorescent lamp disclosed in Patent Document 2 below, the control circuit for the boost chopper circuit and the control circuit for the inverter circuit are provided as one integrated circuit.

特開2007−202285号公報JP 2007-202285 A 特許第4460202号公報Japanese Patent No. 4460202

上記のように複数のコンバータ回路の両方に対する制御機能を備えた制御ICでは、各コンバータ回路に対して信号を入出力する端子が必要となるので、端子数が増大する。これに伴い、制御ICの周辺に引き回すべき配線の本数も増えるので、基板上の限られたスペースでどのように回路および配線のレイアウトを行うかが問題となる。しかしながら、上記のような制御ICを含む点灯装置において端子位置および配線引き回しをどのように行うべきかの指針は上記特許文献2には記載されておらず、従来の技術はいまだ改善の余地を有するものであった。   As described above, a control IC having a control function for both of the plurality of converter circuits requires a terminal for inputting / outputting a signal to / from each converter circuit, so that the number of terminals increases. Along with this, the number of wirings to be routed around the control IC also increases, so it becomes a problem how to lay out circuits and wirings in a limited space on the substrate. However, in the lighting device including the control IC as described above, the guidelines for how to perform terminal positions and wiring routing are not described in Patent Document 2, and the conventional technology still has room for improvement. It was a thing.

本発明は、上述のような課題を解決するためになされたもので、複数のコンバータ回路に対する制御機能を備えた制御ICにおいて、基板上の配線パターンレイアウトが複雑化しないように改善された点灯装置および照明装置を提供することを目的とする。   The present invention has been made to solve the above-described problems, and in a control IC having a control function for a plurality of converter circuits, the lighting device improved so as not to complicate the wiring pattern layout on the substrate And it aims at providing an illuminating device.

本発明にかかる点灯装置は、表面を有する基板と、前記表面に設けられた第一コンバータ回路と、前記表面に設けられ、前記第一コンバータ回路と接続された第二コンバータ回路と、前記表面に設けられた制御電源回路と、前記表面に設けられ、隣り合う複数の端子で構成され前記第一コンバータ回路と接続されるべき第一端子群と、隣り合う複数の端子で構成され前記第二コンバータ回路と接続されるべき第二端子群と、前記制御電源回路に接続されるべき第三端子とを有する制御ICと、を備え、前記基板は、前記表面上で互いに反対側に位置する電力入力端子および電力出力端子を有し、前記電力入力端子と前記電力出力端子との間に前記第一コンバータ回路、前記制御IC、および前記第二コンバータ回路がこの順番で並び、前記表面に設けられ、前記第一端子群それぞれから前記電力入力端子の側へ延びて前記第一コンバータ回路に接続する第一配線群と、前記表面に設けられ、前記第二端子群それぞれから前記電力出力端子の側へ延びて前記第二コンバータ回路に接続する第二配線群と、前記表面に設けられ、前記第三端子から延びて前記制御電源回路と接続する第三配線と、をさらに備え、前記制御電源回路は、前記第一コンバータ回路および前記第二コンバータ回路よりも、前記制御ICの近くに配置されたものである。本発明にかかる照明装置は、上記点灯装置および光源モジュールを備える。
Lighting device according to the present invention includes a substrate having a surface, a first converter circuit provided on said surface, disposed on said surface, and a second converter circuit connected to the first converter circuit, the said surface a control power supply circuit provided, disposed on said surface, a first terminal group to be connected to is constituted by a plurality of adjacent terminal said first converter circuit, is composed of a plurality of adjacent terminal said second converter comprising a second terminal group to be connected to the circuit, and a control IC having a third terminal to be connected to the control power circuit, the substrate, the power which lies opposite each other on the surface having an input terminal and power output terminal, said first converter circuit between the power output terminal and the power input terminal, the control IC, and the said second converter circuit arrangement in this order, before Symbol Provided on a surface, a first wiring group connected to the first converter circuit extending from each of the first terminal group to the side of the power input terminal, provided on the surface, the power from each of the second terminal group A second wiring group extending to the output terminal side and connected to the second converter circuit; and a third wiring provided on the surface and extending from the third terminal and connected to the control power circuit; The control power supply circuit is arranged closer to the control IC than the first converter circuit and the second converter circuit . The illuminating device concerning this invention is equipped with the said lighting device and a light source module.

本発明によれば、第1、2コンバータ回路の両方に対する制御機能を備えた制御ICにおいて、基板上の回路レイアウトと端子配置とを適合させたので、基板上の配線パターンレイアウトを好適化できる。   According to the present invention, in the control IC having a control function for both the first and second converter circuits, the circuit layout on the substrate and the terminal arrangement are adapted, so that the wiring pattern layout on the substrate can be optimized.

本発明の実施の形態にかかる点灯装置を示す回路レイアウト図である。It is a circuit layout figure which shows the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置を示す回路図である。It is a circuit diagram which shows the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 実施の形態に対する比較例を示す回路レイアウト図である。It is a circuit layout figure which shows the comparative example with respect to embodiment. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路図である。It is a circuit diagram which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路レイアウト図である。It is a circuit layout figure which shows the modification of the lighting device concerning embodiment of this invention. 本発明の実施の形態にかかる点灯装置の変形例を示す回路図である。It is a circuit diagram which shows the modification of the lighting device concerning embodiment of this invention.

図1は、本発明の実施の形態にかかる点灯装置50を示す回路レイアウト図である。点灯装置50には、交流電源13および光源モジュール12が接続されている。点灯装置50およびこれにより点灯する光源モジュール12により、本発明にかかる照明装置(照明器具)が提供される。点灯装置50は、表面1aを有する基板1を備えている。表面1aは点灯装置を構成する部品を実装する実装面である。図1は、基板1の部品実装面を平面視したもの、言い換えると基板1を半田面視したものである。表面1aには、電力入力端子10、例えばダイオードブリッジである整流回路2、PFC(Power Factor Correction)回路3、バックコンバータ回路4、制御IC9、制御電源回路5、および電力出力端子11が設けられている。電力入力端子10および電力出力端子11は、表面1a上で互いに反対側に位置している。電力入力端子10と電力出力端子11との間に、整流回路2、PFC回路3、制御IC9、およびバックコンバータ回路4がこの順番で並んでいる。   FIG. 1 is a circuit layout diagram showing a lighting device 50 according to an embodiment of the present invention. The AC power supply 13 and the light source module 12 are connected to the lighting device 50. The lighting device (lighting fixture) according to the present invention is provided by the lighting device 50 and the light source module 12 that is lit thereby. The lighting device 50 includes a substrate 1 having a surface 1a. The surface 1a is a mounting surface on which components constituting the lighting device are mounted. FIG. 1 is a plan view of the component mounting surface of the substrate 1, in other words, a view of the substrate 1 as a solder surface. On the surface 1a, a power input terminal 10, for example, a diode bridge rectifier circuit 2, a PFC (Power Factor Correction) circuit 3, a buck converter circuit 4, a control IC 9, a control power supply circuit 5, and a power output terminal 11 are provided. Yes. The power input terminal 10 and the power output terminal 11 are located on the opposite sides on the surface 1a. Between the power input terminal 10 and the power output terminal 11, the rectifier circuit 2, the PFC circuit 3, the control IC 9, and the buck converter circuit 4 are arranged in this order.

制御IC9は、隣り合う複数の端子で構成された第1端子群9a1〜9a4、および隣り合う複数の端子で構成された第2端子群9b1〜9b4を有する。「隣り合う」とは端子間に他の端子を含まず、それぞれの端子群がまとまって位置しているということである。第1端子群9a1〜9a4は、第2端子群9b1〜9b4よりもPFC回路3の近くに設けられている。第2端子群9b1〜9b4は、第1端子群9a1〜9a4よりもバックコンバータ回路4の近くに設けられている。具体的には、第1端子群9a1〜9a4は、制御IC9の第1長辺93左側半分に割り当てられている。第2端子群9b1〜9b4は、制御IC9の第1長辺93右側半分に割り当てられている。   The control IC 9 includes first terminal groups 9a1 to 9a4 configured by a plurality of adjacent terminals, and second terminal groups 9b1 to 9b4 configured by a plurality of adjacent terminals. “Adjacent” means that each terminal group is located together without including other terminals between the terminals. The first terminal groups 9a1 to 9a4 are provided closer to the PFC circuit 3 than the second terminal groups 9b1 to 9b4. The second terminal groups 9b1 to 9b4 are provided closer to the buck converter circuit 4 than the first terminal groups 9a1 to 9a4. Specifically, the first terminal groups 9a1 to 9a4 are assigned to the left half of the first long side 93 of the control IC 9. The second terminal groups 9b1 to 9b4 are assigned to the right half of the first long side 93 of the control IC 9.

回路に対する端子群の「近さ」は、例えば、次のように比較できる。図1において第1端子群9a1〜9a4のうち最もPFC回路3から遠い端子9a4と、第2端子群9b1〜9b4のうち最もPFC回路3に近い端子9b1とを比較してみる。この場合、表面1aの平面視で最短距離を比較すると、端子9a4のほうが端子9b1よりもPFC回路3に近いので、第1端子群9a1〜9a4は第2端子群9b1〜9b4よりもPFC回路3の近くにあるということになる。同様に、第2端子群9b1〜9b4のうち最もバックコンバータ回路4から遠い端子9b1と、第1端子群9a1〜9a4のうち最もバックコンバータ回路4に近い端子9a4とを比較してみる。この場合、表面1aの平面視で最短距離を比較すると、端子9b1のほうが端子9a4よりもバックコンバータ4に近いので、第2端子群9b1〜9b4は第1端子群9a1〜9a4よりもバックコンバータ回路4の近くに設けられているといえる。第1端子群9a1〜9a4は互いに隣り合っており、第2端子群9b1〜9b4も互いに隣り合っているので、両者のうち最も端にある端子の関係を上記のように比較すればよい。   The “closeness” of the terminal group with respect to the circuit can be compared as follows, for example. In FIG. 1, the terminal 9a4 farthest from the PFC circuit 3 in the first terminal groups 9a1 to 9a4 and the terminal 9b1 closest to the PFC circuit 3 in the second terminal groups 9b1 to 9b4 will be compared. In this case, when the shortest distance is compared in the plan view of the surface 1a, the terminal 9a4 is closer to the PFC circuit 3 than the terminal 9b1, so the first terminal group 9a1 to 9a4 is more PFC circuit 3 than the second terminal group 9b1 to 9b4. It will be near. Similarly, the terminal 9b1 farthest from the buck converter circuit 4 in the second terminal groups 9b1 to 9b4 and the terminal 9a4 closest to the buck converter circuit 4 in the first terminal groups 9a1 to 9a4 will be compared. In this case, when the shortest distance is compared in a plan view of the surface 1a, the terminal 9b1 is closer to the buck converter 4 than the terminal 9a4. Therefore, the second terminal groups 9b1 to 9b4 are more buck converter circuits than the first terminal groups 9a1 to 9a4. It can be said that it is provided near 4. Since the first terminal groups 9a1 to 9a4 are adjacent to each other and the second terminal groups 9b1 to 9b4 are also adjacent to each other, the relationship between the terminals at the extreme end of the two may be compared as described above.

表面1aには、複数の配線からなる第1配線群7a〜7dおよび複数の配線からなる第2配線群8a〜8dが設けられている。第1配線群7a〜7dは、第1端子群9a1〜9a4それぞれから電力入力端子10の側へ延びてPFC回路3に接続する。第2配線群8a〜8dは、第2端子群9b1〜9b4それぞれから電力出力端子11の側へ延びて、バックコンバータ回路4に接続する。第1配線群7a〜7dと第2配線群8a〜8dは、基板1の平面視において交差しない。「交差しない」とは、同一平面状で交差つまり合流しないという意味のみならず、後述する図8の比較例でも述べるように基板1を平面視したときに立体交差しないという意味でもある。   On the surface 1a, there are provided first wiring groups 7a to 7d composed of a plurality of wirings and second wiring groups 8a to 8d composed of a plurality of wirings. The first wiring groups 7 a to 7 d extend from the first terminal groups 9 a 1 to 9 a 4 to the power input terminal 10 side and are connected to the PFC circuit 3. The second wiring groups 8 a to 8 d extend from the second terminal groups 9 b 1 to 9 b 4 to the power output terminal 11 side and are connected to the buck converter circuit 4. The first wiring groups 7 a to 7 d and the second wiring groups 8 a to 8 d do not intersect in the plan view of the substrate 1. “Do not intersect” not only means that they intersect in the same plane, that is, do not join, but also means that the substrate 1 does not intersect three-dimensionally when viewed in plan, as will be described later in the comparative example of FIG.

制御IC9は、第3端子群9c1〜9c2を備えている。第3端子群9c1〜9c2は、第1端子群9a1〜9a4および第2端子群9b1〜9b4よりも制御電源回路5の近くに設けられている。第3配線25a、25bは、基板1の平面視で第1および第2配線群8a〜8dと交差することなく、第3端子群9c1〜9c2から電力出力端子11の側に延びて制御電源回路5と接続する。   The control IC 9 includes third terminal groups 9c1 to 9c2. The third terminal groups 9c1 to 9c2 are provided closer to the control power supply circuit 5 than the first terminal groups 9a1 to 9a4 and the second terminal groups 9b1 to 9b4. The third wirings 25a and 25b extend from the third terminal groups 9c1 to 9c2 to the power output terminal 11 side without crossing the first and second wiring groups 8a to 8d in a plan view of the substrate 1, and control power supply circuits 5 is connected.

制御IC9は、外形が長方形であり、4つの辺を有している。この4つの辺には、電力入力端子10の側を向く第1短辺91と、電力出力端子11の側を向く第2短辺92と、第1短辺91の一端と第2短辺92の一端とを結ぶ第1長辺93と、第1短辺91の他端と第2短辺92の他端とを結ぶ第2長辺94と、が含まれる。実施の形態では、図1に示すように、第1長辺93に、第1及び第2の端子群9a1〜9a4、9b1〜9b4が並んでいる。第2長辺94の制御電源回路5側に第3端子群9c1〜9c2が配置されている。   The control IC 9 has a rectangular outer shape and has four sides. The four sides include a first short side 91 facing the power input terminal 10, a second short side 92 facing the power output terminal 11, one end of the first short side 91, and a second short side 92. And a second long side 94 connecting the other end of the first short side 91 and the other end of the second short side 92. In the embodiment, as shown in FIG. 1, the first and second terminal groups 9 a 1 to 9 a 4 and 9 b 1 to 9 b 4 are arranged on the first long side 93. Third terminal groups 9c1 to 9c2 are arranged on the control power supply circuit 5 side of the second long side 94.

実施の形態では、一例として、制御IC9がデジタル/アナログ複合ICパッケージとされている。これは、制御IC9のパッケージ内部に、マイコン或いはDSP(Digital Signal Processor)などのデジタル演算回路を設けたデジタルチップと、PFC回路3およびバックコンバータ回路4のスイッチング素子Q1、Q2の駆動信号を生成するドライブ回路(ドライバ34も含まれる)などのアナログ回路が設けられたアナログチップとが収納されたものである。これらの構成は図2では図示を省略している。   In the embodiment, as an example, the control IC 9 is a digital / analog composite IC package. This generates a drive signal for a digital chip provided with a digital arithmetic circuit such as a microcomputer or DSP (Digital Signal Processor) in the package of the control IC 9 and switching elements Q1 and Q2 of the PFC circuit 3 and the buck converter circuit 4. An analog chip provided with an analog circuit such as a drive circuit (including the driver 34) is accommodated. These configurations are not shown in FIG.

図2は、本発明の実施の形態にかかる点灯装置50を示す回路図である。図2には、図1のレイアウト図では説明の便宜上省略されている回路、端子および配線も図示されている。光源モジュール12は、一例として固体発光素子が複数個直列に接続されたものである。固体発光素子は、無機LED素子、または有機EL素子(OLED)である。制御IC9は図1に示した第1〜3端子群9a1〜9c2以外にこれらの端子群に属さない他の端子が備えられる場合には、これら他の端子は第1端子群9a1〜9a4、第2端子群9b1〜9b4、および第3端子群9c1〜9c2の各端子群の間、あるいは制御IC9の4つの辺のなかでこれらの端子群と離れた部位に配置される。   FIG. 2 is a circuit diagram showing the lighting device 50 according to the embodiment of the present invention. FIG. 2 also shows circuits, terminals, and wirings that are omitted from the layout diagram of FIG. 1 for convenience of explanation. As an example, the light source module 12 includes a plurality of solid state light emitting devices connected in series. The solid light-emitting element is an inorganic LED element or an organic EL element (OLED). When the control IC 9 is provided with other terminals that do not belong to these terminal groups other than the first to third terminal groups 9a1 to 9c2 shown in FIG. 1, these other terminals are the first terminal groups 9a1 to 9a4, Between the terminal groups of the two-terminal groups 9b1 to 9b4 and the third terminal groups 9c1 to 9c2, or among the four sides of the control IC 9, they are arranged at locations away from these terminal groups.

点灯装置50は、ダイオードブリッジである整流回路2、PFC回路3、バックコンバータ回路4及び制御IC9を備えている。PFC回路3は、チョークコイルL1、スイッチング素子Q1及びダイオードD1を備えている。PFC回路3の出力電圧がキャパシタC1に印加される。   The lighting device 50 includes a rectifier circuit 2, a PFC circuit 3, a buck converter circuit 4, and a control IC 9 that are diode bridges. The PFC circuit 3 includes a choke coil L1, a switching element Q1, and a diode D1. The output voltage of the PFC circuit 3 is applied to the capacitor C1.

PFC回路3は、配線6aおよび配線6bを介して、バックコンバータ回路4と接続されている。バックコンバータ回路4は、スイッチング素子Q2を備えている。スイッチング素子Q2は、第1電極a、第2電極b、及び第1電極aと第2電極bの間の導通を制御する制御電極cを有している。第1電極aは、キャパシタC1の正極側電極およびダイオードD1のカソードに接続しており、ダイオードD1を介して整流回路2と電気的に接続されている。スイッチング素子Q2は例えばMOSFETである。スイッチング素子Q2がMOSFETの場合、第1電極aはドレイン電極であり、第2電極bはソース電極であり、制御電極cはゲート電極である。バックコンバータ回路4は、スイッチング素子Q2、ダイオードD2、チョークコイルL2及びキャパシタC2を備えている。   The PFC circuit 3 is connected to the buck converter circuit 4 via the wiring 6a and the wiring 6b. The buck converter circuit 4 includes a switching element Q2. The switching element Q2 includes a first electrode a, a second electrode b, and a control electrode c that controls conduction between the first electrode a and the second electrode b. The first electrode a is connected to the positive electrode of the capacitor C1 and the cathode of the diode D1, and is electrically connected to the rectifier circuit 2 via the diode D1. The switching element Q2 is, for example, a MOSFET. When the switching element Q2 is a MOSFET, the first electrode a is a drain electrode, the second electrode b is a source electrode, and the control electrode c is a gate electrode. The buck converter circuit 4 includes a switching element Q2, a diode D2, a choke coil L2, and a capacitor C2.

バックコンバータ回路4には、ブートストラップコンデンサC3とツェナーダイオードD3が設けられている。ブートストラップコンデンサC3はスイッチング素子Q2の制御電極cを第2電極bよりも、例えば15V高くするために設けられている。ツェナーダイオードD3をブートストラップコンデンサC3に並列接続することで、ブートストラップコンデンサC3が15Vまで充電されるようにした。   The buck converter circuit 4 is provided with a bootstrap capacitor C3 and a Zener diode D3. The bootstrap capacitor C3 is provided to make the control electrode c of the switching element Q2 higher by, for example, 15V than the second electrode b. The bootstrap capacitor C3 is charged to 15V by connecting the Zener diode D3 in parallel to the bootstrap capacitor C3.

制御電源回路5は、キャパシタC50およびチョークコイルなどを含んでいる。制御電源回路5は、制御IC9のDCDC_S端子〜DCDC_FB1端子に接続する。このチョークコイルの一端がDCDC_S端子を介してIPD(インテリジェント・パワーデバイス)36のソースSと接続するなどして、降圧チョッパ回路が構成される。チョークコイルの他端に現れる電圧でキャパシタC50が充電される。キャパシタC50から例えば15V程度の制御電源電圧を取り出すことができる。   The control power supply circuit 5 includes a capacitor C50 and a choke coil. The control power supply circuit 5 is connected to the DCDC_S terminal to DCDC_FB1 terminal of the control IC 9. One end of the choke coil is connected to the source S of an IPD (intelligent power device) 36 via a DCDC_S terminal, thereby forming a step-down chopper circuit. The capacitor C50 is charged with the voltage appearing at the other end of the choke coil. For example, a control power supply voltage of about 15 V can be extracted from the capacitor C50.

制御IC9は、PFC回路3とバックコンバータ回路4を制御する。制御IC9の側辺には、図1の第1〜3の端子群9a1〜9c2に含まれる複数の端子が形成されている。   The control IC 9 controls the PFC circuit 3 and the buck converter circuit 4. On the side of the control IC 9, a plurality of terminals included in the first to third terminal groups 9a1 to 9c2 in FIG. 1 are formed.

まずPFC回路3の側に設けられた端子を説明する。Vin端子は、PFC回路3の入力電圧検出に用いられる検出端子である。PFC_ZCD端子は、チョークコイルL1の二次巻線に接続し、PFC回路3に流れる電流のゼロクロス検出に用いられる検出端子である。PFC_I端子は、PFC回路3の過電流検出に用いられる検出端子である。PFC_DR端子は、PFC回路3のスイッチング素子Q1を駆動するためのゲート信号を出力する出力端子である。PFC_V端子は、DCDC_Vin端子およびVBin端子としても用いられており、PFC回路3のフィードバック制御、PFC回路の過電圧検出、およびPFC_フィードバックループ異常検出に用いられる検出端子である。第1端子群9a1〜9a4を構成する各端子のうち、端子9a1はPFC_ZCD端子に対応し、端子9a2はPFC_I端子に対応し、端子9a3はPFC_DR端子に対応し、端子9a4はPFC_V端子に対応している。なお、第1端子群に、Vin端子に対応する端子が追加されてもよい。また、上記の端子のうち、PFC_DR端子は必須であるが、それ以外の検出端子は適宜に省略、変更が可能である。例えばPFC_ZCD端子は省略されてもよく、PFC_I端子とPFC_V端子のいずれか一方のみを検出端子として含んでもよい。また上記の関係は、回路パターンに最適化した端子レイアウトを得る観点から、図1に示す端子9a1〜9a4の並び順(端子9a1、9a4が両端に位置し、端子9a2,9a3がその間に位置)に図2のレイアウトをそのまま当てはめたものである。しかし必ずしもこれに限定されず、端子9a1〜9a4に図2の端子をどのように対応付けるかは様々に変形しても良い。   First, the terminals provided on the PFC circuit 3 side will be described. The Vin terminal is a detection terminal used for input voltage detection of the PFC circuit 3. The PFC_ZCD terminal is a detection terminal that is connected to the secondary winding of the choke coil L <b> 1 and is used for zero cross detection of the current flowing through the PFC circuit 3. The PFC_I terminal is a detection terminal used for overcurrent detection of the PFC circuit 3. The PFC_DR terminal is an output terminal that outputs a gate signal for driving the switching element Q1 of the PFC circuit 3. The PFC_V terminal is also used as a DCDC_Vin terminal and a VBin terminal, and is a detection terminal used for feedback control of the PFC circuit 3, overvoltage detection of the PFC circuit, and PFC_feedback loop abnormality detection. Of the terminals constituting the first terminal groups 9a1 to 9a4, the terminal 9a1 corresponds to the PFC_ZCD terminal, the terminal 9a2 corresponds to the PFC_I terminal, the terminal 9a3 corresponds to the PFC_DR terminal, and the terminal 9a4 corresponds to the PFC_V terminal. ing. Note that a terminal corresponding to the Vin terminal may be added to the first terminal group. Of the above terminals, the PFC_DR terminal is essential, but the other detection terminals can be omitted or changed as appropriate. For example, the PFC_ZCD terminal may be omitted, and only one of the PFC_I terminal and the PFC_V terminal may be included as a detection terminal. In addition, the above relationship is based on the arrangement order of the terminals 9a1 to 9a4 shown in FIG. 1 (terminals 9a1 and 9a4 are located at both ends, and terminals 9a2 and 9a3 are located therebetween) from the viewpoint of obtaining a terminal layout optimized for the circuit pattern. The layout of FIG. 2 is applied as it is. However, the present invention is not necessarily limited to this, and how the terminals of FIG. 2 are associated with the terminals 9a1 to 9a4 may be variously modified.

次にバックコンバータ回路4の側に設けられた端子を説明する。VB端子は、ハイサイド駆動のスイッチング素子Q2を駆動するためにブートストラップコンデンサC3を充電する。LED_DR端子は、バックコンバータ回路4のスイッチング素子Q2を駆動するためのゲート信号を出力する出力端子である。VS端子は、ハイサイド駆動するスイッチング素子Q2の基準電位(具体的には図2ではソース電位)を与える端子である。LED_ZCD端子は、チョークコイルL2の二次巻線に接続し、バックコンバータ回路4に流れる電流のゼロクロス検出に用いられる検出端子である。LED_I端子は、LED電流をフィードバック制御するためのLED電流検出、および出力過電流検出に用いられる検出端子である。LED_V端子は、出力過電圧の検出、および光源モジュール12の接続有無を検出する検出端子である。第2端子群9b1〜9b4を構成する各端子のうち、端子9b1はVB端子に対応し、端子9b2はLED_DR端子に対応し、端子9b3はVS端子に対応し、端子9b4はLED_ZCD端子に対応している。なお、第2端子群9b1〜9b4に、LED_I端子およびLED_V端子に対応する端子が追加されてもよく、この場合にはさらに2つの端子が端子9b4の隣に並べられる。また、上記の端子のうち、LED_DR端子は必須であるが、それ以外の検出端子は適宜に省略、変更が可能である。例えばLED_ZCD端子は省略されてもよく、LED_I端子とLED_V端子のいずれか一方のみを検出端子として含んでもよい。また上記の関係は、回路パターンに最適化した端子レイアウトを得る観点から、図1に示す端子9b1〜9b4の並び順(端子9b1、9b4が両端に位置し、端子9b2,9b3がその間に位置)に図2のレイアウトをそのまま当てはめたものである。しかし必ずしもこれに限定されず、端子9b1〜9b4に図2のVB〜LED_ZCD端子をどのように対応付けるかは様々に変形しても良い。   Next, terminals provided on the buck converter circuit 4 side will be described. The VB terminal charges the bootstrap capacitor C3 in order to drive the high-side drive switching element Q2. The LED_DR terminal is an output terminal that outputs a gate signal for driving the switching element Q2 of the buck converter circuit 4. The VS terminal is a terminal that supplies a reference potential (specifically, a source potential in FIG. 2) of the switching element Q2 that is driven on the high side. The LED_ZCD terminal is a detection terminal that is connected to the secondary winding of the choke coil L <b> 2 and is used for zero cross detection of the current flowing through the buck converter circuit 4. The LED_I terminal is a detection terminal used for LED current detection and output overcurrent detection for feedback control of the LED current. The LED_V terminal is a detection terminal that detects output overvoltage and detects whether or not the light source module 12 is connected. Of the terminals constituting the second terminal groups 9b1 to 9b4, the terminal 9b1 corresponds to the VB terminal, the terminal 9b2 corresponds to the LED_DR terminal, the terminal 9b3 corresponds to the VS terminal, and the terminal 9b4 corresponds to the LED_ZCD terminal. ing. Note that terminals corresponding to the LED_I terminal and the LED_V terminal may be added to the second terminal groups 9b1 to 9b4. In this case, two terminals are arranged next to the terminal 9b4. Further, among the above terminals, the LED_DR terminal is essential, but the other detection terminals can be appropriately omitted or changed. For example, the LED_ZCD terminal may be omitted, and only one of the LED_I terminal and the LED_V terminal may be included as a detection terminal. Further, the above relationship is based on the arrangement order of the terminals 9b1 to 9b4 shown in FIG. 1 (terminals 9b1 and 9b4 are located at both ends, and terminals 9b2 and 9b3 are located between them) from the viewpoint of obtaining a terminal layout optimized for the circuit pattern. The layout of FIG. 2 is applied as it is. However, the present invention is not necessarily limited thereto, and how the terminals 9b1 to 9b4 are associated with the VB to LED_ZCD terminals in FIG. 2 may be variously modified.

VB端子はブートストラップコンデンサC3の一端に接続され、VS端子はブートストラップコンデンサC3の他端に接続されている。ブートストラップコンデンサC3の他端とVS端子は、スイッチング素子Q2の第2電極bに接続されている。LED_DR端子はスイッチング素子Q2の制御電極cに接続されている。   The VB terminal is connected to one end of the bootstrap capacitor C3, and the VS terminal is connected to the other end of the bootstrap capacitor C3. The other end of the bootstrap capacitor C3 and the VS terminal are connected to the second electrode b of the switching element Q2. The LED_DR terminal is connected to the control electrode c of the switching element Q2.

次に、制御IC9の第2長辺94側に設けられた端子を説明する。Dim_in端子は、調光インターフェース回路60を介して、点灯装置50の外部の調光器61と接続している。GND1(SIG)端子は、グランド電位に接続されるべき端子であり、小信号グランド用のものである。GND2(PW)端子は、グランド電位に接続されるべき端子であり、パワーグランド用のものである。DCDC_S端子は、制御電源IC部95が内蔵するMOSFETのソースSと接続している。DCDC_FB1端子は、制御電源IC部95のフィードバック用端子である。DCDC_FB2端子は、制御電源IC部95のフィードバック用端子である。Vcc1端子は、キャパシタC50と接続されており、第1制御電源電圧として例えば10V〜20V、具体例としては15Vが入力される端子である。   Next, terminals provided on the second long side 94 side of the control IC 9 will be described. The Dim_in terminal is connected to the dimmer 61 outside the lighting device 50 via the dimming interface circuit 60. The GND1 (SIG) terminal is a terminal to be connected to the ground potential, and is for a small signal ground. The GND2 (PW) terminal is a terminal to be connected to the ground potential and is for power ground. The DCDC_S terminal is connected to the source S of the MOSFET built in the control power supply IC unit 95. The DCDC_FB1 terminal is a feedback terminal of the control power supply IC unit 95. The DCDC_FB2 terminal is a feedback terminal for the control power supply IC unit 95. The Vcc1 terminal is connected to the capacitor C50, and is a terminal to which, for example, 10V to 20V, for example, 15V is input as the first control power supply voltage.

Vcc2端子には、第2制御電源電圧として例えば5Vが印加される。第2制御電源電圧は、レギュレータREGによって第1制御電源電圧を降圧することで作り出される。上記Vcc2端子に印加される5Vは、制御IC9に内蔵されたマイコン等を作動させる電源として用いられる。   For example, 5 V is applied to the Vcc2 terminal as the second control power supply voltage. The second control power supply voltage is generated by stepping down the first control power supply voltage by the regulator REG. The 5 V applied to the Vcc2 terminal is used as a power source for operating a microcomputer or the like built in the control IC 9.

第3端子群9c1〜9c2を構成する各端子のうち、端子9c1はDCDC_S端子に対応し、端子9c2はVcc1端子に対応している。なお、第3端子群に上記DCDC_FB1端子〜Vcc2端子に対応する端子が追加されてもよく、この場合には端子9c1〜9c2の周囲にさらにこれらの端子が並ぶ。   Of the terminals constituting the third terminal groups 9c1 to 9c2, the terminal 9c1 corresponds to the DCDC_S terminal, and the terminal 9c2 corresponds to the Vcc1 terminal. Note that terminals corresponding to the DCDC_FB1 terminal to the Vcc2 terminal may be added to the third terminal group. In this case, these terminals are further arranged around the terminals 9c1 to 9c2.

制御IC9の中の構成について説明する。制御IC9の中には多くの素子が設けられるが、図1では主としてスイッチング素子Q2のオンオフに関連する素子が示されている。制御IC9の中には、PFC_V端子に接続された定電流源32、アノードが定電流源32に接続されたダイオードD4、ドレインがダイオードD4のカソードに接続された起動用スイッチング素子Q3がある。起動用スイッチング素子Q3のソースはVB端子に接続されている。定電流源32は出力電流を一定に保つものである。定電流源32の出力電流は例えば1mAである。起動用スイッチング素子Q3は例えばMOSFETで形成される。起動用スイッチング素子Q3としてMOSFET以外のインピーダンス可変素子を用いてもよい。   A configuration in the control IC 9 will be described. Although many elements are provided in the control IC 9, FIG. 1 mainly shows elements related to on / off of the switching element Q2. The control IC 9 includes a constant current source 32 connected to the PFC_V terminal, a diode D4 whose anode is connected to the constant current source 32, and an activation switching element Q3 whose drain is connected to the cathode of the diode D4. The source of the startup switching element Q3 is connected to the VB terminal. The constant current source 32 keeps the output current constant. The output current of the constant current source 32 is 1 mA, for example. The activation switching element Q3 is formed of, for example, a MOSFET. An impedance variable element other than a MOSFET may be used as the startup switching element Q3.

制御IC9の中にはドライバ34が設けられている。ドライバ34はVB端子、LED_DR端子及びVS端子につながっている。ドライバ34は、ブートストラップコンデンサC3が充電されることでVB端子とVS端子の電位差が15Vになったときに、制御電極cに電圧(15V)を印加する。   A driver 34 is provided in the control IC 9. The driver 34 is connected to the VB terminal, the LED_DR terminal, and the VS terminal. The driver 34 applies a voltage (15V) to the control electrode c when the bootstrap capacitor C3 is charged and the potential difference between the VB terminal and the VS terminal becomes 15V.

整流回路2と第1電極aをつなぐ経路上の点を第1接続点P1と定義する。この第1接続点P1はPFC_V端子に接続されている。ブートストラップコンデンサC3は、第1接続点P1と、第2電極bを電気的に接続するように設けられている。   A point on the path connecting the rectifier circuit 2 and the first electrode a is defined as a first connection point P1. The first connection point P1 is connected to the PFC_V terminal. The bootstrap capacitor C3 is provided so as to electrically connect the first connection point P1 and the second electrode b.

制御IC9は、IPD36を含んでいる。IPD36はPFC_V端子と定電流源32をつなぐ経路に接続されている。起動用スイッチング素子Q3とブートストラップコンデンサC3をつなぐ経路上の点を第2接続点P2と定義する。IPD36は、第2接続点P2に、第1接続点P1の電圧よりも低い電圧を印加する。IPD36には、例えば第1接続点P1の直流電圧100VがPFC_V端子を経由して印加され、IPD36はこの電圧から第1接続点P1の電圧より低い電圧(例えば15V)を生成して、第2接続点P2に印加する。具体的には、IPD36の出力は、DCDC_Sと書かれた端子、制御IC9の外部のチョークコイル(インダクタ)、Vcc1と書かれた端子、及びダイオードD5を経由して第2接続点P2に印加される。   The control IC 9 includes an IPD 36. The IPD 36 is connected to a path connecting the PFC_V terminal and the constant current source 32. A point on the path connecting the starting switching element Q3 and the bootstrap capacitor C3 is defined as a second connection point P2. The IPD 36 applies a voltage lower than the voltage at the first connection point P1 to the second connection point P2. For example, a DC voltage 100V at the first connection point P1 is applied to the IPD 36 via the PFC_V terminal, and the IPD 36 generates a voltage (for example, 15V) lower than the voltage at the first connection point P1 from this voltage, Apply to connection point P2. Specifically, the output of the IPD 36 is applied to the second connection point P2 via a terminal written as DCDC_S, a choke coil (inductor) external to the control IC 9, a terminal written as Vcc1, and a diode D5. The

制御IC9の中には制御部40がある。制御部40は、起動用スイッチング素子Q3に対して、起動用スイッチング素子Q3をオンオフする信号を出す。制御部40と前述のIPD36は専用のハードウェアであっても、メモリに格納されるプログラムを実行するCPUであってもよい。なお、制御部40及びドライバ34の電源はIPD36から供給される。   There is a control unit 40 in the control IC 9. The control unit 40 issues a signal for turning on and off the activation switching element Q3 to the activation switching element Q3. The control unit 40 and the IPD 36 described above may be dedicated hardware or a CPU that executes a program stored in a memory. Note that power for the control unit 40 and the driver 34 is supplied from the IPD 36.

前述の各構成を保護するために、ブートストラップコンデンサC3、起動用スイッチング素子Q3、IPD36及び制御部40等を含む制御IC9を覆う外囲体を設けることが好ましい。外囲体は例えば樹脂である。   In order to protect the above-described components, it is preferable to provide an enclosure that covers the control IC 9 including the bootstrap capacitor C3, the startup switching element Q3, the IPD 36, the control unit 40, and the like. The outer enclosure is, for example, a resin.

図8は、実施の形態に対する比較例を示す回路レイアウト図である。図8に示す比較例にかかる点灯装置150は、図1に示す点灯装置50において第1端子群9a1〜9a4と第2端子群9b1〜9b4との位置を入れ替えたものである。この場合、基板1の平面視で第1端子群9a1〜9a4と第2端子群9b1〜9b4を立体交差させる必要があり、例えば第2配線群8a〜8dを図8の破線で示すようにスルーホールなどを用いて基板1の裏面側に迂回させる必要がある。比較例に示す端子配置では、第2配線群8a〜8dの引き回しが煩雑となる。この点、実施の形態にかかる点灯装置50によれば、基板1上の回路レイアウトと制御ICの端子配置とを適合させたので、基板1上の配線パターンレイアウトを最適化できる。   FIG. 8 is a circuit layout diagram showing a comparative example with respect to the embodiment. The lighting device 150 according to the comparative example illustrated in FIG. 8 is obtained by replacing the positions of the first terminal groups 9a1 to 9a4 and the second terminal groups 9b1 to 9b4 in the lighting device 50 illustrated in FIG. In this case, the first terminal groups 9a1 to 9a4 and the second terminal groups 9b1 to 9b4 must be three-dimensionally crossed in a plan view of the substrate 1. For example, the second wiring groups 8a to 8d are through-wired as indicated by broken lines in FIG. It is necessary to make a detour to the back side of the substrate 1 using a hole or the like. In the terminal arrangement shown in the comparative example, the routing of the second wiring groups 8a to 8d becomes complicated. In this respect, according to the lighting device 50 according to the embodiment, since the circuit layout on the substrate 1 and the terminal arrangement of the control IC are adapted, the wiring pattern layout on the substrate 1 can be optimized.

図3〜図7は、本発明の実施の形態にかかる点灯装置50の変形例を示す回路レイアウト図である。図3に示すように、第1短辺91に、第1端子群9a1〜9a4が設けられ、第2短辺92に、第2端子群9b1〜9b4が設けられてもよい。図4に示すように、第1長辺93に第1端子群9a1〜9a4が設けられ、第2短辺92に、第2端子群9b1〜9b4が設けられてもよい。また、図4の変形例とは逆に、第1短辺91に第1端子群9a1〜9a4が設けられ、第1長辺93に、第2端子群9b1〜9b4が設けられてもよい。図5に示すように、第1端子群9a1〜9a4の一部が第1長辺93に設けられ、第1端子群9a1〜9a4の残りが第1短辺91に設けられてもよい。さらに第2端子群9b1〜9b4の一部が第1長辺93に設けられ、第2端子群9b1〜9b4の残りが第2短辺92に設けられてもよい。図6に示すように、制御電源回路5と接続する第3端子群9c1〜9c2は、PFC回路3側の第1短辺91に設けられても良い。図7に示すように、第1〜3の端子9a1〜9c2の全てが第1長辺93に設けられても良い。   3 to 7 are circuit layout diagrams showing modifications of the lighting device 50 according to the embodiment of the present invention. As shown in FIG. 3, first terminal groups 9 a 1 to 9 a 4 may be provided on the first short side 91, and second terminal groups 9 b 1 to 9 b 4 may be provided on the second short side 92. As shown in FIG. 4, first terminal groups 9 a 1 to 9 a 4 may be provided on the first long side 93, and second terminal groups 9 b 1 to 9 b 4 may be provided on the second short side 92. 4, the first terminal groups 9a1 to 9a4 may be provided on the first short side 91, and the second terminal groups 9b1 to 9b4 may be provided on the first long side 93. As shown in FIG. 5, a part of the first terminal groups 9 a 1 to 9 a 4 may be provided on the first long side 93, and the rest of the first terminal groups 9 a 1 to 9 a 4 may be provided on the first short side 91. Furthermore, a part of the second terminal groups 9b1 to 9b4 may be provided on the first long side 93, and the rest of the second terminal groups 9b1 to 9b4 may be provided on the second short side 92. As shown in FIG. 6, the third terminal groups 9c1 to 9c2 connected to the control power supply circuit 5 may be provided on the first short side 91 on the PFC circuit 3 side. As shown in FIG. 7, all of the first to third terminals 9 a 1 to 9 c 2 may be provided on the first long side 93.

図9は、本発明の実施の形態にかかる点灯装置50の変形例を示す回路レイアウト図である。図10は、本発明の実施の形態にかかる点灯装置50の変形例を示す回路図である。図10では、図2では図示を省略していたマイコン9mが記入されている。図9の変形例では、マイコン9mに接続した隣り合う複数の端子で構成された通信端子群9dが追加される。通信端子群9dを例えば第2長辺94に設けてもよい。通信端子群9dは、外部インターフェース70と第4配線群73で接続されており、外部機器との通信に用いられる。この変形例では、一例として、通信端子群9dを制御IC9の内部に設けられたマイコン等のデジタル演算回路(図示せず)と、外部機器である追加ユニット71との間で通信を行うための端子とする。Dim_in端子には、調光器からの調光信号(PWM信号)が入力される。Dim_in端子は、UART (Universal Asynchronous Receiver Transmitter)通信用のシリアル通信端子であってもよい。UARTは、調歩同期方式によるシリアル信号とパラレル信号の相互変換を行う回路であり、制御IC9に内蔵されてもよい。このDAT_s端子により、マイコン9mに光源モジュール12の制御に関連する電子データが伝達される。Pro_W端子は、マイコン9mのプログラム書き換えに用いられる。RESET端子は、マイコン9mのリセットに用いられる。これにより、マイコン9mのメモリに対して電子データの消去、書き込み、および読み出しを行うことができる。   FIG. 9 is a circuit layout diagram showing a modification of the lighting device 50 according to the embodiment of the present invention. FIG. 10 is a circuit diagram showing a modification of the lighting device 50 according to the embodiment of the present invention. In FIG. 10, the microcomputer 9m, which is not shown in FIG. 2, is entered. In the modified example of FIG. 9, a communication terminal group 9d composed of a plurality of adjacent terminals connected to the microcomputer 9m is added. The communication terminal group 9d may be provided on the second long side 94, for example. The communication terminal group 9d is connected to the external interface 70 and the fourth wiring group 73, and is used for communication with an external device. In this modification, as an example, the communication terminal group 9d communicates between a digital arithmetic circuit (not shown) such as a microcomputer provided inside the control IC 9 and the additional unit 71 that is an external device. Terminal. A dimming signal (PWM signal) from the dimmer is input to the Dim_in terminal. The Dim_in terminal may be a serial communication terminal for UART (Universal Asynchronous Receiver Transmitter) communication. The UART is a circuit that performs mutual conversion between a serial signal and a parallel signal in an asynchronous manner, and may be incorporated in the control IC 9. Electronic data related to the control of the light source module 12 is transmitted to the microcomputer 9m through the DAT_s terminal. The Pro_W terminal is used for rewriting the program of the microcomputer 9m. The RESET terminal is used to reset the microcomputer 9m. Thereby, erasing, writing and reading of electronic data can be performed on the memory of the microcomputer 9m.

図11は、本発明の実施の形態にかかる点灯装置50の変形例を示す回路レイアウト図である。図12は、本発明の実施の形態にかかる点灯装置50の変形例を示す回路図である。図11および図12に示す変形例では、制御電源回路5が制御電源回路52に置換されている。図11および図12の変形例では制御電源回路5とは異なる経路で制御電源を取得するので、制御電源IC部95が省略されても良い。よって、図12では制御電源IC部95を図示していない。制御電源回路52は電力取出回路53を含んでいる。電力取出回路53の一例としては、図示しないダイオードをチョークコイルL2の二次巻線からキャパシタC50に電流を流す向きに設け、このダイオードのカソードとキャパシタC50の正極側電極との間に抵抗を挿入した回路で構成される。チョークコイルL2の二次巻線から取り出した電力を用いて、キャパシタC50が充電されることで、制御電源が生成される。制御電源回路52は、表面1aにおける電力出力端子11の側かつバックコンバータ回路4の隣に設けられている。第4配線73は、制御電源回路52とバックコンバータ回路4とを接続している。図10に示した回路を基板1上に配置するに当たっては、制御電源回路52をバックコンバータ回路4の隣に配置することが好ましい。これによりチョークコイルL2の二次巻線を制御電源回路52に接続しやすくなる。なお、制御電源回路52の変形例とし、スイッチング素子Q2のソースとチョークコイルL2の接続点にスナバ回路を接続し、このスナバ回路を介してキャパシタC50を充電してもよい。   FIG. 11 is a circuit layout diagram showing a modification of the lighting device 50 according to the embodiment of the present invention. FIG. 12 is a circuit diagram showing a modification of the lighting device 50 according to the embodiment of the present invention. In the modification shown in FIGS. 11 and 12, the control power supply circuit 5 is replaced with a control power supply circuit 52. In the modified examples of FIGS. 11 and 12, the control power supply IC unit 95 may be omitted because the control power supply is acquired through a path different from that of the control power supply circuit 5. Therefore, the control power supply IC unit 95 is not shown in FIG. The control power supply circuit 52 includes a power extraction circuit 53. As an example of the power extraction circuit 53, a diode (not shown) is provided in a direction in which current flows from the secondary winding of the choke coil L2 to the capacitor C50, and a resistor is inserted between the cathode of this diode and the positive electrode of the capacitor C50. It is composed of the circuit. The control power supply is generated by charging the capacitor C50 using the electric power extracted from the secondary winding of the choke coil L2. The control power supply circuit 52 is provided on the surface 1 a on the power output terminal 11 side and next to the buck converter circuit 4. The fourth wiring 73 connects the control power supply circuit 52 and the buck converter circuit 4. In disposing the circuit shown in FIG. 10 on the substrate 1, it is preferable to dispose the control power supply circuit 52 next to the buck converter circuit 4. This facilitates connecting the secondary winding of the choke coil L2 to the control power circuit 52. As a modification of the control power supply circuit 52, a snubber circuit may be connected to a connection point between the source of the switching element Q2 and the choke coil L2, and the capacitor C50 may be charged via the snubber circuit.

1 基板、1a 表面、2 整流回路、3 PFC回路、4 バックコンバータ回路、5、52 制御電源回路、6a、6b 配線、7a〜7d 第1配線群、8a〜8d 第2配線群、9 制御IC、9a1〜9a4 第1端子群、9b1〜9b4 第2端子群、9c1〜9c2 第3端子群、9d 通信端子群、9m マイコン、10 電力入力端子、11 電力出力端子、12 光源モジュール、13 交流電源、25a〜25b 第3配線、31 スイッチング素子、32 定電流源、34 ドライバ、40 制御部、50、150 点灯装置、53 電力取出回路、60 調光インターフェース回路、61 調光器、70 外部インターフェース、71 追加ユニット、73 第4配線、91 第1短辺、92 第2短辺、93 第1長辺、94 第2長辺、95 制御電源IC部 DESCRIPTION OF SYMBOLS 1 Board | substrate, 1a surface, 2 Rectifier circuit, 3 PFC circuit, 4 Buck converter circuit, 5, 52 Control power supply circuit, 6a, 6b wiring, 7a-7d 1st wiring group, 8a-8d 2nd wiring group, 9 Control IC , 9a1 to 9a4 first terminal group, 9b1 to 9b4 second terminal group, 9c1 to 9c2 third terminal group, 9d communication terminal group, 9m microcomputer, 10 power input terminal, 11 power output terminal, 12 light source module, 13 AC power supply 25a-25b 3rd wiring, 31 switching element, 32 constant current source, 34 driver, 40 control unit, 50, 150 lighting device, 53 power extraction circuit, 60 dimming interface circuit, 61 dimmer, 70 external interface, 71 Additional unit, 73 4th wiring, 91 1st short side, 92 2nd short side, 93 1st long side, 94 2nd long side 95 Control power supply IC section

Claims (4)

表面を有する基板と、
前記表面に設けられた第一コンバータ回路と、
前記表面に設けられ、前記第一コンバータ回路と接続された第二コンバータ回路と、
前記表面に設けられた制御電源回路と、
前記表面に設けられ、隣り合う複数の端子で構成され前記第一コンバータ回路と接続されるべき第一端子群と、隣り合う複数の端子で構成され前記第二コンバータ回路と接続されるべき第二端子群と、前記制御電源回路に接続されるべき第三端子とを有する制御ICと、
を備え、
前記基板は、前記表面上で互いに反対側に位置する電力入力端子および電力出力端子を有し、
前記電力入力端子と前記電力出力端子との間に前記第一コンバータ回路、前記制御IC、および前記第二コンバータ回路がこの順番で並び
記表面に設けられ、前記第一端子群それぞれから前記電力入力端子の側へ延びて前記第一コンバータ回路に接続する第一配線群と、
前記表面に設けられ、前記第二端子群それぞれから前記電力出力端子の側へ延びて前記第二コンバータ回路に接続する第二配線群と、
前記表面に設けられ、前記第三端子から延びて前記制御電源回路と接続する第三配線と、
をさらに備え、
前記制御電源回路は、前記第一コンバータ回路および前記第二コンバータ回路よりも、前記制御ICの近くに配置された点灯装置。
A substrate having a surface;
A first converter circuit provided on the surface;
A second converter circuit provided on the surface and connected to the first converter circuit;
A control power supply circuit provided on the surface;
Provided on the surface, a first terminal group to be connected to is constituted by a plurality of adjacent terminal said first converter circuit, the second to be composed of a plurality of adjacent terminal connected to the second converter circuit A control IC having a terminal group and a third terminal to be connected to the control power supply circuit ;
With
The substrate has a power input terminal and power output terminal located opposite each other on said surface,
The first converter circuit, the control IC, and the second converter circuit are arranged in this order between the power input terminal and the power output terminal ,
Provided in front Symbol surface, a first wiring group connected to the first converter circuit extending from each of the first terminal group to the side of the power input terminal,
Provided on the surface, and a second wire group connected from each said second terminal group to the second converter circuit extending to the side of the power output terminal,
A third wiring provided on the surface and extending from the third terminal and connected to the control power supply circuit;
Further comprising
The control power supply circuit is a lighting device arranged closer to the control IC than the first converter circuit and the second converter circuit .
表面を有する基板と、
前記表面に設けられた第一コンバータ回路と、
前記表面に設けられ、前記第一コンバータ回路と接続された第二コンバータ回路と、
前記表面に設けられ、隣り合う複数の端子で構成され前記第一コンバータ回路と接続されるべき第一端子群、および隣り合う複数の端子で構成され前記第二コンバータ回路と接続されるべき第二端子群を有する制御ICと、
を備え、
前記基板は、前記表面の上で互いに反対側に位置する電力入力端子および電力出力端子を有し、
前記電力入力端子と前記電力出力端子との間に前記第一コンバータ回路、前記制御IC、および前記第二コンバータ回路がこの順番で並び、
前記表面に設けられ、前記第一端子群それぞれから前記電力入力端子の側へ延びて前記第一コンバータ回路に接続する第一配線群と、
前記表面に設けられ、前記第二端子群それぞれから前記電力出力端子の側へ延びて前記第二コンバータ回路に接続する第二配線群と、
をさらに備え、
前記表面における前記電力出力端子の側に設けられた制御電源回路をさらに備え、
前記制御ICは、前記第一および第二端子群よりも前記制御電源回路の近くに設けられた第三端子を備え、
前記第三端子から前記電力出力端子の側に延びて前記制御電源回路と接続する第三配線を、さらに備える点灯装置。
A substrate having a surface;
A first converter circuit provided on the surface;
A second converter circuit provided on the surface and connected to the first converter circuit;
A first terminal group provided on the surface and configured by a plurality of adjacent terminals to be connected to the first converter circuit, and a second terminal group configured by a plurality of adjacent terminals and to be connected to the second converter circuit. A control IC having a terminal group;
With
The substrate has a power input terminal and a power output terminal located on opposite sides of the surface;
The first converter circuit, the control IC, and the second converter circuit are arranged in this order between the power input terminal and the power output terminal,
A first wiring group provided on the surface and extending from each of the first terminal groups toward the power input terminal and connected to the first converter circuit;
A second wiring group provided on the surface and extending from each of the second terminal groups to the power output terminal side and connected to the second converter circuit;
Further comprising
Further comprising a control power circuit provided on the surface on the power output terminal side;
The control IC includes a third terminal provided closer to the control power circuit than the first and second terminal groups,
The third a third wiring connected to the control power supply circuit extending to the side of the power output terminal from the terminal, further comprising Ru point lamp device.
表面を有する基板と、
前記表面に設けられた第一コンバータ回路と、
前記表面に設けられ、前記第一コンバータ回路と接続された第二コンバータ回路と、
前記表面に設けられ、隣り合う複数の端子で構成され前記第一コンバータ回路と接続されるべき第一端子群、および隣り合う複数の端子で構成され前記第二コンバータ回路と接続されるべき第二端子群を有する制御ICと、
を備え、
前記基板は、前記表面の上で互いに反対側に位置する電力入力端子および電力出力端子を有し、
前記電力入力端子と前記電力出力端子との間に前記第一コンバータ回路、前記制御IC、および前記第二コンバータ回路がこの順番で並び、
前記表面に設けられ、前記第一端子群それぞれから前記電力入力端子の側へ延びて前記第一コンバータ回路に接続する第一配線群と、
前記表面に設けられ、前記第二端子群それぞれから前記電力出力端子の側へ延びて前記第二コンバータ回路に接続する第二配線群と、
をさらに備え、
前記第二コンバータ回路は、チョークコイルおよび前記チョークコイルと結合した二次巻線を含むバックコンバータ回路であり、
前記表面における前記電力出力端子の側かつ前記第二コンバータ回路の隣に設けられ、前記二次巻線から取り出した電力を用いて制御電源を生成する制御電源回路を備える点灯装置。
A substrate having a surface;
A first converter circuit provided on the surface;
A second converter circuit provided on the surface and connected to the first converter circuit;
A first terminal group provided on the surface and configured by a plurality of adjacent terminals to be connected to the first converter circuit, and a second terminal group configured by a plurality of adjacent terminals and to be connected to the second converter circuit. A control IC having a terminal group;
With
The substrate has a power input terminal and a power output terminal located on opposite sides of the surface;
The first converter circuit, the control IC, and the second converter circuit are arranged in this order between the power input terminal and the power output terminal,
A first wiring group provided on the surface and extending from each of the first terminal groups toward the power input terminal and connected to the first converter circuit;
A second wiring group provided on the surface and extending from each of the second terminal groups to the power output terminal side and connected to the second converter circuit;
Further comprising
The second converter circuit is a buck converter circuit including a choke coil and a secondary winding coupled to the choke coil,
Wherein provided adjacent to the side and the second converter circuit power output terminals, the point light device Ru comprises a control power supply circuit for generating a control power using the power taken out from the secondary winding in said surface.
請求項1〜3のいずれか1項に記載の点灯装置を備える照明装置。   An illuminating device provided with the lighting device of any one of Claims 1-3.
JP2015169368A 2015-08-28 2015-08-28 Lighting device and lighting device Active JP6589465B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015169368A JP6589465B2 (en) 2015-08-28 2015-08-28 Lighting device and lighting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015169368A JP6589465B2 (en) 2015-08-28 2015-08-28 Lighting device and lighting device

Publications (2)

Publication Number Publication Date
JP2017046535A JP2017046535A (en) 2017-03-02
JP6589465B2 true JP6589465B2 (en) 2019-10-16

Family

ID=58211894

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015169368A Active JP6589465B2 (en) 2015-08-28 2015-08-28 Lighting device and lighting device

Country Status (1)

Country Link
JP (1) JP6589465B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019012600A (en) * 2017-06-29 2019-01-24 マイクロコントロールシステムズ株式会社 Led lamp in compliance with given standard

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0728861A (en) * 1993-07-14 1995-01-31 Hitachi Ltd Device for automatically designing printed circuit board wiring
JP4460202B2 (en) * 2001-12-28 2010-05-12 パナソニック電工株式会社 Discharge lamp lighting device
US6956336B2 (en) * 2002-07-22 2005-10-18 International Rectifier Corporation Single chip ballast control with power factor correction
JP2013219995A (en) * 2012-04-12 2013-10-24 Mitsubishi Electric Corp Power supply unit and lighting apparatus
JP2014217126A (en) * 2013-04-24 2014-11-17 ローム株式会社 Power source module and led illumination lamp

Also Published As

Publication number Publication date
JP2017046535A (en) 2017-03-02

Similar Documents

Publication Publication Date Title
CN104066229B (en) Power circuit and lighting device
CN103944380B (en) DC DC converters and car light
CN102474189A (en) Low cost power supply circuit and method
CN108235507B (en) Lighting device and lighting fixture
JP5355600B2 (en) Fluorescent lamp circuit using light emitting elements
JP6771870B2 (en) Lighting device and lighting device
KR20170100616A (en) Circuit devices for operating semiconductor light sources
JP6589465B2 (en) Lighting device and lighting device
JP2017050085A (en) Lighting device, lighting control ic, and illumination device
JP6777183B2 (en) lighting equipment
JP5994506B2 (en) Switching power supply device and lighting device for road light
US10317016B2 (en) Semiconductor retrofit lamp with improved EMI characteristics
JP7041841B2 (en) Lighting device
JP6388069B2 (en) Lighting device and lighting apparatus
CN104349552A (en) Electronic ballast and luminaire with the same
JP2015149153A (en) Lighting device and lighting fixture
JP6119913B2 (en) Lighting system and luminaire
JP6822463B2 (en) Lighting device and lighting equipment
JP6512277B2 (en) Lighting device and lighting apparatus
JP6460144B2 (en) lighting equipment
JP6221791B2 (en) Lighting device and lighting apparatus
JP7435018B2 (en) Lighting devices and lighting devices
JP6729030B2 (en) Power supply system, lighting equipment
JP7147577B2 (en) Lighting device and lighting device
JP6558680B2 (en) Lighting device, lighting device, and lighting fixture

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180727

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190522

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190528

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190725

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190820

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190902

R150 Certificate of patent or registration of utility model

Ref document number: 6589465

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250