JP6280195B1 - 磁気メモリ - Google Patents

磁気メモリ Download PDF

Info

Publication number
JP6280195B1
JP6280195B1 JP2016244769A JP2016244769A JP6280195B1 JP 6280195 B1 JP6280195 B1 JP 6280195B1 JP 2016244769 A JP2016244769 A JP 2016244769A JP 2016244769 A JP2016244769 A JP 2016244769A JP 6280195 B1 JP6280195 B1 JP 6280195B1
Authority
JP
Japan
Prior art keywords
region
terminal
layer
magnetic
magnetic layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016244769A
Other languages
English (en)
Other versions
JP2018098468A (ja
Inventor
與田 博明
博明 與田
尚治 下村
尚治 下村
斉藤 好昭
好昭 斉藤
大沢 裕一
裕一 大沢
恵子 安部
恵子 安部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2016244769A priority Critical patent/JP6280195B1/ja
Priority to US15/703,548 priority patent/US10147473B2/en
Application granted granted Critical
Publication of JP6280195B1 publication Critical patent/JP6280195B1/ja
Publication of JP2018098468A publication Critical patent/JP2018098468A/ja
Priority to US16/177,186 priority patent/US10643682B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Abstract

【課題】消費エネルギーを低減する磁気メモリを提供する。【解決手段】情報1の書き込みは、トランジスタ33をオン状態にし、書き込み電流Iwを電極37から端子16に流す。書き込み電流Iwは、端子16から導電層10を介して端子12および端子14に流れる。磁気抵抗素子22の記憶層22a下の導電層10の部分に流れる電流の向きと、磁気抵抗素子24の記憶層24aの磁気方向とが互いに反平行となり、磁気抵抗素子22の記憶層22aと磁気抵抗素子24の記憶層24aに反対極性の磁気を記憶させることができる。【選択図】図5

Description

本発明の実施形態は、磁気メモリに関する。
既存のメモリとしては、揮発性の(SRAM(Static Random Access Memory),DRAM(Dynamic Random Access Memory))ワーキングメモリと、不揮発性の(NANDフラッシュメモリ、HDD(Hard Disk Drive))ストレージとに分類される。しかし、これらの揮発性メモリにおいては、SRAMではリーク電流、DRAMではリフレッシュ電流により消費エネルギーが大きい。
この問題を解決しようと、さまざまな不揮発性メモリがSRAM、DRAMに代わるワーキングメモリメモリとして検討されている。
しかし、ワーキングメモリは動作(Active)時の頻度が待機(Standby)時の頻度に比べて多い。このため、動作時に大きな書き込み電荷(Qw)が必要となり、書き込みエネルギーが増大する。その結果、待機時にその不揮発性によりセーブしたエネルギーを動作時に使い果たし、トータルでは消費エネルギーを低減することが困難となっている。これは、不揮発性メモリの歴史的ジレンマと呼ばれており、現在まで製品としては未解決の課題となっている。
漸く最近になり、実験室レベルのベストデータを用いたシミュレーションでSTT(Spin Transfer Torque)−MRAM(Magnetic Random Access Memory)により、動作頻度の比較的少ない最下層のキャッシュメモリ(LLC(Last Level Cache))にSTT−MRAMを用いた場合に、消費エネルギーを低減できつつある状況になっている。
LLCより上層のキャッシュメモリにSTT−MRAMを用いた場合は、動作頻度が格段に増えるため、膨大なエネルギーを消費するのが実情であり、到底前述した消費エネルギーの低減は解決することができない。
特開2014−45196号公報
Digest of 2015 Symposium on VLSI Technology H. Yoda, et al., IEDM Tech. Dig., 2012 pp. 259.
本実施形態は、消費エネルギーの低減を実現することのできる磁気メモリを提供する。
本実施形態による磁気メモリは、第1乃至第3端子を有する第1導電層であって、前記第3端子は前記第1端子と前記第2端子との間の前記第1導電層の第1領域に配置された第1導電層と、前記第1端子と前記第1領域との間の前記第1導電層の第2領域に配置され、第1磁性層と、前記第2領域と前記第1磁性層との間に配置された第2磁性層と、前記第1磁性層と前記第2磁性層との間に配置された第1非磁性層と、前記第1磁性層に接続する第4端子と、を有する第1磁気抵抗素子と、前記第2端子と前記第1領域との間の前記第1導電層の第3領域に配置され、第3磁性層と、前記第3領域と前記第3磁性層との間に配置された第4磁性層と、前記第3磁性層と前記第4磁性層との間に配置された第2非磁性層と、前記第3磁性層に接続する第5端子と、を有する第2磁気抵抗素子と、書き込み時に前記第1および第2端子の両方の端子と前記第3端子との間に書き込み電流を流す回路と、を備えている。
第1実施形態による磁気メモリのメモリセルを示す図。 第1実施形態の第1変形例による磁気メモリのメモリセルを示す図。 第1実施形態の第2変形例による磁気メモリのメモリセルを示す図。 第1実施形態の磁気メモリに用いられる磁気抵抗素子の一具体例を示す斜視図。 第1実施形態の磁気メモリにおける情報“1”の書き込みを説明する図。 第1実施形態の磁気メモリにおける情報“0”の書き込みを説明する図。 第1実施形態の磁気メモリにおける読み出しを説明する図。 磁気抵抗素子の参照層に印加する電圧と磁気抵抗素子の閾値電流との関係をシミュレーションにより求めた結果を示す図。 磁気抵抗素子の参照層に正の電圧を印加した場合の抵抗の電流に対するヒステリシス特性を示す図。 磁気抵抗素子の参照層に電圧を印加しない場合の抵抗の電流に対するヒステリシス特性を示す図。 磁気抵抗素子の参照層に負の電圧を印加した場合の抵抗の電流に対するヒステリシス特性を示す図。 磁気抵抗素子に印加した電圧と、導電層に流し磁化反転が観測された電流値との関係を実験により求めた結果を示す図。 第2実施形態による磁気メモリのメモリセルを示す断面図。 垂直磁化方式の磁気抵抗素子の一具体例の構造を示す断面図。 第3実施形態による磁気メモリのメモリセルを示す断面図。 第3実施形態のメモリセルの記憶層の磁化方向を示す平面図。 第4実施形態による磁気メモリのメモリセルを示す断面図。 第4実施形態のメモリセルの記憶層の磁化方向を示す平面図。 参照層からの漏れ磁界の影響を受けた第4実施形態のメモリセルの記憶層の磁化方向を示す平面図。 第4実施形態の変形例におけるメモリセルの記憶層の磁化方向を示す平面図。 第5実施形態による磁気メモリのメモリセルに情報“1”の書き込みを説明する図。 第5実施形態による磁気メモリのメモリセルに情報“0”の書き込みを説明する図。 第5実施形態による磁気メモリにおける情報の読み出しを説明する図。 第6実施形態による磁気メモリのメモリセルに情報“1”の書き込みを説明する図。 第6実施形態による磁気メモリのメモリセルに情報“0”の書き込みを説明する図。 第7実施形態による磁気メモリのメモリセルを示す断面図。 第8実施形態による磁気メモリのメモリセルを示す断面図。 第8実施形態のメモリセルの効果を説明する断面図。 第8実施形態のメモリセルの効果を説明する断面図。 第8実施形態のメモリセルの一製造方法を説明する断面図。 第8実施形態のメモリセルの一製造方法を説明する断面図。 第8実施形態のメモリセルの一製造方法を説明する断面図。 第8実施形態のメモリセルの一製造方法を説明する断面図。 第8実施形態のメモリセルの一製造工程を説明する断面図。 第8実施形態のメモリセルの一製造工程を説明する断面図。 第8実施形態のメモリセルの一製造工程を説明する断面図。 第8実施形態のメモリセルの一製造工程を説明する断面図。 第8実施形態の一製造方法によって製造されたメモリセルの断面図。 第8実施形態の他の製造方法によって製造されたメモリセルの断面図。 図31A乃至図31Fは、第9実施形態による磁気メモリの製造方法を説明する平面図。 第9実施形態の製造方法によって製造された磁気メモリの平面図。 第10実施形態のメモリセルを示す断面図。 第10実施形態の第1変形例による磁気メモリを示す断面図。 第10実施形態の第2変形例による磁気メモリを示す断面図。 第10実施形態の第3変形例による磁気メモリを示す断面図。 第10実施形態の第4変形例による磁気メモリを示す断面図。 第11実施形態による磁気メモリを示す断面図。 第12実施形態による磁気メモリの製造工程を示す断面図。 第12実施形態による磁気メモリの製造工程を示す断面図。 第12実施形態による磁気メモリの製造工程を示す断面図。 第12実施形態による磁気メモリの製造工程を示す断面図。 第12実施形態による磁気メモリの製造工程を示す断面図。 第12実施形態による磁気メモリの製造工程を示す断面図。 第12実施形態の製造方法によって製造された磁気メモリを示す断面図。 第13実施形態による磁気メモリを示す回路図。 第13実施形態の磁気メモリの書き込み動作を示す回路図。 第13実施形態の磁気メモリの読み出し動作を示す回路図。 第13実施形態の変形例による磁気メモリを示す回路図。 第14実施形態による磁気メモリを示す回路図。 第15実施形態による磁気メモリを示す回路図。 第16実施形態による磁気メモリを示す回路図。 第17実施形態による磁気メモリを示す回路図。 第17実施形態の磁気メモリの書き込み動作を説明する回路図。 第17実施形態の磁気メモリの読み出し動作を説明する回路図。 第18実施形態による磁気メモリの平面図。 第18実施形態の磁気メモリの図56に示す切断線A−Aで切断した断面図。 第18実施形態の磁気メモリの図56に示す切断線B−Bで切断した断面図。 第19実施形態による磁気メモリの平面図。 第19実施形態の磁気メモリの図56に示す切断線A−Aで切断した断面図。 第20実施形態による磁気メモリのメモリセルを示す断面図。 第20実施形態のメモリセルを示す斜視図。 第21実施形態による磁気メモリのメモリセルを示す断面図。 第21実施形態の第1変形例による磁気メモリのメモリセルを示す断面図。 第21実施形態の第2変形例による磁気メモリのメモリセルを示す断面図。 第21実施形態の第3変形例による磁気メモリのメモリセルを示す断面図。 第21実施形態の第4変形例による磁気メモリのメモリセルを示す断面図。 第21実施形態の第5変形例による磁気メモリのメモリセルを示す断面図。 第21実施形態の第6変形例による磁気メモリのメモリセルを示す断面図。 第21実施形態の第7変形例による磁気メモリのメモリセルを示す断面図。
以下に図面を参照して実施形態について説明する。
(第1実施形態)
第1実施形態による磁気メモリを図1乃至図7を参照して説明する。この実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルを図1に示す。このメモリセル1は、導電層10と、この導電層10に離間して配置された3つの端子(以下、電極とも云う)12,14,16と、2つの磁気抵抗素子22,24と、を備えている。
端子16は、端子12と、端子14との間の導電層10の部分に配置されている。なお、端子12,14は導電層10の一方の面上に配置され、端子16は導電層10の他方の面上に配置される。磁気抵抗素子22は端子12と端子16との間の導電層10の部分に配置され、磁気抵抗素子24は端子16と端子14との間の導電層10の部分に配置されている。なお、磁気抵抗素子22、24は導電層10の上記一方の面上に配置される。すなわち、端子12,14および磁気抵抗素子22,24は導電層10の同一面上に配置される。
磁気抵抗素子22は、導電層10上に配置された磁化方向が可変の磁性層(記憶層とも云う)22aと、磁性層22a上に配置された非磁性層22bと、非磁性層22b上に配置され磁化方向が不変の磁性層(参照層とも云う)22cと、を備えている。ここで、磁化方向が「可変」であるとは、磁気抵抗素子に書き込みを行ったときに、書き込みの前後で、磁化方向が変化可能であることを意味し、磁化方向が「不変」であるとは、磁気抵抗素子に書き込みを行ったときに、書き込みの前後で、磁化方向が変化しないことを意味する。磁気抵抗素子24は、導電層10上に配置された磁化の方向が可変の磁性層24aと、磁性層24a上に配置された非磁性層24bと、非磁性層24b上に配置され磁化方向が不変の磁性層24cと、を備えている。また、磁気抵抗素子22の磁性層22c上には端子17が配置され、磁気抵抗素子24の磁性層24c上には端子18が配置される。
端子12,14,16、17、および18は、制御回路100に電気的に接続され、後述するように制御回路100によって電流または電圧が印加される。
(第1変形例)
第1実施形態の第1変形例による磁気メモリについて図2を参照して説明する。図2は、第1変形例の磁気メモリのメモリセル1を示す図である。この第1変形例のメモリセル1は、図1に示す第1実施形態に係るメモリセル1において、制御回路100と、端子12,14,16との間にそれぞれスイッチ491乃至493を配置し、制御回路100と、端子17および端子18との間にそれぞれスイッチ494およびスイッチ495を配置した構成を有している。
(第2変形例)
第1実施形態の第2変形例による磁気メモリについて図3を参照して説明する。図3は、第2変形例の磁気メモリのメモリセル1を示す図である。この第2変形例のメモリセル1は、図2に示す第1変形例のメモリセルにおいて、スイッチ492を削除するとともに、端子12と端子14とを電気的に接続した構成を有している。
次に、メモリセルを構成する各要素について図4を参照して説明する。
(導電層)
導電層10は、スピン軌道相互作用(スピンホール効果)あるいはラシュバ効果を有する非磁性材料、例えばTa、W、またはPt等の金属が用いられる。導電層10中に例えば図4に示すように、右から左に向かって書き込み電流Iを流すと、導電層10内には、例えばアップスピンを有する電子11aが導電層10の上側に、ダウンスピンを有する電子11bが導電層10の下側に散乱して流れる。一方、導電層10中に図4に示す場合と異なり、左から右に向かって書き込み電流Iwを流すと、例えばダウンスピンを有する電子11bが導電層10の上側に、アップスピンを有する電子11aが導電層10の下側に散乱して流れる。導電層10中を流れる書き込み電流Iwの向きは図1に示す制御回路100によって制御される。
(磁気抵抗素子)
磁気抵抗素子22、24の一具体例を図4に示す。この具体例の磁気抵抗素子20は、導電層10上に配置され磁化方向が可変の磁性層(記憶層とも云う)20aと、磁性層20a上に配置された非磁性層20bと、非磁性層20b上に配置され磁化方向が不変の磁性層(参照層とも云う)20cと、を有する積層構造を備えている。磁気抵抗素子は、非磁性層20bが絶縁層であるMTJ(Magnetic Tunnel Junction)素子であってもよいし、非磁性層20bが非磁性金属層であるGMR(Giant Magneto-Resistive)素子であってもよい。なお、図1乃至図4に示す場合は、磁気抵抗素子がMTJ素子でかつ記憶層および参照層の磁化方向がそれぞれ膜面に平行である、すなわち、磁化方向が上記積層構造の積層方向に垂直な方向となる面内磁化方式のMTJ素子である。記憶層20aとして例えばCoFeB層が用いられ、非磁性層20bとして例えばMgO層が用いられる。参照層20cとして例えば、CoFeB層20c1と、このCoFeB層20c1上に配置されたRu層20c2と、Ru層20c2上に配置されたCoFe層20c3と、CoFe層20c3上に配置され参照層20cの磁化方向を固定する、例えばIrMnからなる反強磁性層20c4と、を備えている。
参照層20cは、CoFeB層20c1とCoFe層20c3とがRu層20c2を介して反強磁性結合するシンセティク反強磁性積層構造を有している。すなわち、CoFeB層20c1の磁化方向とCoFe層20c3の磁化方向は、互いに反平行である。
なお、磁気抵抗素子が図1乃至図4に示す場合と異なり、記憶層20aと参照層20cの磁化方向が上記積層構造の積層方向に平行となる垂直磁化方式の場合は、反強磁性層20c4を省略してもよい。また、図1乃至図4においては、磁気抵抗素子は導電層10の上方に配置されているが、下方に配置されていてもよい。
図4に示す磁気抵抗素子20において、導電層10に右から左に向かって書き込み電流Iwを流すと、アップスピンを有する電子11aおよびダウンスピンを有する電子11bによって導電層10内にスピン流が発生し、このスピン流が記憶層20aにスピントルクを作用させ、記憶層20aの磁化方向を反転することが可能となる。すなわち、書き込み電流Iwを導電層10の右側から左側に向かって流すか、左側から右側に向かって流すことにより、記憶層20aの磁化の反転が逆になる。
磁気抵抗素子20は矩形状にパターン化されており、形状磁気異方性により記憶層20a、参照層20cの磁化はその長軸方向が安定方向となる。例えば、安定な磁化方向は図1中では、紙面奥行方向、もしくは紙面手前方向となっている。この安定性を(長軸方向の)一軸磁気異方性と呼ぶ。一軸磁気異方性は、矩形のアスペクト比と磁性層の厚さ、磁性層の磁化に依存し、後述する書き込み電流閾値Icoはこの一軸磁気異方性等に比例する。
(書き込み)
次に、第1実施形態およびその第1変形例ならびに第2変形例のメモリセルへの書き込み方法について、図5および図6を参照して説明する。
メモリセル1中の磁気抵抗素子22、24は、情報(データ)を記憶層22a、24aの磁化方向として記憶する。本実施形態およびその変形例では、後述するように高速の読出しを実現させるために、磁気抵抗素子22、24の記憶層22a、24aに互いに反対方向の磁化情報を記憶させる。例えば、図5に示すような場合を情報(データ)“1”,図6に示す場合を情報“0”に対応させる。すなわち、図5および図6においては、磁気抵抗素子22の参照層22cおよび磁気抵抗素子24の参照層24cは、磁化方向が紙面手前方向となっている。そして、図5においては、磁気抵抗素子22の記憶層22aは、磁化方向が紙面手前方向であり、磁気抵抗素子24の記憶層24aの磁化方向が紙面奥行き方向である。一方図6においては、磁気抵抗素子22の記憶層22aは、磁化方向が紙面奥行き方向であり、磁気抵抗素子24の記憶層24aの磁化方向が紙面手前方向である。
図5および図6において、半導体層120にトランジスタ33が形成され、このトランジスタ33は、ソースおよびドレインのうちの一方の端子33aが端子16に接続され、ソースおよびドレインのうちの他方の端子33bがこの端子33b上に配置された電極37に接続される。端子33aと端子33bとの間の半導体層120の部分上にゲート電極33cが配置されている。
図5に示すように、情報“1”の書き込みは、トランジスタ33をオン状態にし、書き込み電流Iwを電極37から端子16に流す。すると、この書き込み電流Iwは、端子16から導電層10を介して端子12および端子14に流れる。これにより、磁気抵抗素子22の記憶層22a下の導電層10の部分に流れる電流の向きと、磁気抵抗素子24の記憶層24a下の導電層10の部分に流れる電流の向きとが互いに反対になり、記憶層22aの磁化方向と記憶層24aの磁化方向とが互いに反平行となる。すなわち、磁気抵抗素子22の記憶層22aと磁気抵抗素子24の記憶層24aに反対極性の磁化を記憶させることができる。これにより、書き込み後は、磁気抵抗素子22の記憶層22aと参照層22cの磁化方向は互いに平行となり、磁気抵抗素子24の記憶層24aと参照層24cの磁化方向は互いに反平行となる。すなわち、情報“1”が書き込まれる。なおこの場合、記憶層22a、24aの磁化方向と相互作用をする偏極電子のスピン方向は平行もしくは反平行の関係となるため、記憶層22a、24aの磁化は歳差運動をして反転する。
図6に示すように、情報“0”の書き込みは、トランジスタ33をオン状態にし、書き込み電流Iwを端子12および端子14から導電層10を介して端子16および電極37に流す。これにより、磁気抵抗素子22の記憶層22a下の導電層10の部分に流れる電流の向きと、磁気抵抗素子24の記憶層24a下の導電層10の部分に流れる電流の向きとが互いに反対になり、記憶層22aの磁化方向と記憶層24aの磁化方向とが互いに反平行となる。すなわち、磁気抵抗素子22の記憶層22aと磁気抵抗素子24の記憶層24aに反対極性の磁化を記憶させることができる。これにより、書き込み後は、磁気抵抗素子22の記憶層22aと参照層22cの磁化方向は互いに反平行となり、磁気抵抗素子24の記憶層24aと参照層24cの磁化方向は互いに平行となる。すなわち、情報“0”が書き込まれる。なおこの場合、記憶層22a、24aの磁化方向と相互作用をする偏極電子のスピン方向は平行もしくは反平行の関係となるため、記憶層22a、24aの磁化は歳差運動をして反転する。
(読み出し)
次に、メモリセル1からの読み出しについて図7を参照して説明する。読み出しは、まず、トランジスタ33をオン状態にする。続いて図7に示すように、端子17と端子18との間に電圧Vを印加し、端子16の電位Vreadを読み取る。端子17は接地電源に接続され、端子18は電圧Vが印加される。
磁気抵抗素子の抵抗は、参照層と記憶層の磁化が平行のとき低抵抗Rlow、反平行のとき高抵抗状態Rhighとなる。メモリセル1が図5に示すように情報“1”を記憶している場合の端子16の電位Vr1は、
Vr1={Rlow/(Rlow+Rhigh)}×V
となる。メモリセル1が図6に示すように情報“0”を記憶している場合の端子16の電位Vr2は、
Vr2={Rhigh/(Rlow+Rhigh)}×V
となる。よって、電位変化ΔVrは、
ΔVr=Vr2−Vr1={(Rhigh−Rlow)/(Rlow+Rhigh)}×V
となり、この電位変化ΔVrを端子16の電位を測定することによって読み取ることができる。すなわち、定電流を磁気抵抗素子に流して磁気抵抗素子の記憶層と参照層との間に電圧を測定する場合に比べて、読み取り時の消費エネルギーを低減することができるとともに高速読み出しを行うことができる。
これに対して、メモリセルが磁気抵抗素子を一個だけ有しているときに、磁気抵抗素子に電圧を印加しても、磁気抵抗素子が低抵抗のときは大きな電流が流れ、高抵抗の場合は小さな電流が流れる。このため、電位変化を感知することができない。
本実施形態において、書き込みに際して磁気抵抗素子22、24にそれぞれ端子17、18を介して電圧を印加し、記憶層22a、24aと非磁性層22b、24bとの間の垂直磁気異方性を制御することにより書き込み電流を低減することもできる。この書き込み電流の低減は、端子17、18に電圧を印加しない場合に比べて約半減することができる(例えば、特願2016−153933号参照)。これにより、可能な限り書き込み電荷(Qw)を低減することができる。なお、印加する電圧の極性と垂直磁気異方性の増減は、非磁性層22b、24bと、記憶層22a、24aの材料により変わる。
次に説明するシミュレーションでは、参照層に正電圧を印加した場合に記憶層の異方性が増加し、負電圧の印加で異方性が減少する仮定で計算した。
上述のことを裏付けるシミュレーション結果を図8乃至図9Cに示す。図8は、磁気抵抗素子の参照層に印加する電圧として+0.5V、0V、−0.5Vをそれぞれ印加したときに、導電層に電流を流し、磁気抵抗素子の記憶層の磁化反転が生じた閾値電流Ic0をシミュレーションにより求めた結果を示す。図8において、縦軸は磁気抵抗素子の参照層に印加した電圧を示し、横軸は閾値電流Ic0を示す。
図8において、点Pは、磁気抵抗素子の参照層に+0.5Vの電圧を印加した場合に、記憶層の磁化方向が参照層の磁化方向に対して反平行(AP)状態から平行(P)状態に変化した点を示し、点Pは、磁気抵抗素子の参照層に+0.5Vの電圧を印加した場合に、記憶層の磁化方向が参照層の磁化方向に対して平行(P)状態から反平行(AP)状態に変化した点を示す。
点Pは、磁気抵抗素子の参照層に0Vの電圧を印加した場合に、記憶層の磁化方向が参照層の磁化方向に対して反平行(AP)状態から平行(P)状態に変化した点を示し、点Pは、磁気抵抗素子の参照層に0Vの電圧を印加した場合に、記憶層の磁化方向が参照層の磁化方向に対して平行(P)状態から反平行(AP)状態に変化した点を示す。
点Pは、磁気抵抗素子の参照層に−0.5Vの電圧を印加した場合に、記憶層の磁化方向が参照層の磁化方向に対して反平行(AP)状態から平行(P)状態に変化した点を示し、点Pは、磁気抵抗素子の参照層に−0.5Vの電圧を印加した場合に、記憶層の磁化方向が参照層の磁化方向に対して平行(P)状態から反平行(AP)状態に変化した点を示す。点P、P、Pを結ぶ破線は、磁気抵抗素子の参照層に印加する電圧を+0.5V〜−0.5Vに変化させた場合に、磁気抵抗素子がAP状態からP状態に変化するときの閾値電流Ic0を示す。また、点P、P、Pを結ぶ破線は、磁気抵抗素子の参照層に印加する電圧を+0.5V〜−0.5Vに変化させた場合に、磁気抵抗素子がP状態からAP状態に変化するときの閾値電流Ic0を示す。
図9A乃至図9Cはそれぞれ、磁気抵抗素子の参照層に+0.5V、0V、−0.5Vの電圧を印加したとき場合におけるヒステリシス曲線を示す。これらのヒステリシス曲線は、縦軸に磁気抵抗素子の抵抗Rを示し、横軸に導電層に流した電流Iを示す。図9A乃至9Cの点P〜Pは、図8に示す点P〜Pにそれぞれ対応する。図8乃至図9Cからわかるように、正極性の電圧を磁気抵抗素子の参照層に印加すると、電圧を印加しない場合に比べて閾値電流Ic0が低下する。逆に、負の極性の電圧を磁気抵抗素子の参照層に印加すると、電圧を印加しない場合に比べて閾値電流Ic0が増加する。
第1実施形態のメモリセルにおいて、磁気抵抗素子に印加した電圧と、導電層に流し磁化反転が観測された電流値ISO,switchingとの関係を求めた実験結果を図10に示す。この実験では非磁性材料/記憶層としてMgO/CoFeBを用いた。この材料の組み合わせでは、参照層に正電圧印加した場合に記憶層の異方性が減少し、負電圧で異方性が増加した。
図10は、磁気抵抗素子に印加する電圧VMTJを縦軸にとり、導電層に流し磁化反転が観測された電流値ISO,switchingを横軸にとった特性を示す。図10において、「P」で示される領域は、磁気抵抗素子の記憶層と参照層の磁化方向が互いに平行状態にあることを示し、「AP」で示される領域は、磁気抵抗素子の記憶層と参照層の磁化方向が互いに反平行状態にあることを示す。なお、図10において、導電層に流した電流Iはパルス幅数msで測定したものであり、絶対値自身はnsオーダーの閾値電流Ic0の値よりも小さく出ているはずである。しかし、電圧を印加した場合の閾値電流Ic0の変化は概略シミュレーション結果を裏付けている。
以上説明したように、第1実施形態およびその変形例によれば、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第2実施形態)
第2実施形態による磁気メモリについて図11を参照して説明する。第2実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルの断面図を図11に示す。この第2実施形態のメモリセル1は、図5に示す第1実施形態のメモリセル1において、磁気抵抗素子22、24として垂直磁化方式の磁気抵抗素子を用いている。すなわち、磁気抵抗素子22の記憶層22aの磁化方向221および磁気抵抗素子24の記憶層24aの磁化方向241は、磁気抵抗素子1の積層方向に平行である。また、本実施形態においては、導電層10と端子12との間に非磁性層13aおよび磁性層13bの積層構造を配置し、更に導電層と端子14との間に非磁性層15aおよび磁性層15bの積層構造を配置した構成を有している。
磁性層13bおよび磁性層15bはそれぞれ図11に示すように、面内磁化(面内磁気異方性)を有し、記憶層22aおよび記憶層24aにバイアス磁界210を印加する。ここで、面内磁気異方性とは、外部磁界が印加されないときの磁性層の磁化の、磁性層が積層される方向に垂直な成分が積層される方向の成分よりも大きいことを意味する。
バイアス磁界として電流磁界を用いることが考えられるが、消費エネルギーの増加につながる。例え、数十μAの電流を利用しても数エルステッド程度の磁界しか発生できない。このため、書き込み時には十分に小さなエラーレートを達成できない。そこで、本実施形態では、薄膜永久磁石を磁性層13bおよび磁性層15bとして用い、数十エルステッドを超える磁界を印加できるようにしている。
第2実施形態においては、書き込み電流Iwを導電層10に流した場合に、記憶層22a、24aの磁化方向と、相互作用をするスピン偏極した電子のスピン方向とは直交する関係となる。このため、記憶層22a、24aの磁化は歳差運動をせず、ダイレクトに回転する。すなわち、書き込みはダイレクトモードで行われる。
この書き込み時のダイレクトモードは、記憶層22a、24aの磁化を回転させることができるが、反対方向に書き換えることができない。そこで、薄膜永久磁石を用いた磁性層13b、15bによって、記憶層22a、24aにバイアス磁界を印加することにより、1×10−9程度の低いエラーレートで記憶層22a、24aの磁化を反対方向に書き換えることが可能となる。すなわち、決定論的な書き込みを行うことができる。
ダイレクトモードを利用した書き込みは歳差運動を利用した書き込みに比べて、短パルス(幅が3ns以下)での書き込み電流が小さくなる(例えば、K-S. Lee, et al., Appl. Phys. Lett. 104, 072413 (2014)参照)。よって、書き込み電荷Qw=Iw×tpを低減することができる。ここで、tpは書き込み電流Iwのパルス幅を表す。
この場合も、書き込みに際して磁気抵抗素子22、24に電圧を印加し、記憶層22a、24aと非磁性層22b、24bとの間の界面磁気異方性を制御することにより書き込み電流をさらに低減することもできる。
第2実施形態の磁気抵抗素子22、24として用いられる垂直磁化方式の磁気抵抗素子の一具体例を図12に示す。この一具体例の磁気抵抗素子20Aは、導電層10上に配置され例えばCoFeBの記憶層20aと、この記憶層20a上に配置され例えばMgOの非磁性層20bと、この非磁性層20b上に配置された参照層20cと、を有する積層構造を備えている。参照層20cは、例えばCoFeB層20c1と、このCoFeB層20c1上に配置されたRu層20c2と、Ru層20c2上に配置された垂直磁気異方性を有する(Co/Pt)多層構造20c3と、を有している。ここで、垂直磁気異方性とは、外部磁界が印加されないときの磁性層の磁化の、積層方向の成分が積層方向に垂直な成分よりも大きいことを意味する。参照層20cは、CoFeB層20c1と(Co/Pt)多層構造20c3とがRu層20c2を介して反強磁性結合するシンセティク反強磁性積層構造を有している。この垂直磁化方式の磁気抵抗素子20Aにおいては、MgO界面で発生する垂直磁気異方性により記憶層の磁化を垂直にする。
なお、第2実施形態においては、書き込みおよび読み出しは、第1実施形態の磁気メモリと同様に行う。
以上説明したように、第2実施形態によれば、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第3実施形態)
第3実施形態による磁気メモリについて図13Aおよび図13Bを参照して説明する。第3実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルの断面図を図13Aに示す。
この第3実施形態のメモリセル1は、図5に示す第1実施形態のメモリセル1において、磁気抵抗素子22、24として面内磁気異方性を有する磁気抵抗素子を用いている。すなわち、磁気抵抗素子22の記憶層22aの磁化方向221および磁気抵抗素子24の記憶層24aの磁化方向241は、図13A、13Bに示すように、磁気抵抗素子1の積層方向に略垂直である。
また、本実施形態においては、磁気抵抗素子22、24の参照層22c、24c上にそれぞれ磁性層23、25を配置した構成を有している。なお、図13Bは、記憶層22a、24aの磁化方向221、241を示す平面図である。
磁性層23および磁性層25はそれぞれ図13Aに示すように、垂直磁化(垂直磁気異方性)を有し、記憶層22aおよび記憶層24aに、膜面に垂直方向のバイアス磁界212を印加する。磁性層23および磁性層25として薄膜永久磁石が用いられる。
この第3実施形態においても、書き込み電流Iwを導電層10に流した場合に、記憶層22a、24aの磁化方向と、相互作用をするスピン偏極電子のスピン方向が直交する関係となる。このため、記憶層22a、24aの磁化は歳差運動をせず、ダイレクトに回転する。薄膜永久磁石からなる磁性層23および磁性層25によるバイアス磁界212により、決定論的な書き込みとなる。また、第2実施形態と同様に、書き込み電荷Qw(=Iw×tp)を低減することができる。
また、第3実施形態においては、書き込みおよび読み出しは、第1実施形態の磁気メモリと同様に行う。
以上説明したように、第3実施形態によれば、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
なお、第3実施形態においても、書き込みに際して磁気抵抗素子22、24に電圧を印加し、記憶層22a、24aと非磁性層22b、24bとの間の界面磁気異方性を制御することにより書き込み電流をさらに低減することもできる。
(第4実施形態)
第4実施形態による磁気メモリについて図14A、14Bを参照して説明する。第4実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルの断面図を図14Aに示す。
この第4実施形態のメモリセル1は、図5に示す第1実施形態のメモリセル1とは、磁気抵抗素子22、24の記憶層22a、24aの磁化方向が異なっている以外は、第1実施形態のメモリセルと同じ構成を有している。すなわち、第2および第3実施形態と異なり、バイアス磁界を記憶層22a、24aに印加しない構成を有している。なお、第1乃至第4実施形態においては、端子12と端子14は、導電層10の延在する方向に沿って離間して形成される。すなわち、端子12と端子14との間の導電層10に流れる電流は、導電層10の延在する方向に平行に流れる。
この第4実施形態のメモリセルの記憶層22a、24aの磁化方向を図14Bに示す。記憶層22a、24aそれぞれの磁化221、241は、図14Bに示すように、端子12と端子14との間に流れる電流の方向251と角度Θ(>0°)傾いた方向に設定される。この角度Θは実験によると、15°程度が好ましく、45°未満とすることが好ましい。この配置により記憶層22a、24aの磁化に働くトルクは磁気抵抗素子22,24の磁化容易軸成分を持つようになり、反対極性の磁化を決定論的に書き込むことが可能となる。この第4実施形態も第2実施形態と同様に書き込み電荷を低減することができる。
なお、この第4実施形態においては、書き込みおよび読み出しは、第1実施形態の磁気メモリと同様に行う。
また、この第4実施形態においては、図14Bに示すように、記憶層22aの磁化は右上方向を向き、記憶層24aの磁化は左下方向を向いている。この第4実施形態において、参照層22c、24cからの漏れ磁界の影響を受ける場合は、図14Cに示すように、記憶層22a、24aの磁化は、漏れ磁界Hrの影響により、磁化困難軸方向の成分を有する。すなわち、記憶層22aの磁化は右上方向を向くが、記憶層24aの磁化は左上方向を向くことなる。
以上説明したように、第4実施形態によれば、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(変形例)
第4実施形態では、記憶層22a、24aの磁化方向を、導電層10を流れる電流の方向に対してΘ傾けた方向に設定したが、導電層10を流れる電流の向きに対して記憶層22a、24aの磁化方向を相対的に傾けても同じ効果を得ることができる。すなわち、図14Dに示すように、端子12と端子14を導電層10の対角線上に離間して配置し、記憶層22aおよび記憶層24aの磁化方向を導電層10の延在する方向に平行に配置する。
これにより、端子12と端子14との間の導電層10の部分に流れる電流の方向251は、導電層10の対角線に平行となり、記憶層22aおよび記憶層24aの磁化方向は、電流の方向251に対して角度Θ傾く。
この第4実施形態の変形例も、第4実施形態と同様に、書き込み電荷を低減することが可能となるとともに、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
なお、第4実施形態およびその変形例においても、書き込みに際して磁気抵抗素子22、24に電圧を印加し、記憶層22a、24aと非磁性層22b、24bとの間の界面磁気異方性を制御することにより書き込み電流をさらに低減することもできる。
(第5実施形態)
第5実施形態による磁気メモリについて図15A乃至15Cを参照して説明する。第5実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルを図15A、15Bに示す。図15Aはメモリセル1に情報“1”を書き込む場合を説明する図、図15Bはメモリセル1に情報“0”を書き込む場合を説明する図である。
この第5実施形態のメモリセル1は、図5に示す第1実施形態のメモリセル1において、導電層10と端子16との間に非磁性層19aと、薄膜永久磁石からなる磁性層19bとの積層構造を配置した構成を有している。また、この第5実施形態においては、磁気抵抗素子22、24は垂直磁化方式であり、磁性層19bは端子16から導電層10に向かう方向の磁化を有している。情報“1”が書き込まれた状態では、磁気抵抗素子22の記憶層22aの磁化は図面上では上向きとなり、磁気抵抗素子24の記憶層24aの磁化は下向きとなる(図15A参照)。情報“0”が書き込まれた状態では、磁気抵抗素子22の記憶層22aの磁化は図面上では下向きとなり、磁気抵抗素子24の記憶層24aの磁化は上向きとなる(図15B参照)。
この第5実施形態においては、図15Aに示す場合書き込み電流Iwは端子12から端子14に流れ、図15Bに示す場合書き込み電流Iwは端子14から端子12に流れる。よって、いずれの場合も、一対の磁気抵抗素子22、24には書き込み電流による同方向のトルクが作用する。
一方、垂直に磁化した薄膜永久磁石の磁性層19bからのバイアス磁界214a、214bは磁気抵抗素子22の位置と磁気抵抗素子24の位置では逆方向となる。例えば、図15Aに示す場合においては、磁気抵抗素子22では左向き、磁気抵抗素子24では右向きとなる。よって、反対極性の磁化を決定論的に書き込むことが可能となる。
また、読み出しは、図15Cに示すように、端子18と端子17との間に電圧Vを印加し、端子16の電位を、電極37を介して読み出すことにより行う。すなわち、第1実施形態と同様に、磁気抵抗素子24と磁気抵抗素子22との間に電圧Vを印加し、端子16の電位を、電極37を介して読み出すことにより行う。
この第5実施形態も第1実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
また、第5実施形態において、書き込みに際して、磁気抵抗素子22および磁気抵抗素子24のそれぞれの参照層に端子17および端子18を介して電位を印加し、記憶層22a、24aと非磁性層22b、24bとの間の界面磁気異方性を制御することにより書き込み電流をさらに低減することもできる。
(第6実施形態)
第6実施形態による磁気メモリについて図16A、16Bを参照して説明する。この第6実施形態の磁気メモリは少なくとも1つのメモリセルを有し、このメモリセルを図16A、16Bに示す。図16Aはメモリセル1に情報“1”を書き込む場合を説明する図、図16Bはメモリセル1に情報“0”を書き込む場合を説明する図である。
この第6実施形態のメモリセル1は、半導体層120に離間してトランジスタ31およびトランジスタ32が配置されている。トランジスタ31は、ソースおよびドレインのうちの一方の端子が端子12に接続され、他方の端子が電極38に接続される。端子12はトランジスタ32に対して電極38よりも遠くに配置されている。トランジスタ32は、ソースおよびドレインのうちの一方の端子が端子14に接続され、他方の端子が電極39に接続される。端子14はトランジスタ31に対して電極39よりも遠くに配置されている。
トランジスタ31の上方には、端子12に一端が接続しトランジスタ32側に延在する導電層10Aが配置され、トランジスタ32の上方には、端子14に一端が接続しトランジスタ31側に延在する導電層10Bが配置されている。導電層10Aの他端と導電層10Bの他端は、端子16を介して電気的に接続される。端子16は導電層10Aに対して端子12とは反対側に位置しかつ導電層10Bに対して端子14と反対側に位置する。なお、導電層10Aおよび導電層10Bとしては、それらの上部に蓄積されるスピンの方向が互いに異なる材料が用いられる。
端子12と端子16との間の導電層10Aの部分に磁気抵抗素子22は配置される。この磁気抵抗素子22は、導電層10Aに対して端子16と同じ側に位置する。また、端子14と端子16との間の導電層10Bの部分に磁気抵抗素子24は配置される。この磁気抵抗素子24は、導電層10Bに対して端子16と同じ側に位置する。また、磁気抵抗素子22,24の参照層上には、それぞれ端子17,18が配置されている。
このメモリセル1に情報“1”を書き込む場合は、図16Aに示すように、書き込み電流Iwを端子12から、導電層10A、端子16、導電層10Bを介して端子14に流す。また、メモリセル1に情報“0”を書き込む場合は、図16Bに示すように、書き込み電流Iwを端子14から、導電層10B、端子16、導電層10Aを介して端子12に流す。いずれの場合も、磁気抵抗素子22、24直下の導電層10A、10Bに蓄積されるスピンの方向は互いに逆になるので、磁気抵抗素子22、24の記憶層22a、24aには、反対極性の情報が書き込まれる。
なお、読み出しは、第1実施形態と同様に、端子17と端子18との間に電圧を印加し、端子16の電位を読み出すことにより行う。
この第6実施形態も第1実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
また、第6実施形態において、書き込みに際して、磁気抵抗素子22および磁気抵抗素子24のそれぞれの参照層に端子17および端子18を介して電位を印加し、記憶層22a、24aと非磁性層22b、24bとの間の界面磁気異方性を制御することにより書き込み電流をさらに低減することもできる。
(第7実施形態)
第7実施形態による磁気メモリについて図17を参照して説明する。この第7実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルの断面を図17に示す。
この第7実施形態のメモリセル1は、図16Aに示す第6実施形態のメモリセル1において、セルサイズを小さくするために、磁気抵抗素子22および磁気抵抗素子24を積層した構造を有している。
このメモリセル1においては、導電層10Aの一方の端部の下面に端子12が配置され、導電層10Aの上面に磁気抵抗素子22と端子16とが配置される。端子16は一方の端部が導電層10Aの他方の端部の上面に接続される。磁気抵抗素子22は、導電層10Aの一方の端部と他方の端部との間の導電層10Aの部分の上面に配置される。磁気抵抗素子22上に端子17が配置される。
また、端子16の他方の端部は、導電層10Bの一方の端部の下面に接続される。導電層10Bの上面には、磁気抵抗素子24と端子14が配置される。端子14は導電層10Bの他方の端部の上面に接続される。磁気抵抗素子24は、導電層10Bの一方の端部と他方の端部との間の導電層10Bの部分の上面に配置される。磁気抵抗素子24上に端子18が配置される。
端子12、14、16、17、18は制御回路100に接続され、制御回路100から電流または電位が印加される。
この第7実施形態における書き込みおよび読み出しは、第6実施形態と同様に行う。
この第7実施形態も第1実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
また、第7実施形態において、書き込みに際して、磁気抵抗素子22および磁気抵抗素子24のそれぞれの参照層に端子17および端子18を介して電位を印加し、記憶層22a、24aと非磁性層22b、24bとの間の界面磁気異方性を制御することにより書き込み電流をさらに低減することもできる。
なお、第1乃至第5実施形態のメモリセルも、第7実施形態と同様に、磁気抵抗素子22および磁気抵抗素子24を積層してセルサイズを小さくすることができる。
(第8実施形態)
第8実施形態による磁気メモリについて図18を参照して説明する。この第8実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルを図18に示す。
第8実施形態のメモリセル1は、図5に示す第1実施形態のメモリセル1において、端子16を、導電層10に対して端子(電極とも云う)12,14および磁気抵抗素子22、24と同じ側に配置した構成を有している。すなわち、導電層10上に離間して端子12および端子14が配置され、端子12と端子14との間の導電層10の部分に端子(電極とも云う)16が配置され、端子12と端子16との間の導電層10の部分に磁気抵抗素子22が配置され、端子16と端子14との間の導電層10の部分に磁気抵抗素子24が配置される。
磁気抵抗素子22は、導電層10上に配置された記憶層22aと、記憶層22a上に配置された非磁性層22bと、非磁性層22b上に配置された参照層22cと、を有する積層構造を備えている。磁気抵抗素子24は、導電層10上に配置された記憶層24aと、記憶層24a上に配置された非磁性層24bと、非磁性層24b上に配置された参照層24cと、を有する積層構造を備えている。
端子12と磁気抵抗素子22との間には側壁絶縁層40aが配置され、磁気抵抗素子22と端子16との間には側壁絶縁層40bが配置され、端子16と磁気抵抗素子24との間には側壁絶縁層40cが配置され、磁気抵抗素子24と端子14との間には側壁絶縁層40dが配置されている。すなわち、端子12と磁気抵抗素子22は側壁絶縁層40aによって電気的に絶縁され、磁気抵抗素子22と端子16は側壁絶縁層40bによって電気的に絶縁され、端子16と磁気抵抗素子24は側壁絶縁層40cによって電気的に絶縁され、磁気抵抗素子24と端子14は側壁絶縁層40dによって電気的に絶縁される。
このような構成のメモリセル1は、後述するように、磁気抵抗素子22、24と、端子12,14、16とがセルフアラインで形成される。
図18の矢印で示されるように、端子16から導電層10に供給された書き込み電流Iwは磁気抵抗素子22の下部の導電層10を通り磁気抵抗素子22の記憶層22aに作用した後、端子12から抜ける。一方、端子16から磁気抵抗素子24の下部に流入した書き込み電流Iwは磁気抵抗素子24の記憶層24aに記憶層22aとは逆極性の作用を行い端子14に抜ける。
本実施形態においては、側壁絶縁層40a〜40dはそれぞれ、数nmから10nm程度の厚さ(幅)で形成される。これにより、端子16の下面の磁気抵抗素子22側のエッジ部42と磁気抵抗素子22の記憶層22aの端子16側のエッジ部43との間を極狭の間隔で電気的に分離し、エッジ部42からエッジ部43の間を流れる電流による発熱(電力ロス)を小さく抑制することができる.
書き込み電流Iwの一部は記憶層22a、24aにも流れる。このため、導電層10の厚さtに対して側壁絶縁層40a〜40dのそれぞれの導電層10と接する幅wSWは、書き込み電流Iwの記憶層22a、24aに流れる量に影響を及ぼす。
図19に示すように、端子16から導電層10に流入した書き込み電流Iwは側壁絶縁層40cの下部を通過して,一部は記憶層24aに流入しながら再度側壁絶縁層40dの下部を通過して端子14に流入する。端子16および端子14は導電層10に比べて十分抵抗が低く設計されている。このため、図示したように端子16のエッジ部に向かって書き込み電流Iwは集中する。この書き込み電流Iwの集中は,記憶層24aと端子16および端子14との距離wSWが導電層10の厚さtに比べて同等程度に薄くなると大きくなる。この書き込み電流の集中を発生させることで記憶層24a側に電流を集中させて、すなわち記憶層側の電流密度を増加させて,等価的に書き込み電流の密度を上げ、書き込み電流を低下させることができる。例えば、導電層10の厚さが5nm程度であれば,側壁絶縁層40a〜40dのそれぞれの幅を5nm程度に設定することで、この電流密度の上昇を発生させることができる。
一方,図20に示すように,側壁絶縁層40a〜40dのそれぞれの幅wSWが導電層10の厚さdに対して十分に厚い時は、書き込み電流の密度の上昇は小さくなり書き込み電流の低減に影響を及ぼさない。
(製造方法)
次に、第8実施形態のメモリセルの製造方法の一例を図21乃至図29を参照して説明する。
まず、CMOSデバイスが配置された基板300上に導電層10を形成する。この導電層10上に磁気抵抗素子を構成する磁性層、非磁性層、および磁性層を有する積層膜250を形成する。続いて、積層膜250上にハードマスク層260およびハードマスク層262を順次積層し、ハードマスク層262およびハードマスク層260を、リソグラフィー技術を用いてパターニングする。このパターニングによって積層膜250上に残置されたハードマスク262、260は、後述の磁気抵抗素子上に位置している(図21)。なお、ハードマスク260は導電体で形成され、ハードマスク262は、ハードマスク260よりもエッチングレートが高い材料が用いられる。
次に、ハードマスク262を除去した後、ハードマスク260を用いてIBE(Ion Beam Etching)により積層膜250をパターニングし、ハードマスク260の下に磁気抵抗素子22、24を形成する(図22)。このとき、IBEによってエッチングされた積層膜250は、トレンチ264が形成され、このトレンチの底部は、導電層10の表面が露出している。
次に、ALD(Atomic Layer Deposition)などを用いて、磁気抵抗素子22、24の側部に、厚さが均一の絶縁層40を形成する(図23)。
次に,RIE(Reactive Ion Etching)を用いて,基板垂直方向に異方性を強くしたエッチング粒子が入射するような条件にて、絶縁層40をエッチングする。その結果、エッチング粒子の入射が弱かった側部に厚さが制御された絶縁層40が残存する。これにより、側壁絶縁層40a〜40dが形成される。なお、このとき、トレンチ264の底部は、導電層10の表面が露出している(図24)。
次に、CuまたはTaなどの良導体の膜270を成膜して,RIEにより空いたトレンチ264に電極膜270を埋め埋めこむ(図25)。
次に、例えばCMP(Chemical Mechanical polishing)などを用いて電極膜270を平坦化して金属膜をトレンチ264の内部に残存させる(図26)。
続いて、上面を覆うように絶縁層280を形成し(図27)、その後、磁気抵抗素子22、24にそれぞれ通じるビア282、284を絶縁層280に形成する(図28)。最後に、ビア282,284に導電体で埋め込み、この導電体を平坦化し、磁気抵抗素子22、24にそれぞれ接続する端子17、18(図5参照)を形成する。このようにして形成されたメモリセル1の断面を図29に示す。
この製造方法を用いることで、磁気抵抗素子22、24と、端子12〜16とは、膜厚で規定される側壁絶縁層40a〜40dで電気的に分離される。この構造のメリットとして、端子16と端子12、14の中心位置は、1ピッチの間隔となるため、磁気抵抗素子22、24に導電層10を介して供給される書き込み電流が等しくなる。そのため、書き込み電流の範囲(ウインドウ)を大きく取ることができる。すなわち、歩留まりを向上させることができる。更に、原子層レベルで制御された導電層10の厚さに近い幅(厚さ)の側壁絶縁膜層を形成することで、書き込み電流の密度を磁気抵抗素子側の端部で大きくすることが可能となり、書き込み電流を下げることができる。
なお、図24に示す工程で、RIEを行うときに、導電層10をオーバエッチングしてもよい。この場合、完成されたメモリセルは、図30に示すように、端子12、14、16が導電層10の内部に入り込んだ構造を有することになる。このように、端子12、14、16が導電層10の内部に入り込んだ構造を取ることで、端子12、14、16と、導電層10との接触面積を増やすことが可能となり、接触抵抗に起因する電力ロスを減少させることができる。この図30では全ての端子12、14、16が導電層10の内部に入り込んでいるが、全ての端子が導電層10の内部に入り込む必要はなく、1つの端子が導電層10の内部に入り込む構成であっても、接触抵抗に起因する電力ロスを減少させることができる。
以上説明したように、第8実施形態によれば、第1実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第9実施形態)
第9実施形態による磁気メモリの製造方法について図31A乃至図31Fを参照して説明する。この第9実施形態の磁気メモリは、少なくとも3つのメモリセルを有し、各メモリセルは、図29に示す構成を有している。
まず、図31Aに示すように、導電層(図示せず)上に磁気抵抗素子を形成する、第1磁性層、非磁性層、および第2磁性層を有する積層膜250、250、250がストライプ状に形成され、このストライプ間を絶縁層252で埋め込まれ、全体の表面が平坦化される。なお、ストライプの延在する方向は、図29に示す断面と平行になる。
続いて、図31Bに示すように、ストライプが延在する方向に直交する方向に沿って、3つの溝264を形成する。このとき、積層膜250〜250と溝264が交差する領域の底部は導電層10の表面が露出する。しかし、絶縁層252と溝264が交差する領域には薄い絶縁層252aが残置する(図31B)。
次に、図31Cに示すように、これらの溝264のそれぞれの両側面に側壁絶縁層40を形成し、その後、上記溝264に電極材料を埋め込み、端子12、16、14を形成する。これにより、端子12と端子16との間の積層膜250〜250には、磁気抵抗素子22〜22がそれぞれ形成される。また、端子16と端子14との間の積層膜250〜250には、磁気抵抗素子24〜24がそれぞれ形成される。すなわち、積層膜積層膜250〜250の延在する方向に沿ってメモリセルが形成される(図31C)。
次に、図31Dに示すように、各メモリセルの上面に絶縁層280を形成する。続いて、絶縁層280に磁気抵抗素子22〜22に達するビア282〜282を形成するとともに、磁気抵抗素子24〜24に達するビア284〜284を形成する(図31E)。
次に、ビア282〜282およびビア284〜284を埋め込むように、電極材料290を成膜し、この電極材料290をストライプ状にパターニングし、磁気抵抗素子22〜22および磁気抵抗素子24〜24への読み出しおよび書き込み用の電極290aおよび290bをそれぞれ形成し、メモリセルを完成する(図31F)。このとき、電極290a下のビア282〜282内には端子17〜17が形成され、電極290b下のビア284〜284内には端子18〜18が形成される。
上述の製造方法によって製造された磁気メモリは、図32に示すように、電極12、14、16に書き込み回路110が接続され、電極290a、290bに読み出し回路120が接続される。なお、書き込み回路110および読み出し回路120は、図1に示す制御回路100に含まれる。また、読み出し回路120は、書き込み時に、磁気抵抗素子22〜22および磁気抵抗素子24〜24にバイアス電圧を印加するのにも用いられる。
第9実施形態によれば、第8実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第10実施形態)
第10実施形態による磁気メモリについて図33乃至図37を参照して説明する。この第10実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルを図33に示す。このメモリセルは、図18に示す第8実施形態のメモリセル1において、磁気抵抗素子22、24のそれぞれの記憶層22a、24aおよび参照層22c、24cが垂直磁化、すなわち、磁気抵抗素子22、24のそれぞれの積層方向に平行な磁化を有するものに置き換えるとともに、電極12、14、16をそれぞれ、金属磁性層で形成した電極12a、14a、16bに置き換えた構成を有している。電極12a、14a、16aは、導電層10の延在する方向に平行な磁化、例えば図の左から右方向に向かう磁化を有している。
このような構成とすることにより、電極12a、14a、16aからバイアス磁界が発生され、このバイアス磁界が磁気抵抗素子22、24における膜面垂直方向に向いた磁化を有する記憶層22a、24aの磁化反転をアシストする。
(第1変形例)
また、記憶層22a、24aに印加されるアシスト磁界は導電層10の延在する方向に限らず,図34に示す第1変形例のように、導電層10の延在する方向に交差する方向に傾いていてもよい。
(第2変形例)
また、図35に示す第2変形例のように、中央の電極16aが金属磁性で形成され、左右の電極12、14を非磁性金属で形成してもよい。
(第3変形例)
図36に示す第3変形例のように構成してもよい。この第3変形例は、図33に示す第1変形例において、電極12、14、16の外側の表面に非磁性金属層41a、41b、41cを配置した構成を有している。このような構成とすることにより、電極12a,14a、16aが良好な硬磁性を発揮することができる。
(第4変形例)
第10実施形態およびその第1乃至第3変形例においては、バイアス磁界、すなわち電極12a、14a、16aの磁化方向は、面内方向であった。しかし、図37に示す第4変形例のように、バイアス磁界は、垂直方向を向いていてもよい。この第4変形例のメモリセル1は、図35に示す第2変形例のメモリセル1おいて、電極16aを電極16bに置き換えた構成を有している。この電極16bは、非磁性金属層16b1と、金属磁性層16b2とを備えている。非磁性金属層16b1は、底面が導電層10に接し、側面が側壁絶縁層41b、41cに接する。金属磁性層16b2は、非磁性金属層16b1内に配置され、垂直磁化を有している。この金属磁性層16b2は、非磁性金属層16b1内において、磁気抵抗素子22、24の記憶層22a、24aよりも高い位置に配置される。
バイアス磁界が垂直磁化となる場合は、バイアス磁界は、電極16bに配置することが記憶層の磁化を反転するのに、より効率的である。
また、バイアス磁界が面内磁化の場合は、磁気抵抗素子22、24をそれぞれ挟むように磁性金属層を配置することが記憶層の磁化を反転するのに、より効率的となる。
以上説明したように、第10実施形態によれば、第8実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第11実施形態)
第11実施形態による磁気メモリについて図38を参照して説明する。第11実施形態の磁気メモリは、少なくとも2つのメモリセル1、1を有し、これらのメモリ1、1の断面を図38に示す。メモリセル1、1はそれぞれ、図18に示す第8実施形態のメモリセル1と同じ構成を有するとともに同じ導電層10上に配置される。そして、メモリセル1の右側の電極とメモリセル1の左側の電極が共有された構成を有している。
すなわち、メモリセル1は、導電層10上に配置された電極12、14、電極16と、導電層10上に配置された磁気抵抗素子22、24と、を備えている。電極16は、電極12と電極14との間の導電層10の領域に配置される。磁気抵抗素子22は、電極12と電極16との間の導電層10の領域に配置され、磁気抵抗素子24は、電極16と電極14との間の導電層10の領域に配置される。電極12と磁気抵抗素子22との間に側壁絶縁層40aが配置され、磁気抵抗素子22と電極16との間に側壁絶縁層40bが配置される。電極16と磁気抵抗素子24との間に側壁絶縁層40cが配置され、磁気抵抗素子24と電極14との間に側壁絶縁層40dが配置される。
一方、メモリセル1は、導電層10上に配置された電極14,16と、導電層10上に配置された磁気抵抗素子22、24と、を備えている。電極16は、電極14と電極14との間の導電層10の領域に配置される。磁気抵抗素子22は、電極14と電極16との間の導電層10の領域に配置され、磁気抵抗素子24は、電極16と電極14との間の導電層10の領域に配置される。電極14と磁気抵抗素子22との間に側壁絶縁層40eが配置され、磁気抵抗素子22と電極16との間に側壁絶縁層40fが配置される。電極16と磁気抵抗素子24との間に側壁絶縁層40gが配置され、磁気抵抗素子24と電極14との間に側壁絶縁層40hが配置される。
すなわち、メモリセル1とメモリセル1は、同じ導電層10上に配置され、電極14を共有する構成となっている。
この第11実施形態の磁気メモリにおいては、電極16より流入した書き込み電流Iw1は導電層10を介して電極12および電極14に流入することで、磁気抵抗素子22および磁気抵抗素子24に情報を記録する。一方、電極162より流入した書き込み電流Iw2は導電層10を介して電極14および電極14に流入することで、磁気抵抗素子22および磁気抵抗素子24に情報を記録する。このような構成で5つの電極12、16、14、16、14の中に4つの磁気抵抗素子22、24、22、24を配置することが可能となる.このような配置にすることで磁気抵抗素子を単に4つ並置するよりも1つの電極分の長さを減らすことができる。
この第11実施形態も第8実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第12実施形態)
第12実施形態による磁気メモリの製造方法について、図39乃至図45を参照して説明する。図39乃至図46は、第12実施形態の磁気メモリに製造工程を示す断面図である。この実施形態の製造方法は、図1に示す磁気メモリを製造する。すなわち、端子16が導電層10の下側の面に形成され、端子12、14および磁気抵抗素子22、24が導電層の上面に形成される。
まず、図39に示すように、半導体層400にトランジスタ410を形成する。このトランジスタ410は、半導体層400に離間して形成されたソース410aおよびドレイン410bと、ソース410aとドレイン410bとの間の半導体層400の部分(チャネル)410c上に形成されたゲート410dとを、有している。このトランジスタ410上には絶縁膜420が形成される。この絶縁膜420内には、ドレイン410bに接続する端子424が形成される。なお、絶縁膜420内のソース410a上には、このソース410aに接続する端子422が配置される。
絶縁膜420上には絶縁膜430が形成され、この絶縁膜430には、端子424に接続する端子432が形成される。なお、端子432は、端子424と同じ材料で形成してもよいが、図15A乃至図15Cに示すように、バイアス磁界を発生する磁性層19bを端子432に形成する場合は、異なる材料が用いられる。この場合、端子432は、硬磁性材料が用いられる。
続いて、図40に示すように、絶縁膜430および端子432を覆うように導電層440を形成し、この導電層440上に磁気抵抗膜450を形成する。この磁気抵抗膜450は、導電層440上に形成された記憶層となる磁性層と、この磁性層上に形成されトンネルバリアとなる非磁性層と、この非磁性層上に形成され参照層となる磁性層と、を有する積層膜である。図40および後述する図41乃至図45においては、絶縁膜420および端子424より下層は、説明を簡略化するために省略している。
次に、図41に示すように、磁気抵抗膜450をパターニングし、磁気抵抗素子452、454を形成する。
続いて、図42に示すように、磁気抵抗素子452、454を覆うように、絶縁膜460を堆積する。この絶縁膜460にリソグラフィー技術を用いて導電層440に到達する2つの開口を形成し、これらの開口を金属材料で埋め込むことにより、引き出し電極462、464を形成する。引き出し電極462と引き出し電極464との間には、磁気抵抗素子452、454が位置している(図43)。
次に、図44に示すように、引き出し電極462、464および磁気抵抗素子452、454を覆うように、絶縁膜470を形成する。この絶縁膜470にリソグラフィー技術を用いて引き出し電極462、磁気抵抗素子452、磁気抵抗素子454、および引き出し電極464に到達する4つの開口を形成し、これらの開口を金属材料で埋め込むことにより、引き出し電極462、磁気抵抗素子452、磁気抵抗素子454、および引き出し電極464に接続する端子472、474、476、478を形成する。これにより、図45に示すように、図1に示す第1実施形態の磁気メモリが完成する。
この第12実施形態の製造方法によって製造された磁気メモリは、第1実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第13実施形態)
第13実施形態による磁気メモリの回路図を図46に示す。この第13実施形態の磁気メモリは、複数のメモリセル1,1,・・・と、選択回路500,510と、書き込み回路520と、読み出し回路530と、センスアンプ回路540と、を備えている。図46では、複数のメモリセル1,1,・・・は、一方向(縦方向)に配置されているが、横方向に配列されても良いし、後述する変形例のように、マトリクス状に配列されていてもよい。
メモリセル1,1はそれぞれ、導電層10と、導電層10に離間して配置された端子12,14と、端子12と端子14との間の導電層10の領域に配置された端子16と、端子12と端子16との間の導電層10の領域に配置された磁気抵抗素子22と、端子16と端子14との間の導電層10の領域に配置された磁気抵抗素子24と、を備えている。
磁気抵抗素子22,24はそれぞれ、導線層10上に配置された記憶層(図示せず)と、この記憶層上に配置された非磁性層(図示せず)と、この非磁性層上に配置された参照層(図示せず)と、を備えている。磁気抵抗素子22の参照層は端子17が電気的に接続され、磁気抵抗素子24の参照層は端子18が電気的に接続される。
トランジスタ31は、ソースおよびドレインのうちの一方(端子とも云う)が端子12に接続され、他方(端子とも云う)が第1ビット線BLLに接続される。トランジスタ32は、ソースおよびドレインのうちの一方(端子とも云う)が端子14に接続され、他方(端子とも云う)が第2ビット線BLRに接続される。トランジスタ34は、ソースおよびドレインのうちの一方(端子とも云う)が端子17に接続され、他方(端子とも云う)が第1ビット線BLLに接続される。トランジスタ35は、ソースおよびドレインのうちの一方(端子とも云う)が端子18に接続され、他方(端子とも云う)が第2ビット線BLRに接続される。
メモリセル1(i=1,2,・・・)において、トランジスタ31,32のそれぞれのゲート(制御端子とも云う)は書き込みワード線WWLに接続され、トランジスタ34,35のそれぞれのゲート(制御端子とも云う)は読み出しワード線RWLに接続され、端子16はソース線SLに接続される。
書き込みワード線WWL(i=1,2,・・・)および読み出しワード線RWL(i=1,2,・・・)は、図示しないワード線選択回路に接続される。
第1ビット線BLL、第2ビット線BLR、ソース線SLは選択回路500,510に接続されており、書き込み時には選択回路500を介して書き込み回路520に接続され、読み出し時には選択回路500を介して読み出し回路540と、選択回路510を介してセンスアンプ540に接続されるように選択される。選択回路500,510、書き込み回路520、読み出し回路530、センスアンプ540は図では上下に分かれているが、チップ上の物理レイアウトではどちらか片側に寄せても良いし、両端に分けても良い。
次に、第13実施形態の磁気メモリの動作について図47および図48を参照して説明する。
(書き込み)
第13実施形態の磁気メモリの書き込み動作を図47に示す。この第13実施形態の磁気メモリにおいては、書き込み時に磁気抵抗素子22,24の端子17,18にアシスト電圧を印加しない。図47は、メモリセル1に書き込みを行う場合の印加電圧を示している。この場合、メモリセル1において、磁気抵抗素子22および磁気抵抗素子24の一方にはデータ“0”が書き込まれ、他方にはデータ“1”が書き込まれる。
まず、データの書き込み時には選択回路500は、第1ビット線BLL、第2ビット線BLR、ソース線SLを書き込み回路520に接続する。続いて、書き込みワード線WWLに書き込み選択電位VGWを印加し、他の書き込みワード線WWLおよび読み出しワード線RWL,RWLに電位0Vを印加する。これにより、メモリセル1において、トランジスタ31、32がオン状態になり、トランジスタ34、35がオフ状態となる。また、他のメモリセル1においては、トランジスタ31、32、34、35はオフ状態となる。
この状態において、例えば、選択されたメモリセル1の磁気抵抗素子22にデータ“0”を、磁気抵抗素子24にデータ“1”を書き込むために、選択されたメモリセル1の導電層10に双方向の電流を左右対称に流す。例えば、第1ビット線BLLおよび第2ビット線BLRに書き込み電圧Vwriteを印加し、ソース線SLに電圧0Vを印加する。これにより、磁気抵抗素子22の書き込み電流Iwは、第1ビット線BLLから、トランジスタ31、端子12、導電層10、および端子16を介してソース線SLに流れる。一方、磁気抵抗素子24の書き込み電流Iwは、第2ビット線BLRから、トランジスタ32、端子14、導電層10、および端子16を介してソースSLに流れる。すなわち、書き込み電流Iwは、図47に示す実線の矢印のように流れる。
これに対して、逆のデータを書き込むとき、すなわち例えば、選択されたメモリセル1において、磁気抵抗素子22にデータ“1”を、磁気抵抗素子24にデータ“0”を書き込むときは、書き込み電流の極性が逆になるように、第1ビット線BLLおよび第2ビット線BLRに0Vを印加し、ソース線SLに書き込み電圧Vwriteを印加する。これにより、磁気抵抗素子22の書き込み電流Iw´は、ソース線SLから、端子16、導電層10、端子12、およびトランジスタ31を介して第1ビット線BLLに流れる。一方、磁気抵抗素子24の書き込み電流Iw´は、ソース線SLから、端子16、導電層10、端子14、およびトランジスタ32を介して第2ビット線BLRに流れる。すなわち、書き込み電流Iw´は、図47に示す破線の矢印のように流れる。
(読み出し)
第13実施形態の磁気メモリの読み出し動作を図48に示す。図48は、メモリセル1から読み出しを行う場合の印加電圧を示している。なお、第13実施形態においては、センスアンプ540は、差動信号を読み出すセンスアンプである。
まず、データの読み出し時には、選択回路500、510は第1ビット線BLL、第2ビット線BLR、ソース線SLを読み出し回路530およびセンスアンプ540に接続する。すなわち、センスアンプ540は選択回路510を介して第1ビット線BLL、第2ビット線BLRに接続される。
この状態において、例えば第1ビット線BLL、第2ビット線BLRを予めディスチャージおよびイコライズして置く。
続いて、読み出しワード線RWLに読み出し選択電位VGRを印加し、他の読み出しワード線RWLおよび書き込みワード線WWL,WWLに電位0Vを印加する。読み出し選択電位VGRは書き込み選択電位VGWと同じ電位であっても良い。これにより、メモリセル1において、トランジスタ34、35がオン状態になり、トランジスタ31、32がオフ状態となる。また、他のメモリセル1においては、トランジスタ31、32、34、35はオフ状態となる。すなわち、選択されたメモリセル1がオン状態となり、続いてソース線SLに読み出し電圧Vreadを印加すると、磁気抵抗素子22、24の抵抗値の大小関係により第1ビット線BLL、第2ビット線BLRの充電速度に差が生じ、第1および第2ビット線に電位差が生じる。これにより、センスアンプ540によって、選択されたメモリセル1に記憶されたデータが“0”であるかまたは“1”であるかが判定される。なお、本実施形態では電位差で読み出しを行ったが、電流差で読み出しを行ってもよい。
(変形例)
第13実施形態の変形例による磁気メモリを図49に示す。この変形例の磁気メモリは、複数のメモリセルをマトリクス状に配列した構成を有している。各メモリセル1ij(i、j=1,2,・・・)は、図46に示すメモリセルと同じ構成を有している。
メモリセル1ij(i、j=1,2,・・・)において、トランジスタ31は、ソースおよびドレインの一方が端子12に電気的に接続され、他方が第1ビット線BLLに電気的に接続され、ゲートが書き込みワード線WWLに接続される。また、トランジスタ32は、ソースおよびドレインの一方が端子14に電気的に接続され、他方が第2ビット線BLRに電気的に接続され、ゲートが書き込みワード線WWLに接続される。トランジスタ34は、ソースおよびドレインの一方が端子17に電気的に接続され、他方が第1ビット線BLLに電気的に接続され、ゲートが読み出しワード線RWLに接続される。トランジスタ35は、ソースおよびドレインの一方が端子18に電気的に接続され、他方が第2ビット線BLRに電気的に接続され、ゲートが読み出しワード線RWLに接続される。
このように構成された変形例においても、第13実施形態で同様の書き込みおよび読み出しを行うことができる。
なお、第13実施形態およびその変形例においては、各メモリセルには、1ビットのデータが記憶される。
第13実施形態およびその変形例も、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第14実施形態)
第14実施形態による磁気メモリを図50に示す。この第14実施形態の磁気メモリは、図46に示す第13実施形態の磁気メモリにおいて、第1ビット線BLLおよび第2ビット線BLRの代わりに、第1書き込みビット線WBLL、第2書き込みビット線WBLR第1読み出しビット線RBLL、第2読み出しビット線RBLRを備え、トランジスタ31、32、34,35の接続が第13実施形態と異なっている。
各メモリセル1,1において、トランジスタ31は、ソースおよびドレインの一方が端子12に電気的に接続され、他方が第1書き込みビット線WBLLに電気的に接続される。トランジスタ32は、ソースおよびドレインの一方が端子14に電気的に接続され、他方が第2書き込みビット線WBLRに電気的に接続される。トランジスタ34は、ソースおよびドレインの一方が端子17に電気的に接続され、他方が第1読み出しビット線RBLLに電気的に接続される。トランジスタ35は、ソースおよびドレインの一方が端子18に電気的に接続され、他方が第2読み出しビット線RBLRに電気的に接続される。
なお、第13実施形態と同様に、メモリセル1に(i=1,2。・・・)において、トランジスタ31,32のそれぞれのゲートは、書き込みワード線WWLに電気的に接続され、トランジスタ34、35のそれぞれのゲートは、読み出しワード線RWLに電気的に接続される。
この第14実施形態の磁気メモリは、書き込み時に磁気抵抗素子22,24の端子17、18にアシスト電圧を印加する。書き込み時に、選択されたメモリセル内のトランジスタ31,32だけではなくトランジスタ34,35もオン状態にし、第1読み出しビット線RBLLおよび第2読み出しビット線RBLRを介してアシスト電圧を供給する以外は、第13実施形態と同様に行う。
読み出し時には、トランジスタ31、32をオフ状態にするとともに、選択されたメモリセル内のトランジスタ34,35をオン状態にして、第13実施形態と同様に行う。
この第14実施形態において、書き込み時に磁気抵抗素子の参照層に電気的に接続された端子17、18にアシスト電圧を印加するので、磁気抵抗素子の記憶層の磁化反転をより容易に行うことができる。
この第14実施形態も第13実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第15実施形態)
第15実施形態による磁気メモリを図51に示す。この第15実施形態の磁気メモリは、図46に示す第13実施形態の磁気メモリにおいて、トランジスタ32を削除し、端子14を、端子12に電気的に接続される、トランジスタ31のソースおよびドレインの一方に電気的に接続した構成を有している。
書き込みは、第1ビット線BLLとソース線SLとの間に、トランジスタ31、端子12,14、および端子16を介して書き込み電流を流すことにより行う。読み出しは、第13実施形態の磁気メモリと同様に行う。
この第15実施形態の磁気メモリは、メモリセルを2個の磁気抵抗素子22、24と、3個のトランジスタ31、34、35で構成するものあり、1ビットの情報が1個のメモリセルに記憶される。
この第15実施形態も第13実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第16実施形態)
第16実施形態による磁気メモリを図52に示す。この第16実施形態の磁気メモリは、図51に示す第15実施形態の磁気メモリにおいて、第1ビット線BLLに代わりに書き込みビット線WBLおよび第1読み出しビット線RBLLを設け、第2ビット線BLRの代わりに第2読み出しビット線を設けた構成を有している。
各メモリセル1(i=1,2,・・・)において、トランジスタ31は、ソースおよびドレインの一方が端子12に接続され、他方が書き込みビット線WBLに電気的に接続され、ゲートが書き込みワード線WWLに電気的に接続される。トランジスタ34は、ソースおよびドレインの一方が端子17に電気的に接続され、他方が第1読み出しビット線RBLLに電気的に接続され、ゲートが読み出しワード線RWLに電気的に接続される。トランジスタ35は、ソースおよびドレインの一方が端子18に電気的に接続され、他方が第2読み出しビット線RBLRに電気的に接続され、ゲートが読み出しワード線RWLに電気的に接続される。
書き込みは、図51に示す第14実施形態の磁気メモリと同様に、書き込みビット線WBLとソース線SLとの間に、トランジスタ31、端子12,14、および端子16を介して書き込み電流を流すことにより行う。読み出しは、第13実施形態の磁気メモリと同様に行う。
この第16実施形態も第15実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第17実施形態)
第17実施形態による磁気メモリについて図53乃至図55を参照して説明する。図53は第17実施形態の磁気メモリを示す回路図、図54は第17実施形態の磁気メモリの書き込み動作を説明する回路図、図55は第17実施形態の磁気メモリの読み出し動作を説明する回路図である。
この17実施形態の磁気メモリは、図46に示す第13実施形態において、センスアンプ540をセンスアンプ540a、540bに置き換えた構成を有している。そして、各メモリセル1(i=1.2.・・・)は、図46に示す第13実施形態のメモリセルと同じ構成を有しているが、磁気抵抗素子22、24がそれぞれ独立にデータを記憶することができる。すなわち、各メモリセル1(i=1.2.・・・)は2ビットの値を記憶する。このため、センス方式は、第13実施形態で用いた差動増幅方式を用いることができず、2つのセンスアンプ540a、540bが用いられる。センスアンプ540aは選択回路510を介して第1ビット線BLLに電気的に接続され、センスアンプ540bは選択回路510を介して第2ビット線BLRに電気的に接続される。センスアンプ540a、540bはそれぞれ、対応するビット線の電位と、参照電位との大小関係を比較することにより、対応するビット線に出力されたデータが“0”であるかまたは“1”であるかを判定する。
(書き込み)
次に、書き込みについて図54を参照して説明する。図54は、メモリセル1に書き込み動作を示す回路図である。
メモリセル1において磁気抵抗素子22、24に互いに異なるデータを書き込む場合は、図47に示す第13実施形態の書き込みと同様に行う。
すなわち、データの書き込み時には選択回路500は、第1ビット線BLL、第2ビット線BLR、およびソース線SLを書き込み回路520に接続する。続いて、書き込みワード線WWLに書き込み選択電位VGWを印加し、他の書き込みワード線WWLおよび読み出しワード線RWL,RWLに電位0Vを印加する。これにより、メモリセル1において、トランジスタ31、32がオン状態になり、トランジスタ34、35がオフ状態となる。また、他のメモリセル1においては、トランジスタ31、32、34、35はオフ状態となる。
この状態において、選択されたメモリセル1の磁気抵抗素子22にデータ“0”を、磁気抵抗素子24にデータ“1”を書き込むために、選択されたメモリセル1の導電層10に双方向の電流を左右対称に流す。例えば、第1ビット線BLLおよび第2ビット線BLRに書き込み電圧Vwriteを印加し、ソース線SLに電圧0Vを印加する。これにより、磁気抵抗素子22の書き込み電流Iw1は、第1ビット線BLLから、トランジスタ31、端子12、導電層10、および端子16を介してソース線SLに流れる。一方、磁気抵抗素子24の書き込み電流Iw1は、第2ビット線BLRから、トランジスタ32、端子14、導電層10、および端子16を介してソースSLに流れる。すなわち、書き込み電流Iw1は、図54に示す実線の矢印のように流れる。
これに対して、逆のデータを書き込むとき、すなわち例えば、選択されたメモリセル1において、磁気抵抗素子22にデータ“1”を、磁気抵抗素子24にデータ“0”を書き込むときは、書き込み電流の極性が逆になるように、第1ビット線BLLおよび第2ビット線BLRに0Vを印加し、ソース線SLに書き込み電圧Vwriteを印加する。これにより、磁気抵抗素子22の書き込み電流Iw1´は、ソース線SLから、端子16、導電層10、端子12、およびトランジスタ31を介して第1ビット線BLLに流れる。一方、磁気抵抗素子24の書き込み電流Iw1´は、ソース線SLから、端子16、導電層10、端子14、およびトランジスタ32を介して第2ビット線BLRに流れる。すなわち、書き込み電流Iw1´は、図54に示す破線の矢印のように流れる。
メモリセル1において磁気抵抗素子22、24に同じデータを書き込む場合は、以下のように行う。
まず、データの書き込み時には選択回路500は、第1ビット線BLL、および第2ビット線BLRを書き込み回路520に接続する。このとき、ソース線SLはフローティング状態にする。続いて、書き込みワード線WWLに書き込み選択電位VGWを印加し、他の書き込みワード線WWLおよび読み出しワード線RWL,RWLに電位0Vを印加する。これにより、メモリセル1において、トランジスタ31、32がオン状態になり、トランジスタ34、35がオフ状態となる。また、他のメモリセル1においては、トランジスタ31、32、34、35はオフ状態となる。
この状態において、選択されたメモリセル1の磁気抵抗素子22、24にそれぞれ、例えばデータ“0”を書き込むために、選択されたメモリセル1の導電層10に一方向の電流を流す。例えば、第1ビット線BLLに書き込み電圧Vwriteを印加し、第2ビット線BLRに電圧0Vを印加する。これにより、磁気抵抗素子22、24の書き込み電流Iwは、第1ビット線BLLから、トランジスタ31、端子12、導電層10、端子14、トランジスタ32を介して第2ビット線BLRに流れる。すなわち、書き込み電流Iw2は、図54に示す実線の矢印のように流れる。
これに対して、逆のデータを書き込むとき、すなわち例えば、選択されたメモリセル1において、磁気抵抗素子22、24にデータ“1”を書き込むときは、書き込み電流の極性が逆になるように、第1ビット線BLLに0Vを印加し、第2ビット線BLRに書き込み電圧Vwriteを印加する。これにより、磁気抵抗素子22、24の書き込み電流Iw2´は、第2ビット線BLRから、トランジスタ32、端子14、導電層10、端子12、およびトランジスタ31を介して第1ビット線BLLに流れる。すなわち、書き込み電流Iw2´は、図54に示す破線の矢印のように流れる。
以上説明したように、各メモリセル1i(i=1,2,・・・)の磁気抵抗素子22、24に互いに異なるデータ(0,1)、(1,0)だけでなく、同じデータ(0,0)、(1,1)も書き込み行うことが可能になる。このため、磁気抵抗素子22、24に必要な全てのデータパターンの書き分けを行うことができる。
(読み出し)
次に、読み出しについて図55を参照して説明する。図55は、メモリセル1からデータを読み出し動作を示す回路図である。
まず、読み出し時に選択回路500は、第1ビット線BLL、第2ビット線BLR、およびソース線SLを読み出し回路530に接続し、選択回路510は、第1ビット線BLLにセンスアンプ540aを接続し、第2ビット線BLRにセンスアンプ540bを接続する。
続いて、選択されたメモリセル1の書き込みワード線WWLに0Vを印加してトランジスタ31、32をオフ状態にするとともに、選択されたメモリセル1の読み出しワード線RWLに読み出し選択電位VGRを印加してトランジスタ34,35をオン状態にする。
この状態で、磁気抵抗素子22からデータを読み出す場合は、例えばソース線SLに読み出し電圧Vreadを印加し、第1ビット線BLLに0Vを印加する。そして、第1ビット線BLLの信号が飽和した時点で、センスアンプ540aによって第1ビット線BLLの電位と参照電位とが比較され、この比較結果によって磁気抵抗素子22に記憶されたデータが“0”であるか“1”であるかが判定される。
一方、磁気抵抗素子24からデータを読み出す場合は、例えば第2ビット線BLRをディスチャージした後、ソース線SLに読み出し電圧Vreadを印加する。そして、第2ビット線BLRの信号が飽和した時点で、センスアンプ540bによって第2ビット線BLRの電位と、参照電位と比較され、この比較結果によって磁気抵抗素子24に記憶されたデータが“0”であるか“1”であるかが判定される。
この第17実施形態の磁気メモリは、各メモリセルに2ビットのデータが格納されるため、1ビット当たりの占有面積が第13実施形態の磁気メモリに比べて半分となり、高密度化が可能となる。
この第17実施形態も第13実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第18実施形態)
第18実施形態による磁気メモリについて図56乃至図58を参照して説明する。図56は第18実施形態の磁気メモリの上面図、図57は図56に示す切断線A−Aで切断した断面図、図58は図56に示す切断線B−Bで切断した断面図である。
この第18実施形態の磁気メモリは、マトリクス状に配列された少なくとも4個のメモリセル111〜122を有し、各メモリセルは、図46に示す第13実施形態のメモリセルと同じ構成を有している。すなわち、各メモリセルは、導電層10と、導電層10上に配置された磁気抵抗素子22,24と、4個のトランジスタ31、32、34、35と、を備えている。したがって、図56は、図49に示す第13実施形態の磁気メモリの上面図である。
図57および図58からわかるように、トランジスタ31、32、34、35はそれぞれ縦型トランジスタである。メモリセル1i1、1i2(i=1,2)においては、トランジスタ31、32のゲートが書き込みワード線WWLとなり(図58参照)、トランジスタ34、35のゲートが読み出しワード線RWLとなる(図57参照)。
メモリセル1i1(i=1,2)に接続する第1ビット線BLLおよび第2ビット線BLRは下層に配置され、メモリセル1i2に(i=1,2)に接続する第1ビット線BLLおよび第2ビット線BLRは、第1ビット線BLLおよび第2ビット線BLRと同じ層に配置される(図57、図58)。端子17、18は上層に配置される。導電層10は、第1ビット線BLL,BLLおよび第2ビット線BLR,BLRの上層に配置され、端子17、18は、導電層10の上層に配置される。
メモリセル1i1(i=1,2)において、トランジスタ31は、ソースおよびドレインの一方が第1ビット線BLLに接続され、他方が端子12に電気的に接続される。トランジスタ32は、ソースおよびドレインの一方が第2ビット線BLRに接続され、他方が端子14に電気的に接続される。トランジスタ34は、ソースおよびドレインの一方が第1ビット線BLLに接続され、他方がプラグ601を介して端子17に電気的に接続される。トランジスタ35は、ソースおよびドレインの一方が第2ビット線BLRに接続され、他方がプラグ602を介して端子18に電気的に接続される。
また、メモリセル1i2(i=1,2)において、トランジスタ32は、ソースおよびドレインの一方が第1ビット線BLLに接続され、他方が端子12に電気的に接続される。トランジスタ32は、ソースおよびドレインの一方が第2ビット線BLRに接続され、他方が端子14に電気的に接続される。トランジスタ34は、ソースおよびドレインの一方が第1ビット線BLLに接続され、他方がプラグ601を介して端子17に電気的に接続される。トランジスタ35は、ソースおよびドレインの一方が第2ビット線BLRに接続され、他方がプラグ602を介して端子18に電気的に接続される。
(書き込み)
メモリセル111の磁気抵抗素子22、24への書き込みは、ソース線SLと第1ビット線BLLおよび第2ビット線BLRとの間に導電層10を介して書き込み電流を流すことにより行う。図58の実線の矢印は、磁気抵抗素子22、24に例えばデータ“0”,データ“1”をそれぞれ書き込む場合の書き込み電流を示す。上記データと逆のデータを書き込み場合は、書き込み電流の向きは、実線の矢印に逆向きとなる。このとき、第13実施形態と同様に、書き込みワード線WWLは活性状態にするとともに書き込みワード線WWLは不活性状態にする。
このようにして、各メモリセルの磁気抵抗素子22、24に互いに逆のデータを書き込むことができる。
(読み出し)
メモリセル111の磁気抵抗素子22、24からの読み出しは、図58の破線矢印で示したように、ソース線SLから導線層10を通って2個の磁気抵抗素子22、24に読み出し電流を流し、端子17、18からトランジスタ34、35を介して第1ビット線BLL、第2ビット線BLRに読み出し電流を流す。この2個の磁気抵抗素子22、24の抵抗差を使って差動アンプによって抵抗値の判定を行い、データの状態を読みだす。
この第18実施形態も第13実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第19実施形態)
第19実施形態による磁気メモリについて図59および図60を参照して説明する。図59は第19実施形態の磁気メモリの平面図、図60は図59に示す切断線A−Aで切断した断面図である。
第19実施形態の磁気メモリは、少なくとも4個のメモリセル111〜122を有し、各メモリセル1ij(i、j=1,2)は、第18実施形態の各メモリセルと同じ構成を有している。各メモリセル1ij(i、j=1,2)に含まれるトランジスタ31,32,34,35は、縦型トランジスタである。トランジスタ31,32は同じ階層に配置され、トランジスタ34,35は、上方の階層に配置される。
第18実施形態の磁気メモリと異なり、メモリセル1i1(i=1,2)には、第1および第2書き込みビット線WBLL、WBLRと、第1および第2読み出しビット線RBLL、RBLRが設けられる。メモリセル1i2(i=1,2)には、第1および第2書き込みビット線WBLL、WBLRと、第1および第2読み出しビット線RBLL、RBLRが設けられる。書き込みビット線WBLL、WBLR、WBLL、WBLRは下層に配置される。
メモリセル1i1(i=1,2)において、トランジスタ31は、ソースおよびドレインの一方が第1書き込みビット線WBLLに接続され、他方が端子12に接続され、ゲートが書き込みワード線WWLに接続される。トランジスタ32は、ソースおよびドレインの一方が第2書き込みビット線WBLRに接続され、他方が端子14に接続され、ゲートが書き込みワード線WWLに接続される。端子12および端子14は導電層10に接続される。端子12と端子14との間の導電層10の下面の領域にはソース線SLが接続される。導電層10の上面に、磁気抵抗素子22、24が配置され、磁気抵抗素子22と磁気抵抗素子24との間の領域に対応する導電層10の下面の領域にソース線SLが配置される。磁気抵抗素子22は上層に配置された端子17に接続し、磁気抵抗素子24は上層に配置された端子18に接続する。トランジスタ34は端子17の上層に配置され、ソースおよびドレインの一方がプラグ601を介して端子17に接続され、他方が第1読み出しビット線RBLLに接続され、ゲートが読み出しワード線RWLに接続される。なお、第1読み出しビット線RBLLはトランジスタ34の上層に配置される。トランジスタ35は端子18の上層に配置され、ソースおよびドレインの一方がプラグ602を介して端子18に接続され、他方が第2読み出しビット線RBLRに接続され、ゲートが読み出しワード線RWLに接続される。なお、第2読み出しビット線RBLRはトランジスタ35の上層に配置される。
同様に、メモリセル1i2(i=1,2)において、トランジスタ31は、ソースおよびドレインの一方が第1書き込みビット線WBLLに接続され、他方が端子12に接続され、ゲートが書き込みワード線WWLに接続される。トランジスタ32は、ソースおよびドレインの一方が第2書き込みビット線WBLRに接続され、他方が端子14に接続され、ゲートが書き込みワード線WWLに接続される。端子12および端子14は導電層10に接続される。端子12と端子14との間の導電層10の下面の領域にはソース線SLが接続される。導電層10の上面に、磁気抵抗素子22、24が配置され、磁気抵抗素子22と磁気抵抗素子24との間の領域に対応する導電層10の下面の領域にソース線SLが配置される。磁気抵抗素子22は上層に配置された端子17に接続し、磁気抵抗素子24は上層に配置された端子18に接続する。トランジスタ34は端子17の上層に配置され、ソースおよびドレインの一方がプラグ601を介して端子17に接続され、他方が第1読み出しビット線RBLLに接続され、ゲートが読み出しRWLに接続される。なお、第1読み出しビット線RBLLはトランジスタ34の上層に配置される。トランジスタ35は端子18の上層に配置され、ソースおよびドレインの一方がプラグ602を介して端子18に接続され、他方が第2読み出しビット線RBLRに接続され、ゲートが読み出しワード線RWLに接続される。なお、第2読み出しビット線RBLRはトランジスタ35の上層に配置される。
(書き込み)
このように構成された第19実施形態の磁気メモリにおいて、メモリセル111へのデータの書き込みは、以下のように行われる。
ソース線SLと第1書き込みビット線WBLLおよび第2書き込みビット線WBLRとの間に導電層10を介して書き込み電流を流すことにより行う。図60の実線の矢印は、磁気抵抗素子22、24に例えばデータ“0”,データ“1”をそれぞれ書き込む場合の書き込み電流を示す。上記データと逆のデータを書き込み場合は、書き込み電流の向きは、実線の矢印に逆向きとなる。このとき、第13実施形態と同様に、書き込みワード線WWLは活性状態にするとともに書き込みワード線WWLは不活性状態にする。
(読み出し)
メモリセル111からのデータの読み出しは、以下のように行われる。
図60の破線矢印で示したように、ソース線SLから導線層10を通って2個の磁気抵抗素子22、24に読み出し電流を流し、端子17、18からトランジスタ34、35を介して第1読み出しビット線RBLL、第2読み出しビット線RBLRに読み出し電流を流す。この2個の磁気抵抗素子22、24の抵抗差を使って差動アンプによって抵抗値の判定を行い、データの状態を読みだす。
この第19実施形態の磁気メモリは、第18実施形態に比べてメモリセルの占有面積を半分にすることができる。
この第19実施形態も第13実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第20実施形態)
第20実施形態による磁気メモリについて図61および図62を参照して説明する。この第20実施形態の磁気メモリは、少なくとも1つのメモリセルを有し、このメモリセルの断面を図61に示し、メモリセルの斜視図を図62に示す。
この第20実施形態のメモリセル1は、図46に示す第13実施形態のメモリセル1、1のそれぞれと同一の構成を有している。すなわち、第20実施形態のメモリセル1は、導電層10と、導電層10に離間して配置され導電層10に接続する端子(電極)12、14と、端子(電極)16,17,18と、端子12と端子14との間の導電層10の領域に離間して配置された磁気抵抗素子22,24と、トランジスタ31,32,34,35と、を備えている。
磁気抵抗素子24は、導電層10上に配置された記憶層22aと、記憶層22a上に配置された非磁性層22bと、非磁性層22b上に配置された参照層22cと、を備えている。磁気抵抗素子24は、導電層10上に配置された記憶層24aと、記憶層24a上に配置された非磁性層24bと、非磁性層24b上に配置された参照層24cと、を備えている。
端子16は磁気抵抗素子22と磁気抵抗素子24との間の導電層10の領域に電気的に接続する。端子16と磁気抵抗素子22,24とは、側壁絶縁層40によって電気的に絶縁される。磁気抵抗素子22に対して端子16と反対側の導電層10の領域に絶縁層90aを介して第1ビット線BLLが配置される。第1ビット線BLLと磁気抵抗素子22は側壁絶縁層40によって電気的に絶縁される。磁気抵抗素子24に対して端子16と反対側の導電層10の領域に絶縁層90bを介して第2ビット線BLRが配置される。第2ビット線BLRと磁気抵抗素子24は側壁絶縁層40によって電気的に絶縁される。
図62に示すように、トランジスタ31,34は、第1半導体層に形成され、トランジスタ32、35は、第1半導体層と素子分離された第2半導体層に形成される。トランジスタ31のソースおよびドレインの一方(端子)31aと、トランジスタ34のソースおよびドレインの一方(端子)34aが共有化される。トランジスタ32のソースおよびドレインの一方(端子)32aと、トランジスタ35のソースおよびドレインの一方(端子)35aが共有化される。
図61および図62に示すように、トランジスタ31は、ソースおよびドレインの他方(端子)31bが端子12に接続され、端子31aがプラグ620を介して第1ビット線BLLに接続され、ゲートが書き込みワード線WWLに接続される。トランジスタ32は、ソースおよびドレインの他方(端子)32bが端子14に接続され、端子32aがプラグ622を介して第2ビット線BLRに接続され、ゲートが書き込みワード線WWLに接続される。
トランジスタ34は、ソースおよびドレインの他方(端子)34bがプラグ624、626、628を介して端子17に接続され、端子34aがプラグ620を介して第1ビット線BLLに接続され、ゲートが読み出しワード線RWLに接続される。トランジスタ35は、ソースおよびドレインの他方(端子)35bがプラグ634、636、638を介して端子18に接続され、端子35aがプラグ622を介して第2ビット線BLRに接続され、ゲートが読み出しワード線RWLに接続される。なお、本実施形態においては、端子16はソース線SLとなっている。
第20実施形態においては、磁気抵抗素子22,24と同じ層に、磁気抵抗素子22,24に通じる第1ビット線BLL、ソース線SL、第2ビット線BLRを磁気抵抗素子に隣接して配置される。これにより、磁気抵抗素子22,24は、占有面積が(6F)とすることが可能となり、メモリセルを密に形成することができる。ここで、Fは、最小加工寸法である。
この第20実施形態も第13実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
(第21実施形態)
第21実施形態による磁気メモリのメモリセルを図63に示す。この第21実施形態の磁気メモリは少なくとも1つのメモリセル1を有し、このメモリセル1は、図18に示す第8実施形態のメモリセル1において、端子16を導電層10の下面に配置するとともに、磁気抵抗素子22と磁気抵抗素子24との間の導電層の領域にダミー磁気抵抗素子26および電極27、28を新たに配置した構成を有している。ダミー磁気抵抗素子26は、磁気抵抗素子22、24と同じ構成を有している。
ダミー磁気抵抗素子26は磁気抵抗素子22と磁気抵抗素子24との間の導電層10の領域に配置される。電極27は磁気抵抗素子22とダミー磁気抵抗素子26との間の導電層10の領域に配置され、電極28はダミー磁気抵抗素子26と磁気抵抗素子24との間の導電層10の領域に配置される。磁気抵抗素子22の側部と電極27の側部との間には側壁絶縁層40bが配置され、電極27の側部とダミー磁気抵抗素子26の側部との間には側壁絶縁層40eが配置され、ダミー磁気抵抗素子26の側部と電極28の側部との間には側壁絶縁層40fが配置され、電極28の側部と磁気抵抗素子24の側部との間には側壁絶縁層40dが配置される。
また、本実施形態においては、電極27および電極28と導電層10との間には絶縁層92aおよび絶縁層92bがそれぞれ配置されている。
第21実施形態のように、磁気抵抗素子22と磁気抵抗素子24との間にダミー磁気抵抗素子26を配置することにより、磁気抵抗素子22,26、24が等ピッチで配置されるので、磁気メモリの製造を容易に行うことができる。
(第1変形例)
第21実施形態の第1変形例による磁気メモリのメモリセルを図64に示す。この第1変形例の磁気メモリ1は、少なくとも1つのメモリセル1を有し、このメモリセル1は、図62に示す第21実施形態のメモリセルにおいて、ダミー磁気抵抗素子26および電極27、28の代わりにダミー電極29を配置した構成を有している。このダミー電極29は、電極12、14と同じ材料で形成され、がいずれの配線とも電気的に接続されない。
この第1変形例のように、磁気抵抗素子22と磁気抵抗素子24との間の導電層10の領域にダミー電極29を配置することにより、電極12,29、14が等ピッチで配置されるので、磁気メモリの製造を容易に行うことができる。
(第2変形例)
第21実施形態の第2変形例による磁気メモリのメモリセルを図65に示す。この第2変形例の磁気メモリは、少なくとも1つのメモリセル1を有し、このメモリセル1は、図64に示す第1変形例のメモリセルにおいて、ダミー電極29と導電層10との接触面積が広くなるように、ダミー電極29の導電層10に接触する領域の幅、すなわち導電層10の延在する方向の長さを、電極16の導電層10に接触する領域の幅よりも大きくした構成を有している。
一般に、ダミー電極29は導電層10よりも電気抵抗が低い。このため、電極16から導電層10に流れる書き込み電流は、導電層10よりもダミー電極29の方に多く流れる。すなわち、磁気抵抗素子22,24のダミー電極29側の角部から導電層10に流れる電流が大半となり、電極16の磁気抵抗素子22,24に対する位置ずれの影響を実効的に抑制することが可能となるため磁気メモリの製造を容易に行うことができる。
(第3変形例)
第21実施形態の第3変形例による磁気メモリのメモリセルを図66に示す。この第3変形例のメモリセル1は、図65に示す第2変形例のメモリセル1において、ダミー電極29に接触する導電層10の領域の厚さが、磁気抵抗素子22、24の直下の導電層10の領域の厚さよりも薄くなっている。
この第3変形例も第2変形例と同様に、磁気抵抗素子22,24の磁化反転を容易に行うことができる。
(第4変形例)
第21実施形態の第4変形例による磁気メモリのメモリセルを図67に示す。この第4変形例のメモリセル1は、図65に示す第2変形例のメモリセル1において、ダミー電極29に接触する導電層10の領域を無くして、ダミー電極29が電極16と直接に接触するように構成したものである。
この第4変形例も第2変形例と同様に、磁気抵抗素子22,24の磁化反転を容易に行うことができる。
(第5変形例)
第21実施形態の第5変形例による磁気メモリのメモリセルを図68に示す。この第5変形例のメモリセル1は、図65に示す第2変形例のメモリセル1において、導電層10を2つの導電層10a、10bに分割し、導電層10a上には電極12と磁気抵抗素子22を配置し、導電層10b上に電極14と磁気抵抗素子24を配置し、更に、ダミー電極29が一部が電極16に直接に接触し、他の部分が導電層10a、10bに接触するように構成している。このように構成したことにより、電極12、14、16の位置合わせに高い精度を必要とせず、製造が容易に行うことができる。
この第5形例も第2変形例と同様に、磁気抵抗素子22,24の磁化反転を容易に行うことができる。
(第6変形例)
第21実施形態の第6変形例による磁気メモリのメモリセルを図69に示す。この第6変形例のメモリセル1は、図65に示す第2変形例のメモリセル1において、導電層10を3つの導電層10a、10b、10cに分割し、導電層10a上には電極12と磁気抵抗素子22を配置し、導電層10b上に電極14と磁気抵抗素子24を配置し、電極16がダミー電極29の一部に直接接触し、他の部分が導電層10cに直接接触するように構成している。このように構成したことにより、電極12、14、16の位置合わせに高い精度を必要とせず、製造が容易に行うことができる。
この第6形例も第2変形例と同様に、磁気抵抗素子22,24の磁化反転を容易に行うことができる。
(第7変形例)
第21実施形態の第7変形例による磁気メモリのメモリセルを図70に示す。この第7変形例のメモリセル1は、図65に示す第2変形例のメモリセル1において、磁気抵抗素子22の参照層に電気的に接続する端子(電極)17を配置するともに、磁気抵抗素子24の参照に電気的に接続する端子(電極)18を配置した構成を有している。端子17,18は、電極12、14および磁気抵抗素子22,24を覆うように配置された絶縁膜280に形成される。
この第6変形例も第2変形例と同様に、磁気抵抗素子22,24の磁化反転を容易に行うことができる。
このように構成された第21実施形態およびその第1乃至第7変形例も、第8実施形態と同様に、消費エネルギーの低減を実現することが可能でかつ高速読み書き動作することが可能な磁気メモリを提供することができる。
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これらの実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これらの実施形態やその変形は、発明の範囲や要旨に含まれると同様に、特許請求の範囲に記載された発明とその均等の範囲に含まれるものである。
1,1,1,111〜122・・・メモリセル、10,10A、10B、10a、10b、10c・・・導電層(非磁性層)、11a・・・アップスピンを有する電子、11b・・・ダウンスピンを有する電子、12・・・端子(電極)、13a・・・非磁性層、13b・・・磁性層、14・・・端子(電極)、15a・・・非磁性層、15b・・・磁性層、16・・・端子(電極)、17・・・端子(電極)、18・・・端子(電極)、19a・・・非磁性層、19b・・・磁性層、20,20A・・・磁気抵抗素子、20a・・・記憶層(磁性層)、20b・・・非磁性層(MgO層)、20c・・・参照層(磁性層)、20c・・・CoFeB層、20c・・・Ru層、20c・・・CoFe層、20c・・・IrMn層、22・・・磁気抵抗素子、22a・・・記憶層(磁性層)、22b・・・非磁性層、22c・・・参照層(磁性層)、24・・・磁気抵抗素子、24a・・・記憶層(磁性層)、24b・・・非磁性層、24c・・・参照層(磁性層)、25・・・磁性層、31・・・トランジスタ、32・・・トランジスタ、33・・・トランジスタ、34・・・トランジスタ、35・・・トランジスタ、37,38,39・・・電極、100・・・制御回路

Claims (21)

  1. 第1乃至第3端子と、
    第1乃至第5領域を有する第1導電層であって、前記第2領域は前記第1領域と前記第5領域との間に位置し、前記第3領域は前記第2領域と前記第5領域との間に位置し、前記第4領域は前記第3領域と前記第5領域との間に位置し、前記第1領域は前記第1端子に電気的に接続され、前記第3領域は前記第3端子に電気的に接続され、前記第5領域は前記第2端子に電気的に接続された前記第1導電層と、
    前記第2領域に対応して配置された第1磁気抵抗素子であって、第1磁性層と、前記第2領域と前記第1磁性層との間に配置された第2磁性層と、前記第1磁性層と前記第2磁性層との間に配置された第1非磁性層と、前記第1磁性層に電気的に接続された第4端子と、を有する前記第1磁気抵抗素子と、
    前記第4領域に対応して配置された第2磁気抵抗素子であって、第3磁性層と、前記第領域と前記第3磁性層との間に配置された第4磁性層と、前記第3磁性層と前記第4磁性層との間に配置された第2非磁性層と、前記第3磁性層に電気的に接続された第5端子と、を有する前記第2磁気抵抗素子と、
    書き込み時に前記第1および第2端子の両方の端子と前記第3端子との間に書き込み電流を流す回路と、
    を備えた磁気メモリ。
  2. 前記回路は、前記書き込み時に前記第4および第5端子それぞれに電圧を印加する請求項1記載の磁気メモリ。
  3. 前記回路は、前記第4端子と前記第5端子との間に電圧を印加し、前記第3端子の電位に基づいて読み出しを行う請求項1または2記載の磁気メモリ。
  4. 前記第3端子は、前記第1導電層の前記第1および第2磁気抵抗素子が配置された側と反対側に配置される請求項1乃至3のいずれかに記載の磁気メモリ。
  5. 前記第領域の前記第3端子が配置された側と反対側に配置された第3磁気抵抗素子を更に備え、前記第3磁気抵抗素子は、第5磁性層と、前記第領域と前記第5磁性層との間に配置された第6磁性層と、前記第5磁性層と前記第6磁性層との間に配置された第3非磁性層と、を有する請求項4記載の磁気メモリ。
  6. 前記第領域の前記第3端子が配置された側と反対側に配置され、前記第1導電層よりも導電率の高い第2導電層を更に備えている請求項4記載の磁気メモリ。
  7. 前記第3端子は、前記第1導電層に対して前記第1および第2磁気抵抗素子が配置された側と同じ側の前記第領域に配置される請求項1乃至3のいずれかに記載の磁気メモリ。
  8. 前記第1乃至第3端子の少なくとも1つは、金属磁性層を含む請求項記載の磁気メモリ。
  9. 前記回路は、前記第3端子と前記第4および第5端子との間にそれぞれ読み出し電流を流し、前記第4および第5端子の電位差または電流差に基づいて読み出しを行う請求項1、2、4乃至のいずれかに記載の磁気メモリ。
  10. 前記第1端子と前記第2端子は、電気的に接続されている請求項1乃至のいずれかに記載の磁気メモリ。
  11. 前記第2および第4磁性層は垂直磁気異方性を有し、前記第1磁気抵抗素子積層方向に垂直な第1成分を有する第1磁界を前記第2磁性層に印加し、前記第2磁気抵抗素子の積層方向に垂直な第2成分を有する第2磁界を前記第4磁性層に印加する印加部を更に備えている請求項1乃至10のいずれかに記載の磁気メモリ。
  12. 前記第2および第4磁性層は面内磁気異方性を有し、前記第1磁気抵抗素子積層方向に平行な第1成分を有する第1磁界を前記第2磁性層に印加し、前記第2磁気抵抗素子の積層方向に平行な第2成分を有する第2磁界を前記第4磁性層に印加する印加部を更に備えている請求項1乃至10のいずれかに記載の磁気メモリ。
  13. 前記第2および第4磁性層は面内磁気異方性を有し、前記第2および第4磁性層の磁化容易軸と前記書き込み電流の方向との成す角度が0度を超え、45度未満である請求項1乃至10、12のいずれかに記載の磁気メモリ。
  14. 第1乃至第3端子と、
    第1乃至第5領域を有する導電層であって、前記第2領域は前記第1領域と前記第5領域との間に位置し、前記第3領域は前記第2領域と前記第5領域との間に位置し、前記第4領域は前記第3領域と前記第5領域との間に位置し、前記第1領域は前記第1端子に電気的に接続され、前記第3領域は前記第3端子に電気的に接続され、前記第5領域は前記第2端子に電気的に接続された導電層と、
    前記第2領域に対応して配置された第1磁気抵抗素子であって、第1磁性層と、前記第2領域と前記第1磁性層との間に配置された第2磁性層と、前記第1磁性層と前記第2磁性層との間に配置された第1非磁性層と、前記第1磁性層に電気的に接続された第4端子と、を有する前記第1磁気抵抗素子と、
    前記第4領域に対応して配置された第2磁気抵抗素子であって、第3磁性層と、前記第領域と前記第3磁性層との間に配置された第4磁性層と、前記第3磁性層と前記第4磁性層との間に配置された第2非磁性層と、前記第3磁性層に電気的に接続された第5端子と、を有する前記第2磁気抵抗素子と、
    書き込み時に前記第1端子と前記第2端子との間に書き込み電流を流す回路と、
    前記第1磁気抵抗素子の積層方向に垂直な第1成分を有する第1磁界を前記第2磁性層に印加し、前記第2磁気抵抗素子の積層方向に垂直でかつ前記第1成分と互いに反対方向の第2成分を有する第2磁界を前記第4磁性層に印加する印加部と、
    を備えた磁気メモリ。
  15. 前記回路は、前記書き込み時に前記第4および第5端子それぞれに電圧を印加する請求項14記載の磁気メモリ。
  16. 前記回路は、前記第4端子と前記第5端子との間に電圧を印加し、前記第3端子の電位に基づいて読み出しを行う請求項14または15記載の磁気メモリ。
  17. 第1端子および第2端子と、
    第1乃至第3領域を有し前記第2領域は前記第1領域と前記第3領域との間に位置し、前記第1領域は前記第1端子に電気的に接続された第1導電層と、
    第4乃至第6領域を有し前記第5領域は前記第4領域と前記第6領域との間に位置し、前記第領域は前記第2端子に電気的に接続された第2導電層と、
    前記第領域と前記第4領域に電気的に接続された第3端子と、
    前記第領域に対応して配置された第1磁気抵抗素子であって、第1磁性層と、前記第領域と前記第1磁性層との間に配置された第2磁性層と、前記第1磁性層と前記第2磁性層との間に配置された第1非磁性層と、前記第1磁性層に電気的に接続された第4端子と、を有する前記第1磁気抵抗素子と、
    前記第領域に対応して配置された第2磁気抵抗素子であって、第3磁性層と、前記第領域と前記第3磁性層との間に配置された第4磁性層と、前記第3磁性層と前記第4磁性層との間に配置された第2非磁性層と、前記第3磁性層に電気的に接続された第5端子と、を有する前記第2磁気抵抗素子と、
    書き込み時に前記第1端子と前記第2端子との間に書き込み電流を流す回路と、
    を備えた磁気メモリ。
  18. 前記第1導電層のスピンホール角の符号と、前記第2導電層のスピンホール角の符号が互いに異な請求項17記載の磁気メモリ。
  19. 前記第2導電層は前記第1導電層の上方に配置され、前記第1磁気抵抗素子は前記第2導電層と前記第1導電層との間に配置され、前記第2磁気抵抗素子は前記第1磁気抵抗素子の上方に配置される請求項17記載の磁気メモリ。
  20. 第1乃至第3端子と、
    第1乃至第5領域を有する導電層であって、前記第2領域は前記第1領域と前記第5領域との間に位置し、前記第3領域は前記第2領域と前記第5領域との間に位置し、前記第4領域は前記第3領域と前記第5領域との間に位置し、前記第1領域は前記第1端子に電気的に接続され、前記第3領域は前記第3端子に電気的に接続され、前記第5領域は前記第2端子に電気的に接続された導電層と、
    前記第2領域に対応して配置された第1磁気抵抗素子であって、第1磁性層と、前記第2領域と前記第1磁性層との間に配置された第2磁性層と、前記第1磁性層と前記第2磁性層との間に配置された第1非磁性層と、前記第1磁性層に電気的に接続された第4端子と、を有する前記第1磁気抵抗素子と、
    前記第4領域に対応して配置された第2磁気抵抗素子であって、第3磁性層と、前記第領域と前記第3磁性層との間に配置された第4磁性層と、前記第3磁性層と前記第4磁性層との間に配置された第2非磁性層と、前記第3磁性層に電気的に接続された第5端子と、を有する前記第2磁気抵抗素子と、
    前記第1および第2磁気抵抗素子に異なる情報を書き込む時に前記第1および第2端子の両方の端子と前記第3端子との間に書き込み電流を流し、前記第1および第2磁気抵抗素子に同じ情報を書き込む時に、前記第1端子と前記第2端子との間に書き込み電流を流す回路と、
    を備えた磁気メモリ。
  21. 第1端子および第2端子と、
    第1方向に沿って配列された第1乃至第3領域を有する第1導電層であって、前記第2領域は前記第1領域と前記第3領域との間に位置し、前記第1領域は前記第1端子に電気的に接続された第1導電層と、
    前記第1方向に沿って配列された第4乃至第6領域を有する第2導電層であって、前記第5領域は前記第4領域と前記第6領域との間に位置し、前記第6領域は前記第2端子に電気的に接続された第2導電層と、
    前記第3領域と前記第4領域とを電気的に接続する第3端子と、
    前記第2領域に対応して配置された第1磁気抵抗素子であって、前記第1方向に交差する第2方向に前記第2領域から離れて配置された第1磁性層と、前記第2領域と前記第1磁性層との間に配置され前記第2領域に電気的に接続された第2磁性層と、前記第1磁性層と前記第2磁性層との間に配置された第1非磁性層と、前記第1磁性層に電気的に接続された第4端子と、を有する第1磁気抵抗素子と、
    前記第5領域に対応して配置された第2磁気抵抗素子であって、前記第2方向に前記第5領域から離れて配置された第3磁性層と、前記第5領域と前記第3磁性層との間に配置され前記第5領域に電気的に接続された第4磁性層と、前記第3磁性層と前記第4磁性層との間に配置された第2非磁性層と、前記第3磁性層に電気的に接続された第5端子と、を有する第2磁気抵抗素子と、
    書込み時に前記第1導電層、前記第3端子、および前記第2導電層を介して前記第1端子と前記第2端子との間に電流を流す第1回路と、
    を備え、前記第1領域から前記第3領域に向かう向きと前記第4領域から前記第6領域に向かう向きが異なる磁気メモリ。
JP2016244769A 2016-12-16 2016-12-16 磁気メモリ Active JP6280195B1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2016244769A JP6280195B1 (ja) 2016-12-16 2016-12-16 磁気メモリ
US15/703,548 US10147473B2 (en) 2016-12-16 2017-09-13 Magnetic memory
US16/177,186 US10643682B2 (en) 2016-12-16 2018-10-31 Magnetic memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016244769A JP6280195B1 (ja) 2016-12-16 2016-12-16 磁気メモリ

Publications (2)

Publication Number Publication Date
JP6280195B1 true JP6280195B1 (ja) 2018-02-14
JP2018098468A JP2018098468A (ja) 2018-06-21

Family

ID=61195680

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016244769A Active JP6280195B1 (ja) 2016-12-16 2016-12-16 磁気メモリ

Country Status (2)

Country Link
US (2) US10147473B2 (ja)
JP (1) JP6280195B1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10483459B2 (en) 2017-08-08 2019-11-19 Kabushiki Kaisha Toshiba Magnetic memory
US10529399B2 (en) 2018-03-07 2020-01-07 Kabushiki Kaisha Toshiba Magnetic memory device

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101998268B1 (ko) * 2016-10-21 2019-07-11 한국과학기술원 반도체 소자
JP6280195B1 (ja) * 2016-12-16 2018-02-14 株式会社東芝 磁気メモリ
JP6416421B1 (ja) * 2017-09-21 2018-10-31 株式会社東芝 磁気メモリ
JP7005452B2 (ja) * 2018-07-30 2022-01-21 株式会社東芝 磁気記憶装置
CN111223506B (zh) * 2018-11-27 2021-08-20 中电海康集团有限公司 基于自旋轨道矩的mram存储单元及存储阵列
JP6970654B2 (ja) 2018-11-28 2021-11-24 株式会社東芝 磁気記憶装置
KR102573570B1 (ko) 2019-01-14 2023-09-01 삼성전자주식회사 스핀-궤도 토크 라인 및 콘택 플러그를 갖는 반도체 소자
WO2020150451A1 (en) * 2019-01-18 2020-07-23 Everspin Technologies, Inc. Magnetoresistive stack/structure and methods therefor
US11127896B2 (en) * 2019-01-18 2021-09-21 Everspin Technologies, Inc. Shared spin-orbit-torque write line in a spin-orbit-torque MRAM
US20210351341A1 (en) * 2019-04-08 2021-11-11 Tdk Corporation Magnetic element, magnetic memory, reservoir element, recognizer, and method for manufacturing magnetic element
JP7293847B2 (ja) * 2019-05-07 2023-06-20 Tdk株式会社 スピン軌道トルク型磁化回転素子、スピン軌道トルク型磁気抵抗効果素子及び磁気メモリ
WO2021075343A1 (ja) * 2019-10-17 2021-04-22 Yoda-S株式会社 磁気デバイス及び演算装置
US11289143B2 (en) 2019-10-30 2022-03-29 Taiwan Semiconductor Manufacturing Co., Ltd. SOT-MRAM with shared selector
JP2021090041A (ja) * 2019-11-26 2021-06-10 Tdk株式会社 磁化回転素子、磁気抵抗効果素子、半導体素子、磁気記録アレイ及び磁気抵抗効果素子の製造方法
JP7421462B2 (ja) * 2020-10-16 2024-01-24 株式会社東芝 磁気センサ及び検査装置
EP4012710A1 (en) 2020-12-11 2022-06-15 Imec VZW A memory cell, device and method for writing to a memory cell
WO2022190346A1 (ja) * 2021-03-12 2022-09-15 Tdk株式会社 磁気抵抗効果素子及び磁気メモリ

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014045196A (ja) * 2012-08-26 2014-03-13 Samsung Electronics Co Ltd スイッチングに基づいたスピン軌道相互作用を使用する磁気トンネルリング接合と、磁気トンネルリング接合を利用するメモリを提供するための方法及びシステム
JP2015534272A (ja) * 2012-09-21 2015-11-26 コリア ユニバーシティ リサーチ アンド ビジネス ファウンデーション 面内電流と電場を利用した磁気メモリ素子
US20160142012A1 (en) * 2014-11-13 2016-05-19 Regents Of The University Of Minnesota Spin current generation with nano-oscillator
US20160232958A1 (en) * 2013-09-19 2016-08-11 Crocus Technolgy Sa Self-referenced memory device and method for operating the memory device
WO2016190879A1 (en) * 2015-05-28 2016-12-01 Intel Corporation Exclusive-or logic device with spin orbit torque effect

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100612878B1 (ko) * 2004-12-03 2006-08-14 삼성전자주식회사 자기 메모리 소자와 그 제조 및 동작방법
KR100697282B1 (ko) * 2005-03-28 2007-03-20 삼성전자주식회사 저항 메모리 셀, 그 형성 방법 및 이를 이용한 저항 메모리배열
US8912012B2 (en) * 2009-11-25 2014-12-16 Qualcomm Incorporated Magnetic tunnel junction device and fabrication
FR3025674B1 (fr) 2014-09-04 2016-09-09 Commissariat Energie Atomique Porte c munie d'une sauvegarde non volatile
US10134459B2 (en) * 2015-02-03 2018-11-20 Globalfoundries Singapore Pte. Ltd. MRAM with metal-insulator-transition material
US9881660B2 (en) 2015-12-14 2018-01-30 Kabushiki Kaisha Toshiba Magnetic memory
JP6374452B2 (ja) * 2016-08-04 2018-08-15 株式会社東芝 磁気メモリ
JP6280195B1 (ja) * 2016-12-16 2018-02-14 株式会社東芝 磁気メモリ

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014045196A (ja) * 2012-08-26 2014-03-13 Samsung Electronics Co Ltd スイッチングに基づいたスピン軌道相互作用を使用する磁気トンネルリング接合と、磁気トンネルリング接合を利用するメモリを提供するための方法及びシステム
JP2015534272A (ja) * 2012-09-21 2015-11-26 コリア ユニバーシティ リサーチ アンド ビジネス ファウンデーション 面内電流と電場を利用した磁気メモリ素子
US20160232958A1 (en) * 2013-09-19 2016-08-11 Crocus Technolgy Sa Self-referenced memory device and method for operating the memory device
US20160142012A1 (en) * 2014-11-13 2016-05-19 Regents Of The University Of Minnesota Spin current generation with nano-oscillator
WO2016190879A1 (en) * 2015-05-28 2016-12-01 Intel Corporation Exclusive-or logic device with spin orbit torque effect

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
H. YODA ET AL.: "Voltage-Control Spintronics Memory (VoCSM) Having Potentials of Ultra-Low Energy-Consumption and Hig", 2016 IEEE INTERNATIONAL ELECTRON DEVICES MEETING (IEDM), JPN6017048662, 3 December 2016 (2016-12-03), pages pp.27.6.1−27.6.4 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10483459B2 (en) 2017-08-08 2019-11-19 Kabushiki Kaisha Toshiba Magnetic memory
US10529399B2 (en) 2018-03-07 2020-01-07 Kabushiki Kaisha Toshiba Magnetic memory device

Also Published As

Publication number Publication date
US10643682B2 (en) 2020-05-05
US20180174635A1 (en) 2018-06-21
JP2018098468A (ja) 2018-06-21
US20190066749A1 (en) 2019-02-28
US10147473B2 (en) 2018-12-04

Similar Documents

Publication Publication Date Title
JP6280195B1 (ja) 磁気メモリ
KR102099192B1 (ko) 스핀 홀 mtj 디바이스들을 갖는 교차점 어레이 mram
JP4987616B2 (ja) 磁気ランダムアクセスメモリ及び抵抗ランダムアクセスメモリ
KR100994325B1 (ko) 자기 메모리 및 자기 메모리의 기입 방법
JP5077732B2 (ja) 磁気メモリセル、磁気ランダムアクセスメモリ、半導体装置及び半導体装置の製造方法
US8976577B2 (en) High density magnetic random access memory
JP4380707B2 (ja) 記憶素子
US8879307B2 (en) Magnetoresistive device and nonvolatile memory with the same
US9129692B1 (en) High density magnetic random access memory
JP2008186861A (ja) 磁気抵抗素子および磁気メモリ
WO2010074132A1 (ja) 磁気メモリ素子及び磁気ランダムアクセスメモリ
JPWO2008120482A1 (ja) 磁気ランダムアクセスメモリ
US8884388B2 (en) Magnetic memory element, magnetic memory and manufacturing method of magnetic memory
JP4543901B2 (ja) メモリ
JP2012028489A (ja) 磁気記憶装置
JPWO2008108109A1 (ja) 磁気メモリセル及び磁気ランダムアクセスメモリ
JP2006332527A (ja) 磁気記憶素子
JP5526707B2 (ja) 情報記憶素子の駆動方法
JP2004296858A (ja) 磁気記憶素子及び磁気記憶装置
JP2009194393A (ja) 磁気抵抗素子の製造方法
JPWO2009044609A1 (ja) 磁気抵抗記憶素子、磁気抵抗記憶装置及び磁気抵抗記憶装置の動作方法
JPWO2008108111A1 (ja) 磁性体装置及び磁気記憶装置
JP2008211059A (ja) 記憶素子、メモリ
JP4749037B2 (ja) 半導体装置
JP2008198875A (ja) スピン注入磁化反転素子および磁気ランダムアクセスメモリ装置

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20171219

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180118

R151 Written notification of patent or utility model registration

Ref document number: 6280195

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151