JP6218330B2 - Pressure sensor and manufacturing method thereof - Google Patents

Pressure sensor and manufacturing method thereof Download PDF

Info

Publication number
JP6218330B2
JP6218330B2 JP2014138402A JP2014138402A JP6218330B2 JP 6218330 B2 JP6218330 B2 JP 6218330B2 JP 2014138402 A JP2014138402 A JP 2014138402A JP 2014138402 A JP2014138402 A JP 2014138402A JP 6218330 B2 JP6218330 B2 JP 6218330B2
Authority
JP
Japan
Prior art keywords
silicon substrate
cavity
pressure sensor
substrate
silicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014138402A
Other languages
Japanese (ja)
Other versions
JP2016017747A (en
Inventor
矢澤 久幸
久幸 矢澤
菊入 勝也
勝也 菊入
小林 哲也
哲也 小林
松岡 秀治
秀治 松岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Priority to JP2014138402A priority Critical patent/JP6218330B2/en
Publication of JP2016017747A publication Critical patent/JP2016017747A/en
Application granted granted Critical
Publication of JP6218330B2 publication Critical patent/JP6218330B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Pressure Sensors (AREA)
  • Measuring Fluid Pressure (AREA)

Description

本発明は、絶対圧を測定する圧力センサ及びその製造方法に関し、特に、SOI基板によりダイヤフラムが構成される圧力センサ及びその製造方法に関する。   The present invention relates to a pressure sensor for measuring absolute pressure and a method for manufacturing the same, and more particularly to a pressure sensor in which a diaphragm is formed by an SOI substrate and a method for manufacturing the same.

下記特許文献1には、センサ全体の厚みを小さくすることが可能な圧力センサについて開示されている。図8には、特許文献1に記載されている第1の従来例の圧力センサの断面図を示す。図8に示すように、第1の従来例の圧力センサ110は、SOI基板120とベース基板125とが接合された構造となっている。SOI基板120は、第1のシリコン基板121と第2のシリコン基板122とが酸化層123を挟んで積層された構造となっている。第1の従来例の圧力センサ110は、第2のシリコン基板122及び酸化層123の中央部をエッチングにより除去してキャビティ134が形成されるとともに、キャビティ134が形成された箇所の第1のシリコン基板121がダイヤフラム131を構成する。   Patent Document 1 below discloses a pressure sensor that can reduce the thickness of the entire sensor. FIG. 8 is a cross-sectional view of a first conventional pressure sensor described in Patent Document 1. In FIG. As shown in FIG. 8, the pressure sensor 110 of the first conventional example has a structure in which an SOI substrate 120 and a base substrate 125 are joined. The SOI substrate 120 has a structure in which a first silicon substrate 121 and a second silicon substrate 122 are stacked with an oxide layer 123 interposed therebetween. The pressure sensor 110 of the first conventional example is formed by removing the central portion of the second silicon substrate 122 and the oxide layer 123 by etching to form a cavity 134 and the first silicon at the location where the cavity 134 is formed. The substrate 121 constitutes the diaphragm 131.

図8に示すように、第1のシリコン基板121の表面に複数のピエゾ抵抗素子141が形成されており、圧力が変化した際のダイヤフラム131の撓みに伴ってピエゾ抵抗素子141の抵抗値が変化する。圧力センサ110は、ピエゾ抵抗素子141の抵抗変化に基づいて圧力を検出することが可能である。   As shown in FIG. 8, a plurality of piezoresistive elements 141 are formed on the surface of the first silicon substrate 121, and the resistance value of the piezoresistive elements 141 changes as the diaphragm 131 bends when the pressure changes. To do. The pressure sensor 110 can detect the pressure based on the resistance change of the piezoresistive element 141.

図8に示すように、キャビティ134の周囲の第2のシリコン基板122とベース基板125とが接合され、キャビティ134内は真空状態となっている。第1の従来例の圧力センサ110は、キャビティ134の真空を基準圧として絶対圧力を測定することができる。   As shown in FIG. 8, the second silicon substrate 122 and the base substrate 125 around the cavity 134 are joined together, and the cavity 134 is in a vacuum state. The pressure sensor 110 of the first conventional example can measure the absolute pressure using the vacuum of the cavity 134 as a reference pressure.

第1の従来例の圧力センサ110は、第2のシリコン基板122及びベース基板125はいずれもシリコンから構成されており、第2のシリコン基板122とベース基板125とは、酸化層を介しないシリコン(Si)−シリコン(Si)接合となっている。よって、ヘリウム(He)や水素(H2)等の低分子量の気体の圧力を測定する際に、第2のシリコン基板122とベース基板125との接合界面から、He、H2等の低分子量の気体が侵入することがない。 In the pressure sensor 110 of the first conventional example, both the second silicon substrate 122 and the base substrate 125 are made of silicon, and the second silicon substrate 122 and the base substrate 125 are silicon that does not have an oxide layer interposed therebetween. A (Si) -silicon (Si) junction is formed. Therefore, when measuring the pressure of a low molecular weight gas such as helium (He) or hydrogen (H 2 ), a low molecular weight such as He or H 2 is obtained from the bonding interface between the second silicon substrate 122 and the base substrate 125. Gas will not enter.

特開2012−189460号公報JP2012-189460A

しかしながら、図8に示すように、SOI基板120の第1のシリコン基板121と第2のシリコン基板122との間に酸化層123が形成されているため、酸化層123を透過してHe、H2等の低分子量の気体がキャビティ134内に侵入する。よって、キャビティ134内の基準圧(真空)が変動してしまい、圧力センサ110の測定精度が低下するという課題がある。 However, as shown in FIG. 8, since the oxide layer 123 is formed between the first silicon substrate 121 and the second silicon substrate 122 of the SOI substrate 120, the oxide layers 123 are transmitted through the oxide layer 123. A gas having a low molecular weight such as 2 enters the cavity 134. Therefore, there is a problem that the reference pressure (vacuum) in the cavity 134 fluctuates and the measurement accuracy of the pressure sensor 110 decreases.

図9は、特許文献1に記載されている第2の従来例の圧力センサの断面図である。図9に示すように、第2の従来例の圧力センサ210は、センサ基板221としてSOI基板を用いずに、シリコンウエハを研削加工したシリコン基板を用いている。そして、シリコン基板をエッチングすることでキャビティ234、ダイヤフラム231を形成している。第2の従来例の圧力センサ210は、センサ基板221とベース基板225とがSi−Si接合されており、センサ基板221に酸化層が形成されていないため、He、H2等の低分子量の気体がキャビティ234内に侵入することを防止できる。よって、He、H2等の低分子量の気体の圧力を測定する場合であっても、第2の従来例の圧力センサ210の測定精度は低下しない。 FIG. 9 is a cross-sectional view of a second conventional pressure sensor described in Patent Document 1. In FIG. As shown in FIG. 9, the pressure sensor 210 of the second conventional example uses a silicon substrate obtained by grinding a silicon wafer as the sensor substrate 221 without using an SOI substrate. Then, the cavity 234 and the diaphragm 231 are formed by etching the silicon substrate. In the pressure sensor 210 of the second conventional example, the sensor substrate 221 and the base substrate 225 are bonded to each other by Si—Si, and no oxide layer is formed on the sensor substrate 221, so that the low molecular weight of He, H 2 or the like is low. Gas can be prevented from entering the cavity 234. Therefore, even when measuring the pressure of a low molecular weight gas such as He or H 2 , the measurement accuracy of the pressure sensor 210 of the second conventional example does not decrease.

しかしながら、センサ基板221の厚さを薄くするためには、グラインダー等を用いてシリコン基板を研削加工する必要がある。グラインダーの加工精度は±5μm程度であり、シリコン基板の研削加工の際の研削ばらつきやシリコン基板内の加工ばらつきが大きくなってしまう。このため、ダイヤフラムの厚みが5μm以下の高感度な圧力センサを得るには、センサ基板221の厚みを精度良く制御することが困難であり、シリコン基板を用いてセンサ基板221を薄く形成することに限界があった。   However, in order to reduce the thickness of the sensor substrate 221, it is necessary to grind the silicon substrate using a grinder or the like. The processing accuracy of the grinder is about ± 5 μm, and the grinding variation when grinding the silicon substrate and the processing variation within the silicon substrate become large. For this reason, in order to obtain a highly sensitive pressure sensor with a diaphragm thickness of 5 μm or less, it is difficult to control the thickness of the sensor substrate 221 with high accuracy, and the sensor substrate 221 is formed thin using a silicon substrate. There was a limit.

また、センサ基板221を薄く加工せず厚いものを用いた場合には、ダイヤフラム231を薄くするためにキャビティ234を深くエッチング加工する必要がある。しかし、エッチング量が大きく(深く)なるほど、ばらつきが増大し(約±2μm)、エッチング量を制御することが困難となる。そのため、厚みが200μm〜800μmのシリコン基板にエッチングで5μmのダイヤフラムを形成すると3μm〜7μmの範囲でダイヤフラム231の厚みばらつきが発生し、圧力センサ210の測定精度のばらつきが生じる。言いかえれば、5μmの厚み目標に対して、±2μmの加工ばらつきは±40%の加工ばらつきに相当する。したがって、シリコンウエハを用いてセンサ基板221及びダイヤフラム231の厚さを精度良く加工することが困難であり、良好な測定精度を得ることが困難である。   Further, when the sensor substrate 221 is thick without being thinly processed, it is necessary to deeply etch the cavity 234 in order to make the diaphragm 231 thin. However, as the etching amount becomes larger (deeper), the variation increases (about ± 2 μm), and it becomes difficult to control the etching amount. Therefore, when a 5 μm diaphragm is formed by etching on a silicon substrate having a thickness of 200 μm to 800 μm, the thickness of the diaphragm 231 varies in the range of 3 μm to 7 μm, and the measurement accuracy of the pressure sensor 210 varies. In other words, for a thickness target of 5 μm, a processing variation of ± 2 μm corresponds to a processing variation of ± 40%. Therefore, it is difficult to accurately process the thicknesses of the sensor substrate 221 and the diaphragm 231 using a silicon wafer, and it is difficult to obtain good measurement accuracy.

本発明は、上記課題を解決して、He、H2等の低分子量の気体がキャビティ内に侵入することを防止するとともに、シリコン基板を薄く且つ精度良く形成することにより、良好な測定精度を有する圧力センサ及びその製造方法を提供することを目的とする。 The present invention solves the above-mentioned problems, prevents low molecular weight gases such as He and H 2 from entering the cavity, and forms a silicon substrate thinly and accurately, thereby achieving good measurement accuracy. An object of the present invention is to provide a pressure sensor having the same and a manufacturing method thereof.

本発明の圧力センサの製造方法は、第1のシリコン基板と第2のシリコン基板とが酸化層を挟んで積層されたSOI基板を用意して、前記第2のシリコン基板と前記酸化層を除去して前記第1のシリコン基板を露出させる工程と、露出する前記第1のシリコン基板にキャビティを形成してダイヤフラムを形成する工程と、前記第1のシリコン基板の前記キャビティが形成された面と、シリコンを有し構成されるベース基板とを前記酸化層を介さずに接合して、前記キャビティを密閉する工程とを有することを特徴とする。   According to the pressure sensor manufacturing method of the present invention, an SOI substrate in which a first silicon substrate and a second silicon substrate are stacked with an oxide layer interposed therebetween is prepared, and the second silicon substrate and the oxide layer are removed. And exposing the first silicon substrate; forming a cavity in the exposed first silicon substrate; forming a diaphragm; and a surface of the first silicon substrate on which the cavity is formed. And a step of sealing the cavity by joining a base substrate including silicon without the oxide layer interposed therebetween.

本発明の圧力センサは、キャビティが形成された第1のシリコン基板と、前記第1のシリコン基板の前記キャビティが形成された面に接合されたベース基板とを有し、前記第1のシリコン基板は、前記第1のシリコン基板と第2のシリコン基板とが酸化層を挟んで積層されたSOI基板から、前記第2のシリコン基板と前記酸化層を除去して形成されたものであり、前記ベース基板はシリコンを有し、前記第1のシリコン基板と前記ベース基板とは前記酸化層を介さずに接合されていることを特徴とする。   The pressure sensor of the present invention includes a first silicon substrate in which a cavity is formed, and a base substrate bonded to a surface of the first silicon substrate in which the cavity is formed, and the first silicon substrate Is formed by removing the second silicon substrate and the oxide layer from an SOI substrate in which the first silicon substrate and the second silicon substrate are stacked with an oxide layer interposed therebetween, The base substrate includes silicon, and the first silicon substrate and the base substrate are bonded to each other without the oxide layer interposed therebetween.

これによれば、SOI基板を用いて第2のシリコン基板と酸化層を除去して第1のシリコン基板を形成することにより、第1のシリコン基板を薄く、且つ精度良く形成することができる。よって、第1のシリコン基板にキャビティを形成する際にキャビティの深さを小さくできるため、キャビティ深さのばらつきを小さく抑えることができ、測定精度のばらつきを抑制できる。また、酸化層を除去して第1のシリコン基板とベース基板とを接合することで、キャビティ内部から圧力センサの外部に連続する酸化層が形成されない。よって、HeやH2等の低分子量の気体が、酸化層を透過してキャビティ内に侵入することを防止することができる。したがって、キャビティ内の真空(絶対圧)の変動を防止して良好な測定精度が得られる。 According to this, by removing the second silicon substrate and the oxide layer using the SOI substrate and forming the first silicon substrate, the first silicon substrate can be formed thin and with high accuracy. Therefore, since the cavity depth can be reduced when the cavity is formed in the first silicon substrate, variation in the cavity depth can be suppressed to be small, and variation in measurement accuracy can be suppressed. Further, by removing the oxide layer and bonding the first silicon substrate and the base substrate, a continuous oxide layer is not formed from the inside of the cavity to the outside of the pressure sensor. Therefore, it is possible to prevent a low molecular weight gas such as He or H 2 from penetrating the oxide layer and entering the cavity. Therefore, it is possible to prevent the fluctuation of the vacuum (absolute pressure) in the cavity and to obtain a good measurement accuracy.

よって、本発明の圧力センサ及びその製造方法によれば、He、H2等の低分子量の気体がキャビティ内に侵入することを防止するとともに、シリコン基板を薄く且つ精度良く形成することにより、良好な測定精度を得ることができる。 Therefore, according to the pressure sensor and its manufacturing method of the present invention, it is possible to prevent the low molecular weight gas such as He and H 2 from entering the cavity and to form the silicon substrate thinly and accurately. Measurement accuracy can be obtained.

本発明の圧力センサの製造方法は、前記第1のシリコン基板と前記ベース基板とをシリコン同士で接合することが好ましい。   In the pressure sensor manufacturing method of the present invention, it is preferable that the first silicon substrate and the base substrate are bonded to each other with silicon.

本発明の圧力センサは、前記第1のシリコン基板と前記ベース基板とが、シリコン同士で接合されていることが好ましい。   In the pressure sensor of the present invention, it is preferable that the first silicon substrate and the base substrate are bonded with silicon.

これによれば、第1のシリコン基板とベース基板とが、酸化層を介さずに接合されるため、HeやH2等の低分子量の気体が、第1のシリコン基板とベース基板との接合界面から侵入することを防止することができる。よって、キャビティ内の真空(絶対圧)の変動を防止して、良好な測定感度が得られる。 According to this, since the first silicon substrate and the base substrate are bonded without interposing an oxide layer, a low molecular weight gas such as He or H 2 is bonded to the first silicon substrate and the base substrate. Intrusion from the interface can be prevented. Therefore, fluctuations in the vacuum (absolute pressure) in the cavity can be prevented and good measurement sensitivity can be obtained.

本発明の圧力センサの製造方法は、前記第1のシリコン基板の前記キャビティの内面に金属層を形成する工程を有することが好ましい。   The pressure sensor manufacturing method of the present invention preferably includes a step of forming a metal layer on the inner surface of the cavity of the first silicon substrate.

本発明の圧力センサは、前記第1のシリコン基板の前記キャビティの内面に金属層が設けられていることが好ましい。   In the pressure sensor of the present invention, it is preferable that a metal layer is provided on an inner surface of the cavity of the first silicon substrate.

これによれば、前記第1のシリコン基板のキャビティ内面に金属層が設けられているため、HeやH2等の低分子量の気体が侵入することを確実に防止することができる。 According to this, since the metal layer is provided on the inner surface of the cavity of the first silicon substrate, it is possible to reliably prevent the entry of a low molecular weight gas such as He or H 2 .

本発明の圧力センサの製造方法において、前記キャビティの深さを前記ダイヤフラムの厚さよりも小さく形成すること好ましい。これによれば、キャビティを形成する際の加工ばらつきを小さくすることができ、ダイヤフラムの厚さを精度良く形成することができる。   In the pressure sensor manufacturing method of the present invention, it is preferable that the depth of the cavity is formed smaller than the thickness of the diaphragm. According to this, the processing variation at the time of forming the cavity can be reduced, and the thickness of the diaphragm can be formed with high accuracy.

本発明の圧力センサの製造方法において、前記第2のシリコン基板及び前記酸化層をエッチングにより除去することが好ましい。これによれば、エッチングレートの違いを利用して、SOI基板の第1のシリコン基板を残して第2のシリコン基板と酸化層とを除去することが容易であり、第1のシリコン基板の厚さを精度良く形成することができる。   In the pressure sensor manufacturing method of the present invention, it is preferable that the second silicon substrate and the oxide layer are removed by etching. According to this, it is easy to remove the second silicon substrate and the oxide layer while leaving the first silicon substrate of the SOI substrate using the difference in etching rate, and the thickness of the first silicon substrate. Can be formed with high accuracy.

本発明の圧力センサの製造方法は、前記第1のシリコン基板の前記キャビティを形成する工程において、前記キャビティ内に支柱を形成することが好ましい。   In the pressure sensor manufacturing method according to the present invention, it is preferable that in the step of forming the cavity of the first silicon substrate, a support column is formed in the cavity.

本発明の圧力センサは、前記キャビティ内において、前記第1のシリコン基板と前記ベース基板との間に支柱が形成されていることが好ましい。   In the pressure sensor of the present invention, it is preferable that a column is formed between the first silicon substrate and the base substrate in the cavity.

これによれば、支柱が設けられているため第1のシリコン基板を撓みにくくすることができ、高圧の圧力レンジの測定が可能となる。   According to this, since the support is provided, it is possible to make the first silicon substrate difficult to bend and to measure a high pressure range.

本発明の圧力センサ及びその製造方法によれば、He、H2等の低分子量の気体がキャビティ内に侵入することを防止するとともに、シリコン基板を薄く且つ精度良く形成することにより、良好な測定精度を得ることができる。 According to the pressure sensor and the manufacturing method thereof of the present invention, it is possible to prevent a low molecular weight gas such as He and H 2 from entering the cavity and to form a silicon substrate thinly and with high accuracy. Accuracy can be obtained.

本発明の第1の実施形態における圧力センサの断面図である。It is sectional drawing of the pressure sensor in the 1st Embodiment of this invention. 本実施形態における圧力センサの平面図である。It is a top view of the pressure sensor in this embodiment. 本実施形態の圧力センサの製造方法を説明するための工程図である。It is process drawing for demonstrating the manufacturing method of the pressure sensor of this embodiment. 第1の実施形態の変形例を示す圧力センサの断面図である。It is sectional drawing of the pressure sensor which shows the modification of 1st Embodiment. 第2の実施形態における圧力センサの平面図である。It is a top view of the pressure sensor in a 2nd embodiment. 図5のVI−VI線で切断して矢印方向から見たときの圧力センサの断面図である。It is sectional drawing of a pressure sensor when it cut | disconnects by the VI-VI line of FIG. 実施例の圧力センサ及び比較例の圧力センサについて、(a)圧力センサ出力の変化を示すグラフ、及び(b)キャビティ内の圧力の変化を示すグラフである。It is the graph which shows the change of the pressure in an inside of a pressure sensor of an Example and the pressure sensor of a comparative example, (a) The pressure sensor output change, and (b) The pressure in a cavity. 第1の従来例の圧力センサの断面図である。It is sectional drawing of the pressure sensor of a 1st prior art example. 第2の従来例の圧力センサの断面図である。It is sectional drawing of the pressure sensor of a 2nd prior art example.

以下、図面を参照して、本発明の具体的な実施形態の圧力センサについて説明をする。なお、各図面の寸法は適宜変更して示している。   Hereinafter, a pressure sensor according to a specific embodiment of the present invention will be described with reference to the drawings. In addition, the dimension of each drawing is changed and shown suitably.

<第1の実施形態>
図1は、第1の実施形態における圧力センサの断面図である。図2は、本実施形態の圧力センサの平面図である。図1に示すように、本実施形態の圧力センサ10は、第1のシリコン基板21とベース基板25とが接合されて構成される。図1に示すように、第1のシリコン基板21の下面にはキャビティ34が形成されており、キャビティ34が形成された箇所において第1のシリコン基板21が薄く形成される。薄く形成された第1のシリコン基板21が、外部の圧力によって変動するダイヤフラム31としての機能を有する。また、キャビティ34の周囲は、外部圧力により変動しない固定部32である。
<First Embodiment>
FIG. 1 is a cross-sectional view of a pressure sensor according to the first embodiment. FIG. 2 is a plan view of the pressure sensor of the present embodiment. As shown in FIG. 1, the pressure sensor 10 of the present embodiment is configured by bonding a first silicon substrate 21 and a base substrate 25. As shown in FIG. 1, the cavity 34 is formed in the lower surface of the 1st silicon substrate 21, The 1st silicon substrate 21 is formed thinly in the location in which the cavity 34 was formed. The thin first silicon substrate 21 has a function as a diaphragm 31 that varies depending on external pressure. The periphery of the cavity 34 is a fixed portion 32 that does not vary due to external pressure.

図1に示すように、第1のシリコン基板21のキャビティ34が形成された面において、第1のシリコン基板21の固定部32とベース基板25とが接合される。ベース基板25は、シリコン(Si)からなり、第1のシリコン基板21とベース基板25とはシリコン(Si)−シリコン(Si)接合され、キャビティ34は真空状態に密閉される。本実施形態の圧力センサ10は、真空を基準圧(絶対圧)として外部の圧力を測定する絶対圧測定用圧力センサである。   As shown in FIG. 1, the fixed portion 32 of the first silicon substrate 21 and the base substrate 25 are bonded to each other on the surface of the first silicon substrate 21 where the cavity 34 is formed. The base substrate 25 is made of silicon (Si), and the first silicon substrate 21 and the base substrate 25 are bonded to each other by silicon (Si) -silicon (Si), and the cavity 34 is sealed in a vacuum state. The pressure sensor 10 of the present embodiment is an absolute pressure measurement pressure sensor that measures an external pressure using a vacuum as a reference pressure (absolute pressure).

図1に示すように、第1のシリコン基板21の上面には複数のピエゾ抵抗素子41が形成されており、第1のシリコン基板21の上面及び複数のピエゾ抵抗素子41を覆って保護層28が形成されている。図2に示すように、ダイヤフラム31は平面視で略矩形状に形成されており、ダイヤフラム31の外周31aは、X1−X2方向に対向する2つの辺と、Y1−Y2方向に対向する2つの辺とを有する。図2に示すように、複数のピエゾ抵抗素子41(41a〜41d)は、ダイヤフラム31の外周31aと重なる位置において、各辺の略中央に1つずつ形成されている。そして、4つのピエゾ抵抗素子41(41a〜41d)は配線層42によって接続されブリッジ回路を構成する。   As shown in FIG. 1, a plurality of piezoresistive elements 41 are formed on the top surface of the first silicon substrate 21, and the protective layer 28 covers the top surface of the first silicon substrate 21 and the plurality of piezoresistive elements 41. Is formed. As shown in FIG. 2, the diaphragm 31 is formed in a substantially rectangular shape in plan view, and an outer periphery 31a of the diaphragm 31 has two sides facing in the X1-X2 direction and two sides facing in the Y1-Y2 direction. And have sides. As shown in FIG. 2, the plurality of piezoresistive elements 41 (41 a to 41 d) are formed one by one at the approximate center of each side at a position overlapping the outer periphery 31 a of the diaphragm 31. The four piezoresistive elements 41 (41a to 41d) are connected by the wiring layer 42 to form a bridge circuit.

図2に示すように、ピエゾ抵抗素子41はそれぞれ、Y1−Y2方向に細長く延びる複数のピエゾ抵抗層43と、ピエゾ抵抗層43同士を接続する接続配線層44とを有している。Y1−Y2方向に延びるピエゾ抵抗層43が接続配線層44を介してX1−X2方向に接続され、ピエゾ抵抗素子41はそれぞれミアンダ状に形成されている。4つのピエゾ抵抗素子41(41a〜41d)は、互いに90°位相を異ならせて配置されている。すなわち、ピエゾ抵抗素子41a、41dは、ピエゾ抵抗層43の延在方向が外周31aに対して平行となる方向に配置され、ピエゾ抵抗素子41b、41cは、ピエゾ抵抗層43の延在方向が外周31aに対して直交する方向に配置される。   As shown in FIG. 2, each of the piezoresistive elements 41 includes a plurality of piezoresistive layers 43 that are elongated in the Y1-Y2 direction, and a connection wiring layer 44 that connects the piezoresistive layers 43 to each other. Piezoresistive layers 43 extending in the Y1-Y2 direction are connected in the X1-X2 direction via the connection wiring layer 44, and the piezoresistive elements 41 are each formed in a meander shape. The four piezoresistive elements 41 (41a to 41d) are arranged with a 90 ° phase difference from each other. That is, the piezoresistive elements 41a and 41d are arranged in a direction in which the extending direction of the piezoresistive layer 43 is parallel to the outer periphery 31a. The piezoresistive elements 41b and 41c It arrange | positions in the direction orthogonal to 31a.

ダイヤフラム31が外部からの圧力に応じて歪むと、その歪みに応じてピエゾ抵抗素子41の抵抗値が変化する。各ピエゾ抵抗素子41は、位相を異ならせて配置されているため、ピエゾ抵抗素子41a、41dとピエゾ抵抗素子41b、41cとの抵抗値の変化が異なり、ブリッジ回路の中点電位が変化する。この中点電位が差動増幅器等の外部回路(図示しない)に出力され、これに基づいて圧力を検出することができる。   When the diaphragm 31 is distorted according to the pressure from the outside, the resistance value of the piezoresistive element 41 changes according to the distortion. Since the piezoresistive elements 41 are arranged with different phases, the resistance values of the piezoresistive elements 41a and 41d and the piezoresistive elements 41b and 41c differ, and the midpoint potential of the bridge circuit changes. This midpoint potential is output to an external circuit (not shown) such as a differential amplifier, and the pressure can be detected based on this.

本実施形態において、第1のシリコン基板21は、第1のシリコン基板21と第2のシリコン基板とが酸化層を挟んで積層されたSOI(シリコン・オン・インシュレータ)基板(図示しない)から、第2のシリコン基板と酸化層を除去して形成されたものである。SOI基板を用いることにより、第1のシリコン基板21を薄く、且つ精度良く形成することができる。本実施形態において、第1のシリコン基板21は、2μm〜10μm程度、例えば約5μmの厚さに形成することができる。また、第1のシリコン基板21を薄く形成できるため、所定のダイヤフラム31の厚さを得るためのキャビティ34の深さを小さくすることが可能である。よって、キャビティ34を加工する際のばらつきを小さく抑えることができ、ダイヤフラム31の厚みが精度良く形成されるため、良好な測定精度を得ることができる。   In the present embodiment, the first silicon substrate 21 is an SOI (silicon on insulator) substrate (not shown) in which a first silicon substrate 21 and a second silicon substrate are stacked with an oxide layer interposed therebetween. It is formed by removing the second silicon substrate and the oxide layer. By using the SOI substrate, the first silicon substrate 21 can be formed thin and with high accuracy. In the present embodiment, the first silicon substrate 21 can be formed to a thickness of about 2 μm to 10 μm, for example, about 5 μm. Further, since the first silicon substrate 21 can be formed thin, the depth of the cavity 34 for obtaining a predetermined thickness of the diaphragm 31 can be reduced. Therefore, the dispersion | variation at the time of processing the cavity 34 can be suppressed small, and since the thickness of the diaphragm 31 is formed with sufficient precision, favorable measurement accuracy can be obtained.

また、酸化層を除去して第1のシリコン基板21とベース基板25とを接合することで、図1に示すように、キャビティ34内部から圧力センサ10の外部に連続する酸化層が形成されない。よって、ヘリウム(He)や水素(H2)等の低分子量の気体が、酸化層を透過してキャビティ34内に侵入することを防止することができる。したがって、キャビティ34内の真空(絶対圧)の変動を防止して良好な測定精度が得られる。 Further, by removing the oxide layer and bonding the first silicon substrate 21 and the base substrate 25, as shown in FIG. 1, an oxide layer continuous from the inside of the cavity 34 to the outside of the pressure sensor 10 is not formed. Therefore, it is possible to prevent a low molecular weight gas such as helium (He) or hydrogen (H 2 ) from entering the cavity 34 through the oxide layer. Therefore, it is possible to prevent the fluctuation of the vacuum (absolute pressure) in the cavity 34 and obtain a good measurement accuracy.

<圧力センサの製造方法>
図3は、第1の実施形態の圧力センサの製造方法を説明するための工程図である。図3(a)の工程では、SOI基板20を用意する。図3(a)に示すように、SOI(シリコン・オン・インシュレータ)基板20は、第1のシリコン基板21と第2のシリコン基板22とが、酸化層23を介して積層されている。第1のシリコン基板21の厚さは、2μm〜10μm程度、より好ましくは4μm〜5μm程度である。酸化層23は酸化シリコン(SiO2)からなり、その厚さは0.3μm〜2μm程度である。第2のシリコン基板22は支持基板であり、200μm〜800μm程度に厚く形成されている。
<Method for manufacturing pressure sensor>
FIG. 3 is a process diagram for explaining the pressure sensor manufacturing method according to the first embodiment. In the process of FIG. 3A, an SOI substrate 20 is prepared. As shown in FIG. 3A, the SOI (silicon on insulator) substrate 20 is formed by laminating a first silicon substrate 21 and a second silicon substrate 22 with an oxide layer 23 interposed therebetween. The thickness of the first silicon substrate 21 is about 2 μm to 10 μm, more preferably about 4 μm to 5 μm. The oxide layer 23 is made of silicon oxide (SiO 2 ) and has a thickness of about 0.3 μm to 2 μm. The second silicon substrate 22 is a support substrate, and is formed to a thickness of about 200 μm to 800 μm.

図3(a)に示すように、第1のシリコン基板21の上面に、ピエゾ抵抗素子41や配線層(図3には省略して示す)等を形成し、表面を保護層28で覆う。   As shown in FIG. 3A, a piezoresistive element 41, a wiring layer (not shown in FIG. 3) and the like are formed on the upper surface of the first silicon substrate 21, and the surface is covered with a protective layer.

図3(b)の工程では、グラインダー等により第2のシリコン基板22の下面側から研削加工を行い、酸化層23の近傍まで第2のシリコン基板22を研削する。この場合、SOI基板20の保護層28やピエゾ抵抗素子41等を形成した面をステージに固定し、ピエゾ抵抗素子41を形成した面とは反対側の面を研削加工する。   3B, the second silicon substrate 22 is ground to the vicinity of the oxide layer 23 by grinding from the lower surface side of the second silicon substrate 22 with a grinder or the like. In this case, the surface of the SOI substrate 20 on which the protective layer 28 and the piezoresistive element 41 are formed is fixed to the stage, and the surface opposite to the surface on which the piezoresistive element 41 is formed is ground.

図3(c)の工程では、第2のシリコン基板22及び酸化層23をエッチングにより除去する。まず、図3(b)の工程で残った第2のシリコン基板22を、RIE(Reactive Ion Etching)などによりエッチングする。図3(c)に示すように、本実施形態では、第2のシリコン基板22の全面を除去する。RIE用のガスとしては、例えばC48、SF6などを用いることができる。第2のシリコン基板22のエッチングが進み酸化層23まで到達すると酸化層23がエッチングストッパーとなってエッチングの進行が抑えられる。 In the step of FIG. 3C, the second silicon substrate 22 and the oxide layer 23 are removed by etching. First, the second silicon substrate 22 remaining in the step of FIG. 3B is etched by RIE (Reactive Ion Etching) or the like. As shown in FIG. 3C, in the present embodiment, the entire surface of the second silicon substrate 22 is removed. As the RIE gas, for example, C 4 F 8 , SF 6 or the like can be used. When the etching of the second silicon substrate 22 proceeds and reaches the oxide layer 23, the oxide layer 23 serves as an etching stopper to suppress the progress of the etching.

その後、エッチングガスの圧力、組成等を変更し、酸化層23をRIEにより除去する。図3(c)に示すように、酸化層23の全面が除去され、第1のシリコン基板21までエッチングが進行すると、SiとSiO2のエッチングレートの差により、第1のシリコン基板21がエッチングストッパーとなってエッチングの進行が抑制される。これにより、図3(a)に示す元の第1のシリコン基板21の厚さを維持して、薄く且つ精度良く第1のシリコン基板21の厚さを制御できる。 Thereafter, the pressure and composition of the etching gas are changed, and the oxide layer 23 is removed by RIE. As shown in FIG. 3C, when the entire surface of the oxide layer 23 is removed and the etching proceeds to the first silicon substrate 21, the first silicon substrate 21 is etched due to the difference in etching rate between Si and SiO 2. It becomes a stopper and the progress of etching is suppressed. Thereby, the thickness of the first silicon substrate 21 shown in FIG. 3A can be maintained, and the thickness of the first silicon substrate 21 can be controlled thinly and accurately.

次に、図3(d)の工程で、第1のシリコン基板21の下面側の一部をエッチングしてキャビティ34を形成する。キャビティ34は、図3(c)の工程と同様にRIEにより形成される。図3(d)に示すように、キャビティ34が形成された箇所で第1のシリコン基板21が薄く形成され、外部の圧力により変動可能なダイヤフラム31が形成される。また、キャビティ34の周囲は、外部の圧力により変動しない固定部32である。   Next, in the step of FIG. 3D, a part of the lower surface side of the first silicon substrate 21 is etched to form a cavity 34. The cavity 34 is formed by RIE as in the process of FIG. As shown in FIG. 3D, the first silicon substrate 21 is thinly formed at the place where the cavity 34 is formed, and a diaphragm 31 that can be changed by an external pressure is formed. The periphery of the cavity 34 is a fixed portion 32 that does not fluctuate due to external pressure.

本実施形態において、キャビティ34の深さはダイヤフラム31の厚さよりも小さく形成されている。例えば、第1のシリコン基板21全体の厚みが約5μmの場合、キャビティ34の深さを1〜2μm、ダイヤフラム31の厚さは3〜4μm程度に形成することが好ましい。   In the present embodiment, the depth of the cavity 34 is smaller than the thickness of the diaphragm 31. For example, when the thickness of the entire first silicon substrate 21 is about 5 μm, it is preferable that the depth of the cavity 34 is 1 to 2 μm and the thickness of the diaphragm 31 is about 3 to 4 μm.

図3(b)〜図3(c)の工程で第1のシリコン基板21の厚さを薄く且つ精度良く形成できるため、キャビティ34の深さを小さく形成した場合であっても、ダイヤフラム31を十分に薄く形成することができる。また、図9に示す第2の従来例の圧力センサ210に比べ、キャビティ34を形成する際のエッチング量を小さくすることができるため、エッチング量のばらつきを小さく抑えてキャビティ34の深さを精度良く形成することができる。すなわち、ダイヤフラム31の厚さが精度良く形成できるため、良好な測定精度が得られる。   Since the thickness of the first silicon substrate 21 can be thinly and accurately formed in the steps of FIGS. 3B to 3C, the diaphragm 31 can be formed even when the depth of the cavity 34 is small. It can be formed sufficiently thin. Further, since the etching amount at the time of forming the cavity 34 can be reduced as compared with the pressure sensor 210 of the second conventional example shown in FIG. 9, the variation in the etching amount is suppressed, and the depth of the cavity 34 is accurately controlled. It can be formed well. That is, since the thickness of the diaphragm 31 can be formed with high accuracy, good measurement accuracy can be obtained.

図3(e)の工程では、第1のシリコン基板21のキャビティ34が形成された面と、シリコンを有し構成されるベース基板25とを接合して、キャビティ34を密閉する。第1のシリコン基板21は図3(c)に示す工程で酸化層23が除去されており、第1のシリコン基板21とベース基板25とは、酸化層23を介さずにシリコン同士が接触して常温接合される。この接合工程は真空中で行われ、キャビティ34の内部は真空状態に密閉される。以上の工程により、真空を基準圧(絶対圧)として外部の圧力を測定する圧力センサ10を製造することができる。   3E, the surface of the first silicon substrate 21 on which the cavity 34 is formed and the base substrate 25 including silicon are bonded to seal the cavity 34. The oxide layer 23 is removed from the first silicon substrate 21 in the step shown in FIG. 3C, and the first silicon substrate 21 and the base substrate 25 are in contact with each other without the oxide layer 23 interposed therebetween. At room temperature. This joining process is performed in a vacuum, and the inside of the cavity 34 is sealed in a vacuum state. Through the above steps, the pressure sensor 10 that measures the external pressure using the vacuum as the reference pressure (absolute pressure) can be manufactured.

図3(e)の工程により、第1のシリコン基板21とベース基板25とが酸化層23を介さずシリコン同士で接合されるため、キャビティ34内部から圧力センサ10の外部に連続する酸化層23が形成されない。よって、HeやH2等の低分子量の気体のリークパスが形成されないため、HeやH2等の低分子量の気体が、酸化層23を透過してキャビティ34内に侵入することを防止することができる。したがって、キャビティ34内の真空(絶対圧)の変動を防止して良好な測定精度が得られる。 3E, since the first silicon substrate 21 and the base substrate 25 are bonded to each other without the oxide layer 23, the oxide layer 23 continuous from the inside of the cavity 34 to the outside of the pressure sensor 10 is obtained. Is not formed. Therefore, since a leak path of a low molecular weight gas such as He or H 2 is not formed, it is possible to prevent a low molecular weight gas such as He or H 2 from penetrating the oxide layer 23 and entering the cavity 34. it can. Therefore, it is possible to prevent the fluctuation of the vacuum (absolute pressure) in the cavity 34 and obtain a good measurement accuracy.

以上の工程により、He、H2等の低分子量の気体がキャビティ34内に透過することを防止するとともに、第1のシリコン基板21を薄く且つ精度良く形成することにより、良好な測定精度を有する圧力センサ10を得ることができる。 Through the above steps, the low molecular weight gas such as He and H 2 is prevented from permeating into the cavity 34, and the first silicon substrate 21 is formed thin and with high accuracy, thereby having good measurement accuracy. The pressure sensor 10 can be obtained.

なお、第1のシリコン基板21とベース基板25とを接合した後に、図3(e)に示すように、保護層28の一部をエッチングにより薄く形成することができる。図3(e)に示すように、ダイヤフラム31と重なる領域の保護層28を周囲よりも薄く形成することにより、保護層28を含めたダイヤフラム31の合計厚さを薄く、且つ精度良く形成でき、良好な測定精度が得られる。   Note that, after bonding the first silicon substrate 21 and the base substrate 25, as shown in FIG. 3E, a part of the protective layer 28 can be formed thin by etching. As shown in FIG. 3 (e), by forming the protective layer 28 in a region overlapping with the diaphragm 31 thinner than the surrounding area, the total thickness of the diaphragm 31 including the protective layer 28 can be formed thinly and with high precision. Good measurement accuracy can be obtained.

なお、図2で示したダイヤフラム31の平面形状や、ダイヤフラム31、各基材等の厚みは適宜変更することができる。また、図3(e)に示すベース基板25はシリコン以外の材質であっても良いが、ガラス等、酸化物を含む材料は、ベース基板25を透過してHe、H2等の低分子量の気体がキャビティ34内に侵入するため好ましくない。 In addition, the planar shape of the diaphragm 31 shown in FIG. 2, the thickness of the diaphragm 31, each base material, etc. can be changed suitably. Further, the base substrate 25 shown in FIG. 3E may be made of a material other than silicon, but a material containing an oxide, such as glass, passes through the base substrate 25 and has a low molecular weight such as He or H 2 . Since the gas enters the cavity 34, it is not preferable.

図4は、第1の実施形態の変形例を示す圧力センサの断面図である。図4に示す圧力センサ11は、第1のシリコン基板21のキャビティ34の内面に金属層27が形成されている点で異なる。金属層27は、アルミニウム(Al)、銅(Cu)、金(Au)等の材料を用いることができ、図3(d)の工程の後に、第1のシリコン基板21の下面側に薄膜形成される。   FIG. 4 is a cross-sectional view of a pressure sensor showing a modification of the first embodiment. The pressure sensor 11 shown in FIG. 4 is different in that a metal layer 27 is formed on the inner surface of the cavity 34 of the first silicon substrate 21. The metal layer 27 can be made of a material such as aluminum (Al), copper (Cu), or gold (Au), and a thin film is formed on the lower surface side of the first silicon substrate 21 after the step of FIG. Is done.

本変形例においても、第1のシリコン基板21とベース基板25とは、酸化層23を介さずにシリコン同士が接触して常温接合される。また、図4に示すように、金属層27をキャビティ34の内面に形成することにより、キャビティ34内部を確実に密閉することができ、He、H2等の低分子量の気体が侵入することを防止できる。 Also in this modification, the first silicon substrate 21 and the base substrate 25 are bonded to each other at room temperature by contacting silicon with each other without the oxide layer 23 interposed therebetween. In addition, as shown in FIG. 4, by forming the metal layer 27 on the inner surface of the cavity 34, the inside of the cavity 34 can be reliably sealed, and a low molecular weight gas such as He or H 2 can enter. Can be prevented.

<第2の実施形態>
図5は、第2の実施形態における圧力センサの平面図である。図6は、図5のVI−VI線で切断して矢印方向から見たときの圧力センサの断面図である。
<Second Embodiment>
FIG. 5 is a plan view of a pressure sensor according to the second embodiment. FIG. 6 is a cross-sectional view of the pressure sensor as viewed from the direction of the arrow cut along line VI-VI in FIG.

図6に示すように、第2の実施形態の圧力センサ12は、キャビティ34内において、第1のシリコン基板21とベース基板25との間に支柱36が形成されている。図5に示すように、支柱36は、平面視で円形に形成された円柱であり、キャビティ34のほぼ中央に位置している。   As shown in FIG. 6, in the pressure sensor 12 of the second embodiment, a column 36 is formed between the first silicon substrate 21 and the base substrate 25 in the cavity 34. As shown in FIG. 5, the support column 36 is a circular cylinder formed in a circular shape in plan view, and is positioned substantially at the center of the cavity 34.

このように、支柱36を設けることにより、第1のシリコン基板21を撓みにくくすることができ、高圧の圧力レンジの測定が可能となる。また、図5に示す支柱36の直径D1を変えることで第1のシリコン基板21の撓みやすさを調整することができる。例えば、ダイヤフラム31の辺の長さL1に対する支柱36の直径D1の比率を0.3以上とすることで、確実に高圧の圧力レンジが測定可能となる。   Thus, by providing the support column 36, it is possible to make the first silicon substrate 21 difficult to bend and to measure a high pressure range. Further, the ease of bending of the first silicon substrate 21 can be adjusted by changing the diameter D1 of the column 36 shown in FIG. For example, when the ratio of the diameter D1 of the column 36 to the length L1 of the side of the diaphragm 31 is 0.3 or more, a high pressure range can be reliably measured.

また、支柱36は、図3(d)に示すキャビティ34をエッチングにより形成する工程と同時に形成することができる。すなわち、図3(d)の工程において、第1のシリコン基板21の支柱36を形成する箇所にレジストを設けてエッチングすることにより、第1のシリコン基板21がエッチングされた部分でキャビティ34が形成され、レジストを設けた部分はエッチングされず第1のシリコン基板21が残った部分で支柱36が形成される。   Moreover, the support | pillar 36 can be formed simultaneously with the process of forming the cavity 34 shown in FIG.3 (d) by an etching. That is, in the step of FIG. 3D, a cavity 34 is formed at the portion where the first silicon substrate 21 is etched by providing a resist at the portion where the support 36 of the first silicon substrate 21 is to be formed and etching. Then, the pillar 36 is formed in the portion where the first silicon substrate 21 remains without etching the portion where the resist is provided.

本実施形態の圧力センサ12によれば、支柱36を設けることにより、ダイヤフラム31の厚みや外形形状を変えることなく、圧力レンジを適切に調整可能である。つまり、図3(d)に示すエッチング工程に用いるマスクを変更することで、支柱36を形成して高圧の圧力レンジを測定可能とすることができるため、図2に示すピエゾ抵抗素子41や各配線層42の設計を変更する必要はない。また、図3(a)〜図3(e)に示す工程に、新たな工程を追加する必要もない。したがって、本実施形態によれば、製造コストの増大を抑制して、高圧の圧力レンジ測定用の圧力センサ12を製造することができる。   According to the pressure sensor 12 of the present embodiment, the pressure range can be appropriately adjusted without changing the thickness or the outer shape of the diaphragm 31 by providing the support column 36. In other words, by changing the mask used in the etching process shown in FIG. 3D, it is possible to form the support column 36 and to measure the high pressure range, so that the piezoresistive element 41 shown in FIG. There is no need to change the design of the wiring layer 42. Moreover, it is not necessary to add a new process to the processes shown in FIGS. Therefore, according to the present embodiment, it is possible to manufacture the pressure sensor 12 for measuring a high pressure range while suppressing an increase in manufacturing cost.

<実施例>
図7(a)は、実施例及び比較例の圧力センサについて、圧力センサ出力の変化を示すグラフである。図7(b)は、実施例及び比較例の圧力センサについて、キャビティ内の圧力の変化を示すグラフである。実施例の圧力センサは、図1〜図3に示す第1の実施形態の圧力センサ10と同様の構成であり、SOI基板20の酸化層23を除去して、キャビティ34の内部と外部とを繋ぐリークパスとなる酸化層が形成されていないものである。また、比較例の圧力センサは、図8に示す第1の従来例の圧力センサ110と同様の構成であり、第1のシリコン基板121と第2のシリコン基板122との間に酸化層123が形成されている。
<Example>
FIG. 7A is a graph showing changes in pressure sensor output for the pressure sensors of the example and the comparative example. FIG.7 (b) is a graph which shows the change of the pressure in a cavity about the pressure sensor of an Example and a comparative example. The pressure sensor of the example has the same configuration as the pressure sensor 10 of the first embodiment shown in FIG. 1 to FIG. An oxide layer serving as a connecting leak path is not formed. Further, the pressure sensor of the comparative example has the same configuration as the pressure sensor 110 of the first conventional example shown in FIG. 8, and an oxide layer 123 is provided between the first silicon substrate 121 and the second silicon substrate 122. Is formed.

図7(a)及び図7(b)に示すグラフは、約1気圧のHe雰囲気中に実施例及び比較例の圧力センサを保存し、0h(初期値)、65h、130h経過したときの、圧力センサ出力(a)及びキャビティ内の圧力(b)の変化を測定した結果を示している。図7(a)の圧力センサ出力は、圧力チャンバー内で約1気圧(100kPa)の圧力が印加されたときの出力を示している。   The graphs shown in FIGS. 7A and 7B are obtained when the pressure sensors of Examples and Comparative Examples are stored in a He atmosphere of about 1 atm, and 0 h (initial value), 65 h, and 130 h have elapsed. The result of having measured change of pressure sensor output (a) and pressure (b) in a cavity is shown. The pressure sensor output in FIG. 7A shows the output when a pressure of about 1 atmosphere (100 kPa) is applied in the pressure chamber.

比較例の圧力センサは、図7(b)に示すように、He雰囲気中に保存される時間が長くなるに従い、Heが酸化層123を透過してキャビティ内に侵入し、キャビティ内の圧力が上昇している。このため、基準圧が上昇し、図7(a)に示すように、比較例の圧力センサの出力が低下する傾向を示す。よって、比較例の圧力センサは、酸化層123がHeのリークパスとなって基準圧が変動してしまうため、良好な測定精度が得られない。   In the pressure sensor of the comparative example, as shown in FIG. 7B, as the time stored in the He atmosphere becomes longer, He permeates the oxide layer 123 and enters the cavity, and the pressure in the cavity is increased. It is rising. For this reason, the reference pressure increases, and as shown in FIG. 7A, the output of the pressure sensor of the comparative example tends to decrease. Therefore, the pressure sensor of the comparative example cannot obtain good measurement accuracy because the reference pressure fluctuates because the oxide layer 123 becomes a He leak path.

これに対し、実施例の圧力センサは、図7(a)及び図7(b)に示すように、He雰囲気中に130h保存した後においても、圧力センサ10の出力、及びキャビティ34内の圧力の変動は発生せず、良好なセンサ出力を得ることができる。これにより、実施例の圧力センサ10は、HeやH2等の低分子量の気体が、酸化層を透過してキャビティ34内に侵入することを防止することができ、キャビティ34内の真空(絶対圧)の変動を防止して良好な測定精度が得られることが示された。 On the other hand, as shown in FIGS. 7 (a) and 7 (b), the pressure sensor of the embodiment has an output of the pressure sensor 10 and a pressure in the cavity 34 even after being stored in a He atmosphere for 130 hours. Fluctuations do not occur, and a good sensor output can be obtained. Thereby, the pressure sensor 10 of the embodiment can prevent a low molecular weight gas such as He or H 2 from penetrating the oxide layer and entering the cavity 34, and the vacuum (absolute It was shown that good measurement accuracy can be obtained by preventing fluctuations in pressure).

10、11、12 圧力センサ
20 SOI基板
21 第1のシリコン基板
22 第2のシリコン基板
23 酸化層
25 ベース基板
28 保護層
31 ダイヤフラム
31a ダイヤフラムの外周
32 固定部
34 キャビティ
36 支柱
41 ピエゾ抵抗素子
42 配線層

DESCRIPTION OF SYMBOLS 10, 11, 12 Pressure sensor 20 SOI substrate 21 1st silicon substrate 22 2nd silicon substrate 23 Oxide layer 25 Base substrate 28 Protective layer 31 Diaphragm 31a Diaphragm outer periphery 32 Fixed part 34 Cavity 36 Prop 41 Piezoresistive element 42 Wiring layer

Claims (10)

第1のシリコン基板と第2のシリコン基板とが酸化層を挟んで積層されたSOI基板を用意して、前記第2のシリコン基板と前記酸化層を除去して前記第1のシリコン基板を露出させる工程と、
露出する前記第1のシリコン基板にキャビティを形成してダイヤフラムを形成する工程と、
前記第1のシリコン基板の前記キャビティが形成された面と、シリコンを有し構成されるベース基板とを前記酸化層を介さずに接合して、前記キャビティを密閉する工程とを有することを特徴とする圧力センサの製造方法。
An SOI substrate in which a first silicon substrate and a second silicon substrate are stacked with an oxide layer interposed therebetween is prepared, and the second silicon substrate and the oxide layer are removed to expose the first silicon substrate. A process of
Forming a cavity by forming a cavity in the exposed first silicon substrate;
Bonding the surface of the first silicon substrate on which the cavity is formed and a base substrate including silicon without interposing the oxide layer, and sealing the cavity. A manufacturing method of a pressure sensor.
前記第1のシリコン基板と前記ベース基板とをシリコン同士で接合することを特徴とする請求項1に記載の圧力センサの製造方法。   The pressure sensor manufacturing method according to claim 1, wherein the first silicon substrate and the base substrate are bonded to each other by silicon. 前記第1のシリコン基板の前記キャビティの内面に金属層を形成する工程を有することを特徴とする請求項1に記載の圧力センサの製造方法。   The method of manufacturing a pressure sensor according to claim 1, further comprising a step of forming a metal layer on an inner surface of the cavity of the first silicon substrate. 前記キャビティの深さを前記ダイヤフラムの厚さよりも小さく形成することを特徴とする請求項1から請求項3のいずれか1項に記載の圧力センサの製造方法。   The pressure sensor manufacturing method according to any one of claims 1 to 3, wherein a depth of the cavity is formed smaller than a thickness of the diaphragm. 前記第2のシリコン基板及び前記酸化層をエッチングにより除去することを特徴とする請求項1から請求項4のいずれか1項に記載の圧力センサの製造方法。   5. The method for manufacturing a pressure sensor according to claim 1, wherein the second silicon substrate and the oxide layer are removed by etching. 6. 前記第1のシリコン基板の前記キャビティを形成する工程において、前記キャビティ内に支柱を形成することを特徴とする請求項1から請求項5のいずれか1項に記載の圧力センサの製造方法。   6. The method of manufacturing a pressure sensor according to claim 1, wherein in the step of forming the cavity of the first silicon substrate, a support is formed in the cavity. キャビティが形成された第1のシリコン基板と、前記第1のシリコン基板の前記キャビティが形成された面に接合されたベース基板とを有し、
前記第1のシリコン基板は、前記第1のシリコン基板と第2のシリコン基板とが酸化層を挟んで積層されたSOI基板から、前記第2のシリコン基板と前記酸化層を除去して形成されたものであり、
前記ベース基板はシリコンを有し、前記第1のシリコン基板と前記ベース基板とは前記酸化層を介さずに接合されていることを特徴とする圧力センサ。
A first silicon substrate having a cavity formed thereon, and a base substrate bonded to a surface of the first silicon substrate on which the cavity is formed;
The first silicon substrate is formed by removing the second silicon substrate and the oxide layer from an SOI substrate in which the first silicon substrate and the second silicon substrate are stacked with an oxide layer interposed therebetween. And
The pressure sensor according to claim 1, wherein the base substrate includes silicon, and the first silicon substrate and the base substrate are joined without the oxide layer interposed therebetween.
前記第1のシリコン基板と前記ベース基板とが、シリコン同士で接合されていることを特徴とする請求項7に記載の圧力センサ。   The pressure sensor according to claim 7, wherein the first silicon substrate and the base substrate are bonded to each other by silicon. 前記第1のシリコン基板の前記キャビティの内面に金属層が設けられていることを特徴とする請求項7に記載の圧力センサ。   The pressure sensor according to claim 7, wherein a metal layer is provided on an inner surface of the cavity of the first silicon substrate. 前記キャビティ内において、前記第1のシリコン基板と前記ベース基板との間に支柱が形成されていることを特徴とする請求項7から請求項9のいずれか1項に記載の圧力センサ。
10. The pressure sensor according to claim 7, wherein a pillar is formed between the first silicon substrate and the base substrate in the cavity. 11.
JP2014138402A 2014-07-04 2014-07-04 Pressure sensor and manufacturing method thereof Active JP6218330B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014138402A JP6218330B2 (en) 2014-07-04 2014-07-04 Pressure sensor and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014138402A JP6218330B2 (en) 2014-07-04 2014-07-04 Pressure sensor and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2016017747A JP2016017747A (en) 2016-02-01
JP6218330B2 true JP6218330B2 (en) 2017-10-25

Family

ID=55233075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014138402A Active JP6218330B2 (en) 2014-07-04 2014-07-04 Pressure sensor and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP6218330B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6425794B1 (en) * 2017-12-13 2018-11-21 三菱電機株式会社 Semiconductor pressure sensor
JP7320402B2 (en) * 2019-08-08 2023-08-03 ローム株式会社 MEMS sensor

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06105787B2 (en) * 1983-02-25 1994-12-21 株式会社日立製作所 High pressure resistant pressure sensor
JP3114570B2 (en) * 1995-05-26 2000-12-04 オムロン株式会社 Capacitive pressure sensor
JP3994531B2 (en) * 1998-07-21 2007-10-24 株式会社デンソー Manufacturing method of semiconductor pressure sensor
JP3506932B2 (en) * 1998-12-09 2004-03-15 株式会社山武 Semiconductor pressure sensor and method of manufacturing the same
JP2001099736A (en) * 1999-09-28 2001-04-13 Yokogawa Electric Corp Pressure measuring device
EP1110905A1 (en) * 1999-12-24 2001-06-27 SensoNor asa Micro-electromechanical device
DE102007010913A1 (en) * 2007-03-05 2008-09-11 Endress + Hauser Gmbh + Co. Kg pressure sensor
JP2012189460A (en) * 2011-03-10 2012-10-04 Omron Corp Absolute pressure sensor
US9176018B2 (en) * 2013-02-22 2015-11-03 Bin Qi Micromachined ultra-miniature piezoresistive pressure sensor and method of fabrication of the same

Also Published As

Publication number Publication date
JP2016017747A (en) 2016-02-01

Similar Documents

Publication Publication Date Title
US10809140B2 (en) Pressure sensor generating a transduced signal with reduced ambient temperature dependence, and manufacturing method thereof
US10775248B2 (en) MEMS strain gauge sensor and manufacturing method
US8384170B2 (en) Pressure sensor
TWI648527B (en) An improved pressure sensor structure
US9586815B2 (en) Micro-electromechanical apparatus with multiple chambers and method for manufacturing the same
US8338899B2 (en) Pressure sensor and manufacturing method thereof
US8230746B2 (en) Combined type pressure gauge, and manufacturing method of combined type pressure gauge
US9546922B2 (en) Absolute pressure sensor with improved cap bonding boundary
JP4739164B2 (en) Semiconductor strain sensitive sensor for measuring intake air pressure of vehicle engine
JP4925306B2 (en) Pressure sensor
US8878316B2 (en) Cap side bonding structure for backside absolute pressure sensors
KR101652369B1 (en) Manufacturing method for piezoresistive pressure sensor using wet and dry etching process
EP3029445B1 (en) Relative and absolute pressure sensor combined on chip
JP4918140B2 (en) Semiconductor pressure sensor
US20160341759A1 (en) Sensor and method of manufacturing same
JP6218330B2 (en) Pressure sensor and manufacturing method thereof
WO2012121030A1 (en) Absolute pressure sensor
JP5939168B2 (en) Semiconductor device
JP2010281570A (en) Semiconductor pressure sensor
JP5949573B2 (en) Manufacturing method of physical quantity sensor
JP2009047650A (en) Sensor device and its manufacturing method
JP2015114233A (en) Semiconductor pressure sensor
JP5139759B2 (en) Semiconductor pressure sensor
JP2009276155A (en) Semiconductor pressure sensor and method for manufacturing therefor
CN110352339B (en) Physical quantity sensor

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170106

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170906

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170919

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170925

R151 Written notification of patent or utility model registration

Ref document number: 6218330

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350