JP6088189B2 - Temperature compensated oscillation circuit - Google Patents

Temperature compensated oscillation circuit Download PDF

Info

Publication number
JP6088189B2
JP6088189B2 JP2012219695A JP2012219695A JP6088189B2 JP 6088189 B2 JP6088189 B2 JP 6088189B2 JP 2012219695 A JP2012219695 A JP 2012219695A JP 2012219695 A JP2012219695 A JP 2012219695A JP 6088189 B2 JP6088189 B2 JP 6088189B2
Authority
JP
Japan
Prior art keywords
temperature
frequency
counter
oscillation
count
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012219695A
Other languages
Japanese (ja)
Other versions
JP2014072857A (en
Inventor
正敏 佐藤
正敏 佐藤
泰昭 大高
泰昭 大高
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko NPC Corp
Original Assignee
Seiko NPC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko NPC Corp filed Critical Seiko NPC Corp
Priority to JP2012219695A priority Critical patent/JP6088189B2/en
Publication of JP2014072857A publication Critical patent/JP2014072857A/en
Application granted granted Critical
Publication of JP6088189B2 publication Critical patent/JP6088189B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)

Description

本発明は、デジタルコード化した温度情報を基にして温度変化による発振周波数の変動を補償する温度補償型発振回路に関する。   The present invention relates to a temperature-compensated oscillation circuit that compensates for fluctuations in oscillation frequency due to temperature changes based on digitally encoded temperature information.

従来、温度変化による発振回路の発振周波数を調整して安定した出力を得るための温度補償型発振回路としては、大別すると、いわゆるAD変換方式と感温発振器を利用した方式がある。AD変換方式は、例えば、温度センサ、ADコンバータ、ROMを備え,温度センサ出力電圧をAD変換することでROMアドレスを生成し、該当するROMアドレスに保持している水晶発振回路に対する制御データに基づき、水晶発振回路の発振周波数を調整するものである(特許文献1)。感温発振器を利用した方式は、例えば、感温発振器、カウンタ、分周回路、ROMを備え、感温発振クロック数をカウンタでカウントしてROMアドレスを生成し、該当するROMアドレスに保持している水晶発振回路に対する制御データに基づき、水晶発振回路の発振周波数を調整するものである(特許文献2)。   2. Description of the Related Art Conventionally, temperature compensated oscillation circuits for obtaining a stable output by adjusting the oscillation frequency of an oscillation circuit due to temperature change can be broadly classified into a so-called AD conversion method and a method using a temperature sensitive oscillator. The AD conversion method includes, for example, a temperature sensor, an AD converter, and a ROM, generates a ROM address by AD converting the temperature sensor output voltage, and based on control data for the crystal oscillation circuit held at the corresponding ROM address. This adjusts the oscillation frequency of the crystal oscillation circuit (Patent Document 1). A method using a temperature-sensitive oscillator includes, for example, a temperature-sensitive oscillator, a counter, a frequency dividing circuit, and a ROM. The ROM address is generated by counting the number of temperature-sensitive oscillation clocks with the counter, and held at the corresponding ROM address. The oscillation frequency of the crystal oscillation circuit is adjusted based on the control data for the crystal oscillation circuit (Patent Document 2).

特開昭62−76801号公報JP 62-76801 A 特開平2−123804号公報JP-A-2-123804

上述のAD変換方式では、極端に小さな電圧変化はノイズの影響を受けて検出が困難であり、温度分解能が充分ではなく、精度において満足できないという不都合がある。一方、従来の温度に応じて周波数が変化する感温発振器を利用した方式では、精度において満足でき、また、量産適応性にも勝れている。しかしながら、これら従来のものは、いずれにしても、温度補償範囲があらかじめ固定設定されるとともに、設定温度範囲に応じた周波数精度も固定設定されている。このため、例えば、温度補償範囲が−40°C〜+85°Cで、周波数精度が±5ppmと固定設定されている場合に、温度補償範囲を−20°C〜+110°Cで使用したいという要望に応えることはできないという不都合がある。
本発明は、この不都合を解消し、温度補償範囲を自由に設定できる温度補償型発振回路を提供することを目的とする。
In the above-described AD conversion method, extremely small voltage changes are difficult to detect due to the influence of noise, and the temperature resolution is not sufficient, and there is a disadvantage that the accuracy cannot be satisfied. On the other hand, the conventional method using a temperature-sensitive oscillator whose frequency changes according to temperature is satisfactory in accuracy and is also excellent in mass production adaptability. However, in any of these conventional devices, the temperature compensation range is fixedly set in advance, and the frequency accuracy corresponding to the set temperature range is also fixedly set. For this reason, for example, when the temperature compensation range is −40 ° C. to + 85 ° C. and the frequency accuracy is fixed at ± 5 ppm, the desire to use the temperature compensation range at −20 ° C. to + 110 ° C. There is an inconvenience that can not be met.
An object of the present invention is to provide a temperature-compensated oscillation circuit that eliminates this inconvenience and can freely set a temperature compensation range.

この目的を達成するため本発明に係る温度補償型発振回路は、温度変化に対応して発振周波数が変化する感温発振器と、ディジタルデータで発振出力の周波数を調整する周波数調整部を有する水晶発振回路と、前記水晶発振回路に設定される温度補償範囲において、前記感温発振器又は前記水晶発振回路のいずれか一方の出力により制御されるゲート回路によって他方の出力周波数をカウントするカウンタと、このカウンタのカウント値をアドレスとして前記周波数調整部を制御するディジタルデータを格納したメモリとを備え、このメモリのディジタルデータによって前記周波数調整部を制御して外部に出力される発振信号の周波数を調整する温度補償型発振回路であって、前記感温発振器の発振周波数を温度変化によらず調整する発振周波数調整手段と、前記ゲート回路のゲート時間を設定するゲート時間設定手段との少なくとも一方の手段を備え、前記少なくとも一方の手段によって、前記温度補償範囲の温度上限での前記カウンタのカウント数は前記カウンタの1サイクルのカウント数より多く、かつ前記温度補償範囲内においてカウントすべきパルス数は前記カウンタの1サイクルのカウント数以下となるよう設定されるとともに、前記温度補償範囲の中心温度に対応するパルスが前記カウンタの1サイクルのカウントの中間に来るよう前記カウンタの初期値を設定するカウンタ初期値設定手段を備えるものである。 To achieve this object, a temperature-compensated oscillation circuit according to the present invention includes a temperature-sensitive oscillator whose oscillation frequency changes in response to a temperature change, and a crystal oscillation having a frequency adjustment unit that adjusts the frequency of oscillation output with digital data. A counter that counts the other output frequency by a gate circuit controlled by the output of either the temperature-sensitive oscillator or the crystal oscillation circuit in a temperature compensation range set in the crystal oscillation circuit, and the counter temperature of the count value and a memory storing the digital data for controlling the frequency adjusting section as addresses, to adjust the frequency of the oscillation signal output to the outside by controlling the frequency adjusting unit by digital data in the memory Compensation type oscillation circuit that adjusts the oscillation frequency of the temperature-sensitive oscillator regardless of temperature change The number adjustment means comprises at least one means of the gate time setting means for setting the gate time of said gate circuit, by said at least one means, count of said counter at a temperature upper limit of the temperature compensation range the greater than the count of one cycle of the counter, and the temperature pulses to be counted within the coverage is set to be less than the count of one cycle of the counter Rutotomoni, corresponding to the center temperature of the temperature compensation range Counter initial value setting means is provided for setting the initial value of the counter so that the pulse is in the middle of the count of one cycle of the counter.

本発明に係る温度補償型発振回路によれば、カウンタ初期値の設定と、感温発振器の発振周波数の調整及び/又はゲート時間の設定とを行なうことにより、温度補償範囲を自由に選択することができる。   According to the temperature compensated oscillation circuit of the present invention, the temperature compensation range can be freely selected by setting the initial counter value, adjusting the oscillation frequency of the temperature-sensitive oscillator and / or setting the gate time. Can do.

本発明の一実施形態における全体構成を示すブロック図。The block diagram which shows the whole structure in one Embodiment of this invention. 同じく発振周波数調整手段の動作を示すグラフ。The graph which similarly shows operation | movement of an oscillation frequency adjustment means. 同じくゲート時間設定手段の動作を示す説明図。Explanatory drawing which similarly shows operation | movement of a gate time setting means. 同じくカウンタ初期値設定手段の動作を示す説明図。Explanatory drawing which similarly shows operation | movement of a counter initial value setting means. 本発明の他の実施形態における全体構成を示すブロック図。The block diagram which shows the whole structure in other embodiment of this invention.

まず、添付図面の図1に基づいて温度補償型発振回路の構成を説明する。温度補償型発振回路1は、温度変化に対応して発振周波数が変化するとともに、発振周波数を温度変化によらず調整する発振周波数調整手段2を備えた感温発振器3と、ディジタルデータで発振周波数を調整する周波数調整部としての容量アレイ4を有する水晶発振回路5を備えている。   First, the configuration of the temperature compensated oscillation circuit will be described with reference to FIG. 1 of the accompanying drawings. The temperature-compensated oscillation circuit 1 includes a temperature-sensitive oscillator 3 that includes an oscillation frequency adjusting unit 2 that adjusts the oscillation frequency regardless of the temperature change, and an oscillation frequency based on digital data. A crystal oscillation circuit 5 having a capacitor array 4 as a frequency adjustment unit for adjusting the frequency is provided.

水晶発振回路5の出力は、分周回路6により分周されてゲート回路であるANDゲート7のゲート時間を設定するゲート時間設定手段8に入力する。前記ANDゲート7には感温発振器3の出力が入力する一方、前記ゲート時間設定手段8で設定されたゲート時間信号が入力する。前記ANDゲート7から、設定されたゲート時間に対応する前記感温発振器3の出力周波数が、8ビットのカウンタ9に入力して、カウンタ9はこの出力パルス数をカウントする。また、前記カウンタ9は、その初期値を設定するカウンタ初期値設定手段10を備えている。   The output of the crystal oscillation circuit 5 is frequency-divided by the frequency-dividing circuit 6 and inputted to the gate time setting means 8 for setting the gate time of the AND gate 7 which is a gate circuit. While the output of the temperature-sensitive oscillator 3 is input to the AND gate 7, the gate time signal set by the gate time setting means 8 is input. The output frequency of the temperature-sensitive oscillator 3 corresponding to the set gate time is input to the 8-bit counter 9 from the AND gate 7, and the counter 9 counts the number of output pulses. The counter 9 includes counter initial value setting means 10 for setting the initial value.

カウンタ9のカウント値はアドレスレジスタ11に入力して、所定ビットのアドレス信号に変換され、このアドレス信号がメモリたるROM12に入力する。このROM12には、アドレス信号をアドレスとしてそれぞれの温度に対応して出力すべき補償容量コードを表すディジタルデータがあらかじめ格納されている。前記ROM12は、入力したアドレス信号に応じて、各アドレスに格納しているディジタルデータを容量アレイ4に出力する。   The count value of the counter 9 is input to the address register 11, converted into an address signal of a predetermined bit, and this address signal is input to the ROM 12 which is a memory. The ROM 12 stores in advance digital data representing a compensation capacitance code to be output corresponding to each temperature using an address signal as an address. The ROM 12 outputs digital data stored at each address to the capacitor array 4 in accordance with the input address signal.

容量アレイ4は、入力したディジタルデータによってそのスイッチがオンオフ制御され、負荷容量値が切替られる。これによって、水晶発信回路5の出力周波数が調整される。このように、感温発振器3の出力周波数を水晶発振回路5の出力パルスによってカウントすることによって、温度情報を得て温度補償をするものである。   The switch of the capacitor array 4 is on / off controlled by the input digital data, and the load capacitor value is switched. As a result, the output frequency of the crystal oscillation circuit 5 is adjusted. In this way, the temperature information is obtained by counting the output frequency of the temperature-sensitive oscillator 3 by the output pulse of the crystal oscillation circuit 5 to compensate for the temperature.

次に、温度補償範囲を、例えば−40°C〜+80°Cに設定変更する動作について説明する。図2に示すように、感温発振器3における温度と出力周波数の関係は、電流を制御する抵抗の抵抗値が正の温度係数を有する場合は、温度が上がると抵抗値も上がるため、電流が減って周波数は低くなる。ここで、感温発振器3における−40度での周波数が1.2MHz、+80度での周波数が720KHzであるとし、ゲート時間が500μsecであるとすると、それぞれの出力パルス数は600、360となる。また、−40°C〜+80°Cの中心(中間)温度は+20°Cで、出力パルス数は480となる。   Next, an operation for changing the temperature compensation range from, for example, −40 ° C. to + 80 ° C. will be described. As shown in FIG. 2, the relationship between the temperature and the output frequency in the temperature-sensitive oscillator 3 is that when the resistance value of the resistor that controls the current has a positive temperature coefficient, the resistance value increases as the temperature increases. The frequency decreases with decreasing. Here, assuming that the frequency at −40 degrees in the temperature-sensitive oscillator 3 is 1.2 MHz, the frequency at +80 degrees is 720 KHz, and the gate time is 500 μsec, the number of output pulses is 600 and 360, respectively. . Further, the center (intermediate) temperature of −40 ° C. to + 80 ° C. is + 20 ° C., and the number of output pulses is 480.

したがって、−40°C〜+80°Cの温度範囲内において、カウントすべき感温発振器3の出力パルス数は、600−360=240であり、このパルス数を8ビットのカウンタ9の1サイクル256カウント内でカウントできるように、感温発振器3の発振周波数を発振周波数調整手段2で調整し、あるいはゲート時間をゲート時間設定手段8で設定するとともに、中心(中間)温度+20°Cに対応するパルス信号が256カウントの中間である128番目にカウントされるようにカウンタ初期値をカウンタ初期値設定手段10で設定すれば良いことになる。   Therefore, in the temperature range of −40 ° C. to + 80 ° C., the number of output pulses of the temperature-sensitive oscillator 3 to be counted is 600−360 = 240, and this number of pulses is counted as one cycle 256 of the 8-bit counter 9. The oscillation frequency of the temperature-sensitive oscillator 3 is adjusted by the oscillation frequency adjusting means 2 or the gate time is set by the gate time setting means 8 so as to be able to count within the count, and corresponds to the center (intermediate) temperature + 20 ° C. The counter initial value may be set by the counter initial value setting means 10 so that the pulse signal is counted at the 128th, which is the middle of 256 counts.

図2に示すように、感温発振器3の発振周波数は、電流制御により変化するが、この電流制御は、例えば感温発振器3の定電流回路を構成するトランジスタのサイズを変更することによって可能となる。一般にこの種のトランジスタは複数個を並列接続して一個のトランジスタ機能を果たすよう形成されているので、並列接続されている複数個のうち適宜なトランジスタの接続を切ることにより、サイズ変更が可能である。すなわち、前記トランジスタのサイズ変更が、発振周波数調整手段2である。そして、例えば発振周波数を2倍にすれば、同一ゲート時間におけるパルス信号のカウント数は2倍になる。   As shown in FIG. 2, the oscillation frequency of the temperature-sensitive oscillator 3 is changed by current control. This current control can be performed by changing the size of a transistor constituting the constant current circuit of the temperature-sensitive oscillator 3, for example. Become. In general, this type of transistor is formed so that a plurality of transistors are connected in parallel to perform one transistor function, so that the size can be changed by disconnecting appropriate transistors from the plurality of transistors connected in parallel. is there. In other words, the size change of the transistor is the oscillation frequency adjusting means 2. For example, if the oscillation frequency is doubled, the number of pulse signal counts in the same gate time is doubled.

また、図3に示すように、分周回路6における分周比を変えることで、ゲート時間設定手段8からゲート時間の設定制御信号がANDゲート7に出力され、ゲート時間の長短によりカウントするパルス数が制御される。すなわち、前記分周比の変更が、ゲート時間設定手段8である。そして、例えば、ゲート時間を2倍にすれば、同一発振周波数においてカウントするパルス信号数は2倍となる。   Further, as shown in FIG. 3, by changing the frequency dividing ratio in the frequency dividing circuit 6, the gate time setting control signal is output from the gate time setting means 8 to the AND gate 7, and the pulses are counted according to the length of the gate time. The number is controlled. That is, the change of the frequency dividing ratio is the gate time setting means 8. For example, if the gate time is doubled, the number of pulse signals counted at the same oscillation frequency is doubled.

さらに、図4(a)に示すように、8ビットのカウンタ9はカウント数が256毎に0に復帰するため、パルス信号カウントの初期値がカウンタの0に固定されていると、温度補償範囲であるパルス数360から600のカウントは、2つのサイクルにまたがってカウントされるので、512番目のパルスをカウントしたところで0に復帰してしまう。このため、温度補償範囲内の温度変化データをカウンタ9の出力とROM12のデータとから検証したい場合などには、対応関係がわかりにくいという不都合がある。   Further, as shown in FIG. 4A, since the 8-bit counter 9 returns to 0 every 256, the temperature compensation range is obtained when the initial value of the pulse signal count is fixed to 0 of the counter. Since the count of the number of pulses 360 to 600 is counted over two cycles, it returns to 0 when the 512th pulse is counted. For this reason, when it is desired to verify the temperature change data within the temperature compensation range from the output of the counter 9 and the data of the ROM 12, there is an inconvenience that the correspondence is difficult to understand.

これに対して、図4(b)に示すように、パルス信号カウントの初期値を、中心(中間)温度である+20°Cに対応する480番目のパルスが1サイクルのカウントの中間に来るよう調整すると、温度補償範囲であるパルス数360から600のカウントは、1サイクル内のカウントで収まるので、上述の検証等にあたって好都合である。このようなカウンタ9の初期値設定は、2サイクルのカウント値512から、中心(中間)温度でのパルスのカウント数480を引いたものに、中心にしたいカウンタ9のカウント値128を加えればよい。すなわち、カウンタ9のカウント値160(=512−480+128)をパルス信号カウントの初期値とすればよい。すなわち、カウンタ9のカウント数の書き換えがカウンタ初期値設定手段となる。   In contrast, as shown in FIG. 4B, the initial value of the pulse signal count is set so that the 480th pulse corresponding to the center (intermediate) temperature of + 20 ° C. is in the middle of one cycle count. When adjusted, the count of the number of pulses 360 to 600, which is the temperature compensation range, falls within the count within one cycle, which is convenient for the above-described verification and the like. Such initial value setting of the counter 9 may be performed by adding the count value 128 of the counter 9 desired to be centered to the count value 512 of two cycles minus the pulse count number 480 at the center (intermediate) temperature. . That is, the count value 160 (= 512−480 + 128) of the counter 9 may be set as the initial value of the pulse signal count. That is, rewriting of the count number of the counter 9 becomes the counter initial value setting means.

このようにして、本実施形態によれば、発振周波数調整手段2と、ゲート時間設定手段8と、カウンタ初期値設定手段10とを、設定すべき温度補償範囲に対応するよう適宜調整して使用することにより、カウンタ9のビット数を変えることなく、温度補償範囲の変更設定を確実、かつ容易に行なうことができる。   Thus, according to the present embodiment, the oscillation frequency adjusting means 2, the gate time setting means 8, and the counter initial value setting means 10 are appropriately adjusted and used so as to correspond to the temperature compensation range to be set. As a result, the temperature compensation range can be changed and set reliably and easily without changing the number of bits of the counter 9.

なお、本発明は上述の実施形態に限られるものではなく、例えば、発振周波数調整手段2とゲート時間設定手段8は、いずれか一方を設ければよいものである。   The present invention is not limited to the above-described embodiment. For example, any one of the oscillation frequency adjusting unit 2 and the gate time setting unit 8 may be provided.

また、上述の実施形態においては、発振回路5はスイッチにより制御される容量アレイ4を有し、周波数の調整は、感温発振器3からのディジタルデータによって発振回路5の発振周波数自体の調整により行なったが、周波数の調整は他の方式でも可能である。すなわち、論理緩急方式で出力周波数を調整する形態にも適用でき、この場合、感温発振器からのディジタルデータによって分周回路の一部でパルスを加減して調整する。図5は、論理緩急方式で出力周波数を調整する温度補償型発振回路の全体構成を示すブロック図である。温度補償型発振回路は、発振周波数調整手段を備えた感温発振器と、固定容量を有する水晶発振回路と、水晶発振回路の出力周波数を分周して出力する分周回路を備えている。この分周回路は、論理緩急による出力周波数の調整のために、感温発振器からのディジタルデータに基づきパルスを加減した周波数の発振信号を生成する機能を有する。   In the above-described embodiment, the oscillation circuit 5 has the capacitor array 4 controlled by the switch, and the frequency is adjusted by adjusting the oscillation frequency itself of the oscillation circuit 5 by digital data from the temperature-sensitive oscillator 3. However, the frequency can be adjusted by other methods. That is, the present invention can be applied to a mode in which the output frequency is adjusted by a logical slow / fast method. In this case, adjustment is performed by adjusting a pulse in a part of the frequency dividing circuit by digital data from the temperature-sensitive oscillator. FIG. 5 is a block diagram showing the overall configuration of a temperature compensated oscillation circuit that adjusts the output frequency by a logical slow / fast method. The temperature-compensated oscillation circuit includes a temperature-sensitive oscillator having an oscillation frequency adjusting unit, a crystal oscillation circuit having a fixed capacitor, and a frequency dividing circuit that divides and outputs the output frequency of the crystal oscillation circuit. This frequency dividing circuit has a function of generating an oscillation signal having a frequency obtained by adjusting a pulse based on digital data from a temperature-sensitive oscillator, in order to adjust an output frequency based on a logic speed.

1 温度補償型発振回路
2 発振周波数調整手段
3 感温発振器
4 容量アレイ
5 水晶発振回路
6 分周回路
7 ANDゲート
8 ゲート時間設定手段
9 カウンタ
10 カウンタ初期値設定手段
11 アドレスレジスタ
12 ROM
DESCRIPTION OF SYMBOLS 1 Temperature compensation type oscillation circuit 2 Oscillation frequency adjustment means 3 Temperature sensitive oscillator 4 Capacitance array 5 Crystal oscillation circuit 6 Dividing circuit 7 AND gate 8 Gate time setting means 9 Counter 10 Counter initial value setting means 11 Address register 12 ROM

Claims (1)

温度変化に対応して発振周波数が変化する感温発振器と、ディジタルデータで発振出力の周波数を調整する周波数調整部を有する水晶発振回路と、前記水晶発振回路に設定される温度補償範囲において、前記感温発振器又は前記水晶発振回路のいずれか一方の出力により制御されるゲート回路によって他方の出力周波数をカウントするカウンタと、このカウンタのカウント値をアドレスとして前記周波数調整部を制御するディジタルデータを格納したメモリとを備え、このメモリのディジタルデータによって前記周波数調整部を制御して外部に出力される発振信号の周波数を調整する温度補償型発振回路であって、前記感温発振器の発振周波数を温度変化によらず調整する発振周波数調整手段と、前記ゲート回路のゲート時間を設定するゲート時間設定手段との少なくとも一方の手段を備え、前記少なくとも一方の手段によって、前記温度補償範囲の温度上限での前記カウンタのカウント数は前記カウンタの1サイクルのカウント数より多く、かつ前記温度補償範囲内においてカウントすべきパルス数は前記カウンタの1サイクルのカウント数以下となるよう設定されるとともに、前記温度補償範囲の中心温度に対応するパルスが前記カウンタの1サイクルのカウントの中間に来るよう前記カウンタの初期値を設定するカウンタ初期値設定手段を備えることを特徴とする温度補償型発振回路。 In a temperature-sensitive oscillator in which the oscillation frequency changes in response to a temperature change, a crystal oscillation circuit having a frequency adjustment unit that adjusts the frequency of the oscillation output with digital data, and a temperature compensation range set in the crystal oscillation circuit, Stores a counter that counts the other output frequency by a gate circuit controlled by the output of either the temperature-sensitive oscillator or the crystal oscillation circuit, and digital data that controls the frequency adjustment unit using the count value of this counter as an address and comprising a memory, a temperature-compensated oscillator circuit for adjusting the frequency of the oscillation signal output to the outside by controlling the frequency adjusting unit by digital data in the memory, the temperature the oscillation frequency of the temperature sensitive oscillator Oscillation frequency adjusting means for adjusting regardless of changes, and a gate for setting the gate time of the gate circuit. Comprising at least one means of the time setting means, at least by one means, the count of said counter at a temperature upper limit of the temperature compensation range greater than the count of one cycle of the counter, and the temperature compensation range the number of pulses to be counted in the inner is set to be less than the count of one cycle of the counter Rutotomoni, said to pulses corresponding to the center temperature of the temperature compensation range comes in the middle of the count of one cycle of the counter A temperature-compensated oscillation circuit comprising counter initial value setting means for setting an initial value of the counter.
JP2012219695A 2012-10-01 2012-10-01 Temperature compensated oscillation circuit Active JP6088189B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012219695A JP6088189B2 (en) 2012-10-01 2012-10-01 Temperature compensated oscillation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012219695A JP6088189B2 (en) 2012-10-01 2012-10-01 Temperature compensated oscillation circuit

Publications (2)

Publication Number Publication Date
JP2014072857A JP2014072857A (en) 2014-04-21
JP6088189B2 true JP6088189B2 (en) 2017-03-01

Family

ID=50747641

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012219695A Active JP6088189B2 (en) 2012-10-01 2012-10-01 Temperature compensated oscillation circuit

Country Status (1)

Country Link
JP (1) JP6088189B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113162608B (en) * 2021-05-19 2023-08-22 湖南国科微电子股份有限公司 Compensation circuit applied to logic chip and time sequence compensation method

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5890193A (en) * 1981-11-25 1983-05-28 Citizen Watch Co Ltd Electronic clock
JPS6276801A (en) * 1985-09-30 1987-04-08 Nec Corp Digital temperature compensation crystal oscillator
JP2939559B2 (en) * 1988-11-01 1999-08-25 東洋通信機株式会社 Initialization method of digital temperature compensated oscillator

Also Published As

Publication number Publication date
JP2014072857A (en) 2014-04-21

Similar Documents

Publication Publication Date Title
KR101502033B1 (en) Current control circuit and method for ADC
TWI545307B (en) Semiconductor temperature sensors
JP2008054134A (en) Ring oscillator, semiconductor integrated circuit provided with the same, and electronic equipment
US10630299B2 (en) Systems and methods for frequency domain calibration and characterization
JP2007024865A (en) Semiconductor device
JP6623616B2 (en) Circuit devices, physical quantity sensors, oscillators, electronic equipment, and moving objects
JP5807508B2 (en) Microcontroller having oscillation circuit
KR20110005056A (en) Unit inverter cell with linearly varying delay response characteristics and digitally controlled oscillator including the unit inverter cell
JP2007208584A (en) Frequency adjusting circuit
US20200182707A1 (en) Temperature sensor
JP6088189B2 (en) Temperature compensated oscillation circuit
US8674780B2 (en) Oscillator with frequency adjustment
US10890548B2 (en) Resistive gas sensor and gas sensing method therefor
JP6298686B2 (en) Oscillator
JP2500507B2 (en) Temperature detection circuit
JP6585977B2 (en) Semiconductor device and oscillation circuit control method
JPS6212683B2 (en)
JP2006229630A (en) Oscillation circuit
JP4771280B2 (en) Temperature compensation method, correction value determination circuit, and temperature compensation oscillation circuit
JP2006166393A (en) Temperature compensated oscillation circuit comprising temperature compensation circuit, and electronic apparatus
JP2022116549A (en) Circuit device and oscillator
JP2006303764A (en) Temperature compensation method of temperature compensation oscillation circuit, temperature compensation oscillation circuit, piezoelectric device, and electronic apparatus
JP4771279B2 (en) Temperature compensation method and temperature compensated oscillation circuit
US20230236071A1 (en) Semiconductor device and physical quantity sensor device
JP2584991B2 (en) Digitally controlled temperature compensated crystal oscillator

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150807

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160531

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160622

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160812

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170125

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170203

R150 Certificate of patent or registration of utility model

Ref document number: 6088189

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250