JP5900109B2 - Image forming apparatus - Google Patents

Image forming apparatus Download PDF

Info

Publication number
JP5900109B2
JP5900109B2 JP2012079719A JP2012079719A JP5900109B2 JP 5900109 B2 JP5900109 B2 JP 5900109B2 JP 2012079719 A JP2012079719 A JP 2012079719A JP 2012079719 A JP2012079719 A JP 2012079719A JP 5900109 B2 JP5900109 B2 JP 5900109B2
Authority
JP
Japan
Prior art keywords
voltage
unit
power management
circuit
switching control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012079719A
Other languages
Japanese (ja)
Other versions
JP2013208765A (en
Inventor
秀樹 有元
秀樹 有元
久保 功
功 久保
英修 近藤
英修 近藤
匡一 森田
匡一 森田
池野 孝宏
孝宏 池野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP2012079719A priority Critical patent/JP5900109B2/en
Publication of JP2013208765A publication Critical patent/JP2013208765A/en
Application granted granted Critical
Publication of JP5900109B2 publication Critical patent/JP5900109B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Accessory Devices And Overall Control Thereof (AREA)
  • Control Or Security For Electrophotography (AREA)
  • Facsimiles In General (AREA)

Description

本発明は、電源管理装置を備える画像形成装置に関する。   The present invention relates to an image forming apparatus including a power management device.

特許文献1には、モータドライバと複数のDC/DCコンバータを備えた1つの複合IC(Integrated Circuit)を使用した印刷装置が開示されている。この複合ICでは、特定のDC/DCコンバータが保護回路によって停止されたことをCPU(Central Processing Unit)に通知することができる。また、CPUから信号を出力することによって、複合IC自体の電源をオフすることなく、停止されたDC/DCコンバータを復帰させることができる。   Patent Document 1 discloses a printing apparatus using a single integrated IC (Integrated Circuit) including a motor driver and a plurality of DC / DC converters. This composite IC can notify a CPU (Central Processing Unit) that a specific DC / DC converter has been stopped by a protection circuit. Also, by outputting a signal from the CPU, the stopped DC / DC converter can be restored without turning off the power supply of the composite IC itself.

特開2006−20495号公報JP 2006-20495 A

発熱対策や、ノイズ対策等の理由により、複数のDC/DCコンバータを備えた複合ICを、複数個使用する場合がある。また、第2の複合ICに電力を供給する第1の複合ICと、CPUへ電力を供給する第2の複合ICとを備える場合がある。この場合、例えば第1の複合ICに故障等が発生すると、第2の複合ICの動作が不安定になり、第2の複合ICからCPUへ異常な電圧が供給されてしまい、CPUが故障するおそれがある。本明細書では、このような不便性を解消することができる技術を提供する。   There are cases where a plurality of composite ICs including a plurality of DC / DC converters are used for reasons such as heat generation countermeasures and noise countermeasures. In some cases, a first composite IC that supplies power to the second composite IC and a second composite IC that supplies power to the CPU may be provided. In this case, for example, if a failure or the like occurs in the first composite IC, the operation of the second composite IC becomes unstable, an abnormal voltage is supplied from the second composite IC to the CPU, and the CPU fails. There is a fear. In this specification, the technique which can eliminate such inconvenience is provided.

本明細書に開示されている画像形成装置は、第1電源管理装置と、第2電源管理装置と、複数の降圧スイッチングレギュレータと、画像形成に関連する情報処理を行う中央処理装置と、を備える画像形成装置であって、第1電源管理装置は、第1電圧が供給される第1降圧スイッチングレギュレータから、第1電圧よりも低い第2電圧を供給するよう制御を行う第1スイッチング制御部と、第1電圧が供給される第2降圧スイッチングレギュレータから、第1電圧よりも低い第3電圧を供給するよう制御を行う第2スイッチング制御部と、を備え、第2電圧は第2電源管理装置に供給されており、第2電源管理装置は、第2電圧が供給される第3降圧スイッチングレギュレータから、第2電圧よりも低い第4電圧供給するよう制御を行う第3スイッチング制御部と、第2電源管理装置の異常を検出した場合に、第3スイッチング制御部を停止させる第1停止部と、第3降圧スイッチングレギュレータから供給されている第4電圧が所定値より小さいか否かを監視する監視部と、を備え、第4電圧は中央処理装置に供給され、第2スイッチング制御部は、第4電圧が所定値よりも小さくなったことを示す通知信号を監視部から受信すると、第3電圧を供給する第2降圧スイッチングレギュレータの制御を停止することを特徴とする。   An image forming apparatus disclosed in this specification includes a first power management apparatus, a second power management apparatus, a plurality of step-down switching regulators, and a central processing unit that performs information processing related to image formation. A first switching control unit that controls the first power management device to supply a second voltage lower than the first voltage from a first step-down switching regulator to which the first voltage is supplied. A second switching control unit that performs control to supply a third voltage lower than the first voltage from a second step-down switching regulator to which the first voltage is supplied, and the second voltage is a second power management device. The second power management device performs control to supply a fourth voltage lower than the second voltage from the third step-down switching regulator to which the second voltage is supplied. When an abnormality is detected in the switching control unit and the second power management device, the first stop unit that stops the third switching control unit, and the fourth voltage supplied from the third step-down switching regulator is smaller than a predetermined value. And a monitoring unit that monitors whether the fourth voltage is supplied to the central processing unit, and the second switching control unit monitors a notification signal indicating that the fourth voltage has become smaller than a predetermined value. Is received, the control of the second step-down switching regulator that supplies the third voltage is stopped.

このように構成された画像形成装置によれば、第2電源管理装置の第3降圧スイッチングレギュレータで異常が発生したときには、第1電源管理装置では、第1降圧スイッチングレギュレータを停止させない一方で、第2降圧スイッチングレギュレータを停止する。第1降圧スイッチングレギュレータは、第2電源管理装置へ電力を供給するスイッチングレギュレータであるため、第2電源管理装置内の監視部などの各種回路を、動作状態に維持することができる。これにより、異常発生時においても、第2電源管理装置の第3降圧スイッチングレギュレータから中央処理装置へ、異常電圧が供給されないように監視および制御することができる。これにより、中央処理装置が故障してしまう事態を防止できるため、画像形成装置に致命的な損傷を与えることを防ぐことが可能となる。   According to the image forming apparatus configured as described above, when an abnormality occurs in the third step-down switching regulator of the second power management device, the first power management device does not stop the first step-down switching regulator, 2 Stop the step-down switching regulator. Since the first step-down switching regulator is a switching regulator that supplies power to the second power management device, various circuits such as a monitoring unit in the second power management device can be maintained in an operating state. Thus, even when an abnormality occurs, it is possible to monitor and control the abnormal voltage from being supplied from the third step-down switching regulator of the second power management device to the central processing unit. As a result, it is possible to prevent a situation in which the central processing unit breaks down, and thus it is possible to prevent the image forming apparatus from being seriously damaged.

コア部分は、中央処理装置の各種演算を実行する部分であり、コア部分とは異なる部分を制御する部分である。コア部分への電力供給が停止している間に、コア部分とは異なる部分に電力が供給されると、コア部分とは異なる部分がコア部分によって制御されていない状態で、コア部分とは異なる部分に電力が供給されることになるため、コア部分とは異なる部分が故障するおそれがある。請求項2に記載の画像形成装置では、コア部分への第4電圧が停止した場合には、コア部分とは異なる部分へ供給される第3電圧を停止することができる。よって、コア部分とは異なる部分が故障してしまう事態を防止できる。   The core part is a part that executes various operations of the central processing unit, and is a part that controls a part different from the core part. If power is supplied to a part different from the core part while power supply to the core part is stopped, the part different from the core part is different from the core part in a state where the part is not controlled by the core part. Since power is supplied to the portion, there is a possibility that a portion different from the core portion may fail. In the image forming apparatus according to the second aspect, when the fourth voltage to the core portion stops, the third voltage supplied to a portion different from the core portion can be stopped. Therefore, the situation where the part different from the core part fails can be prevented.

また、請求項3に記載の画像形成装置では、第4電圧が所定値よりも小さくなることに応じて、中央処理装置のコア部分とは異なる部分への電力供給を停止することができる。これにより、コア部分とは異なる部分がコア部分によって制御されていない状態で、コア部分とは異なる部分に電力が供給されてしまう事態を防止することができる。よって、コア部分とは異なる部分が故障してしまう事態を防止できる。   In the image forming apparatus according to the third aspect, the power supply to the portion different from the core portion of the central processing unit can be stopped in response to the fourth voltage becoming smaller than the predetermined value. Accordingly, it is possible to prevent a situation where power is supplied to a portion different from the core portion in a state where the portion different from the core portion is not controlled by the core portion. Therefore, the situation where the part different from the core part fails can be prevented.

また、請求項4に記載の画像形成装置では、第1電源管理装置に異常が発生した場合には、第1および第2スイッチング制御部を停止させることで、第2電圧および第3電圧の供給を停止することができる。第3スイッチング制御部は、第2電圧の供給により動作しているため、第2電圧の供給を停止することで、第3スイッチング制御部の動作を停止させることができる。すなわち第2電圧を、第1電源管理装置から第2電源管理装置へ停止を指示するための信号として用いることができる。これにより、第3スイッチング制御部の動作停止を指示するための新たな回路を設ける必要を無くすことができるため、画像形成装置の構成を簡易化することが可能となる。また、第2スイッチング制御部から中央処理装置のコア部分とは異なる部分へ供給される第3電圧を、第3スイッチング制御部からコア部分へ供給される第4電圧よりも先に停止させることができる。これにより、コア部分とは異なる部分が故障してしまう事態を防止できる。   In the image forming apparatus according to claim 4, when an abnormality occurs in the first power management apparatus, the first and second switching control units are stopped to supply the second voltage and the third voltage. Can be stopped. Since the third switching control unit operates by supplying the second voltage, the operation of the third switching control unit can be stopped by stopping the supply of the second voltage. That is, the second voltage can be used as a signal for instructing the second power management apparatus to stop from the first power management apparatus. This eliminates the need to provide a new circuit for instructing the operation stop of the third switching control unit, thereby simplifying the configuration of the image forming apparatus. In addition, the third voltage supplied from the second switching control unit to a portion different from the core portion of the central processing unit may be stopped before the fourth voltage supplied from the third switching control unit to the core portion. it can. Thereby, the situation where the part different from a core part fails can be prevented.

また、請求項5に記載の画像形成装置では、第1電源管理装置の第2スイッチング制御部が中央処理装置によって制御される一方で、第2電源管理装置の第3スイッチング制御部が中央処理装置によって制御されない形態とすることができる。よって、中央処理装置と第2電源管理装置との間の通信を不要とすることができるため、画像形成装置の構成を簡易化することが可能となる。   In the image forming apparatus according to claim 5, the second switching control unit of the first power management device is controlled by the central processing unit, while the third switching control unit of the second power management device is the central processing unit. It can be made into the form which is not controlled by. Therefore, since communication between the central processing unit and the second power management device can be made unnecessary, the configuration of the image forming apparatus can be simplified.

また、請求項6に記載の画像形成装置では、第1電源管理装置に異常が発生している旨の報知を中央処理装置が報知部から受信したときに、第4電圧が所定値よりも小さい旨の通知信号を中央処理装置が受信している場合には、第2電源管理装置に異常が発生したことにより第1電源管理装置に異常が発生している場合であると判断できる。この場合には、第1電源管理装置に故障が発生していない可能性があるため、画像形成装置を再起動するように制御することができる。一方、第1電源管理装置に異常が発生している旨の報知を受信したときに、第4電圧が所定値よりも大きい旨の通知信号を受信している場合には、第1電源管理装置に異常が発生している場合であると判断できる。この場合には、第2電源管理装置に第2電圧を供給する第1電源管理装置に故障が発生しているため、画像形成装置を再起動しないように制御することができる。これにより、画像形成装置の再起動を適切に制御することができる。   In the image forming apparatus according to claim 6, the fourth voltage is smaller than a predetermined value when the central processing unit receives notification from the notification unit that an abnormality has occurred in the first power management device. When the central processing unit receives the notification signal indicating that the abnormality has occurred in the second power management device, it can be determined that the abnormality has occurred in the first power management device. In this case, since there is a possibility that no failure has occurred in the first power management device, the image forming apparatus can be controlled to restart. On the other hand, when the notification indicating that the first power management apparatus has an abnormality has been received and the notification signal indicating that the fourth voltage is greater than the predetermined value is received, the first power management apparatus It can be determined that an abnormality has occurred. In this case, since a failure has occurred in the first power management apparatus that supplies the second voltage to the second power management apparatus, the image forming apparatus can be controlled not to be restarted. Thereby, it is possible to appropriately control the restart of the image forming apparatus.

画像形成装置の制御構成を示すブロック図である。2 is a block diagram illustrating a control configuration of the image forming apparatus. FIG. 電源管理装置の詳細なブロック図(その1)である。It is a detailed block diagram (the 1) of a power management device. 電源管理装置の詳細なブロック図(その2)である。It is a detailed block diagram (the 2) of a power supply management apparatus. 異常発生時の動作の一覧表である。It is a table | surface of operation | movement at the time of abnormality occurrence. 画像形成装置の動作を示すタイミングチャートである。3 is a timing chart showing the operation of the image forming apparatus. 画像形成装置の動作を示すタイミングチャートである。3 is a timing chart showing the operation of the image forming apparatus. 画像形成装置の動作を示すタイミングチャートである。3 is a timing chart showing the operation of the image forming apparatus. 画像形成装置の動作を示すタイミングチャートである。3 is a timing chart showing the operation of the image forming apparatus.

<画像形成装置の構成>
図1は、本明細書に係る画像形成装置1の制御構成を示すブロック図である。画像形成装置1は、インクジェット方式に従う記録ヘッドを用いた画像形成装置である。図1に示すように、画像形成装置1は、ASIC(Application Specific Integrated Circuit)10、記録ヘッド11、電源管理装置100および200、ペーパーフィードモータ131、オートドキュメントフィードモータ132、フラットベッドモータ133、キャリッジモータ134、DDRメモリ281、周辺回路301、電源部302を備える。
<Configuration of image forming apparatus>
FIG. 1 is a block diagram showing a control configuration of the image forming apparatus 1 according to the present specification. The image forming apparatus 1 is an image forming apparatus using a recording head that conforms to an inkjet method. As shown in FIG. 1, the image forming apparatus 1 includes an ASIC (Application Specific Integrated Circuit) 10, a recording head 11, power management apparatuses 100 and 200, a paper feed motor 131, an auto document feed motor 132, a flat bed motor 133, a carriage. A motor 134, a DDR memory 281, a peripheral circuit 301, and a power supply unit 302 are provided.

ASIC10は、キャリッジモータ134などの各種のモータや、記録ヘッド11を制御するための制御信号を生成する、特殊用途集積回路である。ASIC10は、CPUやASIC、あるいはそれらが一体化された1チップICであるシステムICやLSIでもよい。ASIC10は、コア部300、再起動部317を備える。コア部300は、ASIC10の中核部分であり、演算処理などを行なう部分である。再起動部317には、リセット信号RTC_R、信号P_GOOD2が入力される。再起動部317からは再起動信号BSが出力され、電源部302に入力される。再起動信号BSは、電源部302へ再起動を指示する信号である。なお、ASIC10に備えられるその他の回路については、説明を省略する。   The ASIC 10 is a special purpose integrated circuit that generates control signals for controlling various motors such as the carriage motor 134 and the recording head 11. The ASIC 10 may be a CPU or ASIC, or a system IC or LSI that is a one-chip IC in which they are integrated. The ASIC 10 includes a core unit 300 and a restart unit 317. The core unit 300 is a core part of the ASIC 10 and is a part that performs arithmetic processing and the like. The restart unit 317 receives a reset signal RTC_R and a signal P_GOOD2. A restart signal BS is output from the restart unit 317 and input to the power supply unit 302. The restart signal BS is a signal that instructs the power supply unit 302 to restart. Note that description of other circuits provided in the ASIC 10 is omitted.

電源管理装置100および200は、各々、別体のIC(Integrated Circuit)として形成されている。電源管理装置100および200は、電力供給のためのスイッチング制御回路を備えた複合ICである。即ち、本明細書に係る画像形成装置1は、複合ICを2つ用いた構成を有している。   Each of power management devices 100 and 200 is formed as a separate IC (Integrated Circuit). The power management devices 100 and 200 are composite ICs including a switching control circuit for supplying power. That is, the image forming apparatus 1 according to the present specification has a configuration using two composite ICs.

電源部302には、AC電源が入力される。電源部302からは、DC電源である31ボルトの入力電圧VDが出力される。入力電圧VDは、電源管理装置100に入力される。電源部302は、再起動信号BSによって再起動が指示されると、入力電圧VDを0ボルトに低下させてから再度31ボルトにする動作(パワーオンリセット動作)を実行する。ペーパーフィードモータ131は、記録位置において印刷用紙の紙送りをするためのモータである。オートドキュメントフィードモータ132は、複数枚の原稿用紙を連続して紙送りするためのモータである。フラットベッドモータ133は、読み取り部を移動させるためのモータである。キャリッジモータ134は、印刷を行なうキャリッジをその走査方向へ往復移動させるためのモータである。ペーパーフィードモータ131およびキャリッジモータ134は、DCモータである。また、オートドキュメントフィードモータ132およびフラットベッドモータ133は、ステッピングモータである。   AC power is input to the power supply unit 302. The power supply unit 302 outputs an input voltage VD of 31 volts, which is a DC power supply. The input voltage VD is input to the power management apparatus 100. When the restart is instructed by the restart signal BS, the power supply unit 302 performs an operation (power-on reset operation) of reducing the input voltage VD to 0 volts and then setting it to 31 volts again. The paper feed motor 131 is a motor for feeding the printing paper at the recording position. The auto document feed motor 132 is a motor for continuously feeding a plurality of document sheets. The flat bed motor 133 is a motor for moving the reading unit. The carriage motor 134 is a motor for reciprocating a carriage for printing in the scanning direction. The paper feed motor 131 and the carriage motor 134 are DC motors. The auto document feed motor 132 and the flat bed motor 133 are stepping motors.

記録ヘッド11は、インクジェット方式に従ってインクを吐出して記録を行なう部品である。記録ヘッド11は、キャリッジに搭載される。DDRメモリ281は、同期型のDRAM(Dynamic Random Access Memory)である。周辺回路301は、各種の回路(例:USBホスト)である。   The recording head 11 is a component that performs recording by discharging ink in accordance with an inkjet method. The recording head 11 is mounted on the carriage. The DDR memory 281 is a synchronous DRAM (Dynamic Random Access Memory). The peripheral circuit 301 is various circuits (for example, USB host).

<電源管理装置100>
図2に、電源管理装置100の詳細なブロック図を示す。電源管理装置100は、制御手段101、電力供給手段120、モータ駆動手段130、温度監視回路105、リセット回路106、ウォッチドッグタイマ113、チャージポンプ回路143、を備える。
<Power management apparatus 100>
FIG. 2 shows a detailed block diagram of the power management apparatus 100. The power management apparatus 100 includes a control unit 101, a power supply unit 120, a motor driving unit 130, a temperature monitoring circuit 105, a reset circuit 106, a watch dog timer 113, and a charge pump circuit 143.

チャージポンプ回路143には、入力電圧VD(31ボルト)が入力される。チャージポンプ回路143からは、入力電圧VDを昇圧した昇圧電圧VUが出力されている。昇圧電圧VUは、制御手段101、スイッチング制御回路121〜123、モータ駆動手段130に入力されている。   An input voltage VD (31 volts) is input to the charge pump circuit 143. The charge pump circuit 143 outputs a boosted voltage VU obtained by boosting the input voltage VD. The boosted voltage VU is input to the control unit 101, the switching control circuits 121 to 123, and the motor driving unit 130.

電力供給手段120の構成を説明する。電力供給手段120は、スイッチング制御回路121〜123、および過電圧/減電圧検出回路124を備える。スイッチング制御回路121、平滑回路151および分圧回路161によって、スイッチングレギュレータSR11が構成されている。スイッチング制御回路122、平滑回路152および分圧回路162によって、スイッチングレギュレータSR12が構成されている。スイッチング制御回路123、平滑回路153および分圧回路163によって、スイッチングレギュレータSR13が構成されている。   The configuration of the power supply unit 120 will be described. The power supply means 120 includes switching control circuits 121 to 123 and an overvoltage / undervoltage detection circuit 124. A switching regulator SR11 is configured by the switching control circuit 121, the smoothing circuit 151, and the voltage dividing circuit 161. A switching regulator SR12 is configured by the switching control circuit 122, the smoothing circuit 152, and the voltage dividing circuit 162. A switching regulator SR13 is configured by the switching control circuit 123, the smoothing circuit 153, and the voltage dividing circuit 163.

スイッチングレギュレータSR11の構成および動作について説明する。平滑回路151は、不図示のチョークコイル、ダイオード、コンデンサが組み合わされた回路である。スイッチング制御回路121から出力されたパルス電圧PS11は、平滑回路151に入力される。平滑回路151からは電圧V1が出力される。分圧回路161には電圧V1が入力される。分圧回路161は、平滑回路151から入力される電圧V1を分圧してフィードバック電圧VF11を生成する回路である。分圧回路161から出力されるフィードバック電圧VF11は、スイッチング制御回路121に入力される。   The configuration and operation of the switching regulator SR11 will be described. The smoothing circuit 151 is a circuit in which a choke coil, a diode, and a capacitor (not shown) are combined. The pulse voltage PS11 output from the switching control circuit 121 is input to the smoothing circuit 151. The smoothing circuit 151 outputs a voltage V1. The voltage V1 is input to the voltage dividing circuit 161. The voltage dividing circuit 161 is a circuit that divides the voltage V1 input from the smoothing circuit 151 and generates a feedback voltage VF11. The feedback voltage VF11 output from the voltage dividing circuit 161 is input to the switching control circuit 121.

スイッチングレギュレータSR11には、入力電圧VDおよび昇圧電圧VUが入力されている。記憶手段102に記憶されているスイッチング動作設定値が、スイッチング制御回路121を動作させる旨の内容である場合には、スイッチング制御回路121ではスイッチング制御が行われる。これにより、フィードバック電圧VF11に基づいて、パルス電圧PS11のデューティ比が制御される。パルス電圧PS11は、平滑回路151で平滑化される。その結果、入力される入力電圧VD(31ボルト)を、安定した電圧V1(5ボルト)に降圧する制御が行われる。スイッチングレギュレータSR11から出力される電圧V1は、電源管理装置200および周辺回路301に入力される。   An input voltage VD and a boosted voltage VU are input to the switching regulator SR11. When the switching operation setting value stored in the storage means 102 is the content for operating the switching control circuit 121, the switching control circuit 121 performs switching control. Thereby, the duty ratio of the pulse voltage PS11 is controlled based on the feedback voltage VF11. The pulse voltage PS11 is smoothed by the smoothing circuit 151. As a result, control is performed to step down the input voltage VD (31 volts) input to a stable voltage V1 (5 volts). The voltage V1 output from the switching regulator SR11 is input to the power management device 200 and the peripheral circuit 301.

スイッチングレギュレータSR12では、入力される入力電圧VD(31ボルト)を、安定した電圧V4(3.3ボルト)に降圧する制御が行われる。スイッチングレギュレータSR12から出力される電圧V4は、ASIC10に入力される。なお、電圧V4は、ASIC10のコア部300には供給されない。スイッチングレギュレータSR13では、入力される入力電圧VD(31ボルト)を、安定した電圧HVDDに降圧する制御が行われる。スイッチングレギュレータSR13から出力される電圧HVDDは、記録ヘッド11に入力される。なお、スイッチングレギュレータSR12、SR13の構成および動作は、スイッチングレギュレータSR11の構成および動作と同様であるため、説明を省略する。   In the switching regulator SR12, control is performed to step down the input voltage VD (31 volts) input to a stable voltage V4 (3.3 volts). The voltage V4 output from the switching regulator SR12 is input to the ASIC 10. Note that the voltage V4 is not supplied to the core unit 300 of the ASIC 10. In the switching regulator SR13, control is performed to step down the input voltage VD (31 volts) input to a stable voltage HVDD. The voltage HVDD output from the switching regulator SR13 is input to the recording head 11. Note that the configuration and operation of the switching regulators SR12 and SR13 are the same as the configuration and operation of the switching regulator SR11, and thus description thereof is omitted.

過電圧/減電圧検出回路124は、スイッチングレギュレータSR11〜SR13の出力電圧が、設定電圧から所定の割合を超えて上昇または下降したことに対応する停止信号が、異常検知手段142から入力されると、スイッチング制御回路121〜123を停止させる回路である。   When the stop signal corresponding to the output voltage of the switching regulators SR <b> 11 to SR <b> 13 increasing or decreasing from the set voltage exceeding a predetermined ratio is input from the abnormality detection unit 142, the overvoltage / undervoltage detection circuit 124 receives This is a circuit for stopping the switching control circuits 121 to 123.

制御手段101の構成を説明する。制御手段101は、記憶手段102、信号出力手段103、復帰手段104、駆動周波数生成回路141、異常検知手段142、を備える。制御手段101には、電源管理装置200から信号P_GOOD2が入力される。   The configuration of the control means 101 will be described. The control unit 101 includes a storage unit 102, a signal output unit 103, a return unit 104, a drive frequency generation circuit 141, and an abnormality detection unit 142. The control unit 101 receives the signal P_GOOD2 from the power management apparatus 200.

また制御手段101には、入力電圧VDおよび昇圧電圧VUが入力される。制御手段101は、図2中に図示していないが、電力供給手段120、過電流検出回路108、リセット回路106、ウォッチドッグタイマ113など、電源管理装置100内部に備えられている回路と通信が可能とされている。制御手段101は、ASIC10から、シリアル通信によりコントロールされる。具体的には、クロック信号CLK、データ信号DATA、ストローブ信号STB1の3つの制御信号によって、シリアル通信を行う。これにより、例えば、16ビットのシリアルデータを通信することができる。   Further, the input voltage VD and the boosted voltage VU are input to the control means 101. Although not shown in FIG. 2, the control unit 101 communicates with circuits provided in the power management apparatus 100 such as the power supply unit 120, the overcurrent detection circuit 108, the reset circuit 106, and the watchdog timer 113. It is possible. The control means 101 is controlled from the ASIC 10 by serial communication. Specifically, serial communication is performed by three control signals of a clock signal CLK, a data signal DATA, and a strobe signal STB1. Thereby, for example, 16-bit serial data can be communicated.

記憶手段102には、ASIC10から、クロック信号CLK、データ信号DATA、ストローブ信号STB1、が入力される。記憶手段102は、前述したシリアル通信によって、ASIC10から送信された設定情報を記憶するレジスタである。記憶手段102に記憶する設定情報の例としては、スイッチング制御回路121〜123を動作させるか否かについてのスイッチング動作設定値や、モータ駆動手段130の動作を復帰させる復帰信号や、記録ヘッド11を用いて印刷用紙に記録を行う際の記録処理指令などが挙げられる。   A clock signal CLK, a data signal DATA, and a strobe signal STB1 are input from the ASIC 10 to the storage unit 102. The storage unit 102 is a register that stores setting information transmitted from the ASIC 10 by the serial communication described above. Examples of the setting information stored in the storage unit 102 include a switching operation setting value for determining whether to operate the switching control circuits 121 to 123, a return signal for returning the operation of the motor driving unit 130, and the recording head 11. A recording processing command when recording on a printing paper by using is used.

信号出力手段103は、温度監視回路105で異常が検出されることに応じて、アラーム信号TH_ALM1をASIC10に出力する。復帰手段104は、ASIC10から復帰信号が入力されることに応じて、停止しているモータ駆動手段130の動作を復帰させる。なお復帰信号は、前述したシリアル通信によって、ASIC10から入力される。駆動周波数生成回路141は、スイッチングレギュレータSR11〜SR13のスイッチング周波数f1を生成する回路である。   The signal output means 103 outputs an alarm signal TH_ALM1 to the ASIC 10 when an abnormality is detected by the temperature monitoring circuit 105. The return means 104 returns the stopped operation of the motor drive means 130 in response to the input of the return signal from the ASIC 10. The return signal is input from the ASIC 10 by the serial communication described above. The drive frequency generation circuit 141 is a circuit that generates the switching frequency f1 of the switching regulators SR11 to SR13.

異常検知手段142は、電源管理装置100内の回路に発生した各種の異常を検出する回路である。異常検知手段142は、電源管理装置100内で発生した異常を検出すると、スイッチング制御回路121〜123を停止させる停止信号を過電圧/減電圧検出回路124に出力する。また異常検知手段142は、ローレベルのP_GOOD2が入力されると、スイッチング制御回路122および123を停止させる停止信号を過電圧/減電圧検出回路124に出力する。   The abnormality detection unit 142 is a circuit that detects various abnormalities that have occurred in a circuit in the power management apparatus 100. When the abnormality detection unit 142 detects an abnormality that has occurred in the power management apparatus 100, the abnormality detection unit 142 outputs a stop signal for stopping the switching control circuits 121 to 123 to the overvoltage / undervoltage detection circuit 124. Further, when the low level P_GOOD 2 is input, the abnormality detection unit 142 outputs a stop signal for stopping the switching control circuits 122 and 123 to the overvoltage / undervoltage detection circuit 124.

ウォッチドッグタイマ113には、ASIC10からクロック信号CLKが入力される。クロック信号CLKは、モータ基準クロック信号としても用いられる。ウォッチドッグタイマ113は、モータ基準クロック信号に異常を検出した場合には、不図示の保護回路107を介してモータ駆動回路109〜112を停止させる回路である。温度監視回路105は、電源管理装置100内部の温度を検出する回路である。   The clock signal CLK is input from the ASIC 10 to the watchdog timer 113. The clock signal CLK is also used as a motor reference clock signal. The watchdog timer 113 is a circuit that stops the motor drive circuits 109 to 112 via a protection circuit 107 (not shown) when an abnormality is detected in the motor reference clock signal. The temperature monitoring circuit 105 is a circuit that detects the temperature inside the power management apparatus 100.

リセット回路106は、温度監視回路105や異常検知手段142などから異常を検出したことを示す信号が入力されることに応じて、リセット信号RTC_Rやリセット信号ASIC_RをASIC10へ出力する回路である。リセット信号RTC_Rは、電源管理装置100で異常が発生している旨をASIC10へ報知するための信号である。リセット信号RTC_Rは、例えば、ASIC10内に備えられているRTC(Real Time Clock)(不図示)をリセットするために用いられても良い。   The reset circuit 106 is a circuit that outputs a reset signal RTC_R and a reset signal ASIC_R to the ASIC 10 in response to a signal indicating that an abnormality has been detected from the temperature monitoring circuit 105, the abnormality detection unit 142, or the like. The reset signal RTC_R is a signal for notifying the ASIC 10 that an abnormality has occurred in the power management apparatus 100. The reset signal RTC_R may be used, for example, to reset an RTC (Real Time Clock) (not shown) provided in the ASIC 10.

モータ駆動手段130の構成を説明する。モータ駆動手段130は、モータ駆動回路109〜112および過電流検出回路108を備える。モータ駆動回路109〜112の各々は、ペーパーフィードモータ131〜キャリッジモータ134の各々を駆動する回路である。   The configuration of the motor driving unit 130 will be described. The motor drive unit 130 includes motor drive circuits 109 to 112 and an overcurrent detection circuit 108. Each of the motor drive circuits 109 to 112 is a circuit that drives each of the paper feed motor 131 to the carriage motor 134.

過電流検出回路108は、ペーパーフィードモータ131〜キャリッジモータ134に所定値を超える電流が流れたことを検出する。これにより、ショートといった異常発生の検出が可能となる。また、モータの負荷が非常に大きくなった過負荷状態(紙詰まり等)の検出が可能となる。   The overcurrent detection circuit 108 detects that a current exceeding a predetermined value has passed through the paper feed motor 131 to the carriage motor 134. Thereby, the occurrence of an abnormality such as a short circuit can be detected. In addition, it is possible to detect an overload state (paper jam or the like) in which the motor load is very large.

<電源管理装置200>
図3に、電源管理装置200の詳細なブロック図を示す。電源管理装置200は、制御手段201、電力供給手段220、温度監視回路205、を備える。電源管理装置200には、電圧V1(5ボルト)が供給されている。また電源管理装置200には、ASIC10から、クロック信号CLK、データ信号DATA、ストローブ信号STB1などが入力されていない。すなわち電源管理装置200は、ASIC10から設定情報を受信していない装置である。
<Power management device 200>
FIG. 3 shows a detailed block diagram of the power management apparatus 200. The power management apparatus 200 includes a control unit 201, a power supply unit 220, and a temperature monitoring circuit 205. The power management apparatus 200 is supplied with a voltage V1 (5 volts). Further, the clock signal CLK, the data signal DATA, the strobe signal STB1 and the like are not input from the ASIC 10 to the power management apparatus 200. That is, the power management apparatus 200 is an apparatus that has not received setting information from the ASIC 10.

電力供給手段220の構成を説明する。電力供給手段220は、スイッチング制御回路221および222、リニアレギュレータ223、過電圧/減電圧検出回路224、出力電圧監視回路291および292、を備える。スイッチング制御回路221、平滑回路251および分圧回路261によって、スイッチングレギュレータSR21が構成されている。スイッチング制御回路222、平滑回路252および分圧回路262によって、スイッチングレギュレータSR22が構成されている。スイッチングレギュレータSR21およびSR22、リニアレギュレータ223には、5ボルトの電圧V1が入力されている。スイッチングレギュレータSR21では、入力される電圧V1(5ボルト)を、安定した電圧V2(1.2ボルト)に降圧する制御が行われる。スイッチングレギュレータSR21から出力される電圧V2は、ASIC10内部のコア部300へ供給される。スイッチングレギュレータSR22では、入力される電圧V1(5ボルト)を、安定した電圧V3(1.5ボルト)に降圧する制御が行われる。スイッチングレギュレータSR22から出力される電圧V3は、ASIC10およびDDRメモリ281に供給されている。なお、スイッチングレギュレータSR21、SR22の構成および動作は、スイッチングレギュレータSR11の構成および動作と同様であるため、説明を省略する。   The configuration of the power supply unit 220 will be described. The power supply means 220 includes switching control circuits 221 and 222, a linear regulator 223, an overvoltage / undervoltage detection circuit 224, and output voltage monitoring circuits 291 and 292. The switching regulator SR21 is configured by the switching control circuit 221, the smoothing circuit 251, and the voltage dividing circuit 261. A switching regulator SR22 is configured by the switching control circuit 222, the smoothing circuit 252 and the voltage dividing circuit 262. A voltage V1 of 5 volts is input to the switching regulators SR21 and SR22 and the linear regulator 223. In the switching regulator SR21, control is performed to step down the input voltage V1 (5 volts) to a stable voltage V2 (1.2 volts). The voltage V2 output from the switching regulator SR21 is supplied to the core unit 300 inside the ASIC 10. In the switching regulator SR22, control is performed to step down the input voltage V1 (5 volts) to a stable voltage V3 (1.5 volts). The voltage V3 output from the switching regulator SR22 is supplied to the ASIC 10 and the DDR memory 281. Note that the configuration and operation of the switching regulators SR21 and SR22 are the same as the configuration and operation of the switching regulator SR11, and thus description thereof is omitted.

リニアレギュレータ223から出力されている3.3ボルトの電圧V5は、ASIC10に入力されている。リニアレギュレータ223は、入出力間に必要な最低電位差が低い、低ドロップアウト電圧レギュレータ(LDO)である。電圧V5は、AD変換に用いられる電圧である。電圧V5を設定電圧(3.3ボルト)にレギュレートするための基準電圧は、基準電圧生成回路243から供給されている。   A voltage V5 of 3.3 volts output from the linear regulator 223 is input to the ASIC 10. The linear regulator 223 is a low dropout voltage regulator (LDO) having a low minimum potential difference between input and output. The voltage V5 is a voltage used for AD conversion. A reference voltage for regulating the voltage V5 to the set voltage (3.3 volts) is supplied from the reference voltage generation circuit 243.

出力電圧監視回路291には、分圧回路261から出力されるフィードバック電圧VF21が入力されている。出力電圧監視回路291からは、信号P_GOOD1が出力され、制御手段201に入力されている。出力電圧監視回路291は、スイッチングレギュレータSR21から出力されている電圧V2が、設定電圧(1.2ボルト)にレギュレートされているか否かを監視し、監視結果を信号P_GOOD1を用いて制御手段201へ報知する回路である。信号P_GOOD1は、予め定められた第1所定値PV1よりも電圧V2が大きい場合にはハイレベルとなり、予め定められた第1所定値PV1よりも電圧V2が小さい場合にはローレベルとなる信号である。第1所定値PV1の値は、画像形成装置1の製造者等によって予め定められるとしてもよい。第1所定値PV1は、例えば、設定電圧からマージン値を減算して定めてもよい。マージン値が0.1ボルトの場合には、第1所定値PV1は1.1ボルトとなる。   The output voltage monitoring circuit 291 receives the feedback voltage VF21 output from the voltage dividing circuit 261. From the output voltage monitoring circuit 291, a signal P_GOOD 1 is output and input to the control means 201. The output voltage monitoring circuit 291 monitors whether or not the voltage V2 output from the switching regulator SR21 is regulated to the set voltage (1.2 volts), and the monitoring result is controlled by the control unit 201 using the signal P_GOOD1. It is a circuit which notifies to. The signal P_GOOD1 is a signal that is at a high level when the voltage V2 is higher than a predetermined first predetermined value PV1, and is at a low level when the voltage V2 is lower than a predetermined first predetermined value PV1. is there. The value of the first predetermined value PV1 may be determined in advance by the manufacturer of the image forming apparatus 1 or the like. For example, the first predetermined value PV1 may be determined by subtracting a margin value from the set voltage. When the margin value is 0.1 volts, the first predetermined value PV1 is 1.1 volts.

出力電圧監視回路292には、分圧回路262から出力されるフィードバック電圧VF22が入力されている。出力電圧監視回路292からは、信号P_GOOD2が出力され、電源管理装置100の制御手段101に入力されている。出力電圧監視回路292は、スイッチングレギュレータSR22から出力されている電圧V3が、設定電圧(1.5ボルト)にレギュレートされているか否かを監視し、監視結果を信号P_GOOD2を用いて制御手段101へ報知する回路である。信号P_GOOD2は、予め定められた第2所定値PV2よりも電圧V3が大きい場合にはハイレベルとなり、予め定められた第2所定値PV2よりも電圧V3が小さい場合にはローレベルとなる信号である。第2所定値PV2の値は、画像形成装置1の製造者等によって予め定められるとしてもよい。第2所定値PV2は、例えば、設定電圧からマージン値を減算して定めてもよい。マージン値が0.1ボルトの場合には、第2所定値PV2は1.4ボルトとなる。   The output voltage monitoring circuit 292 receives the feedback voltage VF22 output from the voltage dividing circuit 262. A signal P_GOOD2 is output from the output voltage monitoring circuit 292 and input to the control means 101 of the power management apparatus 100. The output voltage monitoring circuit 292 monitors whether or not the voltage V3 output from the switching regulator SR22 is regulated to the set voltage (1.5 volts), and uses the signal P_GOOD2 to control the monitoring result. It is a circuit which notifies to. The signal P_GOOD2 is a signal that is at a high level when the voltage V3 is higher than a predetermined second predetermined value PV2, and is at a low level when the voltage V3 is lower than a predetermined second predetermined value PV2. is there. The value of the second predetermined value PV2 may be determined in advance by the manufacturer of the image forming apparatus 1 or the like. The second predetermined value PV2 may be determined by subtracting a margin value from the set voltage, for example. When the margin value is 0.1 volts, the second predetermined value PV2 is 1.4 volts.

過電圧/減電圧検出回路224は、スイッチング制御回路221または222から出力される電圧V2または電圧V3が、設定電圧から所定の割合を超えて上昇または下降したことを検出したことに対応する停止信号が、異常検知手段242から入力されると、スイッチング制御回路221および222、リニアレギュレータ223を停止させる回路である。また過電圧/減電圧検出回路224は、リニアレギュレータ223から出力される電圧V5が設定電圧から所定の割合を超えて上昇または下降したことに対応する停止信号が、異常検知手段242から入力されると、リニアレギュレータ223のみを停止させる。   The overvoltage / undervoltage detection circuit 224 receives a stop signal corresponding to detecting that the voltage V2 or voltage V3 output from the switching control circuit 221 or 222 has increased or decreased from the set voltage by exceeding a predetermined ratio. When input from the abnormality detection means 242, the switching control circuits 221 and 222 and the linear regulator 223 are stopped. The overvoltage / undervoltage detection circuit 224 receives a stop signal from the abnormality detection unit 242 when the voltage V5 output from the linear regulator 223 rises or falls from the set voltage exceeding a predetermined ratio. Only the linear regulator 223 is stopped.

制御手段201の構成を説明する。制御手段201は、信号出力手段203、復帰手段204、駆動周波数生成回路241、異常検知手段242、基準電圧生成回路243、を備える。制御手段201には、電圧V1が入力される。制御手段201は、図3中に図示していないが、過電圧/減電圧検出回路224と通信が可能とされている。また制御手段201には、出力電圧監視回路291から信号P_GOOD1が入力される。異常検知手段242は、スイッチングレギュレータSR21またはSR22に異常が発生した旨を検知すると、スイッチング制御回路221および222を停止する停止信号を過電圧/減電圧検出回路224に出力する。基準電圧生成回路243は、リニアレギュレータ223で使用する基準電圧を生成する回路である。なお、電源管理装置200(図3)におけるその他の構成要素は、電源管理装置100(図2)における同一の名称を有する構成要素と同様の機能を有している。よって、詳細な説明はここでは省略する。   The configuration of the control unit 201 will be described. The control unit 201 includes a signal output unit 203, a return unit 204, a drive frequency generation circuit 241, an abnormality detection unit 242, and a reference voltage generation circuit 243. The voltage V1 is input to the control unit 201. Although not shown in FIG. 3, the control unit 201 can communicate with the overvoltage / undervoltage detection circuit 224. Further, the control unit 201 receives a signal P_GOOD1 from the output voltage monitoring circuit 291. When detecting that an abnormality has occurred in the switching regulator SR21 or SR22, the abnormality detection means 242 outputs a stop signal for stopping the switching control circuits 221 and 222 to the overvoltage / undervoltage detection circuit 224. The reference voltage generation circuit 243 is a circuit that generates a reference voltage used in the linear regulator 223. The other components in the power management device 200 (FIG. 3) have the same functions as the components having the same names in the power management device 100 (FIG. 2). Therefore, detailed description is omitted here.

<画像形成装置1の動作>
画像形成装置1の動作を説明する。画像形成装置1は、インクを吐出して記録を行なう記録ヘッド11を搭載したキャリッジ(不図示)を、キャリッジモータ134によって往復移動させる。具体的には、キャリッジモータ134の正転及び逆転によって、不図示のガイドシャフトに沿ってキャリッジを往復移動させる。また、ペーパーフィードモータ131を駆動することにより、印刷用紙をペーパーフィード機構(不図示)を介して給紙し、記録位置まで搬送し、その記録位置において記録ヘッド11から印刷用紙の表面にインクを吐出することで記録を行う。
<Operation of Image Forming Apparatus 1>
The operation of the image forming apparatus 1 will be described. The image forming apparatus 1 reciprocates a carriage (not shown) on which a recording head 11 that performs recording by discharging ink is mounted by a carriage motor 134. Specifically, the carriage is reciprocated along a guide shaft (not shown) by forward rotation and reverse rotation of the carriage motor 134. Further, by driving the paper feed motor 131, the printing paper is fed through a paper feed mechanism (not shown), conveyed to the recording position, and ink is applied from the recording head 11 to the surface of the printing paper at the recording position. Recording is performed by discharging.

<異常発生時の動作>
電源管理装置100および200の、異常発生時の動作について以下に説明する。例として、図4を用いて、パターン1〜5の5つのパターンについて説明する。図4は、電源管理装置100および電源管理装置200についての、異常発生時の動作の一覧表である。
<Operation when an abnormality occurs>
The operation of the power management apparatuses 100 and 200 when an abnormality occurs will be described below. As an example, five patterns 1 to 5 will be described with reference to FIG. FIG. 4 is a list of operations when an abnormality occurs in the power management apparatus 100 and the power management apparatus 200.

パターン1の動作について、図5のタイミングチャートを用いて説明する。パターン1の動作は、電源管理装置200のスイッチング制御回路221に異常が発生した場合の動作である。時刻T11において、スイッチング制御回路221に異常が発生すると、スイッチングレギュレータSR21は動作を停止し、電圧V2の値が設定電圧である1.2ボルトから低下し始める。   The operation of pattern 1 will be described using the timing chart of FIG. The operation of pattern 1 is an operation when an abnormality occurs in the switching control circuit 221 of the power management device 200. When an abnormality occurs in the switching control circuit 221 at time T11, the switching regulator SR21 stops operating, and the value of the voltage V2 starts to drop from the set voltage of 1.2 volts.

時刻T12において、電圧V2が第1所定値PV1(1.1ボルト)よりも小さくなると、出力電圧監視回路291から出力される信号P_GOOD1はハイレベルからローレベルへ遷移する(矢印Y11)。信号P_GOOD1がローレベルに遷移した旨が、制御手段201に報知される。すると、異常検知手段242は過電圧/減電圧検出回路224へスイッチング制御回路222を停止する停止信号を出力する。すると、過電圧/減電圧検出回路224は、スイッチングレギュレータSR22のスイッチング制御回路222を停止する(矢印Y12)。よってスイッチングレギュレータSR22から出力される電圧V3の値が、設定電圧である1.5ボルトから低下し始める。   When the voltage V2 becomes smaller than the first predetermined value PV1 (1.1 volts) at time T12, the signal P_GOOD1 output from the output voltage monitoring circuit 291 transitions from the high level to the low level (arrow Y11). The control means 201 is notified that the signal P_GOOD1 has transitioned to the low level. Then, the abnormality detection means 242 outputs a stop signal for stopping the switching control circuit 222 to the overvoltage / undervoltage detection circuit 224. Then, the overvoltage / undervoltage detection circuit 224 stops the switching control circuit 222 of the switching regulator SR22 (arrow Y12). Therefore, the value of the voltage V3 output from the switching regulator SR22 starts to drop from the set voltage of 1.5 volts.

時刻T13において、電圧V3が第2所定値PV2(1.4ボルト)よりも小さくなると、出力電圧監視回路292から出力される信号P_GOOD2はハイレベルからローレベルへ遷移する(矢印Y13)。ローレベルの信号P_GOOD2はが、電源管理装置100の制御手段101およびASIC10の再起動部317に入力される。異常検知手段142は、スイッチング制御回路122および123を停止させる停止信号を入力する。すると、過電圧/減電圧検出回路124は、スイッチング制御回路122(スイッチングレギュレータSR12)およびスイッチング制御回路123(スイッチングレギュレータSR13)を停止する。よって、スイッチングレギュレータSR12から出力される、電圧V4(3.3ボルト)が低下し始める(矢印Y14)。一方、過電圧/減電圧検出回路124は、スイッチングレギュレータSR11のスイッチング制御回路121は停止しない。よって、スイッチングレギュレータSR11から出力される電圧V1は、5ボルトの状態が維持される(領域R11)。   When the voltage V3 becomes lower than the second predetermined value PV2 (1.4 volts) at time T13, the signal P_GOOD2 output from the output voltage monitoring circuit 292 changes from the high level to the low level (arrow Y13). The low level signal P_GOOD2 is input to the control unit 101 of the power management apparatus 100 and the restarting unit 317 of the ASIC 10. The abnormality detection unit 142 inputs a stop signal for stopping the switching control circuits 122 and 123. Then, the overvoltage / undervoltage detection circuit 124 stops the switching control circuit 122 (switching regulator SR12) and the switching control circuit 123 (switching regulator SR13). Therefore, the voltage V4 (3.3 volts) output from the switching regulator SR12 starts to decrease (arrow Y14). On the other hand, the overvoltage / undervoltage detection circuit 124 does not stop the switching control circuit 121 of the switching regulator SR11. Therefore, the voltage V1 output from the switching regulator SR11 is maintained at 5 volts (region R11).

時刻T14において、電圧V4が第3所定値PV3(3.2ボルト)よりも小さくなる。異常検知手段142は、V4が第3所定値PV3よりも小さいことを検出すると、リセット回路106へ、異常が発生したことを示す信号を入力する。すると、リセット回路106から出力されるリセット信号RTC_Rがローレベルからハイレベルへ遷移し、リセットの指示が再起動部317に入力される(矢印Y15)。   At time T14, the voltage V4 becomes smaller than the third predetermined value PV3 (3.2 volts). When detecting that V4 is smaller than the third predetermined value PV3, the abnormality detection unit 142 inputs a signal indicating that an abnormality has occurred to the reset circuit 106. Then, the reset signal RTC_R output from the reset circuit 106 transitions from the low level to the high level, and a reset instruction is input to the restarting unit 317 (arrow Y15).

ASIC10の再起動部317は、リセット回路106からリセットの指示が入力された時点(時刻T14)において、電圧V3が第2所定値PV2(1.4ボルト)よりも小さいことを示すローレベルの信号P_GOOD2を受信している。よって再起動部317は、ハイレベルの再起動信号BSを出力することで、電源部302へ再起動を指示する(領域R12)。時刻T15において電源部302は、パワーオンリセット動作を開始するために、入力電圧VDを0ボルトに低下させる。   The restarting unit 317 of the ASIC 10 is a low-level signal indicating that the voltage V3 is smaller than the second predetermined value PV2 (1.4 volts) at the time when a reset instruction is input from the reset circuit 106 (time T14). P_GOOD2 is received. Accordingly, the restart unit 317 outputs a high level restart signal BS to instruct the power source unit 302 to restart (region R12). At time T15, the power supply unit 302 reduces the input voltage VD to 0 volts in order to start the power-on reset operation.

以上説明したように、パターン1の動作(スイッチング制御回路221に異常が発生)では、図4に示すように、スイッチング制御回路121のみが動作が続行され、スイッチング制御回路121以外の他のスイッチング制御回路の動作が停止されるように制御が行われる。   As described above, in the operation of pattern 1 (an abnormality occurs in the switching control circuit 221), only the switching control circuit 121 continues to operate as shown in FIG. Control is performed so that the operation of the circuit is stopped.

パターン2の動作について、図6のタイミングチャートを用いて説明する。パターン2の動作は、電源管理装置200のスイッチング制御回路222に異常が発生した場合の動作である。時刻T21において、スイッチング制御回路222に異常が発生すると、スイッチングレギュレータSR22は動作を停止し、電圧V3の値が設定電圧である1.5ボルトから低下し始める。   The operation of pattern 2 will be described using the timing chart of FIG. The operation of pattern 2 is an operation when an abnormality occurs in the switching control circuit 222 of the power management apparatus 200. When an abnormality occurs in the switching control circuit 222 at time T21, the switching regulator SR22 stops operating, and the value of the voltage V3 starts to drop from the set voltage of 1.5 volts.

時刻T22において、電圧V3が第2所定値PV2(1.4ボルト)よりも小さくなると、出力電圧監視回路292から出力される信号P_GOOD2はハイレベルからローレベルへ遷移する(矢印Y21)。ローレベルの信号P_GOOD2が、制御手段101およびASIC10の再起動部317に入力される。ローレベルのP_GOOD2が入力されると、異常検知手段142は、スイッチング制御回路122および123を停止させる停止信号を過電圧/減電圧検出回路124に出力する。すると、過電圧/減電圧検出回路124は、スイッチング制御回路122および123を停止する(矢印Y22)。よって、電圧V4(3.3ボルト)が低下し始める。一方、過電圧/減電圧検出回路124は、スイッチングレギュレータSR11のスイッチング制御回路121は停止しない。よって電圧V1は、5ボルトの状態が維持される(領域R21)。また、電圧V3が第2所定値PV2(1.4ボルト)よりも小さくなると、スイッチングレギュレータSR22で異常が発生した旨が、制御手段201の異常検知手段242で検出される。異常検知手段242は、スイッチング制御回路221および222を停止する停止信号を過電圧/減電圧検出回路224に出力する。すると、過電圧/減電圧検出回路224は、スイッチング制御回路221を停止させる(矢印Y23)。よって、電圧V2(1.2ボルト)が低下し始める。   When the voltage V3 becomes lower than the second predetermined value PV2 (1.4 volts) at time T22, the signal P_GOOD2 output from the output voltage monitoring circuit 292 transitions from the high level to the low level (arrow Y21). The low level signal P_GOOD2 is input to the control unit 101 and the restarting unit 317 of the ASIC 10. When the low-level P_GOOD 2 is input, the abnormality detection unit 142 outputs a stop signal for stopping the switching control circuits 122 and 123 to the overvoltage / undervoltage detection circuit 124. Then, the overvoltage / undervoltage detection circuit 124 stops the switching control circuits 122 and 123 (arrow Y22). Therefore, the voltage V4 (3.3 volts) starts to decrease. On the other hand, the overvoltage / undervoltage detection circuit 124 does not stop the switching control circuit 121 of the switching regulator SR11. Therefore, the voltage V1 is maintained at 5 volts (region R21). Further, when the voltage V3 becomes smaller than the second predetermined value PV2 (1.4 volts), the abnormality detection unit 242 of the control unit 201 detects that an abnormality has occurred in the switching regulator SR22. The abnormality detection means 242 outputs a stop signal for stopping the switching control circuits 221 and 222 to the overvoltage / undervoltage detection circuit 224. Then, the overvoltage / undervoltage detection circuit 224 stops the switching control circuit 221 (arrow Y23). Therefore, the voltage V2 (1.2 volts) starts to decrease.

時刻T23において、電圧V4が第3所定値PV3(3.2ボルト)よりも小さくなると、スイッチングレギュレータSR12で異常が発生した旨が異常検知手段142で検出される。よって、リセット回路106から出力される信号リセット信号RTC_Rがローレベルからハイレベルへ遷移し、リセットの指示が再起動部317に入力される(矢印Y24)。   When the voltage V4 becomes smaller than the third predetermined value PV3 (3.2 volts) at time T23, the abnormality detection unit 142 detects that an abnormality has occurred in the switching regulator SR12. Therefore, the signal reset signal RTC_R output from the reset circuit 106 transitions from a low level to a high level, and a reset instruction is input to the restart unit 317 (arrow Y24).

ASIC10の再起動部317は、リセット回路106からリセットの指示が入力された時点(時刻T23)において、ローレベルの信号P_GOOD2を受信している。よって再起動部317は、ハイレベルの再起動信号BSを出力することで、電源部302へ再起動を指示する(領域R22)。時刻T24において電源部302は、パワーオンリセット動作を開始するために、入力電圧VDを0ボルトに低下させる。   The restarting unit 317 of the ASIC 10 receives the low-level signal P_GOOD2 at the time when a reset instruction is input from the reset circuit 106 (time T23). Therefore, the restart unit 317 outputs a high level restart signal BS to instruct the power source unit 302 to restart (region R22). At time T24, the power supply unit 302 reduces the input voltage VD to 0 volts in order to start the power-on reset operation.

以上説明したように、パターン2の動作(スイッチング制御回路222に異常が発生)では、図4に示すように、スイッチング制御回路121のみが動作が続行され、スイッチング制御回路121以外の他のスイッチング制御回路の動作が停止されるように制御が行われる。   As described above, in the operation of pattern 2 (an abnormality occurs in the switching control circuit 222), only the switching control circuit 121 continues to operate as shown in FIG. Control is performed so that the operation of the circuit is stopped.

パターン3の動作について、図7のタイミングチャートを用いて説明する。パターン3の動作は、電源管理装置100のスイッチング制御回路121に異常が発生した場合の動作である。時刻T31において、スイッチング制御回路121に異常が発生すると、スイッチングレギュレータSR11は動作を停止し、電圧V1の値が設定電圧である5ボルトから低下し始める。   The operation of pattern 3 will be described using the timing chart of FIG. The operation of pattern 3 is an operation when an abnormality occurs in the switching control circuit 121 of the power management apparatus 100. When an abnormality occurs in the switching control circuit 121 at time T31, the switching regulator SR11 stops operating, and the value of the voltage V1 starts to decrease from the set voltage of 5 volts.

時刻T32において、電圧V1が第4所定値PV4(4.9ボルト)よりも小さくなると、スイッチングレギュレータSR11で異常が発生した旨が、制御手段101の異常検知手段142で検出される。異常検知手段142はスイッチング制御回路121〜123を停止させる停止信号を過電圧/減電圧検出回路124に出力する。過電圧/減電圧検出回路124は、スイッチング制御回路122(スイッチングレギュレータSR12)およびスイッチング制御回路123(スイッチングレギュレータSR13)を停止する。よって、スイッチングレギュレータSR12から出力される、電圧V4(3.3ボルト)が低下し始める(矢印Y31)。異常検知手段142は、リセット回路106へ、異常を検出したことを示す信号を入力する。すると、リセット回路106から出力される信号リセット信号RTC_Rがローレベルからハイレベルへ遷移し、リセットの指示が再起動部317に入力される(矢印Y32)。   When the voltage V1 becomes smaller than the fourth predetermined value PV4 (4.9 volts) at time T32, the abnormality detection unit 142 of the control unit 101 detects that an abnormality has occurred in the switching regulator SR11. The abnormality detection unit 142 outputs a stop signal for stopping the switching control circuits 121 to 123 to the overvoltage / undervoltage detection circuit 124. The overvoltage / undervoltage detection circuit 124 stops the switching control circuit 122 (switching regulator SR12) and the switching control circuit 123 (switching regulator SR13). Therefore, the voltage V4 (3.3 volts) output from the switching regulator SR12 starts to decrease (arrow Y31). The abnormality detection unit 142 inputs a signal indicating that an abnormality has been detected to the reset circuit 106. Then, the signal reset signal RTC_R output from the reset circuit 106 transitions from the low level to the high level, and a reset instruction is input to the restart unit 317 (arrow Y32).

ASIC10の再起動部317は、リセット回路106からリセットの指示が入力された時点(時刻T32)において、電圧V3が第2所定値PV2(1.4ボルト)よりも大きいことを示すハイレベルの信号P_GOOD2を受信している。よって再起動部317は、再起動信号BSをローレベルに維持することで、電源部302へ再起動を指示しない(領域R31)。   The restart unit 317 of the ASIC 10 is a high-level signal indicating that the voltage V3 is larger than the second predetermined value PV2 (1.4 volts) at the time when the reset instruction is input from the reset circuit 106 (time T32). P_GOOD2 is received. Therefore, the restart unit 317 does not instruct the power source unit 302 to restart by maintaining the restart signal BS at a low level (region R31).

時刻T33において、電圧V1が下限電圧値LVよりも小さくなると、スイッチングレギュレータSR21およびSR22から出力される電圧V2および電圧V3が低下し始める。下限電圧値LVは、スイッチングレギュレータSR21およびSR22の出力電圧を設定電圧にレギュレートするために必要な、スイッチングレギュレータSR21およびSR22の入力電圧(電圧V1)の下限値である。   When voltage V1 becomes smaller than lower limit voltage value LV at time T33, voltage V2 and voltage V3 output from switching regulators SR21 and SR22 begin to decrease. The lower limit voltage value LV is a lower limit value of the input voltage (voltage V1) of the switching regulators SR21 and SR22 necessary for regulating the output voltage of the switching regulators SR21 and SR22 to the set voltage.

時刻T34において、電圧V2が第1所定値PV1(1.1ボルト)よりも小さくなると、出力電圧監視回路291から出力される信号P_GOOD1はハイレベルからローレベルへ遷移する(矢印Y33)。また時刻T34において、電圧V3が第2所定値PV2(1.4ボルト)よりも小さくなると、出力電圧監視回路292から出力される信号P_GOOD2はハイレベルからローレベルへ遷移する(矢印Y34)。以上説明したように、パターン3の動作(スイッチング制御回路121に異常が発生)では、図4に示すように、スイッチング制御回路121を含む全てのスイッチング制御回路の動作が停止されるように制御が行われる。   When the voltage V2 becomes lower than the first predetermined value PV1 (1.1 volts) at time T34, the signal P_GOOD1 output from the output voltage monitoring circuit 291 transitions from the high level to the low level (arrow Y33). At time T34, when the voltage V3 becomes lower than the second predetermined value PV2 (1.4 volts), the signal P_GOOD2 output from the output voltage monitoring circuit 292 transitions from the high level to the low level (arrow Y34). As described above, in the operation of pattern 3 (an abnormality occurs in the switching control circuit 121), as shown in FIG. 4, the control is performed so that the operations of all the switching control circuits including the switching control circuit 121 are stopped. Done.

パターン4の動作について、図8のタイミングチャートを用いて説明する。パターン4の動作は、電源管理装置100のスイッチング制御回路122に異常が発生した場合の動作である。時刻T41において、スイッチング制御回路122に異常が発生すると、スイッチングレギュレータSR12は動作を停止し、電圧V4の値が設定電圧である3.3ボルトから低下し始める。   The operation of pattern 4 will be described using the timing chart of FIG. The operation of pattern 4 is an operation when an abnormality occurs in the switching control circuit 122 of the power management apparatus 100. When an abnormality occurs in the switching control circuit 122 at time T41, the switching regulator SR12 stops operating, and the value of the voltage V4 starts to drop from the set voltage of 3.3 volts.

時刻T42において、電圧V4が第3所定値PV3(3.2ボルト)よりも小さくなると、スイッチングレギュレータSR12で異常が発生した旨が、制御手段101の異常検知手段142で検出される。異常検出手段142は、スイッチング制御回路121〜123を停止させる停止信号を過電圧/減電圧検出回路124に出力する。すると、過電圧/減電圧検出回路124は、スイッチング制御回路121(スイッチングレギュレータSR11)およびスイッチング制御回路123(スイッチングレギュレータSR13)を停止する。よって、スイッチングレギュレータSR11から出力される、電圧V1(5ボルト)が低下し始める(矢印Y41)。また、異常検知手段142は、電圧V4が第3所定値PV3よりも小さくなったことを検知すると、リセット回路106へ異常を検出したことを示す信号を入力する。すると、リセット回路106から出力される信号リセット信号RTC_Rがローレベルからハイレベルへ遷移し、リセットの指示が再起動部317に入力される(矢印Y42)。   When the voltage V4 becomes smaller than the third predetermined value PV3 (3.2 volts) at time T42, the abnormality detection unit 142 of the control unit 101 detects that an abnormality has occurred in the switching regulator SR12. The abnormality detection unit 142 outputs a stop signal for stopping the switching control circuits 121 to 123 to the overvoltage / undervoltage detection circuit 124. Then, the overvoltage / undervoltage detection circuit 124 stops the switching control circuit 121 (switching regulator SR11) and the switching control circuit 123 (switching regulator SR13). Therefore, the voltage V1 (5 volts) output from the switching regulator SR11 starts to decrease (arrow Y41). Further, when detecting that the voltage V4 has become smaller than the third predetermined value PV3, the abnormality detection unit 142 inputs a signal indicating that an abnormality has been detected to the reset circuit 106. Then, the signal reset signal RTC_R output from the reset circuit 106 transitions from the low level to the high level, and a reset instruction is input to the restarting unit 317 (arrow Y42).

ASIC10の再起動部317は、リセット回路106からリセットの指示が報知された時点(時刻T42)において、電圧V3が第2所定値PV2(1.4ボルト)よりも大きいことを示すハイレベルの信号P_GOOD2を受信している。よって再起動部317は、再起動信号BSをローレベルに維持することで、電源部302へ再起動を指示しない(領域R41)。   The restarting unit 317 of the ASIC 10 is a high-level signal indicating that the voltage V3 is higher than the second predetermined value PV2 (1.4 volts) when the reset instruction is notified from the reset circuit 106 (time T42). P_GOOD2 is received. Therefore, the restart unit 317 does not instruct the power source unit 302 to restart by maintaining the restart signal BS at the low level (region R41).

時刻T43において、電圧V1が下限電圧値LVよりも小さくなると、スイッチングレギュレータSR21およびSR22から出力される電圧V2および電圧V3が低下し始める。   When voltage V1 becomes smaller than lower limit voltage value LV at time T43, voltage V2 and voltage V3 output from switching regulators SR21 and SR22 begin to decrease.

時刻T44において、電圧V2が第1所定値PV1(1.1ボルト)よりも小さくなると、出力電圧監視回路291から出力される信号P_GOOD1はハイレベルからローレベルへ遷移する(矢印Y43)。また時刻T44において、電圧V3が第2所定値PV2(1.4ボルト)よりも小さくなると、出力電圧監視回路292から出力される信号P_GOOD2はハイレベルからローレベルへ遷移する(矢印Y44)。以上説明したように、パターン4の動作(スイッチング制御回路122に異常が発生)では、図4に示すように、スイッチング制御回路121を含む全てのスイッチング制御回路の動作が停止されるように制御が行われる。   When the voltage V2 becomes lower than the first predetermined value PV1 (1.1 volts) at time T44, the signal P_GOOD1 output from the output voltage monitoring circuit 291 transitions from the high level to the low level (arrow Y43). At time T44, when the voltage V3 becomes lower than the second predetermined value PV2 (1.4 volts), the signal P_GOOD2 output from the output voltage monitoring circuit 292 transitions from the high level to the low level (arrow Y44). As described above, in the operation of the pattern 4 (an abnormality occurs in the switching control circuit 122), as shown in FIG. 4, the control is performed so that the operations of all the switching control circuits including the switching control circuit 121 are stopped. Done.

パターン5の動作について説明する。パターン5の動作は、電源管理装置200のリニアレギュレータ223に異常が発生した場合の動作である異常検知手段242は、リニアレギュレータ223から出力される電圧V5(3.3ボルト)に異常が発生したことを検知すると、過電圧/減電圧検出回路224にリニアレギュレータ223の停止を指示する停止信号を出力する。すると、過電圧/減電圧検出回路224はリニアレギュレータ223を停止させる。これによりパターン5の動作では、図4に示すように、リニアレギュレータ223以外の他のスイッチング制御回路の動作が継続されるように制御が行われる。   The operation of pattern 5 will be described. The operation of pattern 5 is an operation when abnormality occurs in the linear regulator 223 of the power management apparatus 200. The abnormality detection means 242 has an abnormality in the voltage V5 (3.3 volts) output from the linear regulator 223. When this is detected, a stop signal that instructs the overvoltage / undervoltage detection circuit 224 to stop the linear regulator 223 is output. Then, the overvoltage / undervoltage detection circuit 224 stops the linear regulator 223. As a result, in the operation of pattern 5, as shown in FIG. 4, control is performed so that the operation of the switching control circuit other than the linear regulator 223 is continued.

<効果>
本明細書に開示されている画像形成装置1の効果を説明する。電源管理装置200のスイッチングレギュレータSR21またはSR22で異常が発生したときには、電源管理装置100では、スイッチングレギュレータSR11を停止させない一方で、スイッチングレギュレータSR12を停止させる。スイッチングレギュレータSR11が動作している状態が維持されることによって、電源管理装置200へ電圧V1(5ボルト)が供給され続けるため、電源管理装置200内の各種回路(出力電圧監視回路291、292など)を、動作状態に維持することができる。これにより、電源管理装置200で異常が発生した場合においても、電源管理装置200のスイッチングレギュレータSR21またはSR22からASIC10へ、異常電圧が供給されないように監視および制御することができる。これにより、ASIC10が故障してしまう事態を防止できるため、画像形成装置1に致命的な損傷を与えることを防ぐことが可能となる。
<Effect>
The effects of the image forming apparatus 1 disclosed in this specification will be described. When an abnormality occurs in the switching regulator SR21 or SR22 of the power management device 200, the power management device 100 does not stop the switching regulator SR11, but stops the switching regulator SR12. By maintaining the operating state of the switching regulator SR11, the voltage V1 (5 volts) continues to be supplied to the power management device 200. Therefore, various circuits in the power management device 200 (such as output voltage monitoring circuits 291 and 292). ) Can be maintained in the operating state. Thus, even when an abnormality occurs in the power management apparatus 200, it is possible to monitor and control the abnormal voltage from being supplied to the ASIC 10 from the switching regulator SR21 or SR22 of the power management apparatus 200. As a result, it is possible to prevent a situation in which the ASIC 10 breaks down, and thus it is possible to prevent the image forming apparatus 1 from being seriously damaged.

コア部300は、ASIC10の各種演算を実行する回路である。またコア部300は、ASIC10内のコア部300以外の回路を制御する回路である。コア部300への電圧V2(1.2ボルト)の供給が停止している間に、ASIC10内のコア部300以外の回路に電圧が供給されると、コア部300以外の回路がコア部300によって制御されていない状態で、コア部300以外の回路に電力が供給されることになる。すると、コア部300以外の回路が故障するおそれがある。本明細書に開示されている画像形成装置1では、コア部300へ供給される電圧V2が第1所定値PV1(1.1ボルト)よりも小さくなることに応じて、コア部300以外の回路へ供給される電圧V4(3.3ボルト)の供給を停止することができる。よって、コア部300以外の回路が故障してしまう事態を防止できる。   The core unit 300 is a circuit that executes various operations of the ASIC 10. The core unit 300 is a circuit that controls circuits other than the core unit 300 in the ASIC 10. If a voltage is supplied to a circuit other than the core unit 300 in the ASIC 10 while the supply of the voltage V2 (1.2 volts) to the core unit 300 is stopped, a circuit other than the core unit 300 is connected to the core unit 300. In other words, power is supplied to circuits other than the core unit 300 in a state that is not controlled by the above. As a result, circuits other than the core unit 300 may fail. In the image forming apparatus 1 disclosed in this specification, a circuit other than the core unit 300 is generated in response to the voltage V2 supplied to the core unit 300 being lower than the first predetermined value PV1 (1.1 volts). The supply of the voltage V4 (3.3 volts) supplied to can be stopped. Therefore, the situation where circuits other than the core unit 300 break down can be prevented.

電源管理装置100に異常が発生した場合には、スイッチング制御回路121および122を停止させることで、電圧V1および電圧V4の供給を停止することができる。スイッチング制御回路221および222は、電圧V1の供給により動作しているため、電圧V1の供給を停止することで、スイッチング制御回路221および222の動作を停止させることができる。すなわち電圧V1を、電源管理装置100から電源管理装置200へ停止を指示するための信号として用いることができる。これにより、スイッチング制御回路221および222の動作停止を指示するための新たな回路を設ける必要を無くすことができるため、画像形成装置1の構成を簡易化することが可能となる。また、ASIC10内のコア部300以外の回路へ供給される電圧V4を、コア部300へ供給される電圧V2よりも先に停止させることができる。これにより、ASIC10内のコア部300以外の回路が故障してしまう事態を防止することができる。   When an abnormality occurs in the power management apparatus 100, the supply of the voltage V1 and the voltage V4 can be stopped by stopping the switching control circuits 121 and 122. Since the switching control circuits 221 and 222 operate by supplying the voltage V1, the operation of the switching control circuits 221 and 222 can be stopped by stopping the supply of the voltage V1. That is, the voltage V1 can be used as a signal for instructing the power management apparatus 200 from the power management apparatus 100 to stop. As a result, it is possible to eliminate the need to provide a new circuit for instructing the operation stop of the switching control circuits 221 and 222, so that the configuration of the image forming apparatus 1 can be simplified. Further, the voltage V4 supplied to circuits other than the core unit 300 in the ASIC 10 can be stopped before the voltage V2 supplied to the core unit 300. Thereby, the situation where circuits other than the core part 300 in ASIC10 fail can be prevented.

電源管理装置100に異常が発生している旨のリセット信号RTC_RをASIC10がリセット回路106から受信したときに、電圧V2(1.2ボルト)が第1所定値PV1(1.1V)よりも小さい旨の信号P_GOOD2をASIC10が受信している場合には、電源管理装置200に異常が発生したことにより電源管理装置100に異常が発生している場合であると判断できる。この場合には、電源管理装置100に故障が発生していない可能性があるため、再起動部317から再起動を指示する再起動信号BSを出力することで、画像形成装置1を再起動(パワーオンリセット)することができる。一方、電源管理装置100に異常が発生している旨のリセット信号RTC_RをASIC10がリセット回路106から受信したときに、電圧V2(1.2ボルト)が第1所定値PV1(1.1V)よりも大きい旨の信号P_GOOD2をASIC10が受信している場合には、電源管理装置100に異常が発生している場合であると判断できる。この場合には、電源管理装置200に電圧V1(5ボルト)を供給する電源管理装置100に故障が発生しているため、再起動部317から再起動を指示する再起動信号BSを出力しないことで、画像形成装置1を再起動(パワーオンリセット)しないように制御することができる。これにより、画像形成装置1の再起動を適切に制御することが可能となる。   When the ASIC 10 receives from the reset circuit 106 the reset signal RTC_R indicating that an abnormality has occurred in the power management apparatus 100, the voltage V2 (1.2 volts) is smaller than the first predetermined value PV1 (1.1V). When the ASIC 10 receives the signal P_GOOD2 to that effect, it can be determined that an abnormality has occurred in the power management apparatus 100 due to an abnormality in the power management apparatus 200. In this case, since there is a possibility that the power management apparatus 100 has not failed, the restart unit 317 outputs a restart signal BS instructing restart to restart the image forming apparatus 1 ( Power on reset). On the other hand, when the ASIC 10 receives a reset signal RTC_R indicating that an abnormality has occurred in the power management apparatus 100 from the reset circuit 106, the voltage V2 (1.2 volts) is greater than the first predetermined value PV1 (1.1V). If the ASIC 10 receives the signal P_GOOD2 indicating that the power management apparatus 100 is too large, it can be determined that an abnormality has occurred in the power management apparatus 100. In this case, since a failure has occurred in the power management apparatus 100 that supplies the voltage V1 (5 volts) to the power management apparatus 200, the restart signal BS that instructs the restart is not output from the restart unit 317. Thus, the image forming apparatus 1 can be controlled not to restart (power-on reset). As a result, it is possible to appropriately control the restart of the image forming apparatus 1.

電源管理装置100は記憶手段102を備えている。記憶手段102には、ASIC10から、クロック信号CLK、データ信号DATA、ストローブ信号STB1、が入力される。一方、電源管理装置200は記憶手段を備えていない。電源管理装置200には、ASIC10から、クロック信号、データ信号、ストローブ信号、などが入力されていない。これにより、画像形成装置1の構成を簡易化することが可能となる。   The power management apparatus 100 includes a storage unit 102. A clock signal CLK, a data signal DATA, and a strobe signal STB1 are input from the ASIC 10 to the storage unit 102. On the other hand, the power management apparatus 200 does not include a storage unit. No clock signal, data signal, strobe signal, or the like is input from the ASIC 10 to the power management apparatus 200. Thereby, the configuration of the image forming apparatus 1 can be simplified.

以上、本開示の技術の具体例を詳細に説明したが、これらは例示にすぎず、特許請求の範囲を限定するものではない。特許請求の範囲に記載の技術には、以上に例示した具体例を様々に変形、変更したものが含まれる。   As mentioned above, although the specific example of the technique of this indication was demonstrated in detail, these are only illustrations and do not limit a claim. The technology described in the claims includes various modifications and changes of the specific examples illustrated above.

<変形例>
本実施形態では、第1所定値PV1〜第4所定値PV4の例として、設定電圧(レギュレートする目標電圧)から0.1ボルトのマージン値を減算して得られた値を用いる場合を説明したが、この形態に限られない。各種の値を設定値に用いることが可能である。設定電圧と所定電圧との差を小さくするほど、スイッチングレギュレータの異常検出の感度を高めることが可能となる。
<Modification>
In the present embodiment, as an example of the first predetermined value PV1 to the fourth predetermined value PV4, a case where a value obtained by subtracting a margin value of 0.1 volts from a set voltage (target voltage to be regulated) is described. However, it is not limited to this form. Various values can be used as set values. The smaller the difference between the set voltage and the predetermined voltage, the higher the sensitivity for detecting abnormality of the switching regulator.

本実施形態では、スイッチング制御回路221から出力される電圧V2が低下したことを出力電圧監視回路291で検出し、信号P_GOOD1によって異常検知手段242に報知する形態を説明したが、この形態に限られない。電圧V2が低下したことを異常検知手段242が検出するとしてもよい。そして、異常検知手段242は、過電圧/減電圧検出回路224へスイッチング制御回路を停止する停止信号を出力するとしてもよい。   In the present embodiment, the embodiment has been described in which the output voltage monitoring circuit 291 detects that the voltage V2 output from the switching control circuit 221 has decreased, and notifies the abnormality detection means 242 by the signal P_GOOD1. Absent. The abnormality detection unit 242 may detect that the voltage V2 has decreased. The abnormality detection means 242 may output a stop signal for stopping the switching control circuit to the overvoltage / undervoltage detection circuit 224.

入力電圧VD、電圧V1〜V5の値は全て一例であり、他の値が用いられる場合においても本開示の技術を適用することが可能である。   The values of the input voltage VD and the voltages V1 to V5 are all examples, and the technique of the present disclosure can be applied even when other values are used.

本実施例では、インクジェット画像形成装置に本開示の技術を適用した例を挙げて説明したが、本開示の技術はこれに限定されない。複数のスイッチングレギュレータを含む回路構成であれば、画像形成装置に限定されず、様々な機器の制御回路にも適用することが可能である。   In the present embodiment, an example in which the technology of the present disclosure is applied to an inkjet image forming apparatus has been described, but the technology of the present disclosure is not limited thereto. A circuit configuration including a plurality of switching regulators is not limited to the image forming apparatus, and can be applied to control circuits of various devices.

本実施例では、スイッチングレギュレータを、合わせて5個備える形態を説明した。しかし、これらの数は5つに限られず、4個以下または6個以上の場合においても本開示の技術を適用することが可能である。   In the present embodiment, the configuration in which five switching regulators are provided in total has been described. However, these numbers are not limited to five, and the technique of the present disclosure can be applied even when the number is four or less or six or more.

また、上記実施形態においては、電源管理装置100および200に複数のスイッチングレギュレータが内蔵される場合を説明したが、スイッチングレギュレータ以外の電源供給回路を複数含む場合においても、本開示の技術を適用することは可能である。   In the above embodiment, the case where a plurality of switching regulators are built in the power management devices 100 and 200 has been described. However, the technique of the present disclosure is applied even when a plurality of power supply circuits other than the switching regulator are included. It is possible.

平滑回路151〜153、平滑回路251および252は、電源管理装置100および200の外付部品である場合に限らず、電源管理装置100および200に内蔵されていてもよい。分圧回路161〜163、分圧回路261および262は、電源管理装置100および200の外付部品である場合に限らず、電源管理装置100および200に内蔵されていてもよい。   The smoothing circuits 151 to 153 and the smoothing circuits 251 and 252 are not limited to external components of the power management apparatuses 100 and 200, and may be incorporated in the power management apparatuses 100 and 200. The voltage dividing circuits 161 to 163 and the voltage dividing circuits 261 and 262 are not limited to external components of the power management devices 100 and 200, and may be built in the power management devices 100 and 200.

電源管理装置100および200は、各々、別体のIC(Integrated Circuit)として形成されている場合を説明したが、この形態に限られない。例えば、一体のICとして形成されていてもよい。また、電源管理装置100と200の機能が、3つ以上の別体のICによって実現されていてもよい。ICの数を増やすほど、放熱性やレイアウトの自由度やノイズ減少効果を高めることができる。   The power management apparatuses 100 and 200 have been described as being formed as separate ICs (Integrated Circuits), but are not limited to this form. For example, it may be formed as an integrated IC. Further, the functions of the power management apparatuses 100 and 200 may be realized by three or more separate ICs. As the number of ICs increases, the heat dissipation, the degree of freedom of layout, and the noise reduction effect can be enhanced.

電源管理装置100は、ASIC10からシリアル通信によりコントロールされる例を説明したが、信号線の数やレイアウトなどの制約がなければ、複数の信号線(パラレル転送)により通信を行う形態としてもよい。   Although the example in which the power management apparatus 100 is controlled by the ASIC 10 through serial communication has been described, communication may be performed using a plurality of signal lines (parallel transfer) if there are no restrictions on the number or layout of signal lines.

また、本明細書または図面に説明した技術要素は、単独であるいは各種の組合せによって技術的有用性を発揮するものであり、出願時請求項記載の組合せに限定されるものではない。また、本明細書または図面に例示した技術は複数目的を同時に達成するものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。   The technical elements described in this specification or the drawings exhibit technical usefulness alone or in various combinations, and are not limited to the combinations described in the claims at the time of filing. In addition, the technology illustrated in the present specification or the drawings achieves a plurality of objects at the same time, and has technical utility by achieving one of the objects.

なお、電源管理装置100は、第1電源管理装置の一例である。電源管理装置200は、第2電源管理装置の一例である。ASIC10は、中央処理装置の一例である。入力電圧VDは、第1電圧の一例である。スイッチングレギュレータSR11は、第1降圧スイッチングレギュレータの一例である。電圧V1は、第2電圧の一例である。スイッチング制御回路121は、第1スイッチング制御部の一例である。スイッチングレギュレータSR12は、第2降圧スイッチングレギュレータの一例である。電圧V4は、第3電圧の一例である。スイッチング制御回路122は、第2スイッチング制御部の一例である。スイッチングレギュレータSR21、SR22は、第3降圧スイッチングレギュレータの一例である。電圧V3および電圧V2は、第4電圧の一例である。スイッチング制御回路221および222は、第3スイッチング制御部の一例である。過電圧/減電圧検出回路224は、第1停止部の一例である。第1所定値PV1、第2所定値PV2は、所定値の一例である。出力電圧監視回路291および292は、監視部の一例である。信号P_GOOD2は、通知信号の一例である。過電圧/減電圧検出回路124は、第2停止部の一例である。スイッチング動作設定値は、設定値の一例である。記憶手段102は、記憶部の一例である。再起動部317は、再起動部の一例である。   The power management apparatus 100 is an example of a first power management apparatus. The power management apparatus 200 is an example of a second power management apparatus. The ASIC 10 is an example of a central processing unit. The input voltage VD is an example of a first voltage. The switching regulator SR11 is an example of a first step-down switching regulator. The voltage V1 is an example of a second voltage. The switching control circuit 121 is an example of a first switching control unit. The switching regulator SR12 is an example of a second step-down switching regulator. The voltage V4 is an example of a third voltage. The switching control circuit 122 is an example of a second switching control unit. The switching regulators SR21 and SR22 are an example of a third step-down switching regulator. The voltage V3 and the voltage V2 are an example of a fourth voltage. The switching control circuits 221 and 222 are an example of a third switching control unit. The overvoltage / undervoltage detection circuit 224 is an example of a first stop unit. The first predetermined value PV1 and the second predetermined value PV2 are examples of predetermined values. The output voltage monitoring circuits 291 and 292 are examples of monitoring units. The signal P_GOOD2 is an example of a notification signal. The overvoltage / undervoltage detection circuit 124 is an example of a second stop unit. The switching operation set value is an example of a set value. The storage unit 102 is an example of a storage unit. The restart unit 317 is an example of a restart unit.

1:画像形成装置、10:ASIC、100および200:電源管理装置、121〜123:スイッチング制御回路、221および222:スイッチング制御回路、V1〜V5:電圧、SR11〜SR13、SR21、SR22:スイッチングレギュレータ   1: Image forming apparatus, 10: ASIC, 100 and 200: power management apparatus, 121-123: switching control circuit, 221 and 222: switching control circuit, V1-V5: voltage, SR11-SR13, SR21, SR22: switching regulator

Claims (6)

第1電源管理装置と、
第2電源管理装置と、
複数の降圧スイッチングレギュレータと、
画像形成に関連する情報処理を行う中央処理装置と、
を備える画像形成装置であって、
前記第1電源管理装置は、
第1電圧が供給される第1降圧スイッチングレギュレータから、前記第1電圧よりも低い第2電圧を供給するよう制御を行う第1スイッチング制御部と、
第1電圧が供給される第2降圧スイッチングレギュレータから、前記第1電圧よりも低い第3電圧を供給するよう制御を行う第2スイッチング制御部と、
を備え、
前記第2電圧は前記第2電源管理装置に供給されており、
前記第2電源管理装置は、
前記第2電圧が供給される第3降圧スイッチングレギュレータから、前記第2電圧よりも低い第4電圧を供給するよう制御を行う第3スイッチング制御部と、
前記第2電源管理装置の異常を検出した場合に、前記第3スイッチング制御部を停止させる第1停止部と、
前記第3降圧スイッチングレギュレータから供給されている前記第4電圧が所定値より小さいか否かを監視する監視部と、
を備え、
前記第4電圧は前記中央処理装置に供給され、
前記第2スイッチング制御部は、前記第4電圧が前記所定値よりも小さくなったことを示す通知信号を前記監視部から受信すると、前記第3電圧を供給する前記第2降圧スイッチングレギュレータの制御を停止することを特徴とする画像形成装置。
A first power management device;
A second power management device;
Multiple step-down switching regulators;
A central processing unit that performs information processing related to image formation;
An image forming apparatus comprising:
The first power management device includes:
A first switching control unit that performs control to supply a second voltage lower than the first voltage from a first step-down switching regulator to which a first voltage is supplied;
A second switching control unit that performs control to supply a third voltage lower than the first voltage from a second step-down switching regulator to which the first voltage is supplied;
With
The second voltage is supplied to the second power management device;
The second power management device includes:
A third switching control unit that performs control to supply a fourth voltage lower than the second voltage from a third step-down switching regulator to which the second voltage is supplied;
A first stop unit that stops the third switching control unit when an abnormality of the second power management device is detected;
A monitoring unit for monitoring whether or not the fourth voltage supplied from the third step-down switching regulator is smaller than a predetermined value;
With
The fourth voltage is supplied to the central processing unit;
When the second switching control unit receives a notification signal indicating that the fourth voltage has become smaller than the predetermined value from the monitoring unit, the second switching control unit controls the second step-down switching regulator that supplies the third voltage. An image forming apparatus which is stopped.
前記第4電圧は前記中央処理装置の各種演算を実行するコア部分へ供給され、
前記第2降圧スイッチングレギュレータが供給する前記第3電圧は、前記中央処理装置の前記コア部分とは異なる部分へ供給されることを特徴とする、請求項1に記載の画像形成装置。
The fourth voltage is supplied to a core portion that performs various operations of the central processing unit,
The image forming apparatus according to claim 1, wherein the third voltage supplied by the second step-down switching regulator is supplied to a portion different from the core portion of the central processing unit.
前記第2スイッチング制御部は、前記第3降圧スイッチングレギュレータが供給する前記第4電圧が前記所定値よりも大きいことを示す通知信号を前記監視部から受信すると、制御を行う一方、前記所定値よりも小さいことを示す通知信号を前記監視部から受信すると、制御を行わないことを特徴とする請求項2に記載の画像形成装置。   The second switching control unit performs control when receiving a notification signal indicating that the fourth voltage supplied from the third step-down switching regulator is greater than the predetermined value, from the monitoring unit. 3. The image forming apparatus according to claim 2, wherein the control is not performed when a notification signal indicating that the signal is smaller is received from the monitoring unit. 前記第1電源管理装置は、前記第1電源管理装置の異常を検出した場合に、前記第1スイッチング制御部および前記第2スイッチング制御部を停止させる第2停止部をさらに備えることを特徴とする請求項1に記載の画像形成装置。   The first power management device further includes a second stop unit that stops the first switching control unit and the second switching control unit when an abnormality of the first power management device is detected. The image forming apparatus according to claim 1. 前記第1電源管理装置は、前記中央処理装置より受信した設定値を記憶する記憶部を備え、
前記第2スイッチング制御部は、前記記憶部に記憶された前記設定値に従い制御を実行し、
前記第2電源管理装置は、前記中央処理装置より前記設定値を受信しないことを特徴とする、請求項1〜4に記載の画像形成装置。
The first power management device includes a storage unit that stores setting values received from the central processing unit,
The second switching control unit executes control according to the set value stored in the storage unit,
The image forming apparatus according to claim 1, wherein the second power management apparatus does not receive the set value from the central processing unit.
前記第1電圧を供給する電源部へ再起動を指示可能な再起動部を備え、
前記再起動部は、前記第4電圧が前記所定値よりも小さいまたは大きいことを示す前記通知信号を前記監視部から受信し、
前記第1電源管理装置は、前記第2停止部が第1電源管理装置の異常を検出したことを、前記再起動部に報知する報知部を備え、
前記再起動部は、前記報知部から報知されたときに、前記第4電圧が前記所定値よりも小さいことを示す前記通知信号を受信している場合には前記電源部へ再起動を指示し、前記第4電圧が前記所定値よりも大きいことを示す前記通知信号を受信している場合には前記電源部へ再起動を指示しないことを特徴とする請求項4に記載の画像形成装置。
A restarting unit capable of instructing restarting to the power supply unit that supplies the first voltage;
The restarting unit receives the notification signal indicating that the fourth voltage is smaller or larger than the predetermined value from the monitoring unit,
The first power management device includes a notification unit that notifies the restart unit that the second stop unit has detected an abnormality in the first power management device,
The restart unit, when notified from the notification unit, instructs the power supply unit to restart if the notification signal indicating that the fourth voltage is smaller than the predetermined value is received. 5. The image forming apparatus according to claim 4, wherein when the notification signal indicating that the fourth voltage is larger than the predetermined value is received, the power supply unit is not instructed to restart.
JP2012079719A 2012-03-30 2012-03-30 Image forming apparatus Active JP5900109B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012079719A JP5900109B2 (en) 2012-03-30 2012-03-30 Image forming apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012079719A JP5900109B2 (en) 2012-03-30 2012-03-30 Image forming apparatus

Publications (2)

Publication Number Publication Date
JP2013208765A JP2013208765A (en) 2013-10-10
JP5900109B2 true JP5900109B2 (en) 2016-04-06

Family

ID=49527124

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012079719A Active JP5900109B2 (en) 2012-03-30 2012-03-30 Image forming apparatus

Country Status (1)

Country Link
JP (1) JP5900109B2 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4441029B2 (en) * 1999-12-21 2010-03-31 富士通株式会社 Power supply device, control method thereof, and power supply system
JP4612867B2 (en) * 2004-06-03 2011-01-12 キヤノン株式会社 Power supply circuit, motor driver circuit, electronic device, and recording apparatus
JP5318808B2 (en) * 2010-03-26 2013-10-16 京セラドキュメントソリューションズ株式会社 Power supply control apparatus and image forming apparatus
JP2011229209A (en) * 2010-04-15 2011-11-10 Kyocera Mita Corp Control device and image forming apparatus with the same

Also Published As

Publication number Publication date
JP2013208765A (en) 2013-10-10

Similar Documents

Publication Publication Date Title
US7421604B1 (en) Advanced voltage regulation using feed-forward load information
US8274267B2 (en) Hybrid power converter
JP5459199B2 (en) Image forming apparatus
US7886170B2 (en) Power management of image forming apparatus and control method therefor
US20150244207A1 (en) Dc/dc converter, method of controlling the dc/dc converter and data storage apparatus
JP2004140944A (en) Power supply device
JP5810170B2 (en) Power supply switching device, power supply system, and computer system
CN108883787B (en) Electric power steering apparatus
US20170023905A1 (en) Power supply device, image forming apparatus and method of controlling power supply device
JP5198475B2 (en) Device with built-in data communication function
US20050213268A1 (en) Method and circuit for improving device power up timing and predictability
JP5900109B2 (en) Image forming apparatus
JP7297494B2 (en) POWER SUPPLY DEVICE, CONTROL METHOD THEREOF, AND IMAGE READING DEVICE
JP6375826B2 (en) Supply power control device
JP5990979B2 (en) Image forming apparatus
JP2011180770A (en) Memory control device
JP5889762B2 (en) Image forming apparatus
JP2007060822A (en) Emergency power supply device
JP2006025553A (en) Power supply device
JP2017107340A (en) Power source controller, and information processor
US9520787B2 (en) Voltage regulator device having negative current sensing and control method thereof
JP2004201386A (en) Power supply device and electronic apparatus
JP2008228536A (en) Information equipment and direct current voltage supplying method
JP2016013649A (en) Ink jet head unit, and control method of ink jet head
JP2016134059A (en) Power supply device, printing device, and method of controlling power supply device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150310

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160128

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160209

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160222

R150 Certificate of patent or registration of utility model

Ref document number: 5900109

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150