JP5801570B2 - 定電流方式の発振回路におけるテスト方法 - Google Patents

定電流方式の発振回路におけるテスト方法 Download PDF

Info

Publication number
JP5801570B2
JP5801570B2 JP2011044700A JP2011044700A JP5801570B2 JP 5801570 B2 JP5801570 B2 JP 5801570B2 JP 2011044700 A JP2011044700 A JP 2011044700A JP 2011044700 A JP2011044700 A JP 2011044700A JP 5801570 B2 JP5801570 B2 JP 5801570B2
Authority
JP
Japan
Prior art keywords
terminal
constant current
inverter
test method
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011044700A
Other languages
English (en)
Other versions
JP2012181122A (ja
Inventor
昌史 高松
昌史 高松
正樹 渡邉
正樹 渡邉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko NPC Corp
Original Assignee
Seiko NPC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko NPC Corp filed Critical Seiko NPC Corp
Priority to JP2011044700A priority Critical patent/JP5801570B2/ja
Publication of JP2012181122A publication Critical patent/JP2012181122A/ja
Application granted granted Critical
Publication of JP5801570B2 publication Critical patent/JP5801570B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

本発明は、定電流方式の発振回路におけるテスト方法に関し、特に水晶振動子を備えた発振回路における消費電流測定に係るテスト方法に関する。
従来から、水晶振動子を備えた発振回路において各種のテストが行なわれているが、一般には水晶振動子を接続した状態で行なっている(特許文献1)。また、従来例えば、定電流方式の32KHzの発振回路における消費電流測定に係るテストにおいても水晶振動子接続した状態で行っている。具体的には、図2に示すように、XT端子とXTN端子との間に水晶振動子21を接続し、PMOSトランジスタとNMOSトランジスタからなるインバータ22に定電流源23から定電流を供給し、発振検出回路24が安定発振動作を検出した後、電流測定器25で消費電流を測定するものである。なお、図2中、26,27は負荷容量、28は帰還抵抗、29は負荷抵抗である。
特開2006−133009号公報
しかし、この従来の水晶振動子を接続した状態で消費電流の測定を行なう方法では、水晶振動子が安定発振動作に達するまでに時間が掛かるので、テスト開始までの時間が長く、これによってテストに時間が掛かり過ぎるという不都合がある。この不都合を解消するものとして、従来においては、図3に示すように、水晶振動子を接続しないで、信号生成器(Signal Generater)31で生成した外部信号をキャパシタ40を介してXT端子から入力し、この外部信号でインバータ32を動作させて発振動作を生起させ、上述と同様に、前記インバータ32に定電流源33から定電流を供給し、発振検出回路34が安定発振動作を検出した後、電流測定器35で消費電流を測定することが行なわれている。なお、図3中、36,37は負荷容量、38は帰還抵抗、39は負荷抵抗である。
しかしながら、この外部信号を用いる従来例では、通常入力する信号と異なる外部信号が入力することで、入力端子の電位が低下する場合があり、このような事態が生じると、図示例ではインバータ32を構成するPMOSトランジスタの定電流源33との接続端側の電位が下がって、回路内部電圧が低下してしまい、インバータ32の動作が安定したものとならず、所望の消費電流の測定を正確に行なうことができないという問題が生じる。さらに、回路内部電圧の低下にともない発振回路から所定電圧が出力されないので、発振回路の後段に接続された図示していないインバータなどの回路素子も正常な動作をなし得ないという問題もある。本発明は、このような問題を解決した定電流方式の発振回路におけるテスト方法を提供することを目的とする。
この目的を達成するため本発明に係る定電流方式の発振回路におけるテスト方法は、XT端子、XTN端子の少なくとも一方にプルアップ抵抗を接続した状態で、外部信号を入力するものである。
プルアップ抵抗を接続することによって、外部信号を入力しても回路内部電圧が下がることがなく安定動作がなされる。
本発明に係る定電流方式の発振回路におけるテスト方法によれば、水晶振動子を接続しないで外部信号を入力しても安定した正確なテストができ、また、発振開始時間が遅くなることがないのでテスト時間も短縮できるという効果を奏する。
本発明に係るテスト方法を実施するための回路図。 従来の水晶振動子を接続した状態でテストを行なうための回路図。 従来の外部信号を入力してテストを行なうための回路図。
以下、本発明の好適な実施形態を図1に基づいて説明する。図1に示すように、32KHzの水晶発振器は従来と同様の構成で、PMOSトランジスタとNMOSトランジスタからなるインバータ1と、帰還抵抗2と、負荷抵抗3と、負荷容量4,5からなり、水晶振動子を接続するXT端子とXTN端子を備えている。前記インバータ1には定電流源6から定電流を供給し、電流測定器7で消費電流を測定する。なお、8は発振検出回路である。
そして、XTN端子にはプルアップ抵抗9を接続する一方、XT端子にはキャパシタ10を介して、信号生成器(Signal Generater)11で生成した外部信号を入力し、インバータ1を動作させて発振動作を生起させるよう構成している。前記プルアップ抵抗9によって、XTN端子には開放電圧、換言すると発振していない時の安定状態での電圧が掛かるよう電圧調整している。
このように、信号生成器11からの外部信号はプルアップ抵抗9をXTN端子に接続した状態でXT端子から入力するので、内部回路電圧が下がることはなく、インバータ1が正常に安定動作して発振する。したがって、このインバータ1に定電流源6から供給された定電流を電流測定器7で測定することにより、消費電流の測定テストを安定して正確に行なうことができる。
なお、本発明は上述した実施形態に限定されるものではなく、例えばプルアップ抵抗9を接続する端子はXTN端子に限らず、XT端子あるいはこれら両端子であってもよいものである。また、定電流方式の発振回路であれば如何なる構成の回路にも適用可能である。
1 インバータ
6 定電流源
7 電流測定器
9 プルアップ抵抗
11 信号生成器

Claims (1)

  1. PMOSトランジスタとNMOSトランジスタを有し定電流源から供給される電流により動作するインバータと、このインバータの入出力間に接続された抵抗と、前記インバータの入力端子及び出力端子の各々に接続された負荷容量を有しており、前記入力端子及び前記出力端子の各々を水晶振動子を接続するためのXT端子とXTN端子とした、定電流をインバータに入力する定電流方式の発振回路において、前記インバータによる消費電流を測定するテスト方法であって、前記XT端子とXTN端子の少なくとも一方にプルアップ抵抗を接続して発振していない時の安定状態での電圧がかかるように電圧を調整し、前記XT端子から外部信号を入力することを特徴とする定電流方式の発振回路におけるテスト方法。
JP2011044700A 2011-03-02 2011-03-02 定電流方式の発振回路におけるテスト方法 Expired - Fee Related JP5801570B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011044700A JP5801570B2 (ja) 2011-03-02 2011-03-02 定電流方式の発振回路におけるテスト方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011044700A JP5801570B2 (ja) 2011-03-02 2011-03-02 定電流方式の発振回路におけるテスト方法

Publications (2)

Publication Number Publication Date
JP2012181122A JP2012181122A (ja) 2012-09-20
JP5801570B2 true JP5801570B2 (ja) 2015-10-28

Family

ID=47012436

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011044700A Expired - Fee Related JP5801570B2 (ja) 2011-03-02 2011-03-02 定電流方式の発振回路におけるテスト方法

Country Status (1)

Country Link
JP (1) JP5801570B2 (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1173338A (ja) * 1997-08-27 1999-03-16 Mitsubishi Electric Corp テスト回路
JP2006133009A (ja) * 2004-11-04 2006-05-25 Matsushita Electric Ind Co Ltd 発振回路の検査回路
JP2010011254A (ja) * 2008-06-30 2010-01-14 Oki Semiconductor Co Ltd 発振確認検査方法

Also Published As

Publication number Publication date
JP2012181122A (ja) 2012-09-20

Similar Documents

Publication Publication Date Title
TWI534581B (zh) Voltage regulator
US6774735B2 (en) Low power self-biasing oscillator circuit
JP2014216762A (ja) 半導体装置、発振回路及び信号処理システム
JP2006220454A (ja) 容量式物理量センサのセンサ回路
KR20170110534A (ko) 전압 레귤레이터
CN102624332A (zh) 石英振荡电路的负载电容确定方法和用该方法的电子设备
JP5216674B2 (ja) 水晶振動子の良否判定方法
JP5801570B2 (ja) 定電流方式の発振回路におけるテスト方法
TWI638517B (zh) 用於產生時脈之電子電路及其方法
US7429900B2 (en) Oscillator and semiconductor device
JP2016054400A (ja) 水晶発振回路及び電子時計
US20140285274A1 (en) Wien-Bridge Oscillator and Circuit Arrangement for Regulating a Detuning
JP5999597B2 (ja) 発振器
JP6159472B2 (ja) 圧電トランスを制御する回路装置および方法
JP2010011254A (ja) 発振確認検査方法
TWI385926B (zh) 時脈產生器
JP6544919B2 (ja) 半導体装置及び半導体装置の発振方法
JP2022170966A (ja) 回路装置及び発振器
JP6111085B2 (ja) 発振用集積回路
US10348244B2 (en) Method and circuit for exciting a crystal oscillation circuit
JP2016178351A (ja) Pll回路
JP2009290379A (ja) 発振器
JP6584943B2 (ja) アンテナ状態判定回路、アンテナチューナ、無線通信機、アンテナ状態判定方法
JP2014033289A (ja) 波形変換器及び発振器
JP2005136664A (ja) 発振回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20131003

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140310

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140411

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140604

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150210

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150812

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150827

R150 Certificate of patent or registration of utility model

Ref document number: 5801570

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees