JP5764173B2 - Semiconductor light emitting device - Google Patents

Semiconductor light emitting device Download PDF

Info

Publication number
JP5764173B2
JP5764173B2 JP2013174476A JP2013174476A JP5764173B2 JP 5764173 B2 JP5764173 B2 JP 5764173B2 JP 2013174476 A JP2013174476 A JP 2013174476A JP 2013174476 A JP2013174476 A JP 2013174476A JP 5764173 B2 JP5764173 B2 JP 5764173B2
Authority
JP
Japan
Prior art keywords
layer
active layer
emitting device
semiconductor light
gaas
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013174476A
Other languages
Japanese (ja)
Other versions
JP2013239751A (en
Inventor
茂行 高木
茂行 高木
秀彦 薮原
秀彦 薮原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2013174476A priority Critical patent/JP5764173B2/en
Publication of JP2013239751A publication Critical patent/JP2013239751A/en
Application granted granted Critical
Publication of JP5764173B2 publication Critical patent/JP5764173B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明の実施形態は、半導体発光装置に関する。   Embodiments described herein relate generally to a semiconductor light emitting device.

赤外領域の光を放射する半導体発光装置は、環境測定など広い分野に応用されている。中でも、量子カスケードレーザなどのコヒーレント光を放射する半導体発光装置は、小型で利便性が高く、高精度の測定を可能とする。   Semiconductor light emitting devices that emit light in the infrared region are applied to a wide range of fields such as environmental measurement. Among them, a semiconductor light emitting device that emits coherent light, such as a quantum cascade laser, is small and highly convenient, and enables highly accurate measurement.

例えば、波長4〜10μmの赤外光を放射する量子カスケードレーザは、GaInAsとAlInAsとを交互に積層した量子井戸を含む活性層を有し、その活性層をInPクラッド層が取り囲む構造を有している。   For example, a quantum cascade laser that emits infrared light having a wavelength of 4 to 10 μm has an active layer including a quantum well in which GaInAs and AlInAs are alternately stacked, and the InP cladding layer surrounds the active layer. ing.

一方、波長10μmを超える波長領域では、InPの格子振動(フォノン)による光吸収があり、活性層から放出される光がInPクラッド層で吸収される。このため、発光効率が低下し、高出力の量子カスケードレーザを得ることが難しい。そこで、波長10μmを超える遠赤外領域の光を放射する高出力の半導体発光装置が必要とされている。   On the other hand, in a wavelength region exceeding the wavelength of 10 μm, there is light absorption due to lattice vibration (phonon) of InP, and light emitted from the active layer is absorbed by the InP cladding layer. For this reason, luminous efficiency falls and it is difficult to obtain a high output quantum cascade laser. Therefore, there is a need for a high-power semiconductor light emitting device that emits light in the far infrared region exceeding a wavelength of 10 μm.

特開2005−39045号公報JP 2005-39045 A

本発明の実施形態は、波長10μmを超える遠赤外領域の光を放射する高出力の半導体発光装置を提供する。   Embodiments of the present invention provide a high-power semiconductor light-emitting device that emits light in the far-infrared region exceeding a wavelength of 10 μm.

実施形態に係る半導体発光装置は、複数の量子井戸のサブバンド間における電子のエネルギー緩和により発光光を放射する半導体発光装置であって、前記発光光の放射方向に対して平行な方向に延在するストライプ状に設けられ、InPに格子整合する材料を含む前記複数の量子井戸を有し、10μm以上であり、かつGaAsにおける吸収率がInPにおける吸収率よりも低い波長の前記発光光を放射する活性層と、前記ストライプ状の活性層の長辺に沿ったクラッド層であって、少なくとも前記活性層の上下に設けられた1対の部分にGaAsを含むクラッド層と、前記クラッド層のGaAsを含む部分と、前記活性層と、の間に設けられ、InPの格子定数とGaAsの格子定数との間の中間の格子定数を有する緩衝層と、を備える。前記緩衝層において、前記活性層に近接する部分の格子定数は、前記クラッド層に近接する部分の格子定数よりもInPの格子定数に近い。 A semiconductor light-emitting device according to an embodiment is a semiconductor light-emitting device that emits emitted light by energy relaxation of electrons between subbands of a plurality of quantum wells, and extends in a direction parallel to the emission direction of the emitted light A plurality of quantum wells including a material that is lattice-matched to InP , and emits the emitted light having a wavelength of 10 μm or more and an absorption rate in GaAs lower than that in InP. An active layer; a clad layer along the long side of the stripe-shaped active layer, wherein at least a pair of portions provided above and below the active layer includes GaAs; and the clad layer GaAs And a buffer layer provided between the active layer and the active layer and having an intermediate lattice constant between the lattice constant of InP and the lattice constant of GaAs. In the buffer layer, the lattice constant of the portion close to the active layer is closer to the lattice constant of InP than the lattice constant of the portion close to the cladding layer.

第1の実施形態に係る半導体発光装置を示す模式図である。1 is a schematic diagram showing a semiconductor light emitting device according to a first embodiment. InPの吸収スペクトルを示すグラフである。It is a graph which shows the absorption spectrum of InP. 第1の実施形態に係る半導体発光装置の製造過程を示す模式断面図である。It is a schematic cross section which shows the manufacturing process of the semiconductor light-emitting device concerning 1st Embodiment. 図3に続く製造過程を示す模式図である。FIG. 4 is a schematic diagram showing a manufacturing process subsequent to FIG. 3. 図4に続く製造過程を示す模式図である。It is a schematic diagram which shows the manufacturing process following FIG. 第2の実施形態に係る半導体発光装置の端面を示す模式図である。It is a schematic diagram which shows the end surface of the semiconductor light-emitting device concerning 2nd Embodiment. GaInAsの格子定数と組成との関係を示すグラフである。It is a graph which shows the relationship between the lattice constant and composition of GaInAs. 第2の実施形態に係る半導体発光装置の製造過程を示す模式断面図である。It is a schematic cross section which shows the manufacturing process of the semiconductor light-emitting device concerning 2nd Embodiment. 図8に続く製造過程を示す模式図である。FIG. 9 is a schematic diagram showing a manufacturing process following FIG. 8. 図9に続く製造過程を示す模式図である。FIG. 10 is a schematic diagram illustrating a manufacturing process subsequent to FIG. 9. 第3の実施形態に係る半導体発光装置を示す模式断面図である。It is a schematic cross section which shows the semiconductor light-emitting device concerning 3rd Embodiment. 第3の実施形態に係る半導体発光装置の製造過程を示す模式断面図である。It is a schematic cross section which shows the manufacturing process of the semiconductor light-emitting device concerning 3rd Embodiment. 図12に続く製造過程を示す模式図である。It is a schematic diagram which shows the manufacturing process following FIG. 図13に続く製造過程を示す模式図である。It is a schematic diagram which shows the manufacturing process following FIG. 図14に続く製造過程を示す模式図である。It is a schematic diagram which shows the manufacturing process following FIG. 第4の実施形態に係る半導体発光装置を示す模式断面図である。It is a schematic cross section which shows the semiconductor light-emitting device concerning 4th Embodiment.

以下、本発明の実施の形態について図面を参照しながら説明する。なお、以下の実施形態では、図面中の同一部分には同一番号を付してその詳しい説明は適宜省略し、異なる部分について適宜説明する。   Hereinafter, embodiments of the present invention will be described with reference to the drawings. In the following embodiments, the same parts in the drawings are denoted by the same reference numerals, detailed description thereof will be omitted as appropriate, and different parts will be described as appropriate.

(第1の実施形態)
図1は、本実施形態に係る半導体発光装置100を示す模式図である。半導体発光装置100は、例えば、複数の量子井戸のサブバンド間における電子のエネルギー緩和により、波長10μm以上のレーザ光を放射する量子カスケードレーザである。
(First embodiment)
FIG. 1 is a schematic view showing a semiconductor light emitting device 100 according to the present embodiment. The semiconductor light emitting device 100 is, for example, a quantum cascade laser that emits laser light having a wavelength of 10 μm or more by energy relaxation of electrons between subbands of a plurality of quantum wells.

図1(a)は、半導体発光装置100を模式的に示す斜視図である。半導体発光装置100は、半導体基板2と、半導体基板2の上に設けられたリッジ部(レーザストライプ)10とを備える。   FIG. 1A is a perspective view schematically showing the semiconductor light emitting device 100. The semiconductor light emitting device 100 includes a semiconductor substrate 2 and a ridge portion (laser stripe) 10 provided on the semiconductor substrate 2.

図1(b)は、リッジ部10の一方の端面10aを示す模式図である。リッジ部10は、10μm以上の波長の発光光を放射する活性層5と、その周りに設けられたクラッド層4、6および8と、を含む。   FIG. 1B is a schematic diagram showing one end face 10 a of the ridge portion 10. The ridge portion 10 includes an active layer 5 that emits light having a wavelength of 10 μm or more, and cladding layers 4, 6, and 8 provided around the active layer 5.

活性層5は、複数の量子井戸を含むストライプ状に設けられ、端面10aから放射される発光光(レーザ光)に平行な方向に延在する。そして、クラッド層4、6および8は、活性層5の長辺に沿って設けられる。   The active layer 5 is provided in a stripe shape including a plurality of quantum wells, and extends in a direction parallel to the emitted light (laser light) emitted from the end face 10a. The cladding layers 4, 6 and 8 are provided along the long side of the active layer 5.

活性層5には、例えば、InPと格子整合するGaInAs井戸層とAlInAs障壁層とを積層した多重量子井戸を用いる。そして、半導体基板2をInP基板とし、クラッド層4を介して、活性層5およびクラッド層6を設ける。クラッド層4および6は、共にInP層である。一方、活性層5の側面には、GaAs層であるクラッド層8が設けられる。
ここで、格子整合するとは、2つの結晶の格子定数が一致する場合だけでなく、両者の格子定数の差が、例えば、0.5%以内であることを含む。
As the active layer 5, for example, a multiple quantum well in which a GaInAs well layer lattice-matched with InP and an AlInAs barrier layer are stacked is used. Then, the semiconductor substrate 2 is an InP substrate, and the active layer 5 and the cladding layer 6 are provided via the cladding layer 4. The cladding layers 4 and 6 are both InP layers. On the other hand, a clad layer 8 which is a GaAs layer is provided on the side surface of the active layer 5.
Here, “lattice matching” includes not only the case where the lattice constants of two crystals match, but also the difference between the lattice constants of the two crystals being within 0.5%, for example.

半導体基板2の表面、および、リッジ部10の側面、さらに上面には、絶縁膜7が設けられ、その上に表面電極3が形成される。リッジ部10の上面に設けられた絶縁膜7には、活性層5の上方にコンタクトホール7aが設けられ、表面電極3がクラッド層6にコンタクトする。そして、表面電極3と裏面電極9との間に駆動電圧を印加し、クラッド層6から活性層5およびクラッド層4を介して半導体基板側へ駆動電流を流すことにより、活性層5からレーザ光を放射させることができる。   An insulating film 7 is provided on the surface of the semiconductor substrate 2 and on the side surfaces and the upper surface of the ridge portion 10, and the surface electrode 3 is formed thereon. In the insulating film 7 provided on the upper surface of the ridge portion 10, a contact hole 7 a is provided above the active layer 5, and the surface electrode 3 contacts the cladding layer 6. Then, a driving voltage is applied between the front surface electrode 3 and the back surface electrode 9, and a driving current is caused to flow from the cladding layer 6 to the semiconductor substrate side through the active layer 5 and the cladding layer 4. Can be emitted.

一方、クラッド層8の側面および上面は絶縁膜7で覆われており、クラッド層8を介して半導体基板側へ流れる電流を低減する。これにより、活性層5に流れる電流を増やし発光効率を向上させることができる。さらに、半絶縁性のGaAsを用いてクラッド層8を形成することにより、クラッド層8を介して流れる電流を低減することができる。   On the other hand, the side surface and the upper surface of the cladding layer 8 are covered with the insulating film 7, and current flowing to the semiconductor substrate side through the cladding layer 8 is reduced. Thereby, the electric current which flows into the active layer 5 can be increased, and luminous efficiency can be improved. Furthermore, the current flowing through the cladding layer 8 can be reduced by forming the cladding layer 8 using semi-insulating GaAs.

図2は、InPの吸収スペクトルを示すグラフである。横軸に光の波数を採り、縦軸に光の吸収率を示している。InPの場合、同図に示すように、波長16μm(波数:628cm−1)の近傍にフォノンの吸収ピークがある。そして、活性層5から放射される光の波長が16μmの場合、InP層であるクラッド層4および6は、活性層5から放射される光を吸収する。 FIG. 2 is a graph showing an absorption spectrum of InP. The horizontal axis represents the wave number of light, and the vertical axis represents the light absorption rate. In the case of InP, there is a phonon absorption peak in the vicinity of a wavelength of 16 μm (wave number: 628 cm −1 ), as shown in FIG. When the wavelength of light emitted from the active layer 5 is 16 μm, the cladding layers 4 and 6 that are InP layers absorb light emitted from the active layer 5.

一方、GaAsにおける光学フォノンの吸収ピークは、光波長17μm近傍にある。このため、GaAs層であるクラッド層8における波長16μmの光に対する吸収率は、クラッド層4および6よりも低い。   On the other hand, the absorption peak of optical phonons in GaAs is in the vicinity of a light wavelength of 17 μm. For this reason, the absorptance for light having a wavelength of 16 μm in the cladding layer 8 which is a GaAs layer is lower than that of the cladding layers 4 and 6.

すなわち、波長16μmのレーザ光を放射する半導体発光装置において、活性層5の周りのクラッド層のすべてをInP層とする場合に比べ、活性層5を囲むクラッド層の少なくとも一部に相対的に光吸収が低い材料であるGaAsを用いることにより、発光効率を向上させることが可能である。本実施形態に係る半導体発光装置100では、クラッド層8をGaAs層とすることにより、発光効率の向上を図り光出力を高くすることができる。   That is, in a semiconductor light emitting device that emits laser light having a wavelength of 16 μm, light is relatively emitted to at least a part of the cladding layer surrounding the active layer 5 as compared with the case where all the cladding layers around the active layer 5 are InP layers. Luminescence efficiency can be improved by using GaAs which is a material having low absorption. In the semiconductor light emitting device 100 according to the present embodiment, the cladding layer 8 is a GaAs layer, so that the light emission efficiency can be improved and the light output can be increased.

次に、図3〜図5を参照して、半導体発光装置100の製造過程を説明する。図3〜図5は、半導体基板2の断面の一部を模式的に示している。   Next, a manufacturing process of the semiconductor light emitting device 100 will be described with reference to FIGS. 3 to 5 schematically show a part of a cross section of the semiconductor substrate 2.

図3(a)は、半導体基板2の上にクラッド層4および活性層5、クラッド層6を順に積層した状態を示している。半導体基板2は、例えば、InP基板である。そして、InP基板上に設けられるクラッド層4および活性層5、クラッド層6の具体例を表1に示す。クラッド層4および6と、活性層5と、の間には、ガイド層(図示しない)を設けることができる。   FIG. 3A shows a state in which the cladding layer 4, the active layer 5, and the cladding layer 6 are sequentially stacked on the semiconductor substrate 2. The semiconductor substrate 2 is, for example, an InP substrate. Specific examples of the clad layer 4, the active layer 5, and the clad layer 6 provided on the InP substrate are shown in Table 1. A guide layer (not shown) can be provided between the cladding layers 4 and 6 and the active layer 5.

Figure 0005764173
Figure 0005764173

活性層5の材料であるGaIn1−xAsおよびAlIn1−yAsには、それぞれInPに整合する格子定数を持つ組成xおよびyが用いられる。これにより、InP基板上に積層される各層の結晶欠陥を低減し、発光効率を向上させることができる。 Compositions x and y having lattice constants matching InP are used for Ga x In 1-x As and Al y In 1-y As, which are the materials of the active layer 5, respectively. Thereby, the crystal defect of each layer laminated | stacked on an InP board | substrate can be reduced, and luminous efficiency can be improved.

表1に示すように、クラッド層4および6には、活性層5よりも屈折率が低い材料を用いる。これにより、ストライプ状に設けられる活性層5に発光光を閉じこめ、ストライプ方向に導波することができる。活性層5が、GaInAsとAlInAsとを組み合わせた量子井戸を含む場合、クラッド層として、例えば、InPおよびGaAsを用いることができる。半導体装置100では、クラッド層4および6にInPを用いる。さらに、活性層5の光閉じこめを強化するために、GaInAsを材料とするガイド層を設けることができる。
各半導体層の厚さの例を表1に示す。なお、活性層5の全体の厚さは、例えば、1〜5μmであり、活性層5に含まれる量子井戸の幅(厚さ)は、所望の発光波長に適合するサブバンドが形成されるように調整する。
As shown in Table 1, the cladding layers 4 and 6 are made of a material having a refractive index lower than that of the active layer 5. Thereby, the emitted light can be confined in the active layer 5 provided in a stripe shape and guided in the stripe direction. When the active layer 5 includes a quantum well in which GaInAs and AlInAs are combined, for example, InP and GaAs can be used as the cladding layer. In the semiconductor device 100, InP is used for the cladding layers 4 and 6. Further, in order to enhance the optical confinement of the active layer 5, a guide layer made of GaInAs can be provided.
Table 1 shows an example of the thickness of each semiconductor layer. The total thickness of the active layer 5 is, for example, 1 to 5 μm, and the width (thickness) of the quantum well included in the active layer 5 is such that a subband suitable for a desired emission wavelength is formed. Adjust to.

次に、図3(b)に示すように、クラッド層6の表面にエッチングマスク12を形成し、例えば、RIE(Reactive Ion Etching)法を用いて、クラッド層6および活性層5、クラッド層4をメサ構造にエッチングする。これにより、ストライプ状の活性層5を形成することができる。   Next, as shown in FIG. 3B, an etching mask 12 is formed on the surface of the cladding layer 6, and the cladding layer 6, the active layer 5, and the cladding layer 4 are formed using, for example, RIE (Reactive Ion Etching) method. Is etched into a mesa structure. Thereby, the stripe-shaped active layer 5 can be formed.

続いて、図4(a)に示すように、エッチングマスク12を除去し、半導体基板2の表面に、メサ構造のクラッド層4および活性層5、クラッド層6を埋め込んだGaAs層13を形成する。   Subsequently, as shown in FIG. 4A, the etching mask 12 is removed, and the GaAs layer 13 in which the clad layer 4 having the mesa structure, the active layer 5 and the clad layer 6 are embedded is formed on the surface of the semiconductor substrate 2. .

次に、図4(b)に示すように、例えば、CMP(Chemical Mechanical Polish)法によりGaAs層13の表面を平坦化し、その後、GaAs層13の表面エッチングしてクラッド層6の表面を露出させる。さらに、クラッド層4および活性層5、クラッド層6を含むメサ構造の両側に、クラッド層8となる部分を残してGaAs層13をエッチングする。   Next, as shown in FIG. 4B, for example, the surface of the GaAs layer 13 is flattened by CMP (Chemical Mechanical Polish), and then the surface of the GaAs layer 13 is etched to expose the surface of the cladding layer 6. . Further, the GaAs layer 13 is etched on both sides of the mesa structure including the clad layer 4, the active layer 5, and the clad layer 6, leaving portions that become the clad layer 8.

続いて、図5(a)に示すように、半導体基板2およびクラッド層6、8の表面を覆う絶縁膜7を形成する。絶縁膜7には、例えば、スパッタ法を用いて形成するシリコン酸化膜(SiO膜)を用いることができる。そして、クラッド層6の表面にコンタクトホール7aを形成する。 Subsequently, as shown in FIG. 5A, an insulating film 7 that covers the surfaces of the semiconductor substrate 2 and the cladding layers 6 and 8 is formed. For the insulating film 7, for example, a silicon oxide film (SiO 2 film) formed using a sputtering method can be used. Then, contact holes 7 a are formed on the surface of the cladding layer 6.

次に、絶縁膜7の上に表面電極3を形成し、コンタクトホール7aを介してクラッド層6に電気的に接続させる。続いて、半導体基板2の裏面に裏面電極9を形成し、半導体発光装置100を完成させる。   Next, the surface electrode 3 is formed on the insulating film 7 and electrically connected to the cladding layer 6 through the contact hole 7a. Subsequently, the back electrode 9 is formed on the back surface of the semiconductor substrate 2 to complete the semiconductor light emitting device 100.

上記の製造過程において、クラッド層4、6、活性層5およびGaAs層13は、例えば、MOCVD(Metal Organic Chemical Vapor Deposition)法を用いて形成することができる。   In the above manufacturing process, the cladding layers 4 and 6, the active layer 5 and the GaAs layer 13 can be formed by using, for example, a MOCVD (Metal Organic Chemical Vapor Deposition) method.

(第2の実施形態)
図6は、第2の実施形態に係る半導体発光装置200の端面を示す模式図である。前述した半導体発光装置100と同じように、半導体発光装置200は、例えば、波長10μm以上のレーザ光を放射する量子カスケードレーザである。
(Second Embodiment)
FIG. 6 is a schematic diagram showing an end face of the semiconductor light emitting device 200 according to the second embodiment. Similar to the semiconductor light emitting device 100 described above, the semiconductor light emitting device 200 is, for example, a quantum cascade laser that emits laser light having a wavelength of 10 μm or more.

図6に示すように、半導体発光装置200は、活性層5の上に設けられたクラッド層8がGaAs層である点で、半導体発光装置100と相違する。さらに、活性層5と、クラッド層8との間に、緩衝層14が設けられている点でも相違する。   As shown in FIG. 6, the semiconductor light emitting device 200 is different from the semiconductor light emitting device 100 in that the cladding layer 8 provided on the active layer 5 is a GaAs layer. Another difference is that a buffer layer 14 is provided between the active layer 5 and the cladding layer 8.

例えば、InPの格子定数と、GaAsの格子定数と、の間には、約3.7%の格子不整合がある。したがって、InPに格子整合したGaInAsおよびAlInAsを含む活性層5の表面にGaAs層を直接形成すると、GaAsと活性層5との間の格子不整合に起因する結晶欠陥が発生する。そこで、InPの格子定数とGaAsの格子定数との間の中間の格子定数を有する緩衝層14を挿入することにより、GaAs層に生じる結晶欠陥を低減することができる。   For example, there is a lattice mismatch of about 3.7% between the lattice constant of InP and the lattice constant of GaAs. Therefore, when a GaAs layer is directly formed on the surface of the active layer 5 containing GaInAs and AlInAs lattice-matched to InP, crystal defects due to lattice mismatch between GaAs and the active layer 5 are generated. Therefore, by inserting the buffer layer 14 having an intermediate lattice constant between the lattice constant of InP and GaAs, crystal defects generated in the GaAs layer can be reduced.

図7は、GaIn1−xAsの格子定数を、その組成xに対して示したグラフである。例えば、InPの格子定数は、約5.87Åであり、組成xを0.47とした場合に、GaIn1−xAsがInPに格子整合することがわかる。一方、GaAsは、組成xを1としたGaIn1−xAsである。したがって、組成xが0.47と1との間のGaIn1−xAsは、InPの格子定数とGaAsの格子定数との間の中間の格子定数を有する。 FIG. 7 is a graph showing the lattice constant of Ga x In 1-x As against its composition x. For example, the lattice constant of InP is about 5.87Å, and it can be seen that Ga x In 1-x As lattice matches with InP when the composition x is 0.47. On the other hand, GaAs is Ga x In 1-x As with a composition x of 1. Therefore, Ga x In 1-x As having a composition x between 0.47 and 1 has an intermediate lattice constant between the lattice constant of InP and the lattice constant of GaAs.

すなわち、緩衝層14として、組成xが、0.47<x<1の範囲にあるGaIn1−xAsを用いることができる。例えば、図7中にBで示す組成xが約0.73のGaIn1−xAs層を、緩衝層14として挿入しても良い。 That is, Ga x In 1-x As having a composition x in the range of 0.47 <x <1 can be used as the buffer layer 14. For example, a Ga x In 1-x As layer having a composition x indicated by B in FIG. 7 of about 0.73 may be inserted as the buffer layer 14.

さらに、緩衝層14は、格子定数が異なる複数の層を含むことができる。例えば、InPに格子整合する活性層5の側から、図7に示すA、BおよびCの組成を有するGaIn1−xAs層を順に挿入することができる。 Further, the buffer layer 14 can include a plurality of layers having different lattice constants. For example, Ga x In 1-x As layers having the compositions of A, B, and C shown in FIG. 7 can be sequentially inserted from the side of the active layer 5 that lattice matches with InP.

次に、図8〜図10を参照して、半導体発光装置200の製造過程を説明する。図8〜図10は、半導体基板2の断面の一部を模式的に示している。   Next, a manufacturing process of the semiconductor light emitting device 200 will be described with reference to FIGS. 8 to 10 schematically show a part of a cross section of the semiconductor substrate 2.

図8(a)に示すように、InP基板である半導体基板2の上にクラッド層4および活性層5を順に積層する。活性層5は、InPに格子整合するGaIn1−xAsおよびAlIn1−yAsを含む。続いて、図8(b)に示すように、活性層5の表面にエッチングマスク12を形成し、活性層5およびクラッド層4をメサ構造にエッチングする。 As shown in FIG. 8A, a cladding layer 4 and an active layer 5 are sequentially stacked on a semiconductor substrate 2 that is an InP substrate. Active layer 5 comprises Ga x In 1-x As and Al y In 1-y As lattice-matched to InP. Subsequently, as shown in FIG. 8B, an etching mask 12 is formed on the surface of the active layer 5, and the active layer 5 and the cladding layer 4 are etched into a mesa structure.

次に、図9(a)に示すように、エッチングマスク12を除去し、半導体基板2の表面、および、クラッド層4の側面、活性層5の表面に緩衝層14を形成する。緩衝層14には、組成xが0.47〜1の間にあるGaIn1−xAsを用いることができる。また、格子定数の異なる複数のGaIn1−xAs層を、InPに近い格子定数を有する層から順に積層しても良い。 Next, as shown in FIG. 9A, the etching mask 12 is removed, and the buffer layer 14 is formed on the surface of the semiconductor substrate 2, the side surface of the cladding layer 4, and the surface of the active layer 5. For the buffer layer 14, Ga x In 1-x As having a composition x between 0.47 and 1 can be used. In addition, a plurality of Ga x In 1-x As layers having different lattice constants may be sequentially stacked from a layer having a lattice constant close to InP.

続いて、図9(b)に示すように、緩衝層14の表面に、メサ構造のクラッド層4および活性層5を埋め込んだGaAs層13を形成する。   Subsequently, as shown in FIG. 9B, a GaAs layer 13 in which the cladding layer 4 having the mesa structure and the active layer 5 are embedded is formed on the surface of the buffer layer 14.

次に、図10(a)に示すように、例えば、CMP法によりGaAs層13の表面を平坦化する。さらに、クラッド層4および活性層5の側面、および、活性層5の上面に、クラッド層8となる部分を残してGaAs層13をエッチングする。   Next, as shown in FIG. 10A, the surface of the GaAs layer 13 is planarized by, for example, a CMP method. Further, the GaAs layer 13 is etched by leaving the portions to be the cladding layer 8 on the side surfaces of the cladding layer 4 and the active layer 5 and the upper surface of the active layer 5.

次に、図10(b)に示すように、半導体基板2およびクラッド層8の表面を覆う絶縁膜7を形成し、活性層5の上のクラッド層8の表面にコンタクトホール7aを形成する。続いて、絶縁膜7の上に表面電極3を形成し、コンタクトホール7aを介してクラッド層8に電気的に接続させる。さらに、半導体基板2の裏面に裏面電極9を形成し、半導体発光装置200を完成する。   Next, as shown in FIG. 10B, an insulating film 7 covering the surfaces of the semiconductor substrate 2 and the cladding layer 8 is formed, and a contact hole 7 a is formed on the surface of the cladding layer 8 on the active layer 5. Subsequently, the surface electrode 3 is formed on the insulating film 7 and is electrically connected to the cladding layer 8 through the contact hole 7a. Further, the back electrode 9 is formed on the back surface of the semiconductor substrate 2 to complete the semiconductor light emitting device 200.

上記の通り、本実施形態に係る半導体発光装置200では、活性層5とクラッド層8との間に緩衝層14を挿入し、GaAs層であるクラッド層8に生じる結晶欠陥を低減することができる。これにより、表面電極3からコンタクトホール7aを介して活性層に駆動電流を流す能動領域に設けられるクラッド層8にもGaAs層を用いることができる。そして、活性層5の両側面に沿って設けられたクラッド層8に加えて、活性層5の上面にGaAsを含むクラッド層8を設けることにより、活性層5が放射する発光光の吸収をさらに低減することができる。これにより、半導体発光装置200の発光効率を、半導体発光装置100よりも向上させることができる。   As described above, in the semiconductor light emitting device 200 according to the present embodiment, the buffer layer 14 is inserted between the active layer 5 and the cladding layer 8, and crystal defects generated in the cladding layer 8 that is a GaAs layer can be reduced. . As a result, a GaAs layer can also be used for the cladding layer 8 provided in the active region in which a driving current flows from the surface electrode 3 to the active layer via the contact hole 7a. Further, in addition to the cladding layer 8 provided along both side surfaces of the active layer 5, the cladding layer 8 containing GaAs is provided on the upper surface of the active layer 5, thereby further absorbing the emitted light emitted by the active layer 5. Can be reduced. Thereby, the light emission efficiency of the semiconductor light emitting device 200 can be improved as compared with the semiconductor light emitting device 100.

(第3の実施形態)
図11は、本実施形態に係る半導体発光装置300を示す模式断面図である。半導体発光装置300も、例えば、波長10μm以上のレーザ光を放射する量子カスケードレーザである。
(Third embodiment)
FIG. 11 is a schematic cross-sectional view showing the semiconductor light emitting device 300 according to this embodiment. The semiconductor light emitting device 300 is also a quantum cascade laser that emits laser light having a wavelength of 10 μm or more, for example.

図11に示すように、半導体発光装置300では、活性層5の周りにクラッド層8およびクラッド層18が設けられ、クラッド層8および18がGaAs層である点で、前述した半導体発光装置100および200と相違する。
例えば、InPに格子整合したGaInAsおよびAlInAsを含む活性層5は、格子定数が異なるクラッド層8、18に囲まれている。そして、活性層5から放射される発光光の波長と、クラッド層8および18に含まれるGaAsのフォノンによる光吸収ピークの波長とが相違する。
As shown in FIG. 11, in the semiconductor light emitting device 300, the clad layer 8 and the clad layer 18 are provided around the active layer 5, and the clad layers 8 and 18 are GaAs layers. 200.
For example, the active layer 5 containing GaInAs and AlInAs lattice-matched to InP is surrounded by clad layers 8 and 18 having different lattice constants. And the wavelength of the emitted light radiated | emitted from the active layer 5 and the wavelength of the light absorption peak by the phonon of GaAs contained in the cladding layers 8 and 18 differ.

活性層5と、クラッド層8および18との間には、活性層5を囲んだ緩衝層14が設けられている。緩衝層14は、前述したようにInPの格子定数とGaAsの格子定数との間の中間の格子定数を有し、クラッド層8および18に生じる結晶欠陥を低減する。   A buffer layer 14 surrounding the active layer 5 is provided between the active layer 5 and the cladding layers 8 and 18. As described above, the buffer layer 14 has an intermediate lattice constant between the lattice constant of InP and the lattice constant of GaAs, and reduces crystal defects generated in the cladding layers 8 and 18.

さらに、半導体基板21とクラッド層8との間に、接合金属16が介在する点においても、半導体発光装置100および200と相違する。すなわち、半導体発光装置300では、その製造過程において、リッジ部10が半導体基板2から新たな半導体基板21に移載される。
以下、図12〜図15を参照して、半導体発光装置300の製造過程を説明する。
Further, the semiconductor light emitting devices 100 and 200 are also different in that the bonding metal 16 is interposed between the semiconductor substrate 21 and the cladding layer 8. That is, in the semiconductor light emitting device 300, the ridge portion 10 is transferred from the semiconductor substrate 2 to a new semiconductor substrate 21 in the manufacturing process.
Hereinafter, a manufacturing process of the semiconductor light emitting device 300 will be described with reference to FIGS.

図12(a)は、半導体基板2の上に設けられたクラッド層4および活性層5が、メサ構造にエッチングされた状態を示している。すなわち、半導体発光装置200の製造過程における図8(b)に示した状態と同じである。   FIG. 12A shows a state in which the cladding layer 4 and the active layer 5 provided on the semiconductor substrate 2 are etched into a mesa structure. That is, it is the same as the state shown in FIG. 8B in the manufacturing process of the semiconductor light emitting device 200.

次に、図12(b)に示すように、エッチングマスク12を除去し、半導体基板2の表面、および、クラッド層4の側面、活性層5の表面に緩衝層14を形成した後、緩衝層14の表面に、メサ構造のクラッド層4および活性層5を埋め込んだGaAs層13を形成する。   Next, as shown in FIG. 12B, the etching mask 12 is removed, and the buffer layer 14 is formed on the surface of the semiconductor substrate 2, the side surface of the cladding layer 4, and the surface of the active layer 5, and then the buffer layer On the surface 14, a GaAs layer 13 in which the cladding layer 4 and the active layer 5 having a mesa structure are embedded is formed.

次に、図13(a)に示すように、例えば、CMP法によりGaAs層13の表面を平坦化する。そして、図13(b)に示すように、表面に接合金属16を形成したGaAs層13と、同じく表面に接合金属16が形成された半導体基板21とを貼り合わせる。例えば、金(Au)を含む接合金属16を用いた熱圧着により、半導体基板21と、表面にGaAs層13が形成された半導体基板2と、を接合することができる。   Next, as shown in FIG. 13A, for example, the surface of the GaAs layer 13 is planarized by CMP. Then, as shown in FIG. 13B, the GaAs layer 13 having the bonding metal 16 formed on the surface and the semiconductor substrate 21 having the bonding metal 16 formed on the surface are bonded together. For example, the semiconductor substrate 21 and the semiconductor substrate 2 having the GaAs layer 13 formed on the surface can be bonded by thermocompression bonding using the bonding metal 16 including gold (Au).

図14(a)は、半導体基板2と半導体基板21とが接合された状態を、半導体基板21を下にして模式的に示している。半導体基板21には、例えば、GaAs基板もしくはInP基板を用いることができる。   FIG. 14A schematically shows a state in which the semiconductor substrate 2 and the semiconductor substrate 21 are bonded with the semiconductor substrate 21 facing down. As the semiconductor substrate 21, for example, a GaAs substrate or an InP substrate can be used.

次に、図14(b)に示すように、半導体基板2およびクラッド層4を選択的にエッチングして除去する。例えば、塩酸(HCl)をエッチング液として用いた場合、InPのエッチング速度は、GaInAsのエッチング速度よりも速い。したがって、半導体基板2がInP基板であり、クラッド層4がInPである場合、半導体基板2およびクラッド層4と、GaInAsを含む緩衝層14と、を選択エッチングすることが可能である。   Next, as shown in FIG. 14B, the semiconductor substrate 2 and the cladding layer 4 are selectively etched and removed. For example, when hydrochloric acid (HCl) is used as an etchant, the etching rate of InP is faster than the etching rate of GaInAs. Therefore, when the semiconductor substrate 2 is an InP substrate and the cladding layer 4 is InP, the semiconductor substrate 2 and the cladding layer 4 and the buffer layer 14 containing GaInAs can be selectively etched.

次に、図15(a)に示すように、半導体基板2およびクラッド層4を除去した緩衝層14の上に、GaAs層15を成長する。
続いて、図15(b)に示すように、活性層5の周りにクラッド層8およびクラッド層18となる部分を残して、GaAs層13および15をエッチングする。
Next, as shown in FIG. 15A, a GaAs layer 15 is grown on the buffer layer 14 from which the semiconductor substrate 2 and the cladding layer 4 have been removed.
Subsequently, as shown in FIG. 15B, the GaAs layers 13 and 15 are etched around the active layer 5, leaving portions to be the cladding layer 8 and the cladding layer 18.

次に、図5に示す半導体発光装置100の製造過程と同じように、半導体基板21の表面およびクラッド層8、18の表面を覆う絶縁膜7を形成し、活性層5の上のクラッド層18の表面にコンタクトホール7aを形成する。続いて、絶縁膜7の上に表面電極3を形成し、コンタクトホール7aを介してクラッド層8に電気的に接続し、半導体基板21の裏面に裏面電極9を形成して、半導体発光装置300を完成する。   Next, as in the manufacturing process of the semiconductor light emitting device 100 shown in FIG. 5, the insulating film 7 covering the surface of the semiconductor substrate 21 and the surfaces of the cladding layers 8 and 18 is formed, and the cladding layer 18 on the active layer 5 is formed. A contact hole 7a is formed on the surface. Subsequently, the surface electrode 3 is formed on the insulating film 7, electrically connected to the cladding layer 8 through the contact hole 7 a, the back electrode 9 is formed on the back surface of the semiconductor substrate 21, and the semiconductor light emitting device 300. To complete.

本実施形態に係る半導体発光装置300では、活性層5の周りにGaAsを含むクラッド層8および18を設けることにより発光光の吸収を低減し、半導体発光装置100および200よりも発光効率を向上させることができる。   In the semiconductor light emitting device 300 according to this embodiment, the cladding layers 8 and 18 containing GaAs are provided around the active layer 5 to reduce the absorption of emitted light, and the light emission efficiency is improved as compared with the semiconductor light emitting devices 100 and 200. be able to.

(第4の実施形態)
図16は、本実施形態に係る半導体発光装置400の端面を示す模式図である。半導体発光装置400もまた、波長10μm以上のレーザ光を放射する量子カスケードレーザである。
(Fourth embodiment)
FIG. 16 is a schematic view showing an end face of the semiconductor light emitting device 400 according to the present embodiment. The semiconductor light emitting device 400 is also a quantum cascade laser that emits laser light having a wavelength of 10 μm or more.

半導体発光装置400では、活性層5の上下にクラッド層4および8が設けられ、活性層5の側面にクラッド層が設けられていない点で、前述した半導体発光装置100〜300と相違する。そして、クラッド層4は、例えば、InP基板である半導体基板2の上に設けられたInP層であり、クラッド層8は、活性層5の上に緩衝層14を介して設けられたGaAs層である。   The semiconductor light emitting device 400 is different from the semiconductor light emitting devices 100 to 300 described above in that the clad layers 4 and 8 are provided above and below the active layer 5 and no clad layer is provided on the side surface of the active layer 5. The clad layer 4 is, for example, an InP layer provided on the semiconductor substrate 2 which is an InP substrate, and the clad layer 8 is a GaAs layer provided on the active layer 5 via the buffer layer 14. is there.

半導体発光装置400の放射するレーザ光の波長が、例えば、16μmであるとすれば、活性層5の上に設けられるクラッド層8をGaAsとすることにより、活性層5の放射する発光光の吸収を低減することができる。さらに、活性層5の両側にクラッド層を設けないことにより、その光吸収の影響を無くすることができる。これにより、半導体発光装置400の発光効率の向上を図ることができる。   If the wavelength of the laser light emitted from the semiconductor light emitting device 400 is, for example, 16 μm, the cladding layer 8 provided on the active layer 5 is made of GaAs, thereby absorbing the emitted light emitted from the active layer 5. Can be reduced. Furthermore, by not providing the clad layer on both sides of the active layer 5, the influence of the light absorption can be eliminated. Thereby, the luminous efficiency of the semiconductor light emitting device 400 can be improved.

上記の第1〜第4の実施形態では、波長16μmのレーザ光を放射する量子カスケードレーザを例に説明したが、本発明は、これに限定される訳ではない。例えば、赤外領域の光を放射する量子カスケードレーザでは、その材料となる半導体の光吸収は問題とされていなかった。しかしながら、波長10μmを超える遠赤外領域では、例えば、半導体のフォノン吸収などの作用を勘案し、活性層から放射される発光光に対する光吸収が低い材料を選択してクラッド層の少なくとも一部に用いることにより、半導体発光装置の高出力化を図ることが可能となる。   In the first to fourth embodiments, the quantum cascade laser that emits laser light having a wavelength of 16 μm has been described as an example. However, the present invention is not limited to this. For example, in a quantum cascade laser that emits light in the infrared region, light absorption by a semiconductor material is not considered a problem. However, in the far-infrared region exceeding a wavelength of 10 μm, for example, a material having low light absorption with respect to emitted light emitted from the active layer is selected for at least a part of the cladding layer in consideration of effects such as phonon absorption of the semiconductor. By using it, it becomes possible to increase the output of the semiconductor light emitting device.

以上、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。   As mentioned above, although some embodiment of this invention was described, these embodiment is shown as an example and is not intending limiting the range of invention. These novel embodiments can be implemented in various other forms, and various omissions, replacements, and changes can be made without departing from the scope of the invention. These embodiments and modifications thereof are included in the scope and gist of the invention, and are included in the invention described in the claims and the equivalents thereof.

2、21・・・半導体基板、 3・・・表面電極、 4、6、8、18・・・クラッド層、 5・・・活性層、 7・・・絶縁膜、 7a・・・コンタクトホール、 9・・・裏面電極、 10・・・リッジ部、 10a・・・端面、 12・・・エッチングマスク、 13、15・・・GaAs層、 14・・・緩衝層、 16・・・接合金属、 100、200、300、400・・・半導体発光装置   2, 21 ... Semiconductor substrate, 3 ... Surface electrode, 4, 6, 8, 18 ... Cladding layer, 5 ... Active layer, 7 ... Insulating film, 7a ... Contact hole, DESCRIPTION OF SYMBOLS 9 ... Back electrode, 10 ... Ridge part, 10a ... End face, 12 ... Etching mask, 13, 15 ... GaAs layer, 14 ... Buffer layer, 16 ... Joining metal, 100, 200, 300, 400 ... Semiconductor light emitting device

Claims (6)

複数の量子井戸のサブバンド間における電子のエネルギー緩和により発光光を放射する半導体発光装置であって、
前記発光光の放射方向に対して平行な方向に延在するストライプ状に設けられ、InPに格子整合する材料を含む前記複数の量子井戸を有し、10μm以上であり、かつGaAsにおける吸収率がInPにおける吸収率よりも低い波長の前記発光光を放射する活性層と、
前記ストライプ状の活性層の長辺に沿ったクラッド層であって、少なくとも前記活性層の上下に設けられた1対の部分にGaAsを含むクラッド層と、
前記クラッド層のGaAsを含む部分と、前記活性層と、の間に設けられ、InPの格子定数とGaAsの格子定数との間の中間の格子定数を有する緩衝層であって、前記活性層に近接する部分の格子定数は、前記クラッド層に近接する部分の格子定数よりもInPの格子定数に近い緩衝層と、
を備えた半導体発光装置。
A semiconductor light emitting device that emits emitted light by energy relaxation of electrons between subbands of a plurality of quantum wells,
The plurality of quantum wells including a material that is provided in a stripe shape extending in a direction parallel to the emission direction of the emitted light, and includes a material that lattice matches with InP , is 10 μm or more , and has an absorptance in GaAs. An active layer that emits the emitted light having a wavelength lower than the absorptance in InP ;
A clad layer along the long side of the stripe-shaped active layer, the clad layer including GaAs in at least a pair of portions provided above and below the active layer; and
A buffer layer provided between the active layer and the portion of the cladding layer containing GaAs and having an intermediate lattice constant between the lattice constant of InP and the lattice constant of GaAs. A buffer layer closer to a lattice constant of InP than a lattice constant of a portion adjacent to the cladding layer;
A semiconductor light emitting device comprising:
前記活性層は、インジュム(In)を含む請求項1記載の半導体発光装置。   The semiconductor light emitting device according to claim 1, wherein the active layer includes indium (In). 前記活性層は、GaInAsとAlInAsとを含む請求項1記載の半導体発光装置。   The semiconductor light emitting device according to claim 1, wherein the active layer includes GaInAs and AlInAs. 前記クラッド層は、前記活性層の対向する2つの側面に沿って設けられた部分にGaAsを含む請求項1〜3のいずれか1つに記載の半導体発光装置。   The semiconductor light-emitting device according to claim 1, wherein the clad layer includes GaAs in a portion provided along two opposing side surfaces of the active layer. 前記クラッド層における前記側面に沿って設けられた部分は、半絶縁層である請求項4記載の半導体発光装置。   The semiconductor light emitting device according to claim 4, wherein a portion of the cladding layer provided along the side surface is a semi-insulating layer. 前記活性層は、GaAsを含む前記クラッド層に囲まれた請求項1〜5のいずれか1つに記載の半導体発光装置。   The semiconductor light-emitting device according to claim 1, wherein the active layer is surrounded by the clad layer containing GaAs.
JP2013174476A 2013-08-26 2013-08-26 Semiconductor light emitting device Active JP5764173B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013174476A JP5764173B2 (en) 2013-08-26 2013-08-26 Semiconductor light emitting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013174476A JP5764173B2 (en) 2013-08-26 2013-08-26 Semiconductor light emitting device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2011009047A Division JP5355599B2 (en) 2011-01-19 2011-01-19 Semiconductor light emitting device and manufacturing method thereof

Related Child Applications (3)

Application Number Title Priority Date Filing Date
JP2013262467A Division JP2014053648A (en) 2013-12-19 2013-12-19 Semiconductor light-emitting device
JP2013266505A Division JP2014064038A (en) 2013-12-25 2013-12-25 Semiconductor light-emitting device
JP2015046321A Division JP6190407B2 (en) 2015-03-09 2015-03-09 Semiconductor light emitting device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2013239751A JP2013239751A (en) 2013-11-28
JP5764173B2 true JP5764173B2 (en) 2015-08-12

Family

ID=49764470

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013174476A Active JP5764173B2 (en) 2013-08-26 2013-08-26 Semiconductor light emitting device

Country Status (1)

Country Link
JP (1) JP5764173B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015109482A (en) * 2015-03-09 2015-06-11 株式会社東芝 Semiconductor light-emitting device and method of manufacturing the same

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017072371A (en) * 2014-02-19 2017-04-13 株式会社東芝 Exhalation diagnosis device
JP2017072372A (en) * 2014-02-19 2017-04-13 株式会社東芝 Exhalation diagnosis device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0794822A (en) * 1993-09-20 1995-04-07 Hitachi Ltd Semiconductor light emitting element
ITTO20020274A1 (en) * 2002-03-27 2003-09-29 Infm Istituto Nazionela Per La THZ LASER WITH INCORPORATING SEMICONDUCTOR WAVE GUIDE WITH CONTROLLED PLASMONIC BORDER.
JP4440571B2 (en) * 2003-07-14 2010-03-24 浜松ホトニクス株式会社 Quantum cascade laser
US7558305B2 (en) * 2003-12-31 2009-07-07 Wisconsin Alumni Research Foundation Intersubband mid-infrared electroluminescent semiconductor devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015109482A (en) * 2015-03-09 2015-06-11 株式会社東芝 Semiconductor light-emitting device and method of manufacturing the same

Also Published As

Publication number Publication date
JP2013239751A (en) 2013-11-28

Similar Documents

Publication Publication Date Title
JP5355599B2 (en) Semiconductor light emitting device and manufacturing method thereof
JP5646326B2 (en) Optoelectronic components
JP7267370B2 (en) Optical semiconductor device, optical module, and method for manufacturing optical semiconductor device
JP5963004B2 (en) Nitride semiconductor light emitting device
JP5638483B2 (en) Semiconductor laser device
WO2012101686A1 (en) Semiconductor light emitting element and light emitting device
JP4571635B2 (en) Super luminescent diode
JP6581024B2 (en) Distributed feedback laser diode
JP5764173B2 (en) Semiconductor light emitting device
JP5103008B2 (en) Semiconductor laser device and semiconductor laser device
JP6926541B2 (en) Semiconductor laser
JP2011096981A (en) Nitride semiconductor optical functional element
JP5127642B2 (en) Nitride semiconductor laser device
JP6190407B2 (en) Semiconductor light emitting device and manufacturing method thereof
JP2014064038A (en) Semiconductor light-emitting device
JP2012134327A (en) Nitride semiconductor light-emitting element
JP2017157865A (en) Semiconductor light-emitting device and method of manufacturing the same
JP5319623B2 (en) Semiconductor light emitting device
JP2014053648A (en) Semiconductor light-emitting device
JP2005223070A (en) Semiconductor light emitting element and semiconductor light emitting device
JP5188259B2 (en) Light emitting device using three-dimensional photonic crystal
JP2020035774A (en) Semiconductor laser module
JP2005166881A (en) Nitride semiconductor laser element
JP2013243169A (en) Semiconductor photonic device and optical module
JP2012104764A (en) Semiconductor light emitting device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130917

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140312

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140811

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141010

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20141209

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150309

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20150316

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150421

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150427

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150515

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150612

R151 Written notification of patent or utility model registration

Ref document number: 5764173

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151