JP5761294B2 - 回路部材接続用接着シート及び半導体装置 - Google Patents
回路部材接続用接着シート及び半導体装置 Download PDFInfo
- Publication number
- JP5761294B2 JP5761294B2 JP2013208151A JP2013208151A JP5761294B2 JP 5761294 B2 JP5761294 B2 JP 5761294B2 JP 2013208151 A JP2013208151 A JP 2013208151A JP 2013208151 A JP2013208151 A JP 2013208151A JP 5761294 B2 JP5761294 B2 JP 5761294B2
- Authority
- JP
- Japan
- Prior art keywords
- adhesive
- adhesive layer
- sheet
- plastic sheet
- semiconductor wafer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/27—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/731—Location prior to the connecting process
- H01L2224/73101—Location prior to the connecting process on the same surface
- H01L2224/73103—Bump and layer connectors
- H01L2224/73104—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Coating Of Shaped Articles Made Of Macromolecular Substances (AREA)
- Wire Bonding (AREA)
Description
(作製例1)
まず、シクロヘキサノンに、「HTR−860P−3」(ナガセケムテックス(株)製商品名、グリシジル基含有アクリルゴム、重量平均分子量80万、Tg−7℃)100質量部、「1032−H60」(ジャパンエポキシレジン(株)製商品名、高純度特殊多官能エポキシ樹脂、エポキシ当量169)160質量部、「DPN−M」(日本化薬(株)製商品名、ジシクロペンタジエン型フェノール樹脂、エポキシ当量175)140質量部、「A−DPH」(新中村化学工業(株)製商品名、ジペンタエリスリトールヘキサアクリレート)30質量部、硬化促進剤としてイミダゾール化合物「2PZ−CN」(四国化成(株)製商品名)3質量部、光開始剤として「Irg−184」(チバスペシャリティーケミカルズ(株)製商品名)1.5質量部を加えて攪拌混合し、更に真空脱気することにより、粘接着剤ワニスを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、光透過性を有する厚さ100μmのプラスチックシート(ロンシール社製、軟質ポリオレフィンフィルム:POF−230A)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、光透過性を有する厚さ100μmのプラスチックシート(サーモ(株)製、低密度ポリエチレン/酢酸ビニル/低密度ポリエチレン三層フィルム:FHF−100)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、厚さ100μmのプラスチックシート(ニチアス株式会社製、ナフロンテープ:TOMBONo.9001)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、表面粗さを変更したプラスチックシート(ロンシール社製、軟質ポリオレフィンフィルム:POF−120A)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における粘接着剤層の厚みを100μmに変更した以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、光透過性を有する厚さ80μmのプラスチックシート(帝人デュポンフィルム(株)製、ポリエチレンテレフタレートテイジンテトロンフィルム:G2)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、光透過性を有する厚さ75μmのプラスチックシート(タマポリ(株)製、オレフィン系フィルム:OPP)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
作製例1における軟質ポリオレフィンフィルムに代えて、光透過性を有する厚さ100μmのプラスチックシート(三井化学社製、TPX系フィルム:X−22)を用いた以外は作製例1と同様にして、回路部材接続用接着シートを得た。
まず、高分子量成分としてフェノキシ樹脂「FX293」(東都化成株式会社製、製品名)100質量部、熱硬化性樹脂のエポキシ樹脂として「1032H60」(ジャパンエポキシレジン株式会社製、製品名)80質量部及び「YL−980」(ジャパンエポキシレジン株式会社製、製品名)60質量部、光硬化性樹脂として「A−DPH」(新中村工業化学株式会社製、製品名)80質量部、光開始剤として「Irg−184」(チバスペシャリティーケミカルズ(株)製、製品名)4.0質量部、マイクロカプセル型硬化促進剤として「HX−3941HP」(旭化成ケミカルズ株式会社製、製品名)160質量部入れ、トルエンと酢酸エチルの混合溶媒中に溶解して接着剤組成物のワニスを得た。
1cm×5cmのシートを測定用試料とし、この試料の両側1cmずつを固定し、(株)オリエンテック製のテンシロンを用いて測定温度:25℃、測定速度:100mm/分の条件で引っ張り強度測定を行い、横軸:伸び(%)、縦軸:応力(MPa)の関係を求め、測定用試料を1mm伸ばしたとき(3.3%)の点AからX軸方向にのびる法線の延長と、初期の傾きが最も大きい接線との交点に対応する応力B(MPa)を、プラスチックシートの弾性率とした(図6を参照)。
測定用のシートをスライドガラス上に水を介して接触させ、菱化システム社製の三次元非接触表面形状計測システムMM3500を用いて、カットオフ値4μmの条件でシート表面の10箇所(任意の約300μm×300μmの範囲)を各1回づつ測定し、測定後の画像データに2次の面補正をかけた後、Raの平均値を求め、これをプラスチックシートの表面粗さとした。
(実施例1〜3、6、7及び参考例4、5)
上記作製例1〜6、10で得られた回路部材接続用接着シートをそれぞれ、下記仕様のウェハ1に、ラミネーターを用いて80℃、線圧1.0kgf/cm、送り速度0.5m/分で貼りつけた。
ウェハ1:半導体ウェハ(8インチ:直径150mm、厚さ150μm)上に、高さ25μmの銅バンプが形成され、この銅バンプ上に高さ15μmのはんだボールが載せられたもの。
○:ボイドは見られず、はんだボールの先端が粘接着剤層を突き抜けている。
△1:ボイドはわずかに見られたが、はんだボールの先端が粘接着剤層を突き抜けている。
△2:ボイドは見られないが、はんだボールの先端が粘接着剤層を突き抜けていない。
×:ボイドが見られ、はんだボールの先端が粘接着剤層を突き抜けていない。
上記作製例1で得られた回路部材接続用接着シートを、下記仕様のウェハ2に、ラミネーターを用いて80℃、線圧1.0kgf/cm、送り速度0.5m/分で貼りつけた。
ウェハ2:半導体ウェハ(8インチ:直径150mm、厚さ150μm)上に、高さ35μmの銅バンプが形成され、この銅バンプ上に高さ15μmのはんだボールが載せられたもの。
上記作製例7〜9で得られた回路部材接続用接着シートをそれぞれ、上記仕様のウェハ1に、ラミネーターを用いて80℃、線圧1.0kgf/cm、送り速度0.5m/分で貼りつけた。
Claims (3)
- バンプと該バンプ上に設けられたはんだボールとからなる突起電極を有する半導体ウェハの前記突起電極が形成されている面上に、粘接着剤層及び弾性率が450MPa以下であり且つ前記粘接着剤層側の表面粗さRaが350nm以下であるプラスチックシートをこの順に備える接着シートを、前記粘接着剤層が前記突起電極を埋めるように貼り付ける工程と、
前記接着シートが貼り付けられた前記半導体ウェハの前記突起電極が形成されている側とは反対側の面を研磨して前記半導体ウェハを薄厚化する工程と、を備える、半導体装置の製造方法における前記接着シートとして用いられ、
弾性率が450MPa以下であり且つ粘接着剤層側の表面粗さRaが350nm以下であるプラスチックシートと、該シート上に設けられた粘接着剤層と、を備える、回路部材接続用接着シート。 - 前記粘接着剤層が、重量平均分子量2万以上100万以下の高分子量成分と、熱硬化性樹脂と、硬化促進剤と、光反応性モノマーと、光開始剤と、を含有する、請求項1に記載の回路部材接続用接着シート。
- 前記請求項1又は2に記載の回路部材接続用接着シートを用いて得られる半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013208151A JP5761294B2 (ja) | 2013-10-03 | 2013-10-03 | 回路部材接続用接着シート及び半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013208151A JP5761294B2 (ja) | 2013-10-03 | 2013-10-03 | 回路部材接続用接着シート及び半導体装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010024428A Division JP5515811B2 (ja) | 2010-02-05 | 2010-02-05 | 半導体装置の製造方法及び回路部材接続用接着シート |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014007426A JP2014007426A (ja) | 2014-01-16 |
JP5761294B2 true JP5761294B2 (ja) | 2015-08-12 |
Family
ID=50104835
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013208151A Expired - Fee Related JP5761294B2 (ja) | 2013-10-03 | 2013-10-03 | 回路部材接続用接着シート及び半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5761294B2 (ja) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080003002A (ko) * | 2005-04-27 | 2008-01-04 | 린텍 가부시키가이샤 | 시트상 언더필재 및 반도체장치의 제조방법 |
-
2013
- 2013-10-03 JP JP2013208151A patent/JP5761294B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2014007426A (ja) | 2014-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100991940B1 (ko) | 점접착 시트 | |
JP4668001B2 (ja) | ダイシング・ダイボンド兼用シートおよびこれを用いた半導体装置の製造方法 | |
JP4766200B2 (ja) | 接着剤組成物及び半導体装置の製造方法 | |
JP5515811B2 (ja) | 半導体装置の製造方法及び回路部材接続用接着シート | |
JP5477144B2 (ja) | 回路部材接続用接着剤シート及び半導体装置の製造方法 | |
JP5569126B2 (ja) | 接着剤組成物、接着剤シート及び半導体装置の製造方法 | |
JP5089560B2 (ja) | 半導体チップ積層体および半導体チップ積層用接着剤組成物 | |
JP5544766B2 (ja) | 半導体加工用接着フィルム積層体 | |
JP5499516B2 (ja) | 接着剤組成物、回路部材接続用接着剤シート及び半導体装置の製造方法 | |
JP2009127042A (ja) | 粘接着剤組成物、粘接着シートおよび半導体装置の製造方法 | |
JP2011140617A (ja) | アンダーフィル形成用接着剤組成物、アンダーフィル形成用接着剤シート及び半導体装置の製造方法 | |
JP4067308B2 (ja) | ウエハダイシング・接着用シートおよび半導体装置の製造方法 | |
JP2013004872A (ja) | 半導体装置の製造方法、フィルム状接着剤及び接着剤シート | |
JP5397243B2 (ja) | 半導体装置の製造方法及び回路部材接続用接着シート | |
JP5866851B2 (ja) | 半導体装置の製造方法、フィルム状接着剤及び接着剤シート | |
JP2004095844A (ja) | ウエハダイシング・接着用シートおよび半導体装置の製造方法 | |
JP2015220377A (ja) | 粘接着フィルム一体型表面保護テープおよび粘接着フィルム一体型表面保護テープを用いた半導体チップの製造方法 | |
JP5754072B2 (ja) | 粘接着剤組成物、回路部材接続用粘接着剤シート及び半導体装置の製造方法 | |
JP5544927B2 (ja) | 接着剤組成物、回路部材接続用接着剤シート及び半導体装置の製造方法 | |
JP5224710B2 (ja) | 半導体装置の製造方法に用いられる接着剤 | |
JP5761294B2 (ja) | 回路部材接続用接着シート及び半導体装置 | |
JP5406995B2 (ja) | 半導体装置の製造方法に用いられる接着剤 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140626 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140701 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140901 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150210 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150407 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150512 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150525 |
|
LAPS | Cancellation because of no payment of annual fees |